JPH09127201A - Method for verifying field programmable gate array - Google Patents

Method for verifying field programmable gate array

Info

Publication number
JPH09127201A
JPH09127201A JP7282936A JP28293695A JPH09127201A JP H09127201 A JPH09127201 A JP H09127201A JP 7282936 A JP7282936 A JP 7282936A JP 28293695 A JP28293695 A JP 28293695A JP H09127201 A JPH09127201 A JP H09127201A
Authority
JP
Japan
Prior art keywords
circuit
delay
fpga
simulation
fuse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7282936A
Other languages
Japanese (ja)
Other versions
JP2780686B2 (en
Inventor
Takeshi Ogura
岳 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7282936A priority Critical patent/JP2780686B2/en
Publication of JPH09127201A publication Critical patent/JPH09127201A/en
Application granted granted Critical
Publication of JP2780686B2 publication Critical patent/JP2780686B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To verify the operating speed of a developed anti-fuse type field programmable gate array (FPGA) accurately by performing delayed simulation again based on the recalculated delayed value of each signal after resetting the circuit constants. SOLUTION: At the measuring/resetting stage, anti-fuse conduction resistance is measured for an FPGA programmed based on design information. Each resistance thus measured is stored in the memory area of an EWS or the like and reset as the circuit constant of a delayed value calculating means. At the stage for recalculating delayed value, delayed value of each signal pulse of the circuit is recalculated from the reset circuit constant. At the stage for performing delayed simulation again, delayed simulation is performed again based on a circuit diagram, test pattern information, and the delayed value of each signal pulse. According to the method, operating speed and operating frequency of a developed anti-fuse type FPGA can be verified accurately regardless of fluctuation in the conduction resistance of anti-fuse.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明はフィールドプログラ
マブルゲートアレイ(以下、FPGAと称す)検証方法
に関し、特にアンチヒューズ型のFPGAを検証するF
PGA検証方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for verifying a field programmable gate array (hereinafter referred to as an FPGA), and more particularly to a method for verifying an anti-fuse type FPGA.
The present invention relates to a PGA verification method.

【0002】[0002]

【従来の技術】プログラミング後に導通するタイプのヒ
ューズ、すなわちアンチヒューズ型のFPGAは、顧客
サイドにおいて、論理設計した回路の素子配置および配
線をプログラミングすることができるため、顧客仕様の
FPGA開発が短納期となり、製品開発時の仕様確認お
よびサンプル試作、そして、量産立ち上げ時の少量生産
に用いられている。このアンチヒューズ型のFPGA開
発TATをさらに短縮するため、一般のEWS(Eng
ineering Work Station),PC
(Personal Computer)などを用い
て、論理設計し、この設計情報に基づき論理シミュレー
ション、回路素子の配置配線設計および遅延シミュレー
ションを実施し、プログラミング前に検証している。こ
の後、書込装置などを用いて、プログラミングし、低速
ファンクションテストを実施している。
2. Description of the Related Art A fuse that conducts after programming, that is, an anti-fuse type FPGA, allows the customer to program the element arrangement and wiring of a logic-designed circuit. It is used for specification confirmation and product trial production at the time of product development, and for small-scale production at the start of mass production. In order to further shorten the anti-fuse type FPGA development TAT, general EWS (Eng)
innering Work Station), PC
(Personal Computer) and the like, and a logic simulation, a layout and wiring design of circuit elements, and a delay simulation are performed based on the design information, and are verified before programming. Thereafter, programming is performed using a writing device or the like, and a low-speed function test is performed.

【0003】このとき用いられるEWSなどは、一般
に、回路図およびテストパターンの情報作成を支援する
支援手段と、回路図およびテストパターンの情報に基づ
き論理シミュレーションする論理シミュレーション手段
と、回路図の情報に基づき回路素子を配置配線する配置
配線手段と、回路素子の回路定数から回路の各信号パス
遅延値を算出する遅延値算出手段と、各信号パス遅延値
に基づき遅延シミュレーションする遅延シミュレーショ
ン手段とを備えている。また、書込装置などは、検証さ
れた設計情報を入力し、FPGAのアンチヒューズをプ
ログラミングするプログラミング手段と、プログラミン
グによりFPGA上に構成された回路を低速ファンクシ
ョンテストするテスト手段とを備えている。
The EWS and the like used at this time generally include support means for supporting creation of circuit diagram and test pattern information, logic simulation means for performing a logic simulation based on circuit diagram and test pattern information, and circuit diagram information. And a delay value calculating means for calculating each signal path delay value of the circuit from a circuit constant of the circuit element, and a delay simulation means for performing delay simulation based on each signal path delay value. ing. The writing device or the like also includes programming means for inputting verified design information and programming an antifuse of the FPGA, and test means for performing a low-speed function test on a circuit formed on the FPGA by programming.

【0004】図2は、このEWS,書込装置などを用い
た従来のFPGA検証方法を示すアンチヒューズ型FP
GAによる開発フローの流れ図である。図2を参照する
と、このFPGA開発フローは、論理設計ステップ1
1,論理シミュレーションステップ12,配置配線ステ
ップ13,遅延値算出ステップ14,遅延シミュレーシ
ョンステップ15,プログラミングステップ16,低速
ファンクションテストステップ17とを含んでいる。
FIG. 2 shows an antifuse type FP showing a conventional FPGA verification method using the EWS, the writing device and the like.
It is a flowchart of the development flow by GA. Referring to FIG. 2, this FPGA development flow includes a logic design step 1
1, a logic simulation step 12, a placement and routing step 13, a delay value calculation step 14, a delay simulation step 15, a programming step 16, and a low-speed function test step 17.

【0005】このFPGA開発フローのステップ順に従
って説明すると、まず、論理設計ステップ11は、顧客
が仕様に基づきFPGAの論理設計するステップであ
り、EWSなどの支援手段により回路図およびテストパ
ターンの情報を作成する。
A description will be given in accordance with the order of steps in the FPGA development flow. First, a logic design step 11 is a step in which a customer performs a logic design of an FPGA based on specifications, and information of a circuit diagram and test patterns is provided by supporting means such as EWS. create.

【0006】論理シミュレーションステップ12は、論
理設計ステップ11の検証ステップであり、論理設計ス
テップ11で作成された回路図およびテストパターンの
情報に基づき、EWSなどの論理シミュレーション手段
により論理シミュレーションする。NGの場合、論理設
計ステップ11に戻る。
The logic simulation step 12 is a verification step of the logic design step 11, and performs logic simulation by logic simulation means such as EWS based on the circuit diagram and test pattern information created in the logic design step 11. In the case of NG, the process returns to the logic design step 11.

【0007】配置配線ステップ13は、論理シミュレー
ションステップ12で検証された回路図およびの情報に
基づき、EWSなどの配置配線手段により回路素子を配
置配線するステップである。
The placement and routing step 13 is a step of placing and routing circuit elements by placement and routing means such as EWS based on the circuit diagram and information verified in the logic simulation step 12.

【0008】遅延値算出ステップ14および遅延シミュ
レーションステップ15は、配置配線ステップ13の検
証ステップである。遅延値算出ステップ14はEWSな
どの遅延値算出手段により回路素子の回路定数から回路
の各信号パス遅延値を算出し、遅延シミュレーションス
テップ15は、回路図およびテストパターンの情報なら
びに各信号パス遅延値に基づき、EWSなどの遅延シミ
ュレーション手段により遅延シミュレーションする。N
Gの場合、配置配線ステップ13または論理設計ステッ
プ11に戻る。
The delay value calculation step 14 and the delay simulation step 15 are verification steps of the placement and routing step 13. The delay value calculating step 14 calculates each signal path delay value of the circuit from the circuit constant of the circuit element by delay value calculating means such as EWS, and the delay simulation step 15 includes information of the circuit diagram and the test pattern and each signal path delay value. , Delay simulation is performed by delay simulation means such as EWS. N
In the case of G, the process returns to the placement and routing step 13 or the logic design step 11.

【0009】プログラミングステップ16は、遅延シミ
ュレーションステップ15で検証された配置配線の設計
情報に基づき、書込装置などのプログラミング手段によ
りFPGAのアンチヒューズをプログラミングするステ
ップである。プログラミングされたアンチヒューズは導
通し、ステップ11〜15までのステップで設計および
検証された回路を構成する。
The programming step 16 is a step of programming the anti-fuse of the FPGA by programming means such as a writing device based on the placement and wiring design information verified in the delay simulation step 15. The programmed anti-fuse conducts and constitutes a circuit designed and verified in steps 11 to 15.

【0010】低速ファンクションテストステップ17
は、プログラミングステップ16でプログラミングされ
たFPGAの検証ステップである。一般に、顧客サイド
では、書込装置などのテスト手段により、入力された設
計情報に基づき低速ファンクションテストし、プログラ
ミングされたFPGAの良否を判定する。
Low-speed function test step 17
Is a verification step of the FPGA programmed in the programming step 16. Generally, on the customer side, a low-speed function test is performed by a test means such as a writing device on the basis of input design information to determine the quality of the programmed FPGA.

【0011】このFPGAによる開発フローに示されて
いる遅延検証方法では、回路の各信号パス遅延値を算出
する際、通常、FPGAのトランジスタの特性値として
ワーストケースとベストケースの一定値を用意し、その
どちらかを選択することにより外部指定し設定してい
る。また、FPGAのアンチヒューズをプログラミング
した後の導通抵抗値としてチップ内一律に一定値を設定
している。
In the delay verification method shown in the development flow using the FPGA, when calculating each signal path delay value of the circuit, a constant value of the worst case and the best case is usually prepared as the characteristic value of the transistor of the FPGA. , And externally designated by selecting one of them. Further, a constant value is uniformly set in the chip as a conduction resistance value after programming the antifuse of the FPGA.

【0012】[0012]

【発明が解決しようとする課題】アンチヒューズ型のF
PGAの動作速度は、トランジスタ,アンチヒューズ,
配線などの特性によって決まる。特に、トランジスタの
特性は個々のチップで異なり、アンチヒューズをプログ
ラミングした後の導通抵抗値は個々のチップおよび各ア
ンチヒューズの位置によっても異なるため、アンチヒュ
ーズ型のFPGAの動作速度の分布が拡大する。しか
し、従来のFPGAによる開発フローに含まれるFPG
A検証方法では、FPGAのトランジスタおよびアンチ
ヒューズの特性値として一定値を設定しているため、プ
ログラミング前の遅延シミュレーション結果が必ずしも
プログラミングされたFPGAの動作速度を保証しない
場合の発生確率が高くなる。
SUMMARY OF THE INVENTION An anti-fuse type F
The operating speed of PGA is based on transistor, anti-fuse,
It is determined by characteristics such as wiring. In particular, the transistor characteristics are different for each chip, and the conduction resistance after programming the anti-fuse also differs depending on the position of each chip and each anti-fuse, so that the distribution of the operating speed of the anti-fuse type FPGA is expanded. . However, the FPG included in the development flow by the conventional FPGA
In the verification method A, since a constant value is set as the characteristic value of the transistor and the antifuse of the FPGA, the probability that the delay simulation result before programming does not necessarily guarantee the operation speed of the programmed FPGA increases.

【0013】また、プログラミング後の低速ファンクシ
ョンテストにより、回路の接続機能は確認できるが、回
路が所望の動作周波数で動作するか否かの確認はでき
ず、チップをボードに実装して評価するか高速ファンク
ションテスタを使用する必要があった。しかし、チップ
をボードに実装して評価する場合は不具合の発見が遅れ
開発期間および開発コストの増加を招き、また、高速フ
ァンクションテスタは高価であるため、顧客における開
発投資コストが大きいという問題がある。
Although the connection function of the circuit can be confirmed by a low-speed function test after programming, it cannot be confirmed whether or not the circuit operates at a desired operating frequency. It was necessary to use a high-speed function tester. However, when a chip is mounted on a board for evaluation, the discovery of defects is delayed, leading to an increase in the development period and development costs. In addition, since the high-speed function tester is expensive, the development investment cost for the customer is large. .

【0014】したがって、本発明が解決しようとする課
題は、アンチヒューズ型FPGAを用いた開発フローに
おいて、開発期間を短縮し開発コストを削減することに
ある。
Accordingly, an object of the present invention is to shorten the development period and reduce the development cost in a development flow using an anti-fuse type FPGA.

【0015】[0015]

【課題を解決するための手段】そのため、本発明は、論
理設計された回路図およびテストパターンの情報に基づ
き論理シミュレーションする論理シミュレーションステ
ップと、前記回路図の情報に基づき配置配線された回路
素子の回路定数から前記回路の各信号パス遅延値を算出
する遅延値算出ステップと、前記各信号パス遅延値に基
づき遅延シミュレーションする遅延シミュレーションス
テップとを含むフィールドプログラマブルゲートアレイ
検証方法において、プログラミングにより導通するアン
チヒューズをもつフィールドプログラマブルゲートアレ
イのプログラミング後に、前記アンチヒューズの導通抵
抗を測定し前記回路定数を再設定する測定・再設定ステ
ップと、この測定ステップ後に前記各信号パス遅延値を
再算出する遅延値再算出ステップと、前記各信号パス遅
延値に基づき再び遅延シミュレーションする再遅延シミ
ュレーションステップと、を含んでいる。
Therefore, the present invention provides a logic simulation step for performing a logic simulation based on information of a logic designed circuit diagram and a test pattern, and a circuit element arranged and wired based on the information of the circuit diagram. In a field programmable gate array verification method, comprising: a delay value calculating step of calculating each signal path delay value of the circuit from a circuit constant; and a delay simulation step of performing a delay simulation based on the signal path delay values. A measuring / resetting step of measuring the conduction resistance of the antifuse and resetting the circuit constant after programming the field programmable gate array having a fuse; and a delay value for recalculating the signal path delay values after the measuring step. A calculation step includes a re-delay simulation step of re-delay simulation on the basis of each signal path delay values.

【0016】また、さらに検証精度を上げるため、前記
測定・再設定ステップが、前記フィールドプログラマブ
ルゲートアレイを構成するトランジスタの特性および前
記導通抵抗を測定し前記回路定数を再設定している。
Further, in order to further increase the verification accuracy, the measuring / resetting step measures the characteristics of the transistors constituting the field programmable gate array and the conduction resistance and resets the circuit constant.

【0017】[0017]

【発明の実施の形態】次に、本発明について図面を参照
して説明する。
Next, the present invention will be described with reference to the drawings.

【0018】図1は、本発明のFPGA検証方法の実施
形態を示すアンチヒューズ型FPGAによる開発フロー
の流れ図である。図1を参照すると、本実施形態のFP
GA検証方法は、論理シミュレーションステップ12,
遅延値算出ステップ14,遅延シミュレーションステッ
プ15,低速ファンクションテストステップ17からな
る、図2に示した従来のFPGA検証方法に含まれてい
る検証ステップと共に、プログラミングにより導通する
アンチヒューズをもつFPGAのプログラミング後に、
アンチヒューズの導通抵抗を測定し回路定数を再設定す
る測定・再設定ステップ21と、この測定ステップ後に
各信号パス遅延値を再算出する遅延値再算出ステップ2
2と、各信号パス遅延値に基づき再び遅延シミュレーシ
ョンする再遅延シミュレーションステップ23と、を含
んでいる。
FIG. 1 is a flowchart of a development flow of an antifuse type FPGA showing an embodiment of an FPGA verification method of the present invention. Referring to FIG. 1, the FP of this embodiment
The GA verification method includes a logic simulation step 12,
Along with the verification step included in the conventional FPGA verification method shown in FIG. 2 including the delay value calculation step 14, the delay simulation step 15, and the low-speed function test step 17, after programming the FPGA having an anti-fuse that becomes conductive by programming. ,
A measurement / reset step 21 for measuring the conduction resistance of the antifuse and resetting the circuit constant, and a delay value recalculation step 2 for recalculating each signal path delay value after this measurement step.
2 and a re-delay simulation step 23 for performing delay simulation again based on each signal path delay value.

【0019】図2に示した従来のアンチヒューズ型FP
GAによる開発フローと同一のステップについては重複
説明を省略し、測定・再設定ステップ21,遅延値再算
出ステップ22,再遅延シミュレーションステップ23
について詳細説明を続ける。
The conventional anti-fuse type FP shown in FIG.
The same steps as those of the development flow by the GA are not described repeatedly, and the measurement / resetting step 21, the delay value recalculation step 22, the redelay simulation step 23
Will be described in detail.

【0020】測定・再設定ステップ21では、まず、論
理設計および配置配線設計され検証された設計情報に基
づきプログラミングされたFPGAのアンチヒューズの
導通抵抗値を書込装置などの測定手段により測定する。
このアンチヒューズの導通抵抗値は、プログラミング時
に各アンチヒューズに電圧を印加し流れる電流を測定す
ることによりプログラムされたか否かを判定しているた
め、これら印加電圧および測定電流により容易に求める
ことができる。その後に、これら各アンチヒューズの導
通抵抗値は、遅延値算出手段として用いられるEWSな
どのメモリ領域に格納され、EWSなどの遅延値算出手
段における回路定数として再設定される。
In the measurement / resetting step 21, first, the conduction resistance value of the antifuse of the FPGA programmed based on the design information verified by the logic design and the placement and wiring design is measured by measuring means such as a writing device.
The conduction resistance value of this anti-fuse is determined by applying a voltage to each anti-fuse during programming and measuring the flowing current to determine whether or not the anti-fuse has been programmed. it can. Thereafter, the conduction resistance value of each antifuse is stored in a memory area such as EWS used as a delay value calculating means, and is reset as a circuit constant in the delay value calculating means such as EWS.

【0021】遅延値再算出ステップ22および再遅延シ
ミュレーションステップ23は、測定・再設定ステップ
21において測定および再設定された回路定数による再
検証ステップである。遅延値再算出ステップ22はEW
Sなどの遅延値算出手段により再設定された回路定数か
ら回路の各信号パス遅延値を再算出し、再遅延シミュレ
ーションステップ23は、回路図およびテストパターン
の情報ならびに再算出された各信号パス遅延値に基づ
き、EWSなどの遅延シミュレーション手段により再遅
延シミュレーションする。その結果、プログラミングさ
れたFPGAがNGとなった場合、不良品として除去さ
れる。
The delay value recalculation step 22 and the redelay simulation step 23 are re-verification steps based on the circuit constants measured and reset in the measurement / resetting step 21. The delay value recalculation step 22 is EW
The signal path delay value of the circuit is recalculated from the circuit constants reset by the delay value calculation means such as S. The re-delay simulation step 23 includes the circuit diagram and test pattern information and the re-calculated signal path delay. Based on the value, re-delay simulation is performed by delay simulation means such as EWS. As a result, if the programmed FPGA becomes NG, it is removed as a defective product.

【0022】上述した本実施形態のFPGA検証方法を
含むアンチヒューズ型FPGAによる開発フローは、各
FPGAチップのプログラミング後に、チップ内の各ア
ンチヒューズ導通抵抗の実測値を用いて再遅延シュミレ
ーションしているため、プログラミング後の各アンチヒ
ューズ導通抵抗のバラツキによる影響されず、開発され
たアンチヒューズ型FPGAの動作速度および動作周波
数を高精度に検証することができる。
In the development flow of the anti-fuse type FPGA including the above-described FPGA verification method of the present embodiment, after the programming of each FPGA chip, re-delay simulation is performed using the measured value of each anti-fuse conduction resistance in the chip. Therefore, the operation speed and operation frequency of the developed anti-fuse type FPGA can be verified with high accuracy without being affected by the variation of each anti-fuse conduction resistance after programming.

【0023】なお、本発明のFPGA検証方法の実施形
態として、測定・再設定ステップ21において、各FP
GAチップのプログラミング後に、チップ内の各アンチ
ヒューズ導通抵抗を測定し、EWSなどの遅延値算出手
段における回路定数として再設定する例を説明したが、
同時に、各FPGAチップ毎のトンジスタ特性をも測定
しEWSなどの遅延値算出手段における回路定数として
再設定することもできる。これにより、開発されたアン
チヒューズ型FPGAの動作速度および動作周波数を更
に高精度に検証することができる。また、このとき、こ
れら各FPGAチップ毎のトンジスタ特性を工場出荷前
の各FPGAチップテスト時に測定し、この測定値を各
FPGAチップの複数のアンチヒューズに記録し、各F
PGAチップのプログラミング時に読み出すことも可能
である。
As an embodiment of the FPGA verification method of the present invention, each FP is measured in the measurement / resetting step 21.
After the programming of the GA chip, an example is described in which each antifuse conduction resistance in the chip is measured and reset as a circuit constant in delay value calculation means such as EWS.
At the same time, the transistor characteristics of each FPGA chip can also be measured and reset as circuit constants in delay value calculation means such as EWS. Thereby, the operating speed and operating frequency of the developed anti-fuse type FPGA can be verified with higher accuracy. At this time, the transistor characteristics of each of the FPGA chips are measured at the time of each FPGA chip test before shipment from the factory, and the measured values are recorded in a plurality of antifuses of each FPGA chip.
It is also possible to read out when programming the PGA chip.

【0024】[0024]

【発明の効果】以上説明したように、本発明によるFP
GA検証方法は、各FPGAチップのプログラミング後
に、チップ内の各アンチヒューズ導通抵抗を測定しEW
Sなどの遅延値算出手段における回路定数として再設定
し、再設定された回路定数から回路の各信号パス遅延値
を再算出し、回路図およびテストパターンの情報ならび
に再算出された各信号パス遅延値に基づき再遅延シミュ
レーションしているため、プログラミング後の各アンチ
ヒューズ導通抵抗のバラツキによる影響されず、開発さ
れたアンチヒューズ型FPGAの動作速度および動作周
波数を高精度に検証することができる。
As described above, the FP according to the present invention
The GA verification method is to measure the antifuse conduction resistance in each chip after programming each FPGA chip and
It is reset as a circuit constant in the delay value calculating means such as S, each signal path delay value of the circuit is recalculated from the reset circuit constant, information of the circuit diagram and the test pattern, and each recalculated signal path delay. Since the re-delay simulation is performed based on the value, the operating speed and operating frequency of the developed anti-fuse type FPGA can be verified with high accuracy without being affected by variations in the anti-fuse conduction resistance after programming.

【0025】また、アンチヒューズ型FPGAが、ボー
ド組込み後に不良と判定される割合をほとんどゼロに抑
えることができ、アンチヒューズ型FPGAを用いた開
発フローにおける手戻りが減り、従来に比べて開発期間
を短縮し開発コストを削減できる。
Further, the ratio of the anti-fuse type FPGA which is determined to be defective after the board is assembled can be suppressed to almost zero, and rework in the development flow using the anti-fuse type FPGA is reduced. And development costs can be reduced.

【0026】さらに、高速ファンクションテストと同等
の選別が可能なため、高価な高速ファンクションテスタ
が不要になり、顧客における開発投資コストを著しく削
減できる等の効果がある。
Further, since the same sort as the high-speed function test can be performed, an expensive high-speed function tester is not required, and there is an effect that the development investment cost for the customer can be significantly reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】図1は、本発明のFPGA検証方法の実施形態
を示す開発フローの流れ図である。
FIG. 1 is a flowchart of a development flow showing an embodiment of an FPGA verification method of the present invention.

【図2】図2は、従来のFPGA検証方法を示す開発フ
ローの流れ図である。
FIG. 2 is a flowchart of a development flow showing a conventional FPGA verification method.

【符号の説明】[Explanation of symbols]

11 論理設計ステップ 12 論理シミュレーションステップ 13 配置配線ステップ 14 遅延値算出ステップ 15 遅延シミュレーションステップ 16 プログラミングステップ 17 低速ファンクションテストステップ 21 測定・再設定ステップ 22 遅延値再算出ステップ 23 再遅延シミュレーションステップ Reference Signs List 11 logic design step 12 logic simulation step 13 placement and wiring step 14 delay value calculation step 15 delay simulation step 16 programming step 17 low-speed function test step 21 measurement / resetting step 22 delay value recalculation step 23 re-delay simulation step

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 論理設計された回路図およびテストパタ
ーンの情報に基づき論理シミュレーションする論理シミ
ュレーションステップと、前記回路図の情報に基づき配
置配線された回路素子の回路定数から前記回路の各信号
パス遅延値を算出する遅延値算出ステップと、前記各信
号パス遅延値に基づき遅延シミュレーションする遅延シ
ミュレーションステップとを含むフィールドプログラマ
ブルゲートアレイ検証方法において、 プログラミングにより導通するアンチヒューズをもつフ
ィールドプログラマブルゲートアレイのプログラミング
後に、前記アンチヒューズの導通抵抗を測定し前記回路
定数を再設定する測定・再設定ステップと、この測定ス
テップ後に前記各信号パス遅延値を再算出する遅延値再
算出ステップと、前記各信号パス遅延値に基づき再び遅
延シミュレーションする再遅延シミュレーションステッ
プと、を含むことを特徴とするフィールドプログラマブ
ルゲートアレイ検証方法。
1. A logic simulation step of performing a logic simulation based on information of a logic designed circuit diagram and a test pattern, and each signal path delay of the circuit based on circuit constants of circuit elements arranged and wired based on the information of the circuit diagram. A delay value calculating step of calculating a value, and a delay simulation step of performing a delay simulation based on each of the signal path delay values, wherein after programming of the field programmable gate array having an anti-fuse conducting by programming, A measuring / resetting step of measuring the conduction resistance of the antifuse and resetting the circuit constant; a delay value recalculating step of recalculating the signal path delay values after the measuring step; Field programmable gate arrays verification method characterized by comprising a re-delay simulation step of re-delay simulation based on the value, the.
【請求項2】 前記測定・再設定ステップが、前記フィ
ールドプログラマブルゲートアレイを構成するトランジ
スタの特性および前記導通抵抗を測定し前記回路定数を
再設定する、請求項1記載のフィールドプログラマブル
ゲートアレイ検証方法。
2. The field programmable gate array verification method according to claim 1, wherein said measuring / resetting step measures characteristics of said transistors constituting said field programmable gate array and said conduction resistance and resets said circuit constants. .
JP7282936A 1995-10-31 1995-10-31 Field programmable gate array verification method Expired - Lifetime JP2780686B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7282936A JP2780686B2 (en) 1995-10-31 1995-10-31 Field programmable gate array verification method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7282936A JP2780686B2 (en) 1995-10-31 1995-10-31 Field programmable gate array verification method

Publications (2)

Publication Number Publication Date
JPH09127201A true JPH09127201A (en) 1997-05-16
JP2780686B2 JP2780686B2 (en) 1998-07-30

Family

ID=17659039

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7282936A Expired - Lifetime JP2780686B2 (en) 1995-10-31 1995-10-31 Field programmable gate array verification method

Country Status (1)

Country Link
JP (1) JP2780686B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100400306B1 (en) * 2000-12-29 2003-10-01 주식회사 하이닉스반도체 Delay control circuit using anti-fuse
US6741117B2 (en) 2002-05-27 2004-05-25 Hynix Semiconductor Inc. Antifuse circuit
CN103092059A (en) * 2012-12-24 2013-05-08 中国科学技术大学 Time digital converter based on antifuse field programmable gata array (FPGA) and temperature drift correcting method thereof
CN111123082A (en) * 2019-10-30 2020-05-08 北京空间机电研究所 Small-size three-dimensional antifuse Field Programmable Gate Array (FPGA) online debugging and verifying method

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100400306B1 (en) * 2000-12-29 2003-10-01 주식회사 하이닉스반도체 Delay control circuit using anti-fuse
US6741117B2 (en) 2002-05-27 2004-05-25 Hynix Semiconductor Inc. Antifuse circuit
CN103092059A (en) * 2012-12-24 2013-05-08 中国科学技术大学 Time digital converter based on antifuse field programmable gata array (FPGA) and temperature drift correcting method thereof
CN111123082A (en) * 2019-10-30 2020-05-08 北京空间机电研究所 Small-size three-dimensional antifuse Field Programmable Gate Array (FPGA) online debugging and verifying method
CN111123082B (en) * 2019-10-30 2021-11-16 北京空间机电研究所 Small-size three-dimensional antifuse Field Programmable Gate Array (FPGA) online debugging and verifying method

Also Published As

Publication number Publication date
JP2780686B2 (en) 1998-07-30

Similar Documents

Publication Publication Date Title
US5475695A (en) Automatic failure analysis system
TW397983B (en) A memory chip containing a non=volatile memory register for permanently storing information about the quality of the device and test method therefor
KR101055917B1 (en) How to provide optimal field programming of electronic fuses
US5422317A (en) Performance enhanced intergrated circuit layout methodology
TW200533942A (en) Verification of integrated circuit tests using test simulation and integrated circuit simulation with simulated failure
US6308292B1 (en) File driven mask insertion for automatic test equipment test pattern generation
KR20190062933A (en) Apparatus for testing semiconductor device method tof testing semiconductor device
JP2780686B2 (en) Field programmable gate array verification method
US6541983B2 (en) Method for measuring fuse resistance in a fuse array
US6577150B1 (en) Testing apparatus and method of measuring operation timing of semiconductor device
US20090051383A1 (en) Test Method and Production Method for a Semiconductor Circuit Composed of Subcircuits
US11056210B1 (en) Electrical circuit comprising a trim circuit
US6188242B1 (en) Virtual programmable device and method of programming
JP4114739B2 (en) Semiconductor identification circuit and semiconductor integrated circuit device
US7626870B2 (en) Semiconductor device with a plurality of one time programmable elements
JP3143973B2 (en) Semiconductor wafer
JP2000011027A (en) Method and device for supporting design
JP2000275306A (en) Failure locating method for semiconductor integrated circuit device
JP2940950B2 (en) Semiconductor verification equipment
JPH07239865A (en) Logic simulator
JPS6247142A (en) Marking method for semiconductor device
US7089132B2 (en) Method and system for providing quality control on wafers running on a manufacturing line
JPH06310581A (en) Inspection method and equipment for semiconductor memory device
KR20080096233A (en) Method of failure analysis on defective semiconductor device and failure analysis system
JPS58176966A (en) Integrated circuit device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19980414