JPH088677B2 - Video signal conversion method - Google Patents
Video signal conversion methodInfo
- Publication number
- JPH088677B2 JPH088677B2 JP1330487A JP33048789A JPH088677B2 JP H088677 B2 JPH088677 B2 JP H088677B2 JP 1330487 A JP1330487 A JP 1330487A JP 33048789 A JP33048789 A JP 33048789A JP H088677 B2 JPH088677 B2 JP H088677B2
- Authority
- JP
- Japan
- Prior art keywords
- field
- hdtv
- video signal
- edtv
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Television Systems (AREA)
Description
【発明の詳細な説明】 「産業上の利用分野」 本発明はEDTV(クリアビジョン)の映像信号を、HDTV
(ハイビジョン)の映像信号に変換するための映像信号
の変換方法に関するものである。DETAILED DESCRIPTION OF THE INVENTION "Industrial field of application" The present invention relates to EDTV (Clear Vision) video signals and HDTV
The present invention relates to a video signal conversion method for converting to a (high-definition) video signal.
「従来の技術」 一般に、EDTVではNTSC方式の画質改善として走査周波
数を倍速とし、かつノンインターレス化が行なわれてい
る。このEDTVの映像信号は具体的には走査線525本、ノ
ンインターレス走査、フィールド周波数59.94[Hz]、
アスペクト比4:3である。これに対し、HDTVの映像信号
は走査線1125本、インターレス走査、フィールド周波数
60.00[Hz]、アスペクト比16:9である。“Prior Art” Generally, in EDTV, scanning frequency is doubled and non-interlacing is performed to improve the image quality of the NTSC system. The video signal of this EDTV is specifically 525 scanning lines, non-interlaced scanning, field frequency 59.94 [Hz],
The aspect ratio is 4: 3. On the other hand, HDTV video signals are 1125 scanning lines, interlaced scanning, field frequency
It is 60.00 [Hz] and the aspect ratio is 16: 9.
「発明が解決しようとする課題」 EDTVの映像信号をHDTVの映像機器でも受像できること
が望まれている。"Problems to be solved by the invention" It is desired that EDTV video signals can be received by HDTV video equipment.
ところが、EDTVとHDTVでは、前述のように、走査線の
数の違い、ノンインターレスとインターレスの違い、フ
ィールド周波数の違い、アスペクト比の違いなどがあ
り、EDTVの映像信号をそのままHDTVにて利用することが
できなかった。However, as mentioned above, EDTV and HDTV have the difference in the number of scanning lines, the difference between non-interlace and interlace, the difference in field frequency, the difference in aspect ratio, etc. It was not possible to use it.
特にフィールド周波数の違いによりHDTVが1000フィー
ルドの間にEDTVは999フィールド(フレームも同じ)と
なり、1フィールド分の画面が足りなくなる。In particular, due to the difference in field frequency, while HDTV has 1000 fields, EDTV has 999 fields (the same frame), and the screen for one field is insufficient.
本発明はEDTVからHDTVへの映像信号の変換の際、過不
足のないような映像信号を得るための変換方法を提供す
ることを目的とする。SUMMARY OF THE INVENTION It is an object of the present invention to provide a conversion method for obtaining a proper video signal when converting a video signal from EDTV to HDTV.
「課題を解決するための手段」 本発明は、EDTVの525本ノンインターレス走査の映像
信号を、HDTVの1125本インターレス走査に変換する場合
において、前記映像信号を第1、第2のフィールドメモ
リにフレーム毎に交互に記憶し、これら第1、第2のフ
ィールドメモリの同一データを前記HDTVの垂直同期信号
に同期してフィールド単位で読出してインターレス走査
し、かつフィールド周波数の違いによるフィールド画面
の不足分は直前の同一画面を繰返し出力することにより
補充するようにした変換方法である。"Means for Solving the Problems" The present invention relates to a case where a video signal of 525 non-interlaced scanning of EDTV is converted into a 1125 interlaced scanning of HDTV, the video signal is converted into first and second fields. The same data in the first and second field memories are alternately stored in the memory, and the same data in the first and second field memories are read out in field units in synchronization with the vertical synchronizing signal of the HDTV to perform interlace scanning, and the fields depending on the difference in field frequency. The shortage of the screen is a conversion method that is supplemented by repeatedly outputting the same screen immediately before.
「作用」 EDTVの映像信号は2つのフィールドメモリにフレーム
毎に交互に記憶し、最初の1フィールド分の525本をHDT
Vの1125本のうちの1つおきの562.5ライン内におさめ、
同一の525本のデータを残りの1つおきの562.5ライン内
に再度おさめてインターレスにより1つの画像として表
示する。"Operation" EDTV video signals are alternately stored in two field memories for each frame, and the first 525 lines for one field are HDT
Placed in every 562.5 lines of every 1125 Vs,
The same 525 lines of data are stored again in the remaining 562.5 lines and displayed as one image by interlacing.
この場合、フィールド周波数はEDTVが59.94Hzである
のに対し、HDTVが60.00Hzであるから、59.94:60.00=99
9:1000となり、1000フィールド毎に1フィールドの不足
分を、EDTVの999番目のフィールドデータを1000番目に
も再度利用する。In this case, the field frequency is 59.94 Hz for EDTV and 60.00 Hz for HDTV, so 59.94: 60.00 = 99.
It becomes 9: 1000, and the shortage of 1 field for every 1000 fields is used again for the 999th field data of EDTV for the 1000th field.
「実施例」 以下、本発明の一実施例を図面に基き説明する。[Embodiment] An embodiment of the present invention will be described below with reference to the drawings.
第1図において、EDTVの映像信号(Y)(R−Y)
(B−Y)は逆マトリクス回路(1)でR,G,B信号に変
換された後、第1、第2のフィールドメモリ(2a)(2
b)の各RGBメモリに記録される。そしてこの第1、第2
のフィールドメモリ(2a)(2b)の出力はD/A変換回路
(3)でアナログ信号となってHDTVのCRT(4)へ送ら
れる。(5)は偏向回路である。In Fig. 1, EDTV video signal (Y) (RY)
(BY) is converted into R, G, B signals by the inverse matrix circuit (1) and then the first and second field memories (2a) (2
It is recorded in each RGB memory of b). And this first, second
The outputs of the field memories (2a) and (2b) are converted into analog signals by the D / A conversion circuit (3) and sent to the CRT (4) of the HDTV. (5) is a deflection circuit.
つぎに、入力端子(6)に入力した第4図(a)に示
すようなEDTVのフィールド周波数59.94Hzのパルスが、
反転回路(7)に入力して(b)のような1パルス毎に
交互に反転するパルスが得られ、それが第1のD−FF
(D型フリップフロップ)回路(8a)に入力する。ま
た、第2のD−FF回路(8b)にはHDTVの垂直同期信号
(V)と水平同期信号(H)が入力して、出力側にHDTV
のフィールド周波数60.00Hzのパルスが得られ、これが
前記第1のD−FF回路(8a)にクロックとして入力す
る。すると、この第1のD−FF回路(8a)のQ出力には
(d)に示すように、60Hz毎に999回まで交互に反転
し、1000回目だけは反転せず999回目と同一となり、100
1回目からは前回を反転したパルスが得られる。また、
出力にはQ出力と全く反転した出力が得られる。Next, a pulse of EDTV field frequency 59.94Hz input to the input terminal (6) as shown in FIG.
A pulse, which is input to the inverting circuit (7) and is alternately inverted every pulse as shown in (b), is obtained, which is the first D-FF.
(D-type flip-flop) circuit (8a). Further, the vertical synchronizing signal (V) and the horizontal synchronizing signal (H) of the HDTV are input to the second D-FF circuit (8b), and the HDTV is output to the HDTV.
A pulse having a field frequency of 60.00 Hz is obtained, and this is input to the first D-FF circuit (8a) as a clock. Then, as shown in (d), the Q output of the first D-FF circuit (8a) is alternately inverted up to 999 times for every 60 Hz, and is not inverted only for the 1000th time and becomes the same as the 999th time. 100
From the first time, a pulse that is the reverse of the last time can be obtained. Also,
As the output, an output that is completely inverted from the Q output is obtained.
以上のことから、EDTVの映像信号は、第1のフィール
ドメモリ(2a)のデータが1、3、5…999の各フィー
ルド時に読み出され、第2のフィールドメモリ(2b)の
データが2、4、6…998のフィールド時に読み出され
てインターレス走査によるHDTVの画像となる。From the above, the EDTV video signal is read when the data of the first field memory (2a) is read in each field of 1, 3, 5, ... 999, and the data of the second field memory (2b) is 2, The image is read out in the field of 4, 6 ... 998 and becomes an HDTV image by interlaced scanning.
ここで、フィールド周波数が59.94Hzと60.00Hzと異な
るため、HDTVの1000フィールド時には第5図に示すよう
に、EDTVの999フィールドのデータが再度読み出されて
画像となる。以上1000フィールド分が表示されると、つ
ぎに第4図(d)の後半のように、第2のフィールドメ
モリ(2b)が1、3、5…999の奇数フィールドと1000
フィールド時に読み出され、第1のフィールドメモリ
(2a)が2、4、6…998の偶数フィールド時に読み出
される。以下同様にして奇数と偶数フィールドが交互に
読み出され、奇数フィールド時のみ999と1000フィール
ドが2度読み出される。Here, since the field frequency is different from 59.94 Hz and 60.00 Hz, the data of 999 fields of EDTV is read out again as an image when 1000 fields of HDTV, as shown in FIG. When the above 1000 fields are displayed, the second field memory (2b) has an odd field of 1, 3, 5, ... 999 and 1000 fields as shown in the latter half of FIG. 4 (d).
The first field memory (2a) is read during the field, and the first field memory (2a) is read during the even field of 2, 4, 6, ... 998. In the same manner, the odd and even fields are read alternately, and only in the odd field, the 999 and 1000 fields are read twice.
つぎに、EDTVのクロックを28.6MHzとしたとき、1水
平ラインのサンプル数が910であるのに対し、HDTVでは4
4.55MHzのとき1320サンプル数である。したがって、EDT
Vのクロック28.6MHzをHDTVの44.55MHzに周波数変換する
ことでEDTVの1水平ライン分の910サンプルを有効画素
として使用し、残りの410サンプル分はブランキング期
間とする。そのためには、第6図に示すように、垂直同
期信号(V)でスタートしてHDTVの44.55MHzのクロック
をカウンタ(9)で計数し、1から910までを出力せし
める。そしてつぎのV信号で再びカウンタ(9)をスタ
ートし、1から910まで出力せしめる。なお、第3図に
示すブランキングの領域(B)を左右に振り分けるため
には第7図に示すようにカウンタ(9)のスタート信号
を例えば205サンプル分だけ遅らせるためシフトレジス
タ(10)を挿入する。すると、第8図に示すように左右
にブランキング領域(B1)(B2)が振り分けられる。Next, when the clock of EDTV is set to 28.6 MHz, the number of samples of one horizontal line is 910, while that of HDTV is 4
There are 1320 samples at 4.55MHz. Therefore, EDT
By converting the V clock of 28.6MHz to 44.55MHz of HDTV, 910 samples for one horizontal line of EDTV are used as effective pixels, and the remaining 410 samples are for the blanking period. For this purpose, as shown in FIG. 6, the vertical synchronizing signal (V) is started and the HDTV 44.55 MHz clock is counted by the counter (9) to output 1 to 910. Then, the next V signal restarts the counter (9) to output from 1 to 910. In order to divide the blanking area (B) shown in FIG. 3 into right and left, a shift register (10) is inserted in order to delay the start signal of the counter (9) by 205 samples as shown in FIG. To do. Then, as shown in FIG. 8, the blanking areas (B 1 ) and (B 2 ) are distributed to the left and right.
また、ブランキング領域(B)(B1)(B2)を特定の
色、例えばブルーに表示する場合には、カウンタ(9)
とCRT(4)との間に、インバータ(11)とブルーなど
の色発生回路(12)を介在させれば、第1、第2フィー
ルドメモリ(2a)(2b)の出力がない領域(B)(B1)
(B2)は背景を適宜の色にすることができる。なお、前
記インバータ(11)は省略することができる。When displaying the blanking areas (B) (B 1 ) (B 2 ) in a specific color, for example, blue, the counter (9)
If an inverter (11) and a color generating circuit (12) such as blue are interposed between the CRT (4) and the CRT (4), a region (B where there is no output from the first and second field memories (2a) and (2b)) ) (B 1 )
In (B 2 ), the background can be colored appropriately. The inverter (11) can be omitted.
「発明の効果」 本発明は上述のような変換方法としたので、EDTVのノ
ンインターレス走査の映像信号をHDTVのインターレス走
査の映像信号として利用できる。特に、フィールド周波
数の違いが999:1000であるから、999番目のデータを100
0番目のフィールドデータとして再度利用することによ
り過不足のない映像信号に変換することができる。[Advantages of the Invention] Since the present invention employs the above-described conversion method, the video signal of EDTV non-interlace scanning can be used as the video signal of HDTV interlace scanning. Especially, since the difference in field frequency is 999: 1000, the 999th data is 100
By reusing it as the 0th field data, it is possible to convert it into a proper video signal.
【図面の簡単な説明】 第1図は本発明による映像信号の変換方法を実現するた
めの回路ブロック図、第2図はEDTVのノンインターレス
走査の説明図、第3図はHDTVのインターレス走査の説明
図、第4図は波形図、第5図はHDTVとEDTVのフィールド
の説明図、第6図は画像を移動するための回路ブロック
図、第7図は波形図、第8図はCRT上の画像の説明図で
ある。 (1)……逆マトリクス回路、(2a)(2b)……第1、
第2のフィールドメモリ、(3)……D/A変換回路、
(4)……CRT、(5)……偏向回路、(6)……入力
端子、(7)……反転回路、(8a)……第1のD−FF
(D形フリップフロップ)回路、(8b)……第2のD−
FF回路、(9)……カウンタ、(10)……シフトレジス
タ、(11)……インバータ、(12)……色発生回路。BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a circuit block diagram for realizing a video signal conversion method according to the present invention, FIG. 2 is an explanatory diagram of non-interlaced scanning of EDTV, and FIG. Scanning explanatory diagram, FIG. 4 is a waveform diagram, FIG. 5 is an explanatory diagram of fields of HDTV and EDTV, FIG. 6 is a circuit block diagram for moving an image, FIG. 7 is a waveform diagram, and FIG. 8 is It is explanatory drawing of the image on CRT. (1) ... inverse matrix circuit, (2a) (2b) ... first,
Second field memory, (3) ... D / A conversion circuit,
(4) ... CRT, (5) ... deflecting circuit, (6) ... input terminal, (7) ... inversion circuit, (8a) ... first D-FF
(D-type flip-flop) circuit, (8b) ... second D-
FF circuit, (9) …… counter, (10) …… shift register, (11) …… inverter, (12) …… color generator circuit.
Claims (1)
信号を、HDTVの1125本インターレス走査に変換する場合
において、前記映像信号を第1、第2のフィールドメモ
リにフレーム毎に交互に記憶し、これら第1、第2のフ
ィールドメモリの同一データを前記HDTVの垂直同期信号
に同期してフィールド単位で読出してインターレス走査
し、かつフィールド周波数の違いによるフィールド画面
の不足分は直前の同一画面を繰返し出力することにより
補充するようにしたことを特徴とする映像信号の変換方
法。1. When converting a video signal of 525 non-interlaced scanning of EDTV to an 1125 interlaced scanning of HDTV, the video signals are alternately stored in first and second field memories for each frame. However, the same data in the first and second field memories are read out in inter-field scanning by reading in field units in synchronization with the vertical synchronizing signal of the HDTV, and the shortage of the field screen due to the difference in field frequency is the same as the immediately preceding one. A method of converting a video signal, characterized in that the screen is repeatedly output so as to be supplemented.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1330487A JPH088677B2 (en) | 1989-12-20 | 1989-12-20 | Video signal conversion method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1330487A JPH088677B2 (en) | 1989-12-20 | 1989-12-20 | Video signal conversion method |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03190481A JPH03190481A (en) | 1991-08-20 |
JPH088677B2 true JPH088677B2 (en) | 1996-01-29 |
Family
ID=18233177
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1330487A Expired - Fee Related JPH088677B2 (en) | 1989-12-20 | 1989-12-20 | Video signal conversion method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH088677B2 (en) |
-
1989
- 1989-12-20 JP JP1330487A patent/JPH088677B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH03190481A (en) | 1991-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3952599B2 (en) | Video display device and video display method | |
US5475438A (en) | Five field motion detector for a TV scan line doubler | |
KR100996216B1 (en) | High-definition deinterlacing and frame doubling circuit and method | |
US5489945A (en) | Timing logic system and method for selectably controlling a high resolution charge coupled device image sensor of the type having two line pixel registers to provide a high resolution mode and alternatively a television resolution mode of picture imaging | |
JPH01591A (en) | Video display method | |
JP2603813B2 (en) | Progressive scanning video signal processor | |
JPH0320115B2 (en) | ||
US4701799A (en) | Image display panel drive | |
KR100332329B1 (en) | Image signal converting apparatus | |
JPH1097231A (en) | Method and device for generating scale down image displayed on television system in computer system | |
US5173774A (en) | Dual purpose HDTV/NTSC receiver | |
EP0516046B1 (en) | Image pickup system | |
EP0346028A2 (en) | Video signal display apparatus | |
JPH088677B2 (en) | Video signal conversion method | |
JP2884647B2 (en) | Video signal conversion method | |
JP2884648B2 (en) | Video signal conversion method | |
JPH11196383A (en) | Video signal processor | |
US5440342A (en) | Logic system and method for controlling any one of different charge coupled device image sensors to provide video image signals in accordance with a television standard | |
JP3547148B2 (en) | Component of television signal | |
JP3469596B2 (en) | Matrix type display device | |
JP3439039B2 (en) | Liquid crystal display | |
KR100280848B1 (en) | Video Scanning Conversion Circuit | |
RU2245002C2 (en) | Method for displaying television image signals in hdtv receiver | |
JPH067690B2 (en) | Still image display device | |
JPH07212772A (en) | Picture processing unit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |