JPH087770A - Surface discharge ac plasma display panel and display device using this - Google Patents

Surface discharge ac plasma display panel and display device using this

Info

Publication number
JPH087770A
JPH087770A JP6144231A JP14423194A JPH087770A JP H087770 A JPH087770 A JP H087770A JP 6144231 A JP6144231 A JP 6144231A JP 14423194 A JP14423194 A JP 14423194A JP H087770 A JPH087770 A JP H087770A
Authority
JP
Japan
Prior art keywords
electrode
electrodes
discharge
plasma display
sustain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6144231A
Other languages
Japanese (ja)
Inventor
Hideo Kimura
英夫 木村
Tomokatsu Kishi
智勝 岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP6144231A priority Critical patent/JPH087770A/en
Publication of JPH087770A publication Critical patent/JPH087770A/en
Pending legal-status Critical Current

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

PURPOSE:To lessen the size of picture element and achieve a highly fine displaying by installing a plurality of linearly maintaining electrodes on a glass board in such a way as separately and at a different level from a plane-form maintaining electrode. CONSTITUTION:On the first board 11 a plurality of linear. second electrodes Y1-Yn are installed in such a way as separately and at a different level from the first electrode XA. and the first electrode XA and second electrodes Y1-Yn are covered with dielectric substance layers 12, 13. Separately from the first board 11 the second board 14 is installed opposingly, and a plurality of third electrodes A1-An are installed on the second board 14 in such a way as separately from and in intersection with the second electrodes Y1-Yn. A phosphor 15 is attached to the second board 14 side, and a gas for discharging is encapsulated in the space 17 bounded by the first board 11 and second board 14. Thereby the size of picture element is made smaller than in a conventional arrangement in which the first electrode and the second electrodes are located on a level, and the displaying can be made with a high fineness.

Description

【発明の詳細な説明】Detailed Description of the Invention

【産業上の利用分野】本発明は、平面放電AC型プラズ
マディスプレイパネル及びこれを用いた表示装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flat discharge AC type plasma display panel and a display device using the same.

【従来の技術】図7は、従来の、3電極を有する平面放
電AC型プラズマディスプレイパネル(以下、PDPと
言う)の第i行第j列の画素を構成するセル10の断面
を示す。紙面垂直方向に延びた一対の維持電極X及びY
iは、ガラス基板11上に形成され、その上に壁電荷保
持用の誘電体層12が被着され、さらにその上にMgO
保護膜13が被着されている。一方、紙面左右方向に延
びたアドレス電極Ajは、ガラス基板11と対向配置さ
れたガラス基板14上に形成され、その上に、誘電体で
もある蛍光体15が被着されている。また、ガラス基板
14上には、画素境界に隔壁16が形成されている。M
gO保護膜13と蛍光体15との間の放電空間17に
は、例えばNe+Xeペニング混合ガスが封入されてい
る。PDPは、液晶表示パネルに比し、自発光型である
ので表示品質がよく、応答速度が速く、大画面化が容易
である。
2. Description of the Related Art FIG. 7 shows a cross section of a cell 10 which constitutes a pixel in an i-th row and a j-th column of a conventional flat discharge AC type plasma display panel (hereinafter referred to as PDP) having three electrodes. A pair of sustain electrodes X and Y extending in the direction perpendicular to the paper surface
i is formed on a glass substrate 11, a dielectric layer 12 for retaining wall charges is deposited thereon, and MgO is further deposited thereon.
A protective film 13 is applied. On the other hand, the address electrodes Aj extending in the left-right direction on the paper surface are formed on the glass substrate 14 which is arranged so as to face the glass substrate 11, and the fluorescent substance 15 which is also a dielectric substance is deposited thereon. Further, on the glass substrate 14, partition walls 16 are formed at pixel boundaries. M
The discharge space 17 between the gO protective film 13 and the phosphor 15 is filled with, for example, a Ne + Xe Penning mixed gas. Since the PDP is a self-luminous type as compared with a liquid crystal display panel, it has a good display quality, a high response speed, and a large screen is easy.

【発明が解決しようとする課題】しかし、一対の維持電
極X及びYiを同一面内で離間して配置しなければなら
ず、かつ、維持電極X及びYi上の誘電体層12に壁電
荷を面的に保持しなければならないので、画素サイズを
小さくして表示を高精細化するのが制限される。特にカ
ラー表示の場合には、光の3原色の各々についてセルを
形成しなければならないので、この問題が大きくなる。
本発明の目的は、上記問題点に鑑み、画素サイズを小さ
くして表示を高精細化することが可能な平面放電AC型
プラズマディスプレイパネル及びこれを用いた表示装置
を提供することにある。
However, the pair of sustain electrodes X and Yi must be spaced apart in the same plane, and the wall charge is applied to the dielectric layer 12 on the sustain electrodes X and Yi. Since it has to be held in a plane, it is limited to reduce the pixel size to achieve high definition display. Particularly in the case of color display, this problem is magnified because a cell must be formed for each of the three primary colors of light.
In view of the above problems, an object of the present invention is to provide a flat discharge AC type plasma display panel capable of reducing the pixel size to achieve high definition display, and a display device using the same.

【課題を解決するための手段及びその作用】本発明を、
実施例図中の対応する符号を引用して説明する。第1発
明の平面放電AC型プラズマディスプレイパネルでは、
例えば図1及び図2に示す如く、第1基板11上に第1
電極XAに対し異なる高さに且つ離間して複数の線状第
2電極Y1〜Ynが配置され、第1電極XAと第2電極
Y1〜Ynとが誘電体層12、13で被われ、第1基板
11と離間して第2基板14が対向配置され、第2基板
14上に第2電極Y1〜Ynと離間して交差するように
複数の第3電極A1〜Amが配置され、第2基板14側
に蛍光体15が被着され、第1基板11と第2基板14
との間の空間17に放電用ガスが封入されている。この
第1発明によれば、第1基板11上に第1電極XAに対
し異なる高さに且つ離間して複数の線状第2電極Y1〜
Ynが配置されているので、第1電極と第2電極とを同
一高さに配置した図7の場合よりも画素サイズを小さく
して表示を高精細化することが可能である。また、第2
電極Y1〜Ynが第1電極XAと異なる層に形成されて
いるので、第1電極Y1〜Ynの両端からのリード線引
き出しが容易にでき、これにより後述の第2発明の第1
及び第2の態様が容易に構成できる。第1発明の第1態
様では、例えば図1及び図2に示す如く、第1電極XA
は、面電極であり、且つ、第2電極Yiよりも第1基板
11に接近して配置されているる。この第1態様によれ
ば、第1電極XAの電位を、線電極の場合よりも一定に
することができ、表示品質が向上する。第1発明の第2
態様では、例えば図6に示す如く、第1電極XCは、第
2電極Yiと平行かつ重ならないように配置された複数
の線電極であり、該複数の線電極の端部間が連なってい
る。この第2態様によれば、壁電荷による電界強度が第
1態様よりも強くなる。第2発明の平面放電AC型プラ
ズマディスプレイ装置では、例えば図2に示す如く、上
記いずれかの平面放電AC型プラズマディスプレイパネ
ルと、複数の第2電極Y1〜Ynに対し線順次でスキャ
ンパルスを印加する走査ドライバ25A、25Bと、第
3電極A1〜Amに対し該スキャンパルス毎に、該スキ
ャンパルスが印加される第2電極Yi上の誘電体層1
2、13に表示データに応じた壁電荷を蓄積させるため
にアドレスパルスを印加するアドレスドライバ23と、
第1電極XAと第2電極Yiとの間に、誘電体層12、
13上の壁電荷による電圧に加えて維持放電を行わせる
ために交流維持パルスを印加する共通ドライバ24A、
24B、26と、を有する。第2発明の第1態様では、
例えば図1に示す如く、走査ドライバ25A、25B
は、各第2電極Y1〜Ynの両端から上記スキャンパル
スを印加するように第2電極Y1〜Ynに接続されてい
る。この第1態様によれば、各第2電極Y1〜Yn上で
の電位傾斜が小さくなり、表示品質が向上する。第2発
明の第2態様では、例えば図4に示す如く、走査ドライ
バ25C、25Dは、奇数番目の第2電極Y1、Y3、
・・・の一端側から上記スキャンパルスを印加し偶数番
目の第2電極Y2、Y4(不図示)、・・・の他端側か
ら該スキャンパルスを印加するように、第2電極Y1〜
Ynに接続されている。この第2態様によれば、画素サ
イズが小さくて第2電極Y1〜Ynのピッチが小さくて
も、第2電極Y1〜Ynと走査ドライバ25A及び25
Bとの接続が容易になる。
Means for Solving the Problem and Its Action
Description will be given by citing the corresponding reference numerals in the embodiment drawings. In the flat discharge AC type plasma display panel of the first invention,
For example, as shown in FIG. 1 and FIG.
A plurality of linear second electrodes Y1 to Yn are arranged at different heights and spaced apart from the electrode XA, the first electrode XA and the second electrodes Y1 to Yn are covered with the dielectric layers 12 and 13, and The second substrate 14 is disposed so as to face the first substrate 11 so as to be spaced apart from it, and the plurality of third electrodes A1 to Am are disposed on the second substrate 14 so as to intersect with the second electrodes Y1 to Yn while being spaced apart from each other. The phosphor 15 is attached to the substrate 14 side, and the first substrate 11 and the second substrate 14 are attached.
A discharge gas is sealed in a space 17 between According to the first aspect of the invention, the plurality of linear second electrodes Y1 to Y1 on the first substrate 11 are arranged at different heights and spaced apart from the first electrode XA.
Since Yn is arranged, the pixel size can be made smaller and the display can be made finer than in the case of FIG. 7 in which the first electrode and the second electrode are arranged at the same height. Also, the second
Since the electrodes Y1 to Yn are formed in a layer different from that of the first electrode XA, lead wires can be easily drawn from both ends of the first electrodes Y1 to Yn.
The second aspect can be easily configured. In the first aspect of the first aspect of the invention, for example, as shown in FIGS. 1 and 2, the first electrode XA
Is a surface electrode and is arranged closer to the first substrate 11 than the second electrode Yi. According to the first aspect, the potential of the first electrode XA can be made more constant than in the case of the line electrode, and the display quality is improved. Second of the first invention
In the aspect, for example, as shown in FIG. 6, the first electrode XC is a plurality of line electrodes arranged in parallel with and not overlapping with the second electrode Yi, and the ends of the plurality of line electrodes are connected. . According to the second aspect, the electric field strength due to the wall charges is stronger than that in the first aspect. In the flat discharge AC type plasma display device of the second invention, as shown in FIG. 2, for example, a scan pulse is applied line-sequentially to any one of the above flat discharge AC type plasma display panels and a plurality of second electrodes Y1 to Yn. The dielectric layer 1 on the second electrodes Yi to which the scan pulse is applied for each scan pulse to the scan drivers 25A and 25B and the third electrodes A1 to Am.
An address driver 23 for applying an address pulse to accumulate wall charges corresponding to display data in 2 and 13;
Between the first electrode XA and the second electrode Yi, the dielectric layer 12,
Common driver 24A that applies an AC sustain pulse to cause sustain discharge in addition to the voltage due to the wall charges on 13
24B and 26. In the first aspect of the second invention,
For example, as shown in FIG. 1, scan drivers 25A and 25B
Are connected to the second electrodes Y1 to Yn so as to apply the scan pulse from both ends of each of the second electrodes Y1 to Yn. According to the first aspect, the potential gradient on each of the second electrodes Y1 to Yn is reduced, and the display quality is improved. In the second aspect of the second invention, for example, as shown in FIG. 4, the scan drivers 25C and 25D include the odd-numbered second electrodes Y1 and Y3,
... so that the scan pulse is applied from one end side of the second electrodes Y2, Y4 (not shown) and the other end side of the ...
It is connected to Yn. According to the second aspect, even if the pixel size is small and the pitch of the second electrodes Y1 to Yn is small, the second electrodes Y1 to Yn and the scan drivers 25A and 25 are also provided.
Connection with B becomes easy.

【実施例】以下、図面に基づいて本発明の実施例を説明
する。図中、同一又は類似の構成要素には、同一又は類
似の符号を付している。 [第1実施例]図1は、第1実施例の平面放電AC型プ
ラズマディスプレイパネルのセルの断面構成を示す。ガ
ラス基板11上には、面状の維持電極XAが被着され、
維持電極XA上に誘電体層12が被着され、誘電体層1
2上に線状の維持電極Yiが形成された後に、維持電極
Yiが誘電体層12で覆われている。誘電体層12上に
は、誘電体でもあるMgO保護膜13が被着されてい
る。本第1実施例では、維持電極Yiと維持電極XAと
が異なる層に形成されているので、セルサイズを図7の
場合よりも小さくできる。ガラス基板14側は、維持電
極Yiとアドレス電極Ajとの離間交差部を囲む矩形の
隔壁16の一辺のサイズが図7の場合よりも短くなって
いる他は、図7のガラス基板14側と同一構成である。
図2は、図1のセル10を有するプラズマディスプレイ
装置20の概略構成を示す。表示パネル21は、n×m
画素であり、維持電極Yi及びアドレス電極Ajの添字
i及びjは、i=1〜n、j=1〜mである。維持電極
XA、Yi及びアドレス電極Ajに印加される電圧は、
電源回路22で生成され、アドレスドライバ23、Y共
通ドライバ24A及び24B、走査ドライバ25A及び
25B並びにX共通ドライバ26を介して供給される。
維持電極Y1〜Ynが維持電極XAと異なる層に形成さ
れているので、維持電極Y1〜Ynの両端からのリード
線引き出しが容易にでき、維持電極Y1〜Ynの一端及
び他端に互いに対称的に走査ドライバ25A及び25B
の出力端が接続されている。これにより、各維持電極Y
1〜Yn上での電位傾斜が小さくなり、表示品質が向上
する。また、X共通ドライバ26の出力端は、維持電極
XA上の電位をより均一にするために、維持電極XAの
両端部に接続されている。ドライバ23、24A、24
B、25A、25B及び26は、制御回路27からの信
号により制御される。制御回路27はこの制御信号を、
外部から供給される表示データDATA、表示データD
ATAに同期したドットクロックCLK、垂直同期信号
VSYNC及び水平同期信号HSYNCに基づいて生成
する。アドレスドライバ23は、制御回路27から直列
の表示データ及びシフトパルスがそれぞれ直列データ入
力端及びクロック入力端に供給されるシフトレジスタ2
31と、1行分の表示データがシフトレジスタ231に
確保された時点でシフトレジスタ231の並列表示デー
タが保持されるラッチ回路232と、ラッチ回路232
の出力に基づいてオン/オフが定められ、駆動電圧出力
のタイミングが制御回路27からの制御信号で制御され
るアドレス電極駆動回路233とを有する。アドレス電
極駆動回路233のm個の出力端はそれぞれ、アドレス
電極A1〜Amに接続されている。走査ドライバ25A
は、サブフィールド内のアドレス期間の始端に同期して
直列データ入力端に‘1’が供給され、アドレスサイク
ルに同期したシフトパルスがクロック入力端に供給され
るシフトレジスタ25A1と、シフトレジスタ25A1
の各ビットの出力によりオン/オフが定められ、駆動電
圧出力のタイミングが制御回路27からの制御信号で制
御されるY駆動回路25A2とを有する。Y駆動回路2
5A2の出力端は、維持電極Y1〜Ynの一端に接続さ
れている。Y共通ドライバ24Aは、Y駆動回路25A
2を介して維持電極Y1〜Ynに共通の駆動電圧を供給
するためのものである。Y共通ドライバ24B及び走査
ドライバ25Bはそれぞれ、Y共通ドライバ24A及び
走査ドライバ25Aと同一構成である。図3は、図2の
装置の動作の一例を示す電極印加電圧波形図であり、1
サブフィールド分を示している。この駆動方法は、アド
レス/維持放電分離型・自己消去アドレス方式であり、
1サブフィールドは、全セルの壁電荷を少し残した状態
にするためのリセット期間と、点灯させる画素に対し後
の維持放電が可能な程度に壁電荷をアドレス放電により
蓄積させるためのアドレス期間と、壁電荷に維持パルス
を上乗せして、アドレス放電が生じたセルに対してのみ
維持放電を生じさせるための維持放電期間とに分けられ
る。以下、図3中の時点a〜g以降の動作について説明
する。 (a)リセット期間では、全画素の壁電荷を略同一にす
るために、最初に、維持電極Y1〜Ynを0Vにした状
態で、維持電極XAに電位VS+VWの書き込みパルス
が印加される。電位VWは、維持電極XAと維持電極Y
iとの間の放電開始電圧をVfxyとすると、 VS+VW>Vfxy>VW ・・・(1) を満たすように定められており、維持電極XAと維持電
極Y1〜Ynとの間で全面書き込み放電Wが生ずる。こ
の際、放電が進むにつれて、図1に示す如く、維持電極
XAの上方かつ維持電極Y1〜Ynの側部のMgO保護
膜13の表面には電子の壁電荷が蓄積され、一方、維持
電極Y1〜Ynの上方のMgO保護膜13の表面には正
イオンの壁電荷が蓄積される。これら壁電荷は放電空間
内の電界強度を低減させるので、放電は直ちに収束に向
かい、1〜数μsで終結する。終結したときの壁電荷に
よる電圧をVwall1で表す。 (b)全画素の壁電荷をより揃えるために、維持電極X
Aを0Vにした状態で、維持電極Y1〜Ynに電位VS
の維持パルスが印加される。電位VSは、 VS+Vwall1>Vf>VS ・・・(2)を 満たすように定められており、維持電極XAと維持電極
Y1〜Ynとの間で全面維持放電Sが生ずる。これによ
り、壁電荷の極性が上記(a)の場合と逆になる。 (c)維持電極Y1〜Ynを0Vにした状態で、電位V
Sより低い電位の消去パルスが維持電極XAに印加され
る。これにより、一部の壁電荷が中和されて、壁電荷の
削減が行われる。このとき、維持電極Y1〜Ynの上方
に残った負の壁電荷は、低い電位VAで次のアドレス放
電を生じさせるのに役立つ。この壁電荷の量は、アドレ
ス期間でアドレス放電を行わなかったセルに対し維持放
電期間で維持パルスにより維持放電が生じない程度にす
る必要がある。次に、アドレス期間に移る。 (d)維持電極XA及びY1〜Ynを電位VSにする。 (e)維持電極Y1を選択し、すなわち維持電極Y1〜
YnのうちY1のみにスキャンパルスが印加され、同時
に、選択ラインの点灯させるセルについてのみアドレス
電極Ajに電位VAのアドレスパルスが印加されて、書
き込み放電を生じさせる。以下、維持電極Y2〜Ynを
順次選択して、書き込み放電を生じさせる。次に、維持
放電期間に移る。 (f)維持電極Y1〜Ynの電圧波形を互いに同一に
し、維持電極XAとYとに交互に維持パルスが印加され
て、アドレス期間で書き込みを行ったセルを点灯させ
る。本第1実施例では、アドレス電極A1〜Amに対し
維持電極Y1〜Ynが維持電極XAよりも接近している
ので、アドレスパルスの電圧を従来よりも低減できる。
また、維持電極XAが面状であるので、その電位を従来
よりも一定にすることができ、表示品質が向上する。 [第2実施例]図2において、画素サイズが小さくなる
と維持電極Y1〜Ynのピッチが小さくなって、維持電
極Y1〜Ynと走査ドライバ25A及び25Bとの接続
が困難となる。そこで、第2実施例のプラズマディスプ
レイ装置20Aでは、図4に示す如く、維持電極Y1〜
Ynの一端側及び他端側に走査ドライバ25C及び25
Dが配置され、維持電極Y1〜Ynのうち、奇数番目の
一端が走査ドライバ25Cの出力端に接続され、偶数番
目の他端が走査ドライバ25Dの出力端に接続されてい
る。他の点は、図2の場合と同一である。 [第3実施例]図1のセルでは、同一極性の壁電荷が維
持電極Yiの両側に分割されるので、電界強度が弱くな
り、維持放電に必要な壁電荷の量を図7場合よりも多く
する必要がある。そこで、第3実施例のセル10Bで
は、図に5示す如く、維持電極Yiと、維持電極Yiの
一方側の維持電極XBとの間でのみ面放電を行わせるた
めに、維持電極Yiとその下方及び非面放電側の維持電
極XBとの間隔を、維持電極Yiと面放電側の維持電極
XBとの間隔よりも大きくしている。また、維持電極Y
iを、隔壁16の一辺側に寄せて配置することにより、
維持電極XB上の充分な面放電領域を確保するととも
に、非面放電側で放電が生じ難くしている。本第3実施
例によれば、壁電荷の上記分割が生じないので、アドレ
スパルスの電圧を図1の場合よりも低くすることができ
る。 [第4実施例]図5の段付面状の維持電極XBにおい
て、線状の維持電極Yiとの間で放電に寄与しない部分
は必要でない。そこで、第4実施例のセル10Cでは、
図6に示す如く、維持電極Yiと重ならないように維持
電極Yiに接近し且つ維持電極Yiに平行に、線状の維
持電極XCをガラス基板11上に形成している。維持電
極XCの端部は、点線で示すように異なる維持電極XC
間で連続している。すなわち、維持電極XCは、図1の
維持電極XAから矩形の不要部分を切り抜いた形状とな
っている。他の点は、図1の場合と同一である。なお、
本発明はPDPの構成に特徴があり、本発明には、この
PDPと各種駆動方法のドライバとの組み合わせの表示
装置が含まれる。
Embodiments of the present invention will be described below with reference to the drawings. In the drawings, the same or similar components are designated by the same or similar reference numerals. [First Embodiment] FIG. 1 shows a sectional structure of a cell of a flat discharge AC type plasma display panel of the first embodiment. A planar sustain electrode XA is deposited on the glass substrate 11,
The dielectric layer 12 is deposited on the sustain electrode XA, and the dielectric layer 1
After the linear sustain electrode Yi is formed on the second electrode 2, the sustain electrode Yi is covered with the dielectric layer 12. A MgO protective film 13, which is also a dielectric, is deposited on the dielectric layer 12. In the first embodiment, since the sustain electrodes Yi and the sustain electrodes XA are formed in different layers, the cell size can be made smaller than that in the case of FIG. The glass substrate 14 side is the same as the glass substrate 14 side of FIG. 7 except that the size of one side of the rectangular partition wall 16 surrounding the separated intersection of the sustain electrode Yi and the address electrode Aj is shorter than that in the case of FIG. 7. It has the same configuration.
FIG. 2 shows a schematic configuration of a plasma display device 20 having the cell 10 of FIG. The display panel 21 is n × m
The pixels are subscripts i and j of the sustain electrode Yi and the address electrode Aj, i = 1 to n and j = 1 to m. The voltage applied to the sustain electrodes XA and Yi and the address electrode Aj is
It is generated by the power supply circuit 22, and supplied via the address driver 23, Y common drivers 24A and 24B, scan drivers 25A and 25B, and X common driver 26.
Since sustain electrodes Y1 to Yn are formed in a layer different from that of sustain electrode XA, lead wires can be easily drawn from both ends of sustain electrodes Y1 to Yn, and one end and the other end of sustain electrodes Y1 to Yn are symmetrical to each other. Scan drivers 25A and 25B
The output end of is connected. Accordingly, each sustain electrode Y
The potential gradient on 1 to Yn is reduced, and the display quality is improved. The output end of the X common driver 26 is connected to both ends of the sustain electrode XA in order to make the potential on the sustain electrode XA more uniform. Driver 23, 24A, 24
B, 25A, 25B and 26 are controlled by signals from the control circuit 27. The control circuit 27 outputs this control signal
Display data DATA and display data D supplied from the outside
It is generated based on the dot clock CLK synchronized with ATA, the vertical synchronization signal VSYNC, and the horizontal synchronization signal HSYNC. The address driver 23 includes a shift register 2 to which serial display data and shift pulses are supplied from the control circuit 27 to a serial data input terminal and a clock input terminal, respectively.
31, a latch circuit 232 that holds the parallel display data of the shift register 231 when the display data of one row is secured in the shift register 231, and a latch circuit 232.
ON / OFF is determined based on the output of the address electrode drive circuit 233 and the timing of the drive voltage output is controlled by the control signal from the control circuit 27. The m output terminals of the address electrode drive circuit 233 are connected to the address electrodes A1 to Am, respectively. Scan driver 25A
Is a shift register 25A1 in which "1" is supplied to the serial data input terminal in synchronization with the start of the address period in the subfield and a shift pulse synchronized with the address cycle is supplied to the clock input terminal, and the shift register 25A1.
ON / OFF is determined by the output of each bit of the Y drive circuit 25A2, and the timing of the drive voltage output is controlled by the control signal from the control circuit 27. Y drive circuit 2
The output end of 5A2 is connected to one end of sustain electrodes Y1 to Yn. The Y common driver 24A is a Y drive circuit 25A.
2 to supply a common drive voltage to the sustain electrodes Y1 to Yn. The Y common driver 24B and the scan driver 25B have the same configurations as the Y common driver 24A and the scan driver 25A, respectively. FIG. 3 is a waveform diagram of an electrode applied voltage showing an example of the operation of the apparatus of FIG.
It shows subfields. This driving method is an address / sustain discharge separated type self-erasing address method,
One sub-field includes a reset period for keeping the wall charges of all the cells slightly left, and an address period for accumulating the wall charges by the address discharge to the extent that a sustain discharge can be performed later on the pixels to be lit. , The sustain pulse is added to the wall charges to generate the sustain discharge only in the cells in which the address discharge is generated. Hereinafter, the operation after time points a to g in FIG. 3 will be described. (A) In the reset period, in order to make the wall charges of all pixels substantially the same, first, with the sustain electrodes Y1 to Yn set to 0 V, the write pulse of the potential VS + VW is applied to the sustain electrode XA. The potential VW is equal to the sustain electrode XA and the sustain electrode Y.
When the discharge starting voltage between the sustain electrode i and the sustain electrode is Vfxy, it is determined that VS + VW>Vfxy> VW (1) is satisfied, and the full write discharge W between the sustain electrodes XA and the sustain electrodes Y1 to Yn. Occurs. At this time, as the discharge progresses, as shown in FIG. 1, electron wall charges are accumulated on the surface of the MgO protective film 13 above the sustain electrode XA and on the side of the sustain electrodes Y1 to Yn, while the sustain electrode Y1 is stored. Wall charges of positive ions are accumulated on the surface of the MgO protective film 13 above Yn. These wall charges reduce the electric field strength in the discharge space, so that the discharge immediately converges and ends in 1 to several μs. The voltage due to the wall charge at the time of termination is represented by Vwall1. (B) In order to make the wall charges of all pixels more uniform, the sustain electrodes X
With A at 0 V, the potential VS is applied to the sustain electrodes Y1 to Yn.
Sustain pulse is applied. The potential VS is determined so as to satisfy VS + Vwall1>Vf> VS (2), and the entire surface sustain discharge S is generated between the sustain electrode XA and the sustain electrodes Y1 to Yn. As a result, the polarity of the wall charges is opposite to that in the case (a). (C) With the sustain electrodes Y1 to Yn set to 0 V, the potential V
An erase pulse having a potential lower than S is applied to the sustain electrode XA. As a result, a part of the wall charges is neutralized, and the wall charges are reduced. At this time, the negative wall charges remaining above the sustain electrodes Y1 to Yn serve to generate the next address discharge at the low potential VA. The amount of this wall charge needs to be such that no sustain discharge is generated by the sustain pulse during the sustain discharge period for the cells that have not been subjected to the address discharge during the address period. Next, the address period starts. (D) The sustain electrodes XA and Y1 to Yn are set to the potential VS. (E) The sustain electrodes Y1 are selected, that is, the sustain electrodes Y1 to
The scan pulse is applied only to Y1 of Yn, and at the same time, the address pulse of the potential VA is applied to the address electrode Aj only for the cells to be lit in the selected line, thereby causing the write discharge. Hereinafter, sustain electrodes Y2 to Yn are sequentially selected to generate a write discharge. Next, the sustain discharge period starts. (F) The sustain electrodes Y1 to Yn have the same voltage waveform, and sustain pulses are alternately applied to the sustain electrodes XA and Y to turn on the cells to which writing has been performed in the address period. In the first embodiment, since the sustain electrodes Y1 to Yn are closer to the address electrodes A1 to Am than the sustain electrode XA, the voltage of the address pulse can be reduced as compared with the conventional case.
Further, since the sustain electrodes XA are planar, the potential thereof can be made more constant than before, and the display quality is improved. [Second Embodiment] In FIG. 2, as the pixel size becomes smaller, the pitch of sustain electrodes Y1 to Yn becomes smaller, which makes it difficult to connect sustain electrodes Y1 to Yn to scan drivers 25A and 25B. Therefore, in the plasma display device 20A of the second embodiment, as shown in FIG.
Scan drivers 25C and 25 are provided on one end side and the other end side of Yn.
The sustain electrodes Y1 to Yn have odd-numbered one ends connected to the output end of the scan driver 25C, and even-numbered other ends connected to the output end of the scan driver 25D. The other points are the same as in the case of FIG. [Third Embodiment] In the cell of FIG. 1, since wall charges of the same polarity are divided on both sides of the sustain electrode Yi, the electric field strength becomes weaker and the amount of wall charges required for sustain discharge is smaller than that in the case of FIG. I need to do a lot. Therefore, in the cell 10B of the third embodiment, as shown in FIG. 5, in order to perform the surface discharge only between the sustain electrode Yi and the sustain electrode XB on one side of the sustain electrode Yi, the sustain electrode Yi and the sustain electrode Yi are formed. The distance between the sustain electrode XB on the lower side and the non-surface discharge side is made larger than the distance between the sustain electrode Yi and the sustain electrode XB on the surface discharge side. In addition, the sustain electrode Y
By arranging i close to one side of the partition wall 16,
A sufficient surface discharge area is secured on the sustain electrodes XB, and discharge is less likely to occur on the non-surface discharge side. According to the third embodiment, since the wall charges are not divided as described above, the voltage of the address pulse can be made lower than that in the case of FIG. [Fourth Embodiment] In the stepped surface sustain electrode XB of FIG. 5, a portion that does not contribute to discharge between the linear sustain electrode Yi is not necessary. Therefore, in the cell 10C of the fourth embodiment,
As shown in FIG. 6, linear sustain electrodes XC are formed on the glass substrate 11 so as to approach the sustain electrodes Yi so as not to overlap the sustain electrodes Yi and to be parallel to the sustain electrodes Yi. The ends of the sustain electrodes XC have different sustain electrodes XC as indicated by the dotted line.
It is continuous between. That is, the sustain electrode XC has a shape obtained by cutting out a rectangular unnecessary portion from the sustain electrode XA in FIG. The other points are the same as in the case of FIG. In addition,
The present invention is characterized by the configuration of the PDP, and the present invention includes a display device in which the PDP and a driver of various driving methods are combined.

【発明の効果】以上説明した如く、本発明に係る平面放
電AC型プラズマディスプレイパネルによれば、第1基
板上に第1電極に対し異なる高さに且つ離間して複数の
線状第2電極が配置されているので、第1電極と第2電
極とを同一高さに配置した従来構成よりも画素サイズを
小さくして表示を高精細化することが可能であるという
効果を奏する。また、第2電極が第1電極と異なる層に
形成されているので、第2電極の両端からのリード線引
き出しが容易にでき、第2発明の第1及び第2の態様が
容易に構成できるという効果を奏する。第1発明の第1
態様によれば、第1電極の電位を、線電極の場合よりも
一定にすることができ、表示品質が向上するという効果
を奏する。第1発明の第2態様によれば、壁電荷による
電界強度が第1態様よりも強くなるという効果を奏す
る。第2発明の第1態様によれば、第2電極上での電位
傾斜が小さくなり、表示品質が向上するという効果を奏
する。第2発明の第2態様によれば、画素サイズが小さ
くて第2電極のピッチが小さくても、第2電極と走査ド
ライバとの接続が容易になるという効果を奏する。
As described above, according to the flat discharge AC type plasma display panel of the present invention, a plurality of linear second electrodes are formed on the first substrate at different heights and spaced from each other. Is provided, the pixel size can be made smaller than that in the conventional configuration in which the first electrode and the second electrode are arranged at the same height, and the display can be made finer. Moreover, since the second electrode is formed in a layer different from that of the first electrode, lead wires can be easily drawn from both ends of the second electrode, and the first and second aspects of the second invention can be easily configured. Has the effect. 1st of 1st invention
According to the aspect, the electric potential of the first electrode can be made more constant than in the case of the line electrode, and the display quality is improved. According to the second aspect of the first invention, there is an effect that the electric field strength due to the wall charges becomes stronger than that of the first aspect. According to the first aspect of the second invention, there is an effect that the potential gradient on the second electrode is reduced and the display quality is improved. According to the second aspect of the second invention, even if the pixel size is small and the pitch of the second electrodes is small, it is possible to easily connect the second electrodes to the scan driver.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1実施例の平面放電AC型プラズマ
ディスプレイパネルのセル断面構成図である。
FIG. 1 is a cell cross-sectional configuration diagram of a flat discharge AC type plasma display panel according to a first embodiment of the present invention.

【図2】本発明の第1実施例の平面放電AC型プラズマ
ディスプレイ装置の概略構成を示すブロック図である。
FIG. 2 is a block diagram showing a schematic configuration of a planar discharge AC type plasma display device according to a first embodiment of the present invention.

【図3】図2の装置の動作の一例を示す電極印加電圧波
形図である。
FIG. 3 is an electrode applied voltage waveform diagram showing an example of the operation of the apparatus of FIG.

【図4】本発明の第2実施例の平面放電AC型プラズマ
ディスプレイ装置の概略構成を示すブロック図である。
FIG. 4 is a block diagram showing a schematic configuration of a planar discharge AC type plasma display device according to a second embodiment of the present invention.

【図5】本発明の第3実施例の平面放電AC型プラズマ
ディスプレイパネルのセル断面構成図である。
FIG. 5 is a cell cross-sectional configuration diagram of a flat discharge AC type plasma display panel according to a third embodiment of the present invention.

【図6】本発明の第4実施例の平面放電AC型プラズマ
ディスプレイパネルのセル断面構成図である。
FIG. 6 is a cell cross-sectional configuration diagram of a flat discharge AC type plasma display panel according to a fourth embodiment of the present invention.

【図7】従来の平面放電AC型プラズマディスプレイパ
ネルのセル断面構成図である。
FIG. 7 is a cell cross-sectional configuration diagram of a conventional flat discharge AC type plasma display panel.

【符号の説明】[Explanation of symbols]

10、10A〜10C セル 11、14 ガラス基板 12 誘電体層 13 MgO保護膜 15 蛍光体 16 隔壁 17 放電空間 A1〜Am、Aj アドレス電極 XA〜XC、Y1〜Yn、Yi 維持電極 20、20A プラズマディスプレイ装置 10, 10A to 10C cells 11, 14 glass substrate 12 dielectric layer 13 MgO protective film 15 phosphor 16 partition 17 discharge space A1 to Am, Aj address electrodes XA to XC, Y1 to Yn, Yi sustain electrode 20, 20A plasma display apparatus

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 第1基板上に第1電極に対し異なる高さ
に且つ離間して複数の線状第2電極が配置され、該第1
電極と該第2電極とが誘電体層で被われ、該第1基板と
離間して第2基板が対向配置され、該第2基板上に該第
2電極と離間して交差するように複数の第3電極が配置
され、該第2基板側に蛍光体が被着され、該第1基板と
該第2基板との間の空間に放電用ガスが封入されている
ことを特徴とする平面放電AC型プラズマディスプレイ
パネル。
1. A plurality of linear second electrodes are arranged on the first substrate at different heights and at a distance from the first electrode, and the linear second electrodes are arranged.
An electrode and the second electrode are covered with a dielectric layer, a second substrate is arranged so as to be spaced apart from the first substrate, and a plurality of electrodes are arranged on the second substrate so as to be spaced apart from and intersect with the second electrode. A third electrode is disposed, a phosphor is adhered to the second substrate side, and a discharge gas is sealed in a space between the first substrate and the second substrate. Discharge AC type plasma display panel.
【請求項2】 前記第1電極は、面電極であり、且つ、
前記第2電極よりも前記第1基板に接近して配置されて
いることを特徴とする請求項1記載の平面放電AC型プ
ラズマディスプレイパネル。
2. The first electrode is a surface electrode, and
2. The flat discharge AC type plasma display panel according to claim 1, wherein the flat discharge AC type plasma display panel is arranged closer to the first substrate than the second electrode.
【請求項3】 前記第1電極は、前記第2電極と平行か
つ重ならないように配置された複数の線電極であり、該
複数の線電極の端部間が連なっていることを特徴とする
請求項1記載の平面放電AC型プラズマディスプレイパ
ネル。
3. The first electrode is a plurality of line electrodes arranged parallel to and not overlapping with the second electrode, and end portions of the plurality of line electrodes are connected to each other. The flat discharge AC type plasma display panel according to claim 1.
【請求項4】 請求項1乃至3のいずれか1つに記載の
平面放電AC型プラズマディスプレイパネルと、 前記複数の第2電極に対し線順次でスキャンパルスを印
加する走査ドライバと、 前記第3電極に対し該スキャンパルス毎に、該スキャン
パルスが印加される第2電極上の前記誘電体層に表示デ
ータに応じた壁電荷を蓄積させるためにアドレスパルス
を印加するアドレスドライバと、 前記第1電極と該第2電極との間に、該誘電体層上の壁
電荷による電圧に加えて維持放電を行わせるために交流
維持パルスを印加する共通ドライバと、 を有することを特徴とする平面放電AC型プラズマディ
スプレイ装置。
4. The flat discharge AC type plasma display panel according to claim 1, a scan driver for applying a scan pulse in a line-sequential manner to the plurality of second electrodes, and the third. An address driver that applies an address pulse to the electrode for each scan pulse to accumulate wall charges corresponding to display data in the dielectric layer on the second electrode to which the scan pulse is applied; A planar discharge comprising: a common driver for applying an AC sustain pulse in order to perform a sustain discharge in addition to a voltage due to wall charges on the dielectric layer, between the electrode and the second electrode. AC type plasma display device.
【請求項5】 前記走査ドライバは、各第2電極の両端
から前記スキャンパルスを印加するように該第2電極に
接続されていることを特徴とする請求項4記載の平面放
電AC型プラズマディスプレイ装置。
5. The flat discharge AC type plasma display according to claim 4, wherein the scan driver is connected to the second electrodes so as to apply the scan pulse from both ends of each second electrode. apparatus.
【請求項6】 前記走査ドライバは、奇数番目の前記第
2電極の一端側から前記スキャンパルスを印加し偶数番
目の該第2電極の他端側から該スキャンパルスを印加す
るように、該第2電極に接続されていることを特徴とす
る請求項4記載の平面放電AC型プラズマディスプレイ
装置。
6. The scan driver applies the scan pulse from one end side of the odd-numbered second electrodes and applies the scan pulse from the other end side of the even-numbered second electrodes. The flat discharge AC type plasma display device according to claim 4, wherein the flat discharge AC type plasma display device is connected to two electrodes.
JP6144231A 1994-06-27 1994-06-27 Surface discharge ac plasma display panel and display device using this Pending JPH087770A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6144231A JPH087770A (en) 1994-06-27 1994-06-27 Surface discharge ac plasma display panel and display device using this

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6144231A JPH087770A (en) 1994-06-27 1994-06-27 Surface discharge ac plasma display panel and display device using this

Publications (1)

Publication Number Publication Date
JPH087770A true JPH087770A (en) 1996-01-12

Family

ID=15357297

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6144231A Pending JPH087770A (en) 1994-06-27 1994-06-27 Surface discharge ac plasma display panel and display device using this

Country Status (1)

Country Link
JP (1) JPH087770A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990027577A (en) * 1997-09-30 1999-04-15 김영남 Dielectric layer of AC plasma display device
US6407503B1 (en) 1998-09-14 2002-06-18 Nec Corporation Plasma display panel
JP2003036052A (en) * 2001-07-24 2003-02-07 Fujitsu Ltd Plasma display device
US6614412B1 (en) 1999-09-01 2003-09-02 Nec Corporation Apparatus, manufacturing method and driving method of plasma display panel

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990027577A (en) * 1997-09-30 1999-04-15 김영남 Dielectric layer of AC plasma display device
US6407503B1 (en) 1998-09-14 2002-06-18 Nec Corporation Plasma display panel
US6614412B1 (en) 1999-09-01 2003-09-02 Nec Corporation Apparatus, manufacturing method and driving method of plasma display panel
JP2003036052A (en) * 2001-07-24 2003-02-07 Fujitsu Ltd Plasma display device
KR100803410B1 (en) * 2001-07-24 2008-02-13 가부시키가이샤 히타치세이사쿠쇼 Plasma display apparatus
JP4675517B2 (en) * 2001-07-24 2011-04-27 株式会社日立製作所 Plasma display device

Similar Documents

Publication Publication Date Title
KR100751000B1 (en) Method for driving a gas discharge panel
KR20000007601A (en) Plasma display panel driving method and device thereof
WO2005069263A1 (en) Plasma display panel drive method
JPH11316571A (en) Method for driving ac pdp
JP3644712B2 (en) Flat panel display
KR100338519B1 (en) Method of Address Plasma Display Panel
JPH10319900A (en) Driving method of plasma display device
US6661395B2 (en) Method and device to drive a plasma display
JPH087770A (en) Surface discharge ac plasma display panel and display device using this
KR100278783B1 (en) Driving Method of Plasma Display Panel
JP4325237B2 (en) Plasma display panel
US6320313B1 (en) Plasma display panel with optical shutter
WO2004086340A1 (en) Drive method for plasma display panel
KR20010005050A (en) Plasma display panel with device and method
KR100336606B1 (en) Plasma Display Panel and Method of Driving the Same
JP2001166734A (en) Plasma display panel driving method
JP5011615B2 (en) Plasma display device
JP2005084364A (en) Plasma display device
JP2002108274A (en) Method for driving plasma display panel
JP2004031043A (en) Plasma display panel
JP2003330406A (en) Plasma display device
JP2003029703A (en) Plasma display device
JP2005024607A (en) Plasma display device
KR20010064311A (en) Plasma Display Panel and Method of Driving the Same
JP2009157155A (en) Method of driving plasma display panel

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040210

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040409

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20041026