JPH0837425A - Low distortion mixer - Google Patents

Low distortion mixer

Info

Publication number
JPH0837425A
JPH0837425A JP16987294A JP16987294A JPH0837425A JP H0837425 A JPH0837425 A JP H0837425A JP 16987294 A JP16987294 A JP 16987294A JP 16987294 A JP16987294 A JP 16987294A JP H0837425 A JPH0837425 A JP H0837425A
Authority
JP
Japan
Prior art keywords
fet
gate
drain
signal
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16987294A
Other languages
Japanese (ja)
Inventor
Tadao Nakagawa
匡夫 中川
Tetsuo Hirota
哲夫 廣田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP16987294A priority Critical patent/JPH0837425A/en
Publication of JPH0837425A publication Critical patent/JPH0837425A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain the mixer circuit with an excellent intermodulation distortion characteristic even when an RF signal is leaked to a gate terminal through a parasitic capacitance by employing two FETs and supplying signals having a phase difference to the drains of the FETs. CONSTITUTION:A gate of a FET 4 and a gate of a FET 14 are connected to obtain a common gate, an LO signal is given from a terminal 1 and given to the common gate via a matching circuit. On the other hand, an RF signal is given from a terminal 2 and signals are fed to the drains of the FETs with a phase difference of 180omicron through a 180 deg. distribution circuit 9. IF signals are outputted with a phase difference of 180omicron via an IF filter from the drains of the FETs, and the IF signals are extracted from a 180omicron synthesis circuit 10 via a terminal 3. The RF signal from the drain of the FET 4 leaked to the common gate via a parasitic capacitance between the gate and the drain and the RF signal from the drain of the FET 14 to the common gate via the parasitic capacitance are opposite in phase to each other and they are cancelled out at the common gate terminal.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、通信用のマイクロ波回
路において用いられるミキサ回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a mixer circuit used in a microwave circuit for communication.

【0002】[0002]

【従来の技術】ミキサを受信機に用いる場合、複数の無
線周波数帯(以下RF帯とも云う)入力信号間の相互変
調による歪みは、受信特性に大きな影響を与える。この
ような歪み信号を低減させる目的で作られたミキサの従
来の例として、図4に示す抵抗性FETミキサ回路があ
る。
2. Description of the Related Art When a mixer is used as a receiver, distortion due to intermodulation between a plurality of radio frequency band (hereinafter also referred to as RF band) input signals has a great influence on reception characteristics. As a conventional example of a mixer made for the purpose of reducing such a distortion signal, there is a resistive FET mixer circuit shown in FIG.

【0003】このミキサはFETのチャネル抵抗の変化
を利用している(文献:Stephen A.Maa
s,“A GaAs MESFET mixer wi
thvery low intermodulatio
n,”IEEE Trans.Microwave T
heory Tech.,vol.MTT−35,p
p.425−429,April 1987.参照)。
This mixer utilizes the change of the channel resistance of FET (reference: Stephen A. Maa).
s, "A GaAs MESFET mixer wi
thvery low intermodulation
n, "IEEE Trans. Microwave T
history Tech. , Vol. MTT-35, p
p. 425-429, April 1987. reference).

【0004】図4において、入力端子1から入力された
局部発振器出力信号(以下LO信号とも云う)は、整合
回路5を介してFET4のゲートに入力され、また、入
力端子2から入力されたRF信号は、整合回路6を介し
てFETのドレインに入力される。そして、2信号の差
周波数を持つ中間周波数帯信号(以下IF信号とも云
う)が、IFフィルタ3を介して出力端子3から取り出
される。
In FIG. 4, the local oscillator output signal (hereinafter also referred to as LO signal) input from the input terminal 1 is input to the gate of the FET 4 via the matching circuit 5 and the RF input from the input terminal 2. The signal is input to the drain of the FET via the matching circuit 6. Then, an intermediate frequency band signal (hereinafter also referred to as an IF signal) having a difference frequency between the two signals is taken out from the output terminal 3 via the IF filter 3.

【0005】このミキサの動作原理を説明するために、
FETの電流−電圧特性の例を図5に示す。特性と特
性はゲート・ソース間電圧(Vgs)が異なっている。
図4のミキサではドレインに直流電圧は加えられておら
ず、RF信号のみがドレインに入力されている。
In order to explain the operating principle of this mixer,
FIG. 5 shows an example of the current-voltage characteristics of the FET. The characteristics differ from each other in the gate-source voltage (V gs ).
In the mixer of FIG. 4, no DC voltage is applied to the drain, and only the RF signal is input to the drain.

【0006】一般に、LO信号は大きな振幅の信号、R
F信号はそれに比較して小さな信号であるので、ドレイ
ン・ソース間電圧(Vds)は、FETの非飽和領域内で
RF周波数で変化する。FETの電流−電圧特性の非飽
和領域における傾きは、FETのチャネル抵抗を表すの
で、RF信号に対しては常にほぼ一定のチャネル抵抗と
なる。
Generally, the LO signal is a signal of large amplitude, R
Since the F signal is a small signal as compared with it, the drain-source voltage (V ds ) changes at the RF frequency within the non-saturation region of the FET. Since the slope of the FET current-voltage characteristic in the non-saturated region represents the channel resistance of the FET, the channel resistance is always almost constant for the RF signal.

【0007】一方、LO信号はゲートに入力されている
ために、チャネル抵抗は、LO信号によって時時刻刻、
変化して、ミキサとして動作する。このようなミキサで
はRF信号に対する非線型性は非常に弱いため、複数の
RF信号が入力されてもそれらの間の相互変調歪みは小
さい。
On the other hand, since the LO signal is input to the gate, the channel resistance is
It changes and operates as a mixer. In such a mixer, the nonlinearity to the RF signal is very weak, so that even if a plurality of RF signals are input, the intermodulation distortion between them is small.

【0008】[0008]

【発明が解決しようとする課題】上述したような従来の
ミキサでは、ドレイン・ソース間に直流電圧が加えられ
ていないので、ゲート・ドレイン間の寄生容量Cgdが比
較的大きく、この寄生容量によりRF信号がゲート端子
に漏れ込むことにより、相互変調歪み特性が劣化すると
いう問題点があった。これはゲート・ソース間電圧Vgs
の微妙な変化に対してもFETのチャネル抵抗が大きく
変化することによる。
In the conventional mixer as described above, since a DC voltage is not applied between the drain and the source, the parasitic capacitance C gd between the gate and the drain is relatively large. There is a problem that the intermodulation distortion characteristics are deteriorated due to the RF signal leaking into the gate terminal. This is the gate-source voltage V gs
This is because the channel resistance of the FET greatly changes even with a slight change in

【0009】本発明は、上記のような従来の課題を解決
するために成なされたもので、寄生容量によりRF信号
がゲート端子に漏れ込んだ場合であっても、相互変調歪
み特性の良好な低歪みミキサ回路を提供することを目的
としている。
The present invention has been made in order to solve the above-mentioned conventional problems. Even if the RF signal leaks into the gate terminal due to the parasitic capacitance, the intermodulation distortion characteristic is excellent. An object is to provide a low distortion mixer circuit.

【0010】[0010]

【課題を解決するための手段】本発明によれば、上述の
目的は前記特許請求の範囲に記載した手段により達成さ
れる。
According to the invention, the above mentioned objects are achieved by means of the patent claims.

【0011】すなわち、請求項1の発明は、第1の電界
効果トランジスタ(以下FETと言う)と、第2のFE
Tとを有し、該第1のFETのゲートと、第2のFET
のゲートとを接続して共通ゲートと成し、該共通ゲート
に局部発振器出力信号を入力し、前記第1のFETのド
レインと、
That is, the first aspect of the invention is to provide a first field effect transistor (hereinafter referred to as FET) and a second FE.
T, and a gate of the first FET and a second FET
To form a common gate, the local oscillator output signal is input to the common gate, and the drain of the first FET,

【0012】前記第2のFETのドレインとに無線周波
数帯信号を、互いに180度の位相差を持つようにして
入力し、前記第1のFETのソースと、前記第2のFE
Tのソースとを接地して、前記第1のFETのドレイン
と前記第2のFETのドレインとから中間周波数帯信号
を取り出すように構成した低歪みミキサである。
Radio frequency band signals are input to the drain of the second FET so as to have a phase difference of 180 degrees from each other, and the source of the first FET and the second FE are input.
It is a low distortion mixer configured so that the source of T is grounded and an intermediate frequency band signal is taken out from the drain of the first FET and the drain of the second FET.

【0013】請求項2の発明は、第1のFETと第2の
FETを有し、該第1のFETのゲートと第2のFET
のゲートとを接続して共通ゲートと成し、該共通ゲート
に局部発振器出力信号を入力し、前記第1のFETのド
レインと、前記第2のFETのドレインとに、中間周波
数帯信号を互いに180度の位相差を持つようにして入
力し、
The invention of claim 2 has a first FET and a second FET, and a gate of the first FET and a second FET.
To form a common gate, a local oscillator output signal is input to the common gate, and an intermediate frequency band signal is applied to the drain of the first FET and the drain of the second FET. Input with a phase difference of 180 degrees,

【0014】前記第1のFETのソースと、前記第2の
FETのソースとを接地して、前記第1のFETのドレ
インと、前記第2のFETのドレインとから無線周波数
帯信号を取り出すように構成した低歪みミキサである。
The source of the first FET and the source of the second FET are grounded, and a radio frequency band signal is taken out from the drain of the first FET and the drain of the second FET. It is a low distortion mixer configured in.

【0015】請求項3の発明は、請求項1および請求項
2記載の発明において、第1のFET、および、第2の
FETとからなる回路を、ソース1つ、ゲート1つ、ド
レイン2つを有する一体のFETとして構成したもので
ある。
According to a third aspect of the present invention, in the first and second aspects of the present invention, a circuit including a first FET and a second FET is provided with one source, one gate, and two drains. It is configured as an integrated FET having a.

【0016】[0016]

【作用】本発明の低歪みミキサではFETを2つ設け、
局部発振器出力信号を整合回路を介して2個のFETの
ゲートに共通に入力する。また、RF信号またはIF信
号を180度分配回路と整合回路を介して2個のFET
のドレインに180度の位相差を持って入力する。そし
て、IF信号またはRF信号を180度合成して出力端
子から取り出す。
In the low distortion mixer of the present invention, two FETs are provided,
The local oscillator output signal is commonly input to the gates of the two FETs via a matching circuit. In addition, two FETs are provided for the RF signal or IF signal through the 180 degree distribution circuit and the matching circuit.
Input to the drain with a phase difference of 180 degrees. Then, the IF signal or the RF signal is combined by 180 degrees and taken out from the output terminal.

【0017】上記の構成によれば、寄生容量により漏れ
込むRF信号はゲート端子で互いに打ち消しあい、RF
信号によるチャネル抵抗の変化はなくなって、相互変調
歪み特性が向上する。以下本発明の作用等に関して、更
に、実施例に基づいて詳細に説明する。
According to the above configuration, the RF signals leaking due to the parasitic capacitance cancel each other out at the gate terminal, and
The change in channel resistance due to the signal is eliminated, and the intermodulation distortion characteristic is improved. Hereinafter, the operation of the present invention will be described in more detail with reference to Examples.

【0018】[0018]

【実施例】図1は本発明の第1の実施例を示す図であっ
て、数字符号4,14はFET、5はLO整合回路、
6,16はRF整合回路、7,17はIFフィルタ、9
はRF信号に対する180度分配回路、10はIF信号
に対する180度合成回路、1はLO入力端子、2はR
F入力端子、3はIF出力端子、8はゲートに与える電
圧を供給する端子を表わしている。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a diagram showing a first embodiment of the present invention, in which numeral symbols 4, 14 are FETs, 5 is an LO matching circuit,
6, 16 are RF matching circuits, 7, 17 are IF filters, 9
Is a 180 degree distribution circuit for RF signals, 10 is a 180 degree synthesis circuit for IF signals, 1 is an LO input terminal, 2 is R
An F input terminal, 3 is an IF output terminal, and 8 is a terminal for supplying a voltage to the gate.

【0019】同図において、第1のFET4のゲート
と、第2のFET14のゲートとを接続して共通ゲート
と成し、LO信号は、入力端子1から入力され、整合回
路5を介して共通ゲートに入力される。一方、RF信号
は、入力端子2から入力され180度分配回路9によっ
て、各々のFETのドレインに180度の位相差を持っ
て入力される。
In the same figure, the gate of the first FET 4 and the gate of the second FET 14 are connected to form a common gate, and the LO signal is input from the input terminal 1 and shared via the matching circuit 5. Input to the gate. On the other hand, the RF signal is inputted from the input terminal 2 and is inputted to the drains of the respective FETs with a phase difference of 180 degrees by the 180 degree distribution circuit 9.

【0020】IF信号は各々のFETのドレインからI
Fフィルタを介して180度の位相差を持って出力され
るので、これらを180度合成回路10を介して取り出
し、出力端子3から出力する。
The IF signal is I from the drain of each FET.
Since they are output with a phase difference of 180 degrees through the F filter, they are taken out through the 180 degree synthesizing circuit 10 and output from the output terminal 3.

【0021】このような構成によれば、第1のFET4
のドレインからゲート・ドレイン間の寄生容量Cgdを介
して共通ゲートに漏れ込むRF信号と、第2のFET1
4のドレインからCgdを介して共通ゲートに漏れ込むR
F信号とは互いに逆相であり、共通ゲート端子で打ち消
し合う。
According to such a configuration, the first FET 4
The RF signal leaking from the drain of the first gate to the common gate via the parasitic capacitance C gd between the gate and the drain, and the second FET1.
R leaking from the drain of 4 into the common gate through C gd
The F signal and the F signal have opposite phases to each other and cancel each other out at the common gate terminal.

【0022】従って、2つのFETのチャネル抵抗は、
RF信号による変化がなくなり、LO信号のみで変化す
るため、抵抗性FETミキサをより低歪み化できる。ま
た、本構成では従来例と比較してLO入力端子1とRF
入力端子2のアイソレーションが高まる副次的効果もあ
る。
Therefore, the channel resistance of the two FETs is
Since the change due to the RF signal disappears and the change occurs only with the LO signal, the distortion of the resistive FET mixer can be further reduced. Further, in this configuration, the LO input terminal 1 and the RF are compared to the conventional example.
There is also a side effect of increasing the isolation of the input terminal 2.

【0023】図2は本発明の第2の実施例を示すもの
で、IF信号をRF信号に変換するアップコンバータの
例を示している。送信機に使用されるアップコンバータ
のIF信号入力は一般的には1波であるが、方式によっ
ては複数のIF信号が入力されることがあり、その場合
にはIF信号間の相互変調歪みが問題となる。
FIG. 2 shows a second embodiment of the present invention and shows an example of an up converter for converting an IF signal into an RF signal. The IF signal input of the up-converter used in the transmitter is generally one wave, but depending on the method, multiple IF signals may be input, in which case intermodulation distortion between IF signals may occur. It becomes a problem.

【0024】図2において、第1のFET4のゲートと
第2のFET14のゲートとの共通ゲート端子に対して
LO信号が入力端子1、整合回路5を介して入力され
る。また、IF信号は入力端子22から入力され180
度分配回路29を介して各々FETのドレインに180
度の位相差を持って入力される。
In FIG. 2, the LO signal is input via the input terminal 1 and the matching circuit 5 to the common gate terminal of the gate of the first FET 4 and the gate of the second FET 14. In addition, the IF signal is input from the input terminal 22
180 to the drain of each FET via the power distribution circuit 29
Input with a phase difference of degrees.

【0025】RF信号は、各々のFETのドレインから
整合回路6,16を介して180度の位相差を持って出
力されるので、これらを180度合成回路30を介して
出力端子23より取り出す。このような構成によれば、
出力信号であるRF信号の内、寄生容量Cgdを介して共
通ゲートに漏れ込む信号は互いに打ち消し合う。従って
複数のIF信号が入力された場合でも、それらのIF信
号間の相互変調歪みは小さくなる。
Since RF signals are output from the drains of the respective FETs through the matching circuits 6 and 16 with a phase difference of 180 degrees, these are taken out from the output terminal 23 through the 180 degree synthesizing circuit 30. According to such a configuration,
Among RF signals which are output signals, the signals leaking to the common gate via the parasitic capacitance C gd cancel each other out. Therefore, even when a plurality of IF signals are input, the intermodulation distortion between those IF signals becomes small.

【0026】図3は本発明の第3の実施例を示す図であ
って、ミキサの2つのFET部分を、IC回路に適した
構造の一体型FETで実施する例である。先に、図1お
よび図2で示した第1のFET4および第2のFET1
4は、ソースおよびゲートが接続されており、ドレイン
のみが接続されていない。
FIG. 3 is a diagram showing a third embodiment of the present invention, which is an example in which the two FET parts of the mixer are implemented by an integrated FET having a structure suitable for an IC circuit. First, the first FET 4 and the second FET 1 shown in FIG. 1 and FIG.
In No. 4, the source and the gate are connected, and only the drain is not connected.

【0027】従って、本発明のミキサのFET部分は図
3に示すように、数字符号31で示すソース1つ、32
で示すゲート1つ、34,35で示すドレイン2つを有
する一体のFETとして構成することができる。FET
では半絶縁性GaAs基板上に形成されたn−GaAs
活性層中をソースからドレインに向かって電子が流れ、
この電子流をゲート電圧で制御する。
Therefore, as shown in FIG. 3, the FET portion of the mixer according to the present invention has a source 32 and a source 32 indicated by numeral 31.
It can be configured as an integrated FET having one gate shown by and two drains shown by 34 and 35. FET
Then, n-GaAs formed on a semi-insulating GaAs substrate
Electrons flow from the source to the drain in the active layer,
This electron flow is controlled by the gate voltage.

【0028】そこで、この実施例では、図3に示すよう
に、第1のドレイン33、および、第2のドレイン34
の直下のn−GaAs活性層を、第1のn−GaAs活
性層35と、第2のn−GaAs活性層36とに分ける
ことで、第1のドレイン33から第2のドレイン34に
電子流が流れないように構成している。
Therefore, in this embodiment, as shown in FIG. 3, the first drain 33 and the second drain 34 are provided.
The n-GaAs active layer immediately below is divided into a first n-GaAs active layer 35 and a second n-GaAs active layer 36, so that an electron flow from the first drain 33 to the second drain 34. Is configured to not flow.

【0029】この構成を、IC回路にして、本発明のミ
キサを実施した場合、第1のドレイン33とゲート32
間の寄生容量と第2のドレイン34とゲート32間の寄
生容量は全く同一となるから、ゲート32に漏れ込むR
F信号を互いに打ち消し合う効果はさらに高まる。
When the mixer of the present invention is implemented by using this structure as an IC circuit, the first drain 33 and the gate 32 are formed.
Since the parasitic capacitance between them and the parasitic capacitance between the second drain 34 and the gate 32 are exactly the same, R leaking into the gate 32
The effect of canceling the F signals with each other is further enhanced.

【0030】なお、上記実施例では、半絶縁性GaAs
基板と、n−GaAs活性層を用いてFETを構成する
場合について示しているが、これに限るものではなく、
FETを構成し得るものであれば、如何なる材質であっ
ても良いことは言うまでもない。
In the above embodiment, semi-insulating GaAs is used.
Although the case where the FET is formed by using the substrate and the n-GaAs active layer is shown, the present invention is not limited to this.
It goes without saying that any material may be used as long as it can form the FET.

【0031】[0031]

【発明の効果】以上説明したように、本発明によれば、
寄生容量により漏れ込むRF信号は、ゲート端子で互い
に打ち消しあうため、RF信号によるチャネル抵抗の変
化がなくなり、相互変調歪み特性の良好な低歪みミキサ
を得ることができる。
As described above, according to the present invention,
The RF signals leaking due to the parasitic capacitance cancel each other out at the gate terminal, so that there is no change in the channel resistance due to the RF signal, and a low distortion mixer with good intermodulation distortion characteristics can be obtained.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施例を示す図である。FIG. 1 is a diagram showing a first embodiment of the present invention.

【図2】本発明の第2の実施例を示す図である。FIG. 2 is a diagram showing a second embodiment of the present invention.

【図3】本発明の第3の実施例を示す図である。FIG. 3 is a diagram showing a third embodiment of the present invention.

【図4】従来の抵抗性FETミキサ回路の例を示す図で
ある。
FIG. 4 is a diagram showing an example of a conventional resistive FET mixer circuit.

【図5】FETの電流−電圧特性の例を示す図である。FIG. 5 is a diagram showing an example of current-voltage characteristics of an FET.

【符号の説明】[Explanation of symbols]

1,2,22 入力端子 3,23 出力端子 4,14 FET 5,6,16 整合回路 7,17 IFフィルタ 8 電源電圧端子 9,29 180度分配回路 10,30 180度合成回路 31 ソース 32 ゲート 33 第1のドレイン 34 第2のドレイン 35 第1のn−GaAs活性層 36 第2のn−GaAs活性層 37 半絶縁性GaAs基板 1,2,22 Input terminal 3,23 Output terminal 4,14 FET 5,6,16 Matching circuit 7,17 IF filter 8 Power supply voltage terminal 9,29 180 degree distribution circuit 10,30 180 degree combining circuit 31 Source 32 Gate 33 first drain 34 second drain 35 first n-GaAs active layer 36 second n-GaAs active layer 37 semi-insulating GaAs substrate

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 第1の電界効果トランジスタ(以下FE
Tと言う)と、第2のFETとを有し、 該第1のFETのゲートと、第2のFETのゲートとを
接続して共通ゲートと成し、 該共通ゲートに局部発振器出力信号を入力し、 前記第1のFETのドレインと、前記第2のFETのド
レインとに、無線周波数帯信号を互いに180度の位相
差となるようにして入力し、 前記第1のFETのソースと、前記第2のFETのソー
スとを接地して、 前記第1のFETのドレインと、前記第2のFETのド
レインとから中間周波数帯信号を取り出すように構成し
たことを特徴とする低歪みミキサ。
1. A first field effect transistor (hereinafter FE)
T)) and a second FET, the gate of the first FET and the gate of the second FET are connected to form a common gate, and the local oscillator output signal is supplied to the common gate. And inputting a radio frequency band signal to the drain of the first FET and the drain of the second FET so as to have a phase difference of 180 degrees from each other, and to the source of the first FET, A low distortion mixer, characterized in that the source of the second FET is grounded and an intermediate frequency band signal is extracted from the drain of the first FET and the drain of the second FET.
【請求項2】 第1のFETと、第2のFETを有し、 該第1のFETのゲートと、第2のFETのゲートとを
接続して共通ゲートと成し、 該共通ゲートに局部発振器出力信号を入力し、 前記第1のFETのドレインと、前記第2のFETのド
レインとに中間周波数帯信号を互いに180度の位相差
となるようにして入力し、 前記第1のFETのソースと、前記第2のFETのソー
スとを接地して、 前記第1のFETのドレインと、前記第2のFETのド
レインとから無線周波数帯信号を取り出すように構成し
たことを特徴とする低歪みミキサ。
2. A first FET and a second FET, wherein the gate of the first FET and the gate of the second FET are connected to form a common gate, and the common gate is locally connected to the common gate. An oscillator output signal is input, an intermediate frequency band signal is input to the drain of the first FET and the drain of the second FET so as to have a phase difference of 180 degrees from each other, and A low frequency band signal is extracted from the drain of the first FET and the drain of the second FET by grounding the source and the source of the second FET. Distortion mixer.
【請求項3】 第1のFET、および、第2のFETと
からなる回路を、ソース1つ、ゲート1つ、ドレイン2
つを有する一体のFETとして構成した請求項1および
請求項2記載の低歪みミキサ。
3. A circuit composed of a first FET and a second FET is provided with one source, one gate and two drains.
3. The low distortion mixer according to claim 1 or 2, wherein the low distortion mixer is configured as an integral FET having two.
JP16987294A 1994-07-22 1994-07-22 Low distortion mixer Pending JPH0837425A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16987294A JPH0837425A (en) 1994-07-22 1994-07-22 Low distortion mixer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16987294A JPH0837425A (en) 1994-07-22 1994-07-22 Low distortion mixer

Publications (1)

Publication Number Publication Date
JPH0837425A true JPH0837425A (en) 1996-02-06

Family

ID=15894524

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16987294A Pending JPH0837425A (en) 1994-07-22 1994-07-22 Low distortion mixer

Country Status (1)

Country Link
JP (1) JPH0837425A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0877476A1 (en) * 1997-05-09 1998-11-11 Nokia Mobile Phones Ltd. Down conversion mixer
KR20010023834A (en) * 1997-09-09 2001-03-26 패트릭 제이. 브래디; 더블유. 케이쓰 케네디 Totem pole mixer having grounded serially connected stacked fet pair

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0877476A1 (en) * 1997-05-09 1998-11-11 Nokia Mobile Phones Ltd. Down conversion mixer
KR20010023834A (en) * 1997-09-09 2001-03-26 패트릭 제이. 브래디; 더블유. 케이쓰 케네디 Totem pole mixer having grounded serially connected stacked fet pair

Similar Documents

Publication Publication Date Title
EP0854568B1 (en) Monolithic microwave integrated circuit
US7113008B2 (en) Frequency mixing apparatus
US4677691A (en) Microwave receiver
US5789963A (en) Low power consumption mixer and frequency conversion with inter-terminal isolation for stable mixing
US5444399A (en) Mixer circuit
US4449245A (en) High gain balanced mixer
US5323123A (en) Integrated circuit having a variable-gain amplifier
US11323072B1 (en) Mixer with series connected active devices
US6861891B2 (en) Sub-harmonic mixer
US5963858A (en) Method and apparatus for mixing signals
US5748049A (en) Multi-frequency local oscillators
US7084693B2 (en) Sub-harmonic mixer
JPH0837425A (en) Low distortion mixer
JPH05167352A (en) Frequency converter
JP2894893B2 (en) Mixer circuit
US11239798B2 (en) Distribution mixer
KR19990040208A (en) Cascode Frequency Mixer
EP0716500B1 (en) Mixer and frequency conversion process using the same
JP3442619B2 (en) High frequency mixer and high frequency mixer integrated circuit
JP4271794B2 (en) Frequency conversion circuit
KR970004441B1 (en) Frequency synthesizer
JP4572032B2 (en) Frequency conversion circuit
JP2943348B2 (en) Frequency converter
JP2000068750A (en) Mos mixer circuit
JPH11112238A (en) Fet mixer