JPH08153391A - Dynamic ram - Google Patents
Dynamic ramInfo
- Publication number
- JPH08153391A JPH08153391A JP6294136A JP29413694A JPH08153391A JP H08153391 A JPH08153391 A JP H08153391A JP 6294136 A JP6294136 A JP 6294136A JP 29413694 A JP29413694 A JP 29413694A JP H08153391 A JPH08153391 A JP H08153391A
- Authority
- JP
- Japan
- Prior art keywords
- bit line
- line precharge
- isolation
- circuit
- sense amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Dram (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、半導体記憶装置のう
ち、ダイナミックRAM(ダイナミック・ランダム・ア
クセス・メモリ[dynamic random access memory].以
下、DRAMという)に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a dynamic RAM (dynamic random access memory) (hereinafter referred to as DRAM) among semiconductor memory devices.
【0002】一般に、DRAMにおいては、製造歩留り
の向上を図るため、正規のメモリ・セルの他に、予備セ
ルを冗長に作り込んでおき、不良セルを予備セルに置換
する、いわゆる、冗長技術が採用されている。Generally, in a DRAM, in order to improve the manufacturing yield, there is a so-called redundancy technique in which spare cells are redundantly formed in addition to regular memory cells and defective cells are replaced with spare cells. Has been adopted.
【0003】しかし、この冗長技術は、メモリ・セルに
対する読み書きを制御する制御回路には適用が難しいた
め、制御回路に対しては、メモリ・セルよりも緩い設計
基準を設け、不良が起こりにくいようにされている。However, since this redundancy technique is difficult to apply to a control circuit that controls reading and writing from and to a memory cell, a design standard that is looser than that of the memory cell is set for the control circuit so that defects are less likely to occur. Has been
【0004】このため、チップ面上、メモリ・セルに対
して、制御回路の占める面積の割合が増加してしまうと
いう不都合があり、この対策が要請されている。Therefore, there is an inconvenience that the ratio of the area occupied by the control circuit to the memory cell increases on the chip surface, and a countermeasure against this is required.
【0005】また、DRAMにおいては、メモリ・セル
の微細化が図られているが、メモリ・セルの微細化は、
配線抵抗や、容量の増加を招き、高速化の阻害要因にな
っている。Further, in DRAM, memory cells have been miniaturized, but the miniaturization of memory cells is
This causes an increase in wiring resistance and capacitance, which is an obstacle to speeding up.
【0006】特に、近年のDRAMでは、ビット線のプ
リチャージ電圧を1/2・VCCとしているため、ビッ
ト線プリチャージ時、ビット線プリチャージ回路を構成
するトランジスタのゲート電圧を十分に確保できず、ビ
ット線のプリチャージ時間の増加を引き起こしており、
この対策も要請されている。Particularly in the recent DRAM, the precharge voltage of the bit line is set to 1 / 2.VCC, so that the gate voltage of the transistor forming the bit line precharge circuit cannot be sufficiently secured at the time of precharging the bit line. , Causing an increase in bit line precharge time,
This measure is also required.
【0007】[0007]
【従来の技術】従来、DRAMとして、例えば、図5
に、その一部分の概略的平面図を示すようなものが提案
されている。2. Description of the Related Art Conventionally, as a DRAM, for example, FIG.
Has been proposed in which a schematic plan view of a part thereof is shown.
【0008】このDRAMは、折り返しビット線構造の
セル・アレー、即ち、平行して延在する2本のビット線
を一対としてなるセル・アレーと、シェアード型のセン
スアンプ、即ち、2個のセル・アレー間に、これら2個
のセル・アレーに対応して設けられ、選択された側のセ
ル・アレーに対して増幅動作を行うように制御されるセ
ンスアンプを設けてなるものである。This DRAM includes a cell array having a folded bit line structure, that is, a cell array having two bit lines extending in parallel as a pair, and a shared type sense amplifier, that is, two cells. A sense amplifier is provided between the arrays so as to correspond to these two cell arrays and is controlled so as to perform an amplifying operation on the selected cell array.
【0009】図5中、1、2は折り返しビット線構造の
セル・アレー、BL1-0、/BL1-0、BL1-1、/BL
1-1、BL1-n、/BL1-n、BL2-0、/BL2-0、BL
2-1、/BL2-1、BL2-n、/BL2-nはビット線であ
る。In FIG. 5, 1 and 2 are cell arrays of folded bit line structure, BL 1-0 , / BL 1-0 , BL 1-1 , / BL.
1-1 , BL 1-n , / BL 1-n , BL 2-0 , / BL 2-0 , BL
2-1 , / BL 2-1 , BL 2-n , / BL 2-n are bit lines.
【0010】また、30、31、3n、40、41、4nはビ
ット線のプリチャージを行うビット線プリチャージ回
路、50、51、5nはシェアード型のセンスアンプであ
る。Further, 3 0 , 3 1 , 3 n , 4 0 , 4 1 , 4 n are bit line precharge circuits for precharging bit lines, 5 0 , 5 1 , 5 n are shared type sense amplifiers. Is.
【0011】また、図6は、図5に示す部分の回路構成
を部分的に示す回路図であり、セル・アレー1、2にお
いて、WL1-0、WL2-0はワード線である。FIG. 6 is a circuit diagram partially showing the circuit configuration of the portion shown in FIG. 5. In the cell arrays 1 and 2, WL 1-0 and WL 2-0 are word lines.
【0012】また、7〜10はメモリ・セルであり、1
1〜14は電荷の蓄積を行うキャパシタ、15〜18は
電荷の入出力を制御するnMOSトランジスタ(トラン
スファ・トランジスタ)である。Further, 7 to 10 are memory cells, and 1
1 to 14 are capacitors for accumulating charges, and 15 to 18 are nMOS transistors (transfer transistors) for controlling input / output of charges.
【0013】また、ビット線プリチャージ回路30、3n
において、19はビット線プリチャージ信号PC1を伝
送するビット線プリチャージ信号線、20〜23はビッ
ト線プリチャージ信号PC1により導通、非導通が制御
されるnMOSトランジスタ(ビット線プリチャージ・
トランジスタ)、24はビット線プリチャージ電圧とし
て1/2・VCCを供給するビット線プリチャージ電圧
線である。The bit line precharge circuits 3 0 , 3 n
, 19 is a bit line precharge signal line for transmitting the bit line precharge signal PC 1 and 20 to 23 are nMOS transistors whose conduction and non-conduction are controlled by the bit line precharge signal PC 1 (bit line precharge.
Transistors) and 24 are bit line precharge voltage lines for supplying 1/2 · VCC as the bit line precharge voltage.
【0014】また、ビット線プリチャージ回路40、4n
において、25はビット線プリチャージ信号PC2を伝
送するビット線プリチャージ信号線、26〜29はビッ
ト線プリチャージ信号PC2により導通、非導通が制御
されるnMOSトランジスタ(ビット線プリチャージ・
トランジスタ)、30はビット線プリチャージ電圧とし
て1/2・VCCを供給するビット線プリチャージ電圧
線である。The bit line precharge circuits 4 0 , 4 n
, 25 is a bit line precharge signal line for transmitting the bit line precharge signal PC 2 , and 26 to 29 are nMOS transistors whose conduction and non-conduction are controlled by the bit line precharge signal PC 2.
Transistors) and 30 are bit line precharge voltage lines for supplying 1/2 · VCC as the bit line precharge voltage.
【0015】また、センスアンプ50、5nにおいて、3
10、31nは増幅回路を構成するフリップフロップ回路
であり、32〜35はpMOSトランジスタ、36〜3
9はnMOSトランジスタである。In the sense amplifiers 5 0 and 5 n , 3
Reference numerals 10 and 31 n are flip-flop circuits forming an amplifier circuit, 32 to 35 are pMOS transistors, and 36 to 3
Reference numeral 9 is an nMOS transistor.
【0016】また、40はpMOSトランジスタ32〜
35など、フリップフロップ回路310〜31nを構成す
るpMOSトランジスタにセンスアンプ駆動電圧PSA
(高電圧側の電源電圧)を供給するセンスアンプ駆動電
圧線である。Reference numeral 40 designates pMOS transistors 32 to.
35, etc., the sense amplifier drive voltage PSA is applied to the pMOS transistors forming the flip-flop circuits 31 0 to 31 n.
It is a sense amplifier drive voltage line for supplying (power supply voltage on the high voltage side).
【0017】また、41はnMOSトランジスタ36〜
39など、フリップフロップ回路310〜31nを構成す
るnMOSトランジスタにセンスアンプ駆動電圧NSA
(低電圧側の電源電圧)を供給するセンスアンプ駆動電
圧線である。Further, 41 is an nMOS transistor 36 to.
The sense amplifier drive voltage NSA is applied to the nMOS transistors that form the flip-flop circuits 31 0 to 31 n , such as 39.
It is a sense amplifier drive voltage line for supplying (power supply voltage on the low voltage side).
【0018】また、420、42nはアイソレーション回
路であり、43はアイソレーション信号ISO1を伝送
するアイソレーション信号線、44〜47はアイソレー
ション信号ISO1により導通、非導通が制御されるn
MOSトランジスタ(アイソレーション・トランジス
タ)である。Further, 42 0 and 42 n are isolation circuits, 43 is an isolation signal line for transmitting an isolation signal ISO 1 , and 44 to 47 are controlled to be conductive or non-conductive by the isolation signal ISO 1. n
It is a MOS transistor (isolation transistor).
【0019】また、480、48nはアイソレーション回
路であり、49はアイソレーション信号ISO2を伝送
するアイソレーション信号線、50〜53はアイソレー
ション信号ISO2により導通、非導通が制御されるn
MOSトランジスタ(アイソレーション・トランジス
タ)である。Further, 48 0 and 48 n are isolation circuits, 49 is an isolation signal line for transmitting an isolation signal ISO 2 , and 50 to 53 are controlled to be conductive or non-conductive by the isolation signal ISO 2. n
It is a MOS transistor (isolation transistor).
【0020】また、540、54nはビット線プリチャー
ジ回路であり、55はビット線プリチャージ信号PC3
を伝送するビット線プリチャージ信号線、56、57は
ビット線プリチャージ信号PC3により導通、非導通が
制御されるnMOSトランジスタ(ビット線プリチャー
ジ・トランジスタ)である。Reference numerals 54 0 and 54 n are bit line precharge circuits, and 55 is a bit line precharge signal PC 3.
Bit line precharge signal lines for transmitting, 56 and 57 conductive by bit line precharge signal PC 3, an nMOS transistor nonconductive is controlled (bit line precharge transistor).
【0021】また、DB、/DBはデータバス、5
80、58nはコラム選択回路であり、59、60はコラ
ム選択信号CL0により導通、非導通が制御されるnM
OSトランジスタ、61、62はコラム選択信号CLn
により導通、非導通が制御されるnMOSトランジスタ
である。DB and / DB are data buses, 5
8 0 and 58 n are column selection circuits, and 59 and 60 are nM whose conduction and non-conduction are controlled by the column selection signal CL 0.
The OS transistors 61 and 62 are column selection signals CL n
Is an nMOS transistor whose conduction and non-conduction are controlled by.
【0022】ここに、一般に、DRAMにおいては、1
/2・VCCにプリチャージされた一対のビット線の一
方にセル・データが読み出され、他方のビット線の電圧
を基準電圧として、その差がセンスアンプで増幅され
る。Generally, in a DRAM, 1
Cell data is read to one of the pair of bit lines precharged to / 2 · VCC, and the difference between the cell data is amplified by the sense amplifier using the voltage of the other bit line as a reference voltage.
【0023】増幅されたセル・データは、再びメモリ・
セルに書き込まれ、ワード線が低レベルにされた時点で
メモリ・セルへのアクセスが終了され、その後、次の読
出し動作に備えて、ビット線が1/2・VCCにプリチ
ャージされる。The amplified cell data is stored in the memory cell again.
When the cell is written and the word line is brought low, access to the memory cell is terminated and then the bit line is precharged to 1 / 2.VCC in preparation for the next read operation.
【0024】ところで、図5(図6)に示すDRAMに
おいては、センスアンプ50〜5nは、面積効率を高める
ために、2個のセル・アレー1、2で共有されており、
アイソレーション回路420〜42n、480〜48nによ
って選択的にどちらか一方のセル・アレーのビット線に
接続されるようになっている。By the way, in the DRAM shown in FIG. 5 (FIG. 6), the sense amplifier 5 0 to 5 n, in order to improve the area efficiency, are shared by two cell arrays 1 and 2,
The isolation circuits 42 0 to 42 n and 48 0 to 48 n are selectively connected to the bit line of either one of the cell arrays.
【0025】また、セル・アレー1を挟んでセンスアン
プ50〜5nとは反対側にビット線プリチャージ回路30
〜3nを設けると共に、セル・アレー2を挟んでセンス
アンプ50〜5nと反対側にビット線プリチャージ回路4
0〜4nを設けるとしている。Further, the bit line precharge circuit 3 0 on the opposite side of the sense amplifier 5 0 to 5 n across the cell array 1
Provided with a to 3 n, the bit line precharge circuit 4 on the opposite side of the sense amplifier 5 0 to 5 n across the cell array 2
0 to 4 n are provided.
【0026】この結果、図5(図6)に示すDRAMに
おいては、ビット線2本分のピッチに1個のセンスアン
プをレイアウトする必要があり、これがセンスアンプの
設計基準を厳しくし、製造歩留りを低下させる要因とな
っていた。As a result, in the DRAM shown in FIG. 5 (FIG. 6), it is necessary to lay out one sense amplifier at a pitch of two bit lines, which makes the design standard of the sense amplifier strict and the manufacturing yield. Was a factor that lowers.
【0027】そこで、また、従来、図7に、その一部分
の概略的平面図を示すようなDRAMが提案されてい
る。Therefore, conventionally, a DRAM has been proposed in which a schematic plan view of a part thereof is shown in FIG.
【0028】このDRAMは、折り返しビット線構造の
セル・アレーを配列させると共に、シェアード型のセン
スアンプを配列ピッチを緩和させるように配列してなる
ものである。In this DRAM, a cell array having a folded bit line structure is arranged and shared type sense amplifiers are arranged so as to reduce the arrangement pitch.
【0029】図7中、64〜66は折り返しビット線構
造のセル・アレーであり、BL64-0〜/BL64-4、BL
65-0〜/BL65-4、BL66-0〜/BL66-4はビット線で
ある。In FIG. 7, reference numerals 64-66 denote cell arrays having a folded bit line structure, BL 64-0 to / BL 64-4 , BL.
65-0 to / BL 65-4 and BL 66-0 to / BL 66-4 are bit lines.
【0030】また、670〜672、680〜682はシェ
アード型のセンスアンプであり、センスアンプ670〜
672とセンスアンプ680〜682とは、配列ピッチを
1/2ずらして配列されている。[0030] In addition, 67 0-67 2, 68 0-68 2 is a shared sense amplifier, the sense amplifier 67 0 ~
67 2 and the sense amplifiers 68 0 to 68 2 are arranged with the arrangement pitch shifted by 1/2.
【0031】また、図8は、図7に示す部分の回路構成
を部分的に示す回路図であり、セル・アレー64、65
において、WL64-0、WL65-0はワード線である。FIG. 8 is a circuit diagram partially showing the circuit configuration of the portion shown in FIG. 7, in which cell arrays 64 and 65 are provided.
In, WL 64-0, WL 65-0 is the word line.
【0032】また、70〜73はメモリ・セルであり、
74〜77は電荷の蓄積を行うキャパシタ、78〜81
は電荷の入出力を制御するnMOSトランジスタ(トラ
ンスファ・トランジスタ)である。Further, 70 to 73 are memory cells,
74 to 77 are capacitors for accumulating charges, 78 to 81
Is an nMOS transistor (transfer transistor) that controls the input / output of charges.
【0033】また、センスアンプ670、672におい
て、820、822はフリップフロップ回路であり、83
〜86はpMOSトランジスタ、87〜90はnMOS
トランジスタである。In the sense amplifiers 67 0 and 67 2 , 82 0 and 82 2 are flip-flop circuits, and 83
To 86 are pMOS transistors, 87 to 90 are nMOS
It is a transistor.
【0034】また、91はpMOSトランジスタ83〜
86など、フリップフロップ回路820〜82n(フリッ
プフロップ回路821、823〜82nは図示を省略して
いる)を構成するpMOSトランジスタにセンスアンプ
駆動電圧PSA(高電圧側の電源電圧)を供給するセン
スアンプ駆動電圧線である。Further, 91 is a pMOS transistor 83-
The sense amplifier drive voltage PSA (power supply voltage on the high voltage side) is applied to the pMOS transistors constituting the flip-flop circuits 82 0 to 82 n (flip-flop circuits 82 1 , 82 3 to 82 n are not shown) such as 86. Is a sense amplifier drive voltage line for supplying
【0035】また、92はnMOSトランジスタ87〜
90など、フリップフロップ回路820〜82nを構成す
るnMOSトランジスタにセンスアンプ駆動電圧NSA
(低電圧側の電源電圧)を供給するセンスアンプ駆動電
圧線である。Further, 92 is an nMOS transistor 87-
90 and the like, the sense amplifier drive voltage NSA is applied to the nMOS transistors forming the flip-flop circuits 82 0 to 82 n.
It is a sense amplifier drive voltage line for supplying (power supply voltage on the low voltage side).
【0036】また、930、932はビット線プリチャー
ジ回路であり、94はビット線プリチャージ信号PCを
伝送するプリチャージ信号線、95〜100はビット線
プリチャージ信号PCにより導通、非導通が制御される
nMOSトランジスタ(ビット線プリチャージ・トラン
ジスタ)、101はプリチャージ電圧として1/2・V
CCを供給するプリチャージ電圧線である。Further, 93 0, 93 2 is a bit line precharge circuit 94 is a precharge signal line for transmitting a bit line precharge signal PC, 95 to 100 is turned on by the bit line precharge signal PC, the non-conductive Controlled nMOS transistor (bit line precharge transistor), 101 is 1 / 2.V as precharge voltage
It is a precharge voltage line that supplies CC.
【0037】また、1020、1022はアイソレーショ
ン回路であり、103はアイソレーション信号ISO1
を伝送するアイソレーション信号線、104〜107は
アイソレーション信号ISO1により導通、非導通が制
御されるnMOSトランジスタ(アイソレーション・ト
ランジスタ)である。Further, 102 0 and 102 2 are isolation circuits, and 103 is an isolation signal ISO 1
Is an nMOS transistor (isolation transistor) whose conduction and non-conduction are controlled by the isolation signal ISO 1 .
【0038】また、1080、1082はアイソレーショ
ン回路であり、109はアイソレーション信号ISO2
を伝送するアイソレーション信号線、110〜113は
アイソレーション信号ISO2により導通、非導通が制
御されるnMOSトランジスタ(アイソレーション・ト
ランジスタ)である。Further, 108 0 and 108 2 are isolation circuits, and 109 is an isolation signal ISO 2
Is an nMOS transistor (isolation transistor) whose conduction and non-conduction are controlled by an isolation signal ISO 2 .
【0039】また、DB、/DBはデータバス、114
0、1142はコラム選択回路であり、115、116は
コラム選択信号CL0により導通、非導通が制御される
nMOSトランジスタ、117、118はコラム選択信
号CL2により導通、非導通が制御されるnMOSトラ
ンジスタである。DB and / DB are data buses and 114
0 and 114 2 are column selection circuits, 115 and 116 are nMOS transistors whose conduction and non-conduction are controlled by a column selection signal CL 0 , and 117 and 118 whose conduction and non-conduction are controlled by a column selection signal CL 2. It is an nMOS transistor.
【0040】この図7(図8)に示すDRAMにおいて
は、折り返しビット線構造のセル・アレーをビット線の
延在方向に配列し、両側のセル・アレーを除くセル・ア
レーについては、その両側に、1ビット線対ごとにセル
・アレーの両側にシェアード型のセンスアンプを割り振
っているので、センスアンプの配列ピッチを緩和し、セ
ンスアンプの設計基準を緩和することができる。In the DRAM shown in FIG. 7 (FIG. 8), the cell arrays having the folded bit line structure are arranged in the extending direction of the bit lines, and the cell arrays except the cell arrays on both sides are arranged on both sides. In addition, since shared sense amplifiers are allocated to both sides of the cell array for each bit line pair, the arrangement pitch of the sense amplifiers can be relaxed and the design standard of the sense amplifiers can be relaxed.
【0041】[0041]
【発明が解決しようとする課題】しかし、この図7(図
8)に示すDRAMにおいては、セル・アレーを挟んで
センスアンプと反対側、例えば、図7に二点鎖線119
で示す部分に、ビット線プリチャージ回路を配置する場
合には、センスアンプのビット線延在方向の幅を狭く
し、センスアンプの設計基準を緩和することができなく
なることから、センスアンプ内にビット線プリチャージ
回路を設けるようにしている。However, in the DRAM shown in FIG. 7 (FIG. 8), the side opposite to the sense amplifier with the cell array interposed, for example, the alternate long and two short dashes line 119 in FIG.
When arranging the bit line precharge circuit in the area indicated by, it is impossible to relax the sense amplifier design standard by narrowing the width of the sense amplifier in the bit line extending direction. A bit line precharge circuit is provided.
【0042】このため、ビット線のプリチャージを行う
際には、ビット線プリチャージ電圧の供給路において
は、ビット線プリチャージ回路を構成するnMOSトラ
ンジスタのオン抵抗に、アイソレーション回路を構成す
るnMOSトランジスタのオン抵抗も加わるため、ビッ
ト線のプリチャージが遅くなってしまうという問題点が
あった。Therefore, when precharging the bit line, in the supply path of the bit line precharge voltage, the on resistance of the nMOS transistor forming the bit line precharge circuit is connected to the nMOS forming the isolation circuit. Since the on resistance of the transistor is also added, there is a problem that the precharge of the bit line is delayed.
【0043】本発明は、かかる点に鑑み、シェアード型
のセンスアンプの設計基準の緩和化を確保し、ビット線
のプリチャージ時間の短縮化を図ることができるように
したDRAMを提供することを目的とする。In view of the above points, the present invention provides a DRAM in which the relaxation of the design standard of the shared type sense amplifier is ensured and the precharge time of the bit line can be shortened. To aim.
【0044】[0044]
【課題を解決するための手段】本発明によるDRAM
は、折り返しビット線構造の3個以上のセル・アレーを
ビット線の延在方向に配列し、両側のセル・アレーを除
くセル・アレーについては、その両側に、1ビット線対
ごとに、シェアード型のセンスアンプを割り振り、これ
らセンスアンプに隣接してビット線プリチャージ回路を
設けて構成するというものである。A DRAM according to the present invention
Arranging three or more cell arrays of folded bit line structure in the extending direction of the bit lines. For cell arrays except for cell arrays on both sides, shared bit lines are shared on each side. Type sense amplifiers are allocated, and bit line precharge circuits are provided adjacent to these sense amplifiers.
【0045】[0045]
【作用】本発明においては、折り返しビット線構造の3
個以上のセル・アレーをビット線の延在方向に配列し、
両側のセル・アレーを除くセル・アレーについては、そ
の両側に、1ビット線対ごとに、シェアード型のセンス
アンプを割り振るとしているので、センスアンプの配列
ピッチの緩和化を確保することができる。In the present invention, the folded bit line structure 3 is used.
Arranging more than one cell array in the extending direction of the bit line,
With respect to the cell arrays other than the cell arrays on both sides, shared type sense amplifiers are assigned to each bit line pair on both sides, so that the arrangement pitch of the sense amplifiers can be relaxed.
【0046】そして、しかも、センスアンプに隣接して
ビット線プリチャージ回路を設けるとしているので、セ
ンスアンプのビット線延在方向の幅として十分な幅を確
保することができる。Moreover, since the bit line precharge circuit is provided adjacent to the sense amplifier, a sufficient width can be secured as the width of the sense amplifier in the bit line extending direction.
【0047】このように、本発明によれば、センスアン
プの配列ピッチの緩和化を確保することができ、しか
も、センスアンプのビット線延在方向の幅として十分な
幅を確保することができるので、センスアンプの設計基
準の緩和化を確保することができる。As described above, according to the present invention, it is possible to secure the relaxation of the arrangement pitch of the sense amplifiers, and further to secure a sufficient width in the extending direction of the bit lines of the sense amplifiers. Therefore, the relaxation of the sense amplifier design standard can be ensured.
【0048】また、本発明によれば、センスアンプに隣
接してビット線プリチャージ回路を設けるとしているこ
とから、ビット線のプリチャージを行う際、センスアン
プ内に設けられるアイソレーション回路を構成するトラ
ンジスタを介することなく、ビット線をプリチャージす
ることができるので、ビット線のプリチャージ時間の短
縮化を図ることができる。Further, according to the present invention, since the bit line precharge circuit is provided adjacent to the sense amplifier, the isolation circuit provided in the sense amplifier is configured when the bit line is precharged. Since the bit line can be precharged without passing through the transistor, the precharge time of the bit line can be shortened.
【0049】[0049]
【実施例】以下、図1〜図4を参照して、本発明の第1
実施例及び第2実施例について説明する。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The first embodiment of the present invention will now be described with reference to FIGS.
An example and a second example will be described.
【0050】第1実施例・・図1、図2 図1は本発明の第1実施例の一部分を概略的に示す平面
図であり、図1中、121〜123は折り返しビット線
構造のセル・アレー、BL121-0〜/BL121-4、BL
122-0〜/BL122-4、BL123-0〜/BL123-4はビット
線である。First Embodiment ... FIG. 1 and FIG. 2 FIG. 1 is a plan view schematically showing a part of the first embodiment of the present invention. In FIG. 1, 121 to 123 are cells having a folded bit line structure.・ Array, BL 121-0 ~ / BL 121-4 , BL
122-0 to / BL 122-4 and BL 123-0 to / BL 123-4 are bit lines.
【0051】また、1260〜1262、1270〜12
72、1280〜1282、1290〜1292はビット線
プリチャージ回路である。Further, 126 0 to 126 2 and 127 0 to 12
7 2 , 128 0 to 128 2 , 129 0 to 129 2 are bit line precharge circuits.
【0052】また、1300〜1302、1310〜13
12はシェアード型のセンスアンプであり、センスアン
プ1300〜130n(センスアンプ1303〜130nは
図示を省略している)と、センスアンプ1310〜13
1n(センスアンプ1313〜131nは図示を省略して
いる)とは、配列ピッチを1/2ずらして配列されてい
る。Further, 130 0 to 130 2 , 131 0 to 13
Reference numeral 12 denotes a shared type sense amplifier, which includes sense amplifiers 130 0 to 130 n (sense amplifiers 130 3 to 130 n are not shown) and sense amplifiers 131 0 to 131 0.
1 n (the sense amplifiers 131 3 to 131 n are not shown) are arranged with the arrangement pitch shifted by ½.
【0053】また、132はビット線プリチャージ信号
PC1を発生し、ビット線プリチャージ回路1260〜1
26n(ビット線プリチャージ回路1263〜126nは
図示を省略している)を構成するnMOSトランジスタ
の導通、非導通を制御するビット線プリチャージ・トラ
ンジスタ制御回路である。Further, 132 generates a bit line precharge signal PC 1 and the bit line precharge circuits 126 0 to 1
26 n (bit line precharge circuits 126 3 to 126 n are not shown) is a bit line precharge transistor control circuit for controlling conduction / non-conduction of nMOS transistors.
【0054】また、133はビット線プリチャージ信号
PC2を発生し、ビット線プリチャージ回路1270〜1
27n(ビット線プリチャージ回路1273〜127nは
図示を省略している)を構成するnMOSトランジスタ
の導通、非導通を制御するビット線プリチャージ・トラ
ンジスタ制御回路である。Further, 133 generates a bit line precharge signal PC 2 , and the bit line precharge circuits 127 0 to 127 0 -1.
27 n (bit line precharge circuits 127 3 to 127 n are not shown) is a bit line precharge transistor control circuit for controlling conduction / non-conduction of nMOS transistors.
【0055】また、134はビット線プリチャージ信号
PC3を発生し、ビット線プリチャージ回路1280〜1
28n(ビット線プリチャージ回路1283〜128nは
図示を省略している)を構成するnMOSトランジスタ
の導通、非導通を制御するビット線プリチャージ・トラ
ンジスタ制御回路である。Further, 134 generates a bit line precharge signal PC 3 , and the bit line precharge circuits 128 0 to 1
28 n (bit line precharge circuits 128 3 to 128 n are not shown) is a bit line precharge transistor control circuit for controlling conduction / non-conduction of nMOS transistors.
【0056】また、135はビット線プリチャージ信号
PC4を発生し、ビット線プリチャージ回路1290〜1
29n(ビット線プリチャージ回路1293〜129nは
図示を省略している)を構成するnMOSトランジスタ
の導通、非導通を制御するビット線プリチャージ・トラ
ンジスタ制御回路である。Further, 135 generates the bit line precharge signal PC 4 , and the bit line precharge circuits 129 0 to 129 0 to 1
29 n (bit line precharge circuits 129 3 to 129 n are not shown) is a bit line precharge transistor control circuit for controlling conduction / non-conduction of nMOS transistors.
【0057】また、136はアイソレーション信号IS
O1を発生し、センスアンプ1300〜130nのセル・
アレー121側のアイソレーション回路を構成するnM
OSトランジスタの導通、非導通を制御するアイソレー
ション・トランジスタ制御回路である。Further, 136 is an isolation signal IS
O 1 is generated and the cells of the sense amplifiers 130 0 to 130 n
NM configuring the isolation circuit on the array 121 side
It is an isolation transistor control circuit that controls conduction and non-conduction of the OS transistor.
【0058】また、137はアイソレーション信号IS
O2を発生し、センスアンプ1300〜130nのセル・
アレー122側のアイソレーション回路を構成するnM
OSトランジスタの導通、非導通を制御するアイソレー
ション・トランジスタ制御回路である。137 is an isolation signal IS
O 2 is generated, and the cells of the sense amplifiers 130 0 to 130 n
NM configuring the isolation circuit on the array 122 side
It is an isolation transistor control circuit that controls conduction and non-conduction of the OS transistor.
【0059】また、138はアイソレーション信号IS
O3を発生し、センスアンプ1310〜131nのセル・
アレー122側のアイソレーション回路を構成するnM
OSトランジスタの導通、非導通を制御するアイソレー
ション・トランジスタ制御回路である。138 is an isolation signal IS
O 3 is generated, and the cells of the sense amplifiers 131 0 to 131 n
NM configuring the isolation circuit on the array 122 side
It is an isolation transistor control circuit that controls conduction and non-conduction of the OS transistor.
【0060】また、139はアイソレーション信号IS
O4を発生し、センスアンプ1310〜131nのセル・
アレー123側のアイソレーション回路を構成するnM
OSトランジスタの導通、非導通を制御するアイソレー
ション・トランジスタ制御回路である。139 is an isolation signal IS
O 4 is generated, and the cells of the sense amplifiers 131 0 to 131 n
NM forming the isolation circuit on the array 123 side
It is an isolation transistor control circuit that controls conduction and non-conduction of the OS transistor.
【0061】また、図2は、図1に示す部分の回路構成
を部分的に示す回路図であり、図2中、セル・アレー1
21、122において、WL121-0、WL122-0はワード
線である。FIG. 2 is a circuit diagram partially showing the circuit configuration of the portion shown in FIG. 1. In FIG.
21 and 122 , WL 121-0 and WL 122-0 are word lines.
【0062】また、141〜144はメモリ・セルであ
り、145〜148は電荷の蓄積を行うキャパシタ、1
49〜152は電荷の入出力を制御するnMOSトラン
ジスタ(トランスファ・トランジスタ)である。Further, 141 to 144 are memory cells, and 145 to 148 are capacitors for accumulating charges,
49 to 152 are nMOS transistors (transfer transistors) that control the input / output of charges.
【0063】また、ビット線プリチャージ回路12
60、1262において、153はビット線プリチャージ
信号PC1を伝送するビット線プリチャージ信号線、1
54〜159はビット線プリチャージ信号PC1により
導通、非導通が制御されるnMOSトランジスタ(ビッ
ト線プリチャージ・トランジスタ)、160はビット線
プリチャージ電圧として1/2・VCCを供給するビッ
ト線プリチャージ電圧線である。Further, the bit line precharge circuit 12
6 0, 126 in 2, 153 a bit line precharge signal lines for transmitting bit line precharge signal PC 1, 1
54 to 159 are nMOS transistors (bit line precharge transistors) whose conduction and non-conduction are controlled by the bit line precharge signal PC 1 , and 160 is a bit line precharge for supplying 1 / 2.VCC as a bit line precharge voltage. It is a charge voltage line.
【0064】また、ビット線プリチャージ回路12
70、1272において、161はビット線プリチャージ
信号PC2を伝送するビット線プリチャージ信号線、1
62〜167はビット線プリチャージ信号PC2により
導通、非導通が制御されるnMOSトランジスタ(ビッ
ト線プリチャージ・トランジスタ)、168はビット線
プリチャージ電圧として1/2・VCCを供給するビッ
ト線プリチャージ電圧線である。Further, the bit line precharge circuit 12
In 7 0 and 127 2 , 161 is a bit line precharge signal line for transmitting the bit line precharge signal PC 2 and 1
62 to 167 are nMOS transistors (bit line precharge transistors) whose conduction and non-conduction are controlled by the bit line precharge signal PC 2 , and 168 are bit line precharges for supplying 1/2 · VCC as the bit line precharge voltage. It is a charge voltage line.
【0065】また、センスアンプ1300、1302にお
いて、1690、1692はフリップフロップ回路であ
り、170〜173はpMOSトランジスタ、174〜
177はnMOSトランジスタである。In the sense amplifiers 130 0 and 130 2 , 169 0 and 169 2 are flip-flop circuits, 170 to 173 are pMOS transistors, and 174 to 174.
Reference numeral 177 is an nMOS transistor.
【0066】また、178はpMOSトランジスタ17
0〜173など、フリップフロップ回路1690〜16
9n(フリップフロップ回路1691、1693〜169n
は図示を省略している)を構成するpMOSトランジス
タにセンスアンプ駆動電圧PSA(高電圧側の電源電
圧)を供給するセンスアンプ駆動電圧線である。178 is a pMOS transistor 17
Flip-flop circuits 169 0 to 16 such as 0 to 173
9 n (flip-flop circuits 169 1 , 169 3 to 169 n
Is a sense amplifier drive voltage line for supplying a sense amplifier drive voltage PSA (power supply voltage on the high voltage side) to a pMOS transistor that constitutes (not shown).
【0067】また、179はnMOSトランジスタ17
4〜177など、フリップフロップ回路1690〜16
9nを構成するnMOSトランジスタにセンスアンプ駆
動電圧NSA(低電圧側の電源電圧)を供給するセンス
アンプ駆動電圧線である。179 is an nMOS transistor 17
4 to 177 and the like, flip-flop circuits 169 0 to 16
9 n is a sense amplifier drive voltage line for supplying a sense amplifier drive voltage NSA (power supply voltage on the low voltage side) to the nMOS transistors constituting 9 n .
【0068】また、1800、1802はアイソレーショ
ン回路であり、181はアイソレーション信号ISO1
を伝送するアイソレーション信号線、182〜185は
アイソレーション信号ISO1により導通、非導通が制
御されるnMOSトランジスタ(アイソレーション・ト
ランジスタ)である。Further, 180 0 and 180 2 are isolation circuits, and 181 is an isolation signal ISO 1
Is an nMOS transistor (isolation transistor) whose conduction and non-conduction are controlled by the isolation signal ISO 1 .
【0069】また、1860、1862はアイソレーショ
ン回路であり、187はアイソレーション信号ISO2
を供給するアイソレーション信号線、188〜191は
アイソレーション信号ISO2により導通、非導通が制
御されるnMOSトランジスタ(アイソレーション・ト
ランジスタ)である。186 0 and 186 2 are isolation circuits, and 187 is an isolation signal ISO 2.
Isolation signal line for supplying a, 188 to 191 is turned on by isolation signal ISO 2, an nMOS transistor nonconductive is controlled (isolation transistor).
【0070】また、DB、/DBはデータバス、192
0、1922はコラム選択回路であり、193、194は
コラム選択信号CL0により導通、非導通が制御される
nMOSトランジスタ、195、196はコラム選択信
号CL2により導通、非導通が制御されるnMOSトラ
ンジスタである。DB and / DB are data buses and 192
0 and 192 2 are column selection circuits, and 193 and 194 are nMOS transistors whose conduction and non-conduction are controlled by the column selection signal CL 0 , and 195 and 196 whose conduction and non-conduction are controlled by the column selection signal CL 2. It is an nMOS transistor.
【0071】この第1実施例においては、スタンバイ
時、アイソレーション信号ISO1〜ISO4は高レベル
とされ、nMOSトランジスタ182〜185、188
〜191など、アイソレーション回路1800〜18
0n、1860〜186n(アイソレーション回路18
01、1803〜180n、1861、1863〜186nは
図示を省略している)を構成するnMOSトランジスタ
は、全て導通状態にされる。In the first embodiment, the isolation signals ISO 1 to ISO 4 are set to the high level during standby, and the nMOS transistors 182 to 185 and 188 are set.
Such as ~191, isolation circuit 180 0-18
0 n , 186 0 to 186 n (isolation circuit 18
0 1 , 180 3 to 180 n , 186 1 and 186 3 to 186 n are omitted), and all nMOS transistors are made conductive.
【0072】また、ビット線プリチャージ信号PC1〜
PC4=高レベルとされ、nMOSトランジスタ154
〜158、162〜166など、ビット線プリチャージ
回路1260〜126n、1270〜127nを構成するn
MOSトランジスタは、全て導通状態にされる。Further, the bit line precharge signals PC 1 to
PC 4 = high level, nMOS transistor 154
Such ~158,162~166, bit line precharge circuit 126 0 ~126 n, 127 0 ~127 n constituting the n
All MOS transistors are made conductive.
【0073】その後、アクティブ状態とされ、例えば、
セル・アレー121が選択されると、アイソレーション
信号ISO1は高レベルを維持され、nMOSトランジ
スタ182〜185など、セル・アレー121のビット
線BL121-0、/BL121-0、BL121-2、/BL121-2・
・・BL121-2n、/BL121-2nと、センスアンプ130
0〜130nとを接続するアイソレーション回路1800
〜180nを構成するnMOSトランジスタのゲート電
圧は高レベルを維持される。Thereafter, the active state is set, and for example,
When the cell array 121 is selected, the isolation signal ISO 1 is maintained at a high level, and the bit lines BL 121-0 , / BL 121-0 , BL 121- of the cell array 121 such as the nMOS transistors 182 to 185 are maintained. 2 , / BL 121-2
..BL 121-2n and / BL 121-2n and sense amplifier 130
Isolation circuit 180 0 for connecting 0 to 130 n
The gate voltage of the nMOS transistors constituting ~ 180 n is maintained at a high level.
【0074】他方、アイソレーション信号ISO2は低
レベルとされ、nMOSトランジスタ188〜191な
ど、セル・アレー122のビット線BL122-0、/BL
122-0、BL122-2、/BL122-2・・・BL122-2n、/
BL122-2nと、センスアンプ1300〜130nとを接続
するアイソレーション回路1860〜186nを構成する
nMOSトランジスタのゲート電圧は低レベルにされ
る。On the other hand, the isolation signal ISO 2 is set to the low level and the bit lines BL 122-0 , / BL of the cell array 122 such as the nMOS transistors 188 to 191 are set.
122-0 , BL 122-2 , / BL 122-2 ... BL 122-2n , /
And BL 122-2n, the gate voltage of the nMOS transistor constituting the isolation circuits 186 0 - 186 n for connecting the sense amplifiers 130 0 to 130 DEG n is low.
【0075】また、ビット線プリチャージ信号PC1は
低レベルとされ、nMOSトランジスタ154〜159
など、ビット線プリチャージ回路1260〜126nを構
成するnMOSトランジスタのゲート電圧は低レベルと
され、ビット線BL121-0、/BL121-0、BL121-2、
/BL121-2・・・BL121-2n、/BL121-2nに対する
プリチャージは停止される。Further, the bit line precharge signal PC 1 is set to the low level, and the nMOS transistors 154 to 159.
, The gate voltage of the nMOS transistors forming the bit line precharge circuits 126 0 to 126 n is set to a low level, and the bit lines BL 121-0 , / BL 121-0 , BL 121-2 ,
Precharge for / BL 121-2 ... BL 121-2n , / BL 121-2n is stopped.
【0076】他方、ビット線プリチャージ信号PC2は
高レベルを維持され、nMOSトランジスタ162〜1
67など、ビット線プリチャージ回路1270〜127n
を構成するnMOSトランジスタのゲート電圧は高レベ
ルを維持され、ビット線BL 122-0、/BL122-0、BL
122-2、/BL122-2・・・BL122-2n、/BL122-2nに
対するプリチャージが継続される。On the other hand, the bit line precharge signal PC2Is
High level is maintained, and nMOS transistors 162 to 1
67, etc., bit line precharge circuit 1270~ 127n
The gate voltage of the nMOS transistor that constitutes the
Bit line BL 122-0, / BL122-0, BL
122-2, / BL122-2... BL122-2n, / BL122-2nTo
Pre-charge will continue.
【0077】そして、メモリ・セルへのリストア動作が
終了し、ワード線の電位が低レベルとされ、再び、スタ
ンバイ状態にされると、ビット線プリチャージ信号PC
1は高レベルとされ、nMOSトランジスタ154〜1
59など、ビット線プリチャージ回路1260〜126n
を構成するnMOSトランジスタのゲート電圧は高レベ
ルにされる。Then, when the restore operation to the memory cell is completed, the potential of the word line is set to the low level, and the standby state is again set, the bit line precharge signal PC
1 is high level, and nMOS transistors 154-1
59, etc., bit line precharge circuits 126 0 to 126 n
The gate voltage of the nMOS transistor constituting the above is set to a high level.
【0078】また、アイソレーション信号ISO2は高
レベルにされ、nMOSトランジスタ188〜191な
ど、アイソレーション回路1860〜186nを構成する
nMOSトランジスタのゲート電圧は高レベルにされ
る。Further, the isolation signal ISO 2 is set to the high level, and the gate voltages of the nMOS transistors constituting the isolation circuits 186 0 to 186 n , such as the nMOS transistors 188 to 191, are set to the high level.
【0079】これに対して、セル・アレー122が選択
されると、アイソレーション信号ISO2は高レベルを
維持され、nMOSトランジスタ188〜191など、
アイソレーション回路1860〜186nを構成するnM
OSトランジスタのゲート電圧は高レベルを維持され
る。On the other hand, when the cell array 122 is selected, the isolation signal ISO 2 is maintained at the high level, and the nMOS transistors 188 to 191 etc.
NM configuring the isolation circuits 186 0 to 186 n
The gate voltage of the OS transistor is maintained at a high level.
【0080】他方、アイソレーション信号ISO1は低
レベルとされ、nMOSトランジスタ182〜185な
ど、アイソレーション回路1800〜180nを構成する
nMOSトランジスタのゲート電圧は低レベルとされ
る。On the other hand, the isolation signal ISO 1 is set to the low level, and the gate voltages of the nMOS transistors forming the isolation circuits 180 0 to 180 n , such as the nMOS transistors 182 to 185, are set to the low level.
【0081】また、ビット線プリチャージ信号PC2は
低レベルとされ、nMOSトランジスタ162〜167
など、ビット線プリチャージ回路1270〜127nを構
成するnMOSトランジスタのゲート電圧は低レベルと
され、セル・アレー122のビット線BL122-0、/B
L122-0、BL122-2、/BL122-2・・・BL122-2n、
/BL122-2nに対するプリチャージが停止される。Further, the bit line precharge signal PC 2 is set to the low level and the nMOS transistors 162 to 167 are set.
, The gate voltage of the nMOS transistors forming the bit line precharge circuits 127 0 to 127 n is set to the low level, and the bit lines BL 122-0 , / B of the cell array 122 are set.
L 122-0 , BL 122-2 , / BL 122-2 ... BL 122-2n ,
Pre-charge for / BL 122-2n is stopped.
【0082】他方、ビット線プリチャージ信号PC1は
高レベルを維持され、nMOSトランジスタ154〜1
59など、ビット線プリチャージ回路1260〜126n
を構成するnMOSトランジスタのゲート電圧は高レベ
ルを維持され、セル・アレー121のビット線BL
121-0、/BL121-0、BL121-2、/BL121-2・・・B
L 121-2n、/BL121-2nに対するプリチャージが継続さ
れる。On the other hand, the bit line precharge signal PC1Is
High level is maintained and nMOS transistors 154-1
59, etc., bit line precharge circuit 1260~ 126n
The gate voltage of the nMOS transistor that constitutes the
Bit line BL of the cell array 121
121-0, / BL121-0, BL121-2, / BL121-2... B
L 121-2n, / BL121-2nPrecharge against
Be done.
【0083】そして、メモリ・セルへのリストア動作が
終了し、ワード線の電位が低レベルにされ、再び、スタ
ンバイ状態にされると、ビット線プリチャージ信号PC
2は、高レベルにされ、nMOSトランジスタ162〜
167など、ビット線プリチャージ回路1270〜12
7nを構成するnMOSトランジスタのゲート電圧が高
レベルにされる。Then, when the restore operation to the memory cell is completed, the potential of the word line is set to the low level, and the standby state is again set, the bit line precharge signal PC
2 is set to a high level and the nMOS transistors 162 to
167 etc., bit line precharge circuits 127 0 to 12
The gate voltage of the nMOS transistor constituting 7 n is set to the high level.
【0084】また、アイソレーション信号ISO1は高
レベルにされ、nMOSトランジスタ182〜185な
ど、アイソレーション回路1800〜180nを構成する
nMOSトランジスタのゲート電圧が高レベルにされ
る。Further, the isolation signal ISO 1 is set to the high level, and the gate voltages of the nMOS transistors constituting the isolation circuits 180 0 to 180 n , such as the nMOS transistors 182 to 185, are set to the high level.
【0085】ここに、この第1実施例においては、折り
返しビット線構造のセル・アレーをビット線の延在方向
に配列し、両側のセル・アレーを除くセル・アレーにつ
いては、その両側に、1ビット線対ごとに、シェアード
型のセンスアンプを割り振るとしている(例えば、セル
・アレー122の両側に、1ビット線対ごとに、シェア
ード型のセンスアンプ1300〜130n、1310〜1
31nを割り振るとしている)ので、センスアンプの配
列ピッチの緩和化を確保することができる。Here, in the first embodiment, the cell arrays of the folded bit line structure are arranged in the extending direction of the bit lines, and the cell arrays except the cell arrays on both sides are arranged on both sides of the cell array. Shared type sense amplifiers are assigned to each pair of bit lines (for example, shared type sense amplifiers 130 0 to 130 n and 131 0 to 1 on both sides of the cell array 122 for each pair of bit lines).
31 n is allocated), so that the arrangement pitch of the sense amplifiers can be relaxed.
【0086】そして、しかも、センスアンプに隣接して
ビット線プリチャージ回路を設けるとしている(例え
ば、センスアンプ1300〜130n、1310〜131n
に隣接してビット線プリチャージ回路1260〜12
6n、1270〜127n、1280〜128n、1290〜
129nを設けるとしている)ので、センスアンプのビ
ット線延在方向の幅として十分な幅を確保することがで
きる。Moreover, the bit line precharge circuit is provided adjacent to the sense amplifier (for example, sense amplifiers 130 0 to 130 n and 131 0 to 131 n).
Adjacent to the bit line precharge circuits 126 0 to 126
6 n , 127 0 to 127 n , 128 0 to 128 n , 129 0 ~
129 n is provided), it is possible to secure a sufficient width in the bit line extending direction of the sense amplifier.
【0087】このように、この第1実施例によれば、セ
ンスアンプの配列ピッチの緩和化を確保することがで
き、しかも、センスアンプのビット線延在方向の幅とし
て十分な幅を確保することができるセンスアンプの設計
基準の緩和化を確保することができる。As described above, according to the first embodiment, the relaxation of the arrangement pitch of the sense amplifiers can be ensured, and further, the width of the sense amplifiers in the extending direction of the bit lines is ensured. It is possible to ensure the relaxation of the design standard of the sense amplifier.
【0088】また、この第1実施例によれば、センスア
ンプに隣接してビット線プリチャージ回路を設けるとし
ていることから、ビット線のプリチャージを行う際、セ
ンスアンプ内に設けられるアイソレーション回路を構成
するトランジスタを介することなく、ビット線をプリチ
ャージすることができるので、ビット線のプリチャージ
時間の短縮化を図ることができる。Further, according to the first embodiment, since the bit line precharge circuit is provided adjacent to the sense amplifier, the isolation circuit provided in the sense amplifier when precharging the bit line. Since the bit line can be precharged without the intermediary of the transistor constituting the above, it is possible to shorten the precharge time of the bit line.
【0089】また、この第1実施例においては、ビット
線プリチャージ信号及びアイソレーション信号の高レベ
ル電圧を、センスアンプを構成するフリップフロップ回
路の高電圧側の電源電圧よりも高くすることが好適であ
る。Further, in the first embodiment, it is preferable that the high level voltage of the bit line precharge signal and the isolation signal is made higher than the power supply voltage on the high voltage side of the flip-flop circuit which constitutes the sense amplifier. Is.
【0090】即ち、このようにする場合には、メモリ・
セルへのリストア動作及びライト動作において、アイソ
レーション回路を構成するnMOSトランジスタの閾値
ロスでセル・アレーへ供給される高レベル電圧が下がる
ことを防ぐと共に、ビット線のプリチャージを行う際の
ビット線プリチャージ回路を構成するトランジスタのゲ
ート・ソース間電圧を十分に確保することができ、ビッ
ト線プリチャージ動作の更なる高速化を図ることができ
る。That is, in this case, the memory
In the restore operation and the write operation to the cell, it is possible to prevent the high level voltage supplied to the cell array from being lowered due to the threshold loss of the nMOS transistor forming the isolation circuit, and to prevent the bit line from being precharged. A sufficient gate-source voltage of the transistor forming the precharge circuit can be secured, and the bit line precharge operation can be further speeded up.
【0091】なお、ここに、アイソレーション回路を構
成するnMOSトランジスタのゲートに供給すべき高レ
ベル電圧をセンスアンプを構成するフリップフロップ回
路の高電圧側の電源電圧よりも高くすることは従来から
行われていた。It is a conventional practice to set the high level voltage to be supplied to the gate of the nMOS transistor forming the isolation circuit higher than the power supply voltage on the high voltage side of the flip-flop circuit forming the sense amplifier. It was being appreciated.
【0092】この場合、アイソレーション回路を構成す
るnMOSトランジスタのゲートに供給する高レベル電
圧は、一般的には、DRAM内に昇圧回路を設け、外部
から供給される電源電圧VCCをキャパシタによるポン
ピング作用で昇圧して得るようにされていた。In this case, the high-level voltage supplied to the gate of the nMOS transistor forming the isolation circuit is generally provided with a booster circuit in the DRAM, and the power supply voltage VCC supplied from the outside is pumped by the capacitor. It was supposed to be boosted at.
【0093】そして、キャパシタによるポンピング作用
で昇圧して得られる電圧VPPは、比較的不安定な電圧
であるため、グランド・レベルとの間に巨大なキャパシ
タを挿入し、このキャパシタに多くの電荷を蓄積し、こ
の電荷で電流により消費される電荷を補うようにし、電
圧VPPの安定化を図るのが普通とされている。Since the voltage VPP obtained by boosting by the pumping action of the capacitor is a relatively unstable voltage, a huge capacitor is inserted between it and the ground level, and a large amount of electric charge is applied to this capacitor. It is common to accumulate the charges and compensate for the charges consumed by the current with this charge to stabilize the voltage VPP.
【0094】しかし、前述のように、ビット線プリチャ
ージ信号の高レベル電圧を、センスアンプを構成するフ
リップフロップ回路の高電位側の電源電圧よりも高くす
る場合には、ビット線プリチャージ回路を構成するトラ
ンジスタの一部は、動作時に高レベルを保持するので、
その部分のゲート容量も、電圧VPPの安定化のための
巨大キャパシタの役割を担うため、設計者が意図して挿
入する電圧VPPの安定化のための巨大キャパシタは小
さくて済み、チップ面積の縮小化を図ることができる。However, as described above, when the high level voltage of the bit line precharge signal is set higher than the power supply voltage on the high potential side of the flip-flop circuit which constitutes the sense amplifier, the bit line precharge circuit is Some of the transistors that make up hold high levels during operation, so
Since the gate capacitance of that portion also plays the role of a huge capacitor for stabilizing the voltage VPP, a huge capacitor for stabilizing the voltage VPP that the designer intentionally inserts can be small, and the chip area can be reduced. Can be realized.
【0095】第2実施例・・図3、図4 図3は本発明の第2実施例の一部分を概略的に示す平面
図、図4は図3に示す部分の回路構成を部分的に示す回
路図である。Second Embodiment FIG. 3 and FIG. 4 FIG. 3 is a plan view schematically showing a part of the second embodiment of the present invention, and FIG. 4 is a partial view of the circuit configuration of the part shown in FIG. It is a circuit diagram.
【0096】ここに、図1(図2)に示す第1実施例に
おいては、アクティブ時、ビット線プリチャージ信号P
C1の論理とアイソレーション信号ISO2の論理は同一
となり、ビット線プリチャージ信号PC2の論理とアイ
ソレーション信号ISO1の論理は同一となる。Here, in the first embodiment shown in FIG. 1 (FIG. 2), when active, the bit line precharge signal P
The logic of C 1 and the isolation signal ISO 2 are the same, and the logic of the bit line precharge signal PC 2 and the isolation signal ISO 1 are the same.
【0097】また、ビット線プリチャージ信号PC3の
論理とアイソレーション信号ISO4の論理は同一とな
り、ビット線プリチャージ信号PC4の論理とアイソレ
ーション信号ISO3の論理は同一となる。The logic of the bit line precharge signal PC 3 and the logic of the isolation signal ISO 4 are the same, and the logic of the bit line precharge signal PC 4 and the logic of the isolation signal ISO 3 are the same.
【0098】即ち、例えば、セル・アレー121が選択
された場合、ビット線プリチャージ信号PC1=低レベ
ル、アイソレーション信号ISO2=低レベルとされ、
ビット線プリチャージ信号PC2=高レベル、アイソレ
ーション信号ISO1=高レベルが維持される。That is, for example, when the cell array 121 is selected, the bit line precharge signal PC 1 = low level, the isolation signal ISO 2 = low level,
The bit line precharge signal PC 2 = high level and the isolation signal ISO 1 = high level are maintained.
【0099】また、セル・アレー122が選択された場
合には、ビット線プリチャージ信号PC2=低レベル、
アイソレーション信号ISO1=低レベルとされ、ビッ
ト線プリチャージ信号PC1=高レベル、アイソレーシ
ョン信号ISO2=高レベルが維持される。When the cell array 122 is selected, the bit line precharge signal PC 2 = low level,
The isolation signal ISO 1 is kept low, the bit line precharge signal PC 1 is kept high, and the isolation signal ISO 2 is kept high.
【0100】また、ビット線プリチャージ信号PC3=
低レベル、アイソレーション信号ISO4=低レベルと
され、ビット線プリチャージ信号PC4=高レベル、ア
イソレーション信号ISO3=高レベルが維持される。Further, the bit line precharge signal PC 3 =
Low level, isolation signal ISO 4 = low level, bit line precharge signal PC 4 = high level, isolation signal ISO 3 = high level are maintained.
【0101】また、セル・アレー123が選択された場
合には、ビット線プリチャージ信号PC4=低レベル、
アイソレーション信号ISO3=低レベルとされ、ビッ
ト線プリチャージ信号PC3=高レベル、アイソレーシ
ョン信号ISO4=高レベルが維持される。When the cell array 123 is selected, the bit line precharge signal PC 4 = low level,
The isolation signal ISO 3 = low level, the bit line precharge signal PC 3 = high level, and the isolation signal ISO 4 = high level are maintained.
【0102】本発明の第2実施例は、この点を考慮し
て、図1(図2)に示す第1実施例を改良するものであ
り、1個のセンスアンプ列に対して、2個のビット線プ
リチャージ・トランジスタ及びアイソレーション・トラ
ンジスタ制御回路を設け、その他については、第1実施
例と同様に構成するものである。In consideration of this point, the second embodiment of the present invention is to improve the first embodiment shown in FIG. 1 (FIG. 2). The bit line precharge transistor and the isolation transistor control circuit are provided, and the others are configured in the same manner as in the first embodiment.
【0103】例えば、センスアンプ1300〜130nに
対しては、ビット線プリチャージ・トランジスタ及びア
イソレーション・トランジスタ制御回路198、199
を設け、センスアンプ1310〜131nに対しては、ビ
ット線プリチャージ・トランジスタ及びアイソレーショ
ン・トランジスタ制御回路200、201を設けるよう
にしている。For example, for the sense amplifiers 130 0 to 130 n , bit line precharge transistor and isolation transistor control circuits 198 and 199.
And the bit line precharge transistor and isolation transistor control circuits 200 and 201 are provided for the sense amplifiers 131 0 to 131 n .
【0104】ここに、ビット線プリチャージ・トランジ
スタ及びアイソレーション・トランジスタ制御回路19
8は、その出力信号を、ビット線プリチャージ回路12
60〜126nに対しては、ビット線プリチャージ信号P
C1として供給し、アイソレーション回路1860〜18
6nに対しては、アイソレーション信号ISO2として供
給するというものである。Here, the bit line precharge transistor and isolation transistor control circuit 19
8 outputs the output signal to the bit line precharge circuit 12
6 0 For - 126 n, the bit line precharge signal P
It is supplied as C 1 and the isolation circuits 186 0 to 18
6 n is supplied as an isolation signal ISO 2 .
【0105】また、ビット線プリチャージ・トランジス
タ及びアイソレーション・トランジスタ制御回路199
は、その出力信号を、ビット線プリチャージ回路127
0〜127nに対しては、ビット線プリチャージ信号PC
2として供給し、アイソレーション回路1800〜180
nに対しては、アイソレーション信号ISO1として供給
するというものである。Further, the bit line precharge transistor and isolation transistor control circuit 199.
Outputs its output signal to the bit line precharge circuit 127
For 0 to 127 n , the bit line precharge signal PC
2 , and the isolation circuits 180 0 to 180
For n , it is supplied as an isolation signal ISO 1 .
【0106】また、ビット線プリチャージ・トランジス
タ及びアイソレーション・トランジスタ制御回路200
は、その出力信号を、ビット線プリチャージ回路128
0〜128nに対しては、ビット線プリチャージ信号PC
3として供給し、ビット線プリチャージ回路1280〜1
28nに隣接するアイソレーション回路に対しては、ア
イソレーション信号ISO4として供給するというもの
である。In addition, the bit line precharge transistor and isolation transistor control circuit 200
Outputs its output signal to the bit line precharge circuit 128.
For 0 to 128 n , the bit line precharge signal PC
Supplied as 3, the bit line precharge circuit 128 0-1
The isolation signal ISO 4 is supplied to the isolation circuit adjacent to 28 n .
【0107】また、ビット線プリチャージ・トランジス
タ及びアイソレーション・トランジスタ制御回路201
は、その出力信号を、ビット線プリチャージ回路129
0〜129nに対しては、ビット線プリチャージ信号PC
4として供給し、ビット線プリチャージ回路1290〜1
29nに隣接するアイソレーション回路に対しては、ア
イソレーション信号ISO3として供給するというもの
である。Further, the bit line precharge transistor and isolation transistor control circuit 201
Outputs its output signal to the bit line precharge circuit 129.
For 0 to 129 n , the bit line precharge signal PC
4 , and the bit line precharge circuits 129 0 to 1
The isolation circuit adjacent to 29 n is supplied with an isolation signal ISO 3 .
【0108】この第2実施例によれば、第1実施例と同
様に、シェアード型のセンスアンプの設計基準の緩和化
を確保し、ビット線のプリチャージ時間の短縮化を図る
ことができる。According to the second embodiment, similarly to the first embodiment, it is possible to secure the relaxation of the design standard of the shared type sense amplifier and shorten the precharge time of the bit line.
【0109】また、この第2実施例によれば、1個のセ
ンスアンプ列に対して、2個のビット線プリチャージ・
トランジスタ及びアイソレーション・トランジスタ制御
回路を設けるとしているので、1個のセンスアンプ列に
対して、2個のビット線プリチャージ・トランジスタ制
御回路と、2個のアイソレーション・トランジスタ制御
回路を設けるとしている第1実施例の場合と比較し、1
個のセンスアンプ列あたりの制御回路を2個減らすこと
ができるので、制御回路の設計基準を緩和することがで
きる。Further, according to the second embodiment, two bit line precharges / charge lines for one sense amplifier column.
Since the transistor and the isolation transistor control circuit are provided, two bit line precharge transistor control circuits and two isolation transistor control circuits are provided for one sense amplifier row. Compared with the case of the first embodiment, 1
Since the number of control circuits for each sense amplifier row can be reduced by two, the design criteria for the control circuits can be relaxed.
【0110】また、この第2実施例においても、ビット
線プリチャージ信号及びアイソレーション信号の高レベ
ル電圧を、センスアンプを構成するフリップフロップ回
路の高電圧側の電源電圧よりも高くすることが好適であ
る。Also in the second embodiment, it is preferable that the high level voltage of the bit line precharge signal and the isolation signal is set higher than the power supply voltage on the high voltage side of the flip-flop circuit forming the sense amplifier. Is.
【0111】即ち、このようにする場合には、前述した
ように、メモリ・セルへのリストア動作及びライト動作
において、アイソレーション回路を構成するnMOSト
ランジスタの閾値ロスでセル・アレーへ供給される高レ
ベル電圧が下がることを防ぐと共に、ビット線のプリチ
ャージを行う際のビット線プリチャージ回路を構成する
トランジスタのゲート・ソース間電圧を十分に確保する
ことができ、ビット線プリチャージ動作の更なる高速化
を図ることができる。That is, in this case, as described above, in the restore operation and the write operation to the memory cell, the high voltage supplied to the cell array due to the threshold loss of the nMOS transistor forming the isolation circuit. It is possible to prevent the level voltage from dropping and to secure a sufficient gate-source voltage of the transistor that constitutes the bit line precharge circuit when precharging the bit line, which further improves the bit line precharge operation. The speed can be increased.
【0112】また、このように、ビット線プリチャージ
信号の高レベル電圧を、センスアンプを構成するフリッ
プフロップ回路の高電位側の電源電圧よりも高くする場
合には、第1実施例の場合でも説明したように、ビット
線プリチャージ回路を構成するトランジスタの一部は、
動作時に高レベルを保持するので、その部分のゲート容
量も、電圧VPPの安定化のための巨大キャパシタの役
割を担うため、設計者が意図して挿入する電圧VPPの
安定化のための巨大キャパシタは小さくて済み、チップ
面積の縮小化を図ることができる。Further, when the high level voltage of the bit line precharge signal is set higher than the power supply voltage on the high potential side of the flip-flop circuit which constitutes the sense amplifier in this way, even in the case of the first embodiment. As explained, some of the transistors that make up the bit line precharge circuit are
Since a high level is maintained during operation, the gate capacitance of that portion also plays the role of a huge capacitor for stabilizing the voltage VPP, and therefore a huge capacitor for stabilizing the voltage VPP that the designer intends to insert. Is small, and the chip area can be reduced.
【0113】[0113]
【発明の効果】以上のように、本発明によれば、センス
アンプに隣接してビット線プリチャージ回路を設けると
いう構成を採用したことにより、センスアンプの配列ピ
ッチの緩和化を確保することができ、しかも、センスア
ンプのビット線延在方向の幅として十分な幅を確保する
ことができるので、センスアンプの設計基準の緩和化を
確保することができると共に、センスアンプ内に設けら
れるアイソレーション回路を構成するトランジスタを介
することなく、ビット線をプリチャージすることができ
るので、ビット線のプリチャージ時間の短縮化を図るこ
とができる。As described above, according to the present invention, by adopting the configuration in which the bit line precharge circuit is provided adjacent to the sense amplifier, it is possible to secure the relaxation of the arrangement pitch of the sense amplifiers. In addition, it is possible to secure a sufficient width as the width of the sense amplifier in the extending direction of the bit line. Therefore, it is possible to secure the relaxation of the design standard of the sense amplifier and the isolation provided in the sense amplifier. Since the bit line can be precharged without passing through the transistor that constitutes the circuit, the precharge time of the bit line can be shortened.
【図1】本発明の第1実施例の一部分を概略的に示す平
面図である。FIG. 1 is a plan view schematically showing a part of a first embodiment of the present invention.
【図2】図1に示す部分の回路構成を部分的に示す回路
図である。FIG. 2 is a circuit diagram partially showing a circuit configuration of a portion shown in FIG.
【図3】本発明の第2実施例の一部分を概略的に示す平
面図である。FIG. 3 is a plan view schematically showing a part of a second embodiment of the present invention.
【図4】図3に示す部分の回路構成を部分的に示す回路
図である。FIG. 4 is a circuit diagram partially showing a circuit configuration of a portion shown in FIG.
【図5】従来のDRAMの一例の一部分を概略的に示す
平面図である。FIG. 5 is a plan view schematically showing a part of an example of a conventional DRAM.
【図6】図5に示す部分の回路構成を部分的に示す回路
図である。FIG. 6 is a circuit diagram partially showing a circuit configuration of a portion shown in FIG.
【図7】従来のDRAMの他の例の一部分を概略的に示
す平面図である。FIG. 7 is a plan view schematically showing a part of another example of a conventional DRAM.
【図8】図7に示すDRAMの要部の回路構成を部分的
に示す回路図である。8 is a circuit diagram partially showing a circuit configuration of a main part of the DRAM shown in FIG.
PC1〜PC4 ビット線プリチャージ信号 ISO1〜ISO4 アイソレーション信号PC 1 to PC 4 Bit line precharge signal ISO 1 to ISO 4 isolation signal
Claims (3)
アレーをビット線の延在方向に配列し、両側のセル・ア
レーを除くセル・アレーについては、その両側に、1ビ
ット線対ごとに、シェアード型のセンスアンプを割り振
り、これらセンスアンプに隣接してビット線プリチャー
ジ回路を設けて構成されていることを特徴とするダイナ
ミックRAM。1. A folded bit line structure comprising three or more cells.
Arrays are arranged in the extending direction of the bit lines. For cell arrays other than the cell arrays on both sides, shared type sense amplifiers are allocated to each bit line pair and adjacent to these sense amplifiers. And a bit line precharge circuit.
路と、一方の側に隣接するセル・アレーのビット線対の
前記フリップフロップ回路に対する接続、遮断を制御す
る第1のアイソレーション回路と、他方の側に隣接する
セル・アレーのビット線対の前記フリップフロップ回路
に対する接続、遮断を制御する第2のアイソレーション
回路とを有し、前記センスアンプの一方の側に隣接する
ビット線プリチャージ回路と、前記第2のアイソレーシ
ョン回路は、第1の制御信号により制御され、前記セン
スアンプの他方の側に隣接するビット線プリチャージ回
路と、前記第1のアイソレーション回路は、第2の制御
信号により制御されるように構成されていることを特徴
とする請求項1記載のダイナミックRAM。2. The sense amplifier includes a flip-flop circuit, a first isolation circuit that controls connection and disconnection of a bit line pair of a cell array adjacent on one side to the flip-flop circuit, and the other one. A bit line precharge circuit adjacent to one side of the sense amplifier, and a second isolation circuit for controlling connection / disconnection of the bit line pair of the cell array adjacent to the side to the flip-flop circuit. The second isolation circuit is controlled by a first control signal, and the bit line precharge circuit adjacent to the other side of the sense amplifier and the first isolation circuit are controlled by a second control signal. 2. The dynamic RAM according to claim 1, wherein the dynamic RAM is configured to be controlled by.
電圧は、前記フリップフロップ回路に供給する高電圧側
の電源電圧よりも高い電圧であることを特徴とする請求
項2記載のダイナミックRAM。3. The high-level voltage of the first and second control signals is higher than the high-voltage power supply voltage supplied to the flip-flop circuit. Dynamic RAM.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6294136A JPH08153391A (en) | 1994-11-29 | 1994-11-29 | Dynamic ram |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6294136A JPH08153391A (en) | 1994-11-29 | 1994-11-29 | Dynamic ram |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH08153391A true JPH08153391A (en) | 1996-06-11 |
Family
ID=17803779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6294136A Pending JPH08153391A (en) | 1994-11-29 | 1994-11-29 | Dynamic ram |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH08153391A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6678194B2 (en) | 2001-01-24 | 2004-01-13 | Nec Corporation | Sense amplifier arrangement for semiconductor memory device |
US7245549B2 (en) | 2003-03-14 | 2007-07-17 | Fujitsu Limited | Semiconductor memory device and method of controlling the semiconductor memory device |
US7283391B2 (en) * | 2003-09-03 | 2007-10-16 | Sharp Kabushiki Kaisha | Semiconductor memory device |
-
1994
- 1994-11-29 JP JP6294136A patent/JPH08153391A/en active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6678194B2 (en) | 2001-01-24 | 2004-01-13 | Nec Corporation | Sense amplifier arrangement for semiconductor memory device |
US7245549B2 (en) | 2003-03-14 | 2007-07-17 | Fujitsu Limited | Semiconductor memory device and method of controlling the semiconductor memory device |
US7495990B2 (en) | 2003-03-14 | 2009-02-24 | Fujitsu Microelectronics Limited | Semiconductor memory device and method of controlling the semiconductor memory device |
US7283391B2 (en) * | 2003-09-03 | 2007-10-16 | Sharp Kabushiki Kaisha | Semiconductor memory device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100224960B1 (en) | Semiconductor integrated circuit | |
US6980454B2 (en) | Low-power consumption semiconductor memory device | |
US7251176B2 (en) | Semiconductor memory device | |
KR100920288B1 (en) | Semiconductor device | |
JP4627827B2 (en) | Semiconductor integrated circuit device | |
US7023751B2 (en) | Method and circuit for reducing DRAM refresh power by reducing access transistor sub threshold leakage | |
US20060233029A1 (en) | Random access memory having voltage provided out of boosted supply voltage | |
KR100452322B1 (en) | method for supplying power supply voltage in semiconductor memory device and circuit for supplying cell array power supply voltage | |
JP4531150B2 (en) | Semiconductor memory device | |
US6181618B1 (en) | Dynamic type RAM | |
US7613024B2 (en) | Local digit line architecture and method for memory devices having multi-bit or low capacitance memory cells | |
US6385115B1 (en) | Semiconductor memory device with sense amplifier power supply configuration capable of supplying stable power supply voltage to sense amplifiers | |
US6266266B1 (en) | Integrated circuit design exhibiting reduced capacitance | |
EP1083571B1 (en) | Semiconductor device with decreased power consumption | |
US5973975A (en) | Method and circuit for sharing sense amplifier drivers | |
US11818881B2 (en) | Sub word-line driver circuit of semiconductor memory device and semiconductor memory device including the same | |
US6973002B2 (en) | Semiconductor integrated circuit comprising sense amplifier activating circuit for activating sense amplifier circuit | |
US6166976A (en) | Multiple equilibration circuits for a single bit line | |
JPH08153391A (en) | Dynamic ram | |
US7808852B2 (en) | Semiconductor memory device and layout method thereof | |
JP2002367386A (en) | Semiconductor memory | |
US11996138B2 (en) | Memory device | |
US6847579B2 (en) | Semiconductor memory device | |
JP2011090782A (en) | Semiconductor memory device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20030805 |