JPH07504790A - パケットネットワークのバッファの取扱いにおける優先順位付けの方法および装置 - Google Patents

パケットネットワークのバッファの取扱いにおける優先順位付けの方法および装置

Info

Publication number
JPH07504790A
JPH07504790A JP5516465A JP51646593A JPH07504790A JP H07504790 A JPH07504790 A JP H07504790A JP 5516465 A JP5516465 A JP 5516465A JP 51646593 A JP51646593 A JP 51646593A JP H07504790 A JPH07504790 A JP H07504790A
Authority
JP
Japan
Prior art keywords
packets
packet
priority class
buffer
delay priority
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5516465A
Other languages
English (en)
Inventor
サールベルグ,ハンス,クリステル,ミカエル
ブラブイェルグ,ソーレン
Original Assignee
テレフオンアクチーボラゲツト エル エム エリクソン
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by テレフオンアクチーボラゲツト エル エム エリクソン filed Critical テレフオンアクチーボラゲツト エル エム エリクソン
Publication of JPH07504790A publication Critical patent/JPH07504790A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • H04L49/108ATM switching elements using shared central buffer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1553Interconnection of ATM switching modules, e.g. ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5649Cell delay or jitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5651Priority, marking, classes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。

Description

【発明の詳細な説明】 パケットネットワ−ク における優先順位IJけの方法および装置技術分デT 本発明は、バケットネッ1ーワークにおいてバッファを取扱う時の優先順位付は プロシージャの方法および装置に関し、特に、データパケットの損失優先順位付 けおよび遅延優先順位ト1けの方法および装置に関する。
発明の1¥景 バケッlー忠向ネ引ーワーク、例えばATM <非同期転送モート)ネツトワー ク(こおいては、ビルとも一丁(上れる,データパケットまたはメッセージノく ケ・ノドは、異なるステーション間において転送され、特にそれらはスイッチユ ニツトまたは池のユニットを通過し、該ユニットにおいて到着したバケツトか転 送される。これらの転送ステーション(スイッチであることが最も多い)は、ノ 忰・ノドか転送される前に該パケットを記憶するメモリまたはバッファを含む。
しかし、ノ<・ソファの容量は制限されており、従ってそのようなシステムにお いては、ノ(・ソファ内にスペースのないあるデータパッケージを消去するある 方法か準備される。
バッファ内に空間がない時に廃棄されつるパケットを決定するために、データパ ケッ1は異なるサイズの損失優先順位を割当てられつる。それらは、主としてパ ケットの重要性を示す数値であり、そのため低い損失優先順位を有する)くケ・ ノドは、高い損失優先順位を有するバケツl−より前に消去される。
そのようなネットワークにおいては、高い緊急度を有するデータパケットがまず 転送され、低い緊急度を有するデータパケットが2番目に転送されるように、異 なるデータパケットを転送する方法を用いることも有利である。緊急度は、デー タパケットに、ta失優先順位か適切に選択された数値であるのと同様に、異な る値を有する遅g(l先順位を割当てることによって示される。ある場合には、 異なる遅延優先順位を有するい(つかのレベルか備えられる。最ら簡Iliなタ イプの待ち行列処理においては、最高優先順位を有する第1バケットか転送され 、その後もしバッファ内に該最高優先順位のデータパケットが残っていなければ 、より低い優先順位を1丁するデータバケツ1−か転送されつる。このプロシー ジャの欠点は、低優先順位を訂するメツセージが、システム内において余りにも 長く待たないと転送されないことである。
従−て、低度の優先順位を有するデータバケツI・にス1してもシステムにおけ るその転送のある最小の可能性が保証されるよう、保護しうる方法が所望される 。
さらに、前述の枳1念[■失優先順位Jおよび1遅延優先順泣」を互いに区別し 、従ってそれぞれのデータパケットが、ある損失優先順位およびある遅延優先順 位の双方を有するようにすると有利である。
従来技術 1989年12月発行の、IEEE Transaction onCommu nicat ions,第17巻、第12号に所載の論文、San−Qi Li 著「有限メツセージ記憶バッファにおける過負荷制御(Overload Co ntrol in a FiniteMessage Storage Buf fer)Jには、制限されたノ(ラフアメモリを取扱う方法が解析されている。
第1332頁、第30−36行および他の場所を参照すると、例には、KMの位 置と2つのレベルL. 、Ltとを有し、L,≦L2≦■(であるバッファが存 在する。L,より低いレベルを満たすために全てのメツセージが常に記憶されて おり、一方充填レベルが増大しつつある時は、低優先順位を有する全てのメツセ ージは記憶されず、充填レベルがL2を超えた時最初に廃棄される。この後、充 填レベルがり,に減少するまで、低優先順位を有する全てのメソセージか廃棄さ れる。明らかに、充填レベルがI(に等しい時は高優先順位を存するメツレージ も廃棄されなくてはならない。
欧州特許出願EP−A2 0 393 898には、異なる優先順位レベルを有 するデータパケットを記憶するメモリをもった装置か提供されている。それぞれ の優先順位レベルには、対応するスレショルlルベルか関連せしめられている。
メモリに記tαされるべくパケットが到着すると、そのパケットは、もし充填レ ベルかそのパケットの優先順位レベルに関連するスレショルドレベルを超えてい れは、廃棄される。超えていなければ、データパケットはメモリ内に記憶される 。
該メモリは循環的で、FIFOタイプのものである。それは、パケットスイッチ でありうるそのような装置においては、高遅延優先順位を有する記1αされたデ ータパケットが、低,’YKfu先llTri位を有するパケットの前に転送さ れうるように、受取られたパケットにおける異なる遅延優先順位をも考慮するこ とが不可能であることを意味する。
米IFJiH’l’m5. 0 6 2, I 0 6号、M’EAtln第4 . 9 4 2. 5 6 9 号、米国特!’Fi4.804,400号、お よびEP−A2 0 368 569c7)諸文献+::は、低LQ失優先順位 を汀するデータパケットが、高損失優先順位を有するノ々ケ・ソl−の前に廃棄 されるバケットスイッチが開示されている。これらの場合には、異) なるiL i(151;順位を有するパケットのために、一般に異なるメモリがr7rlE する。
発明の要約 本発明においては、」二連のは類の方法および装置か提供され、その詳細な特徴 は、添(−1の請求の範囲に記載されており、該方法および装置によって、上述 の問題か解決され、また上述の要求か満たされる。
パケットネットワーク内のノードまたはスイッチに到着するデータノくケ・ノド に対しては、該バケソ1の取扱いに関する特殊な情報か、該データパケツト内の 特定のヘッダフィールド内なと、該データパケット内に備えられているものと仮 定される。この情報は、ヘッダフィールド内の特殊な優先順位フィールド内に明 示されるか、または例えばパケットのチャネル番号によって暗示されうる。この 情報は、受取るバッファかすてにいつばいである場合におけるバケツ1−の優先 順位レベルに関して、また、パケッI・かバッファ内に記憶されていた場合にお いて〕々ゲットか転送される優先順位に関して、の双方において、パケットがど のように取扱われるかに関連する。このために、パケット内のこの情報を読取る 適切な回路か備えられている。この情報は、データパケット内に示されている、 またはデータパケノ+−に対して有効である、損失優先順位か、もしバッファか いっばい過ぎれはパケットかtrt失されうることを意味している場合に、メツ セージを多分廃棄する、メツセージを取扱う論理回路によって、1つの場所にお いて用いられる。
他の論理回路は、バッファ内に記憶されているバケツ1−の待ち行列処理を行い 、またそれらを、該回路かti失優先順位に関する情報をパケ・ノ1〜自体から 得る該損失優先順位により決定される順序で転送する。
記tαされるへきパケットは、全てのバケツ1−に共通なバッファ内に、例えば 、それらか受取られた継起順序で、または、好ましくはバッファ内のある適切な 自11111′LIWに、記憶される。それぞれの瞬間において、バッファ内に 記憶されているバケッ1の数を示す、ある先頃レベルMが決定されうる。バッフ Tは、パケットのti失に関し、パケットの異なる優先順位に関連するあるスレ ショルド埴を備えている。このようにして、充Jjlレベルは、全ての記憶され ているパケットのために総J1として示される。それらは、異なる損失優先順位 および遅延優先順位を有しうる。
到着したデータパケットがバッファ内に記憶されている位置を知りつるために、 論理的待ち行列か配列される。それらは、パケットか配置されている位置を探r メそり回路であり、従って、バケッ1に対するアドレスを含む。諸パケットは、 メツセージかバッファから送られる速度または優先順位を示す異なる遅延優先順 位クラスに属する。その場合、待ち行列処理ユニットは、異なる遅延優先順位を 有するパケットに対するアドレスのリストを含みつる。
メツセージの転送は、上述された所に従い、常にまず最高優先順位を有するパケ ットが、これらの優先順位を育するパケットがバッファ内になくなるまで送られ 、その後火の最高優先順位を有するデータパケットか送られ、以下同様に送られ るという具合に行われる。2つの異なる遅延優先順位クラスが与えられている時 は、低い方の遅延優先順位レベルを有するメツセージを転送するために、ある最 小周波数を準fa−t−る可能性かある。それは、転送を取扱う論理回路が、低 いほうの遅延優先順位を有する少なくとも1つのメツセージが、もしそのような パケットが転送のために用いることができるならば、所定の長さを有するそれぞ れの時間間隔中に転送されるように処理することによって行われうる。
損失優先順位と遅延優先順位との上述の区別により、データパケットに対する共 通バッファと、異なる遅延優先順位におけるパケットの到着順序に対応する継起 順序のアトルスを有するアドレスリストの形式の論理的待ち行列とによって、数 学的方法による31価に適し、従ってかなりの予測的性質を有する、バッファの 取扱い方法か得られる。
AT L、(ネッl−ワークにおいては、接続を確立する結合相中に、接続のユ ーザと、ネットワークディストリビュータとの間に契約が確立さオ]る。この契 約は、接続のデータ流の性質4所定し、またr/lのtiC失、遅延、および遅 延の変化に門す゛る指定された品質らまた該契約の一部である。従って、ネット ワークオペレータが、接続の確立されるリンクの品質を予測できることが最も重 要である。損失された情報の性質の11定が、待ち行列処理論を適用することに よって行われ、接続の確立のための時1?11ffi費を短くする要求を満たず ために、より正確な待ち行列理論のための近似が必要とされる。持ち行列か空で あるそれぞれの瞬間において情報が管理される待ち行列モデルのグループは、か なり複雑な到着プロシージャにも用いられる現代の侍ぢ行列理論により取扱われ うる。しかし、待ち行列が空てなく、かつtffflJか処理されない311間 を有する待ち行列モデルは、最も簡単な到着プロソージャに対しても、それ自体 解析困難である。全てのデータバケットおよび相異なるスレショルド値に対して 1つのバッファのみを用いれは、該バッファ自身によって形成されるり(1¥ら 行列の連続処理によって容易に取扱われる場合が得られ、一方、異なる遅延のた めの待ち行列であって、そのそれぞれ1つか異なる損失優先順位のためのスレシ ョルド値を有する該待ち行列においては、低い遅延優先順位を有する待ち行列は 処理されずに残り、従って、上述により解1h困難である場合か得られる。
図面c7JI+、Bな説明 次に、本発明を、添f1図面を参照しつつ、限定的な意味はもたない実施例に関 して説明する。添fJ図面において、 第1図は、データム”f −y I□の転送用のネットワークを概略的に示し、 第2図は、そのようなネットワークにおける、出力バッファのみを′4rする単 方向スイッチユニットの実施例を概略的に示し、第3図は、入力バッファおよび 出力バッファの双方を存する単方向スイッチユニットのさらに慢稚な実施例を示 し、 第4図は、そのようなスイソヂュニッ1−におけるバッファの取扱いのブロック 図を示し、 第5図から第9図までは、記憶および転送のためのさまざまなザブプロシージャ のフローダイ了グラノ、を示す。
実施例の説明 第1図には、出所端本lから宛先i;*3へのパケットの転送のためのネットが 示されている。出所と宛先との間の途中においてデータパケットは、いくつかの 人力線7および出力線9を存するスイッチステージ9ン5を通過する。−スイッ チ・ユニット5においては、通常のように選択された出力へのデータパケットま たはメツセージの転送か行われる。
第2図には、スイッチユニット5か一δ的に示されている。それは、多くの他の 機能に加えて、人力線7から出力1119へのデータパケットの転送用の回路を 含み、このパケットに対し、例えばある方法で有効な出力線は、データバケッl −内に含まれるl’ff FIJから、その中のある種のアドレスによって得ら れつる。データパケットがユニット5から転送されつるようになる前に、それは それぞれの出力線用の出力バッファlI内に記憶され、出力バッファ11へのそ れの到着時における、また該バッファから、tiCってスイッチユニット5から のそれの転送時における、該データパケットの取扱いは、本発明に従って全体と して特定の回路によって行1ンれる。
第3図には、Ljungberg外による1992年12月15目出願の、米国 特許出願07/990,511号に説明されているタイプのスイッチユニットか 示されている。このスイッチは、入り線またはリンク303が接続された入力バ ッファ301を含む。スイッチに到着するバケツ1へは、まず中間的にこれらの 人力バッファ301内に記憶される。バッファ301の出力線上には絞り装置3 05が配置されて、バッファからスイッチコア307へのデータパケットの流れ を制御し、データパケットはスイッチコア307において意図された出力線へ転 送される。該パケッI・は、それらか該スイッチから出線またはリンク310上 へ転送される前に、出力線において出力バッファ309内に2度目の中間的記憶 をされる。矢印311によって示されている制御信号は、出力バッファ309か ら絞り装置305へf!−給される。入力バッファ301および出力バッファ3 09の双方について、データパケットのt置火に関する、それぞれのバッファ内 への読込み、またバッファ内からの読取りと、ネットワークを経ての、特にスイ ッチを経ての、パケッl−の転送における遅延に関するデータパケットの変化す る緊急度を考[J、 してのバッファからの転送と、の管理は、本発明の特定の 回路によって?fわれうる。
第4図には、これらの1−y定の回路の詳細な構成および機能が示されている。
人力線13I:にはデータパケットがnttする。ブロック15内には、データ バケツ1〜か可能なIIl、失について存する優先順位に関する、該バケツ!・ から取られたin報がある。例えば1つまたはいくつかの優先順位ビットまたは 2進数字の形式のこのll’!報は、廃棄論理装fFi17へ転送され、この装 置は、バケツ1−が記憶されるへきか、または多分廃棄されるべきかの論理的選 択を行う。
それを行うために、廃棄論理装置はまず、このタイプの優先順位に関してパケッ トか属するクラスを決定する。クラスへの所属は、明示的または暗示的に示さ4 1うる。明示的な場合には、tU失優先順位のクラスがパケットの内部に、例え ばその中のヘッダフィールド内に、直接示されている。暗示的に示されたti失 擾先順位のクラスは、パケットか属するチャネルの知識から得られつる。いくつ かのそのようなりラス、例えば、クラス1、クラス2およびヒステリシスを有す る11、クラス3、クラス41581、クラス9、およびクラスし、か与えられ うる。後者のクラスは、バッファII内への記憶のための、可能な損失に関する 最低の優先順位を存する。
それぞれのクラスに対しては一般に、T、、Tff、T4.、、およびTLのよ うな、ただ1つだけのスレンヨルト値か関連せしめられている。ヒステリシスを 有するクラス以外の全てのクラスにおいて、該スレショルド値は、バッファ11 における充填レベルを示し、それを超えるとそれぞれのクラスに属するメツセー ジはバッファ内に記憶されずに、単に無視されるか、または廃棄される。最高浸 先順位のクラス1においては、スレソヨルト値T−よ、明らかにバッファの最高 の可能な充填レベルに等しい。
ヒステリシスクラスhl−(ilするメツセージに対しては、廃棄プロシージャ はいくぶんIIである。このクラスに対しては、2つのスレショルド値T8.. アおよびT、□、がrr在し、T6゜6.はTldl+よりも大きい。この優先 順位クラスを有するデータパケットか受取られると、それらはバッファ内にスレ ショルド値Teugyに達するまで記teされる。その後、バッファ11内の充 填レベルか低スレシダルド値T、□6より低くなるまで、この優先順(・γクラ スに属するパケットはそれ以上記憶されない。
廃棄論理装置17はまた、バッファII内の現在の充填レベルM、すな1〕ち正 確にこの瞬間に該バッファ内に記憶されているデータパケットの総数、を読取る 。
この情報により、廃棄論理装置17は次に、メツセージがバッファ内に記憶され るべきか否かを決定し、記憶されるべき場合には、そのメツセージをブロック1 5へ送り、ブロック15は次に該11771をブロック19へ転送する。
バッファ内に記憶されるべきデータパケットは、次のブロック19においてさら に読取られ、該パケットから、該パケットに割当てられた遅延優先順位に関する in報か得られる。このようにして、順に配列すると、異なる遅延クラスl、2 .3、等、かありえ、遅延クラスHこ属するパケットは最小の遅延を受け、クラ ス2に属するバケツ1〜はより大きい遅延を受け、すなわち2番目に転送され、 等、となる。このようにして、待ち行列配列論理装置21は、パケッ1−の遅延 優先順位番号を登録し、さらに待ち行列メモリ23内のアドレスリスト内に、バ ッファ内におけるこのデータパケットのアドレスを配置する。このようにして、 いくつかの論理的待ち行列か形成され、一方バッファll内のデータパケットは 、実際には任意の順序で記teされる。現在のパケットか記憶されるべきアドレ スに対するアクセスを得るためには、例えば、待ち行列メモリ23内に配列され た特殊なリストから、バッファ内の自由位置に対するアドレスの情報が、待ち行 列配列論理装置t\フェッチされる。
パケットはバッファからある周波数で転送され、データパケットが送られるべき 順序を取扱うために、転送論理装置25か配置されている。このようにして、転 送論理装置25は、送らIlるへき次のデータパケットを与える論理的待ち行列 を決定する。転送論理装置によって行われるのは、最高遅延優先順位を有する待 ち行列lまたはQ1内にパケットが存在するか否かを、最も簡単な方法でチェッ クすることであり、もしそのようなパケットか存在すれば、それは送られること になる。もしそのようなパケットか(T在しなければ、待ち行列Q2が、送られ るへきデータパケットを含むか否かがチェックされる。もしそのようなデータバ ケットかrT、在ずれば、それは転送され、もし存在しなければ、待ち行列Q3 が同tTiにしてヂエソクされる、等となる。
転送論理装置25か、転送される・\きパケット、または、より正しくはそれか 取出されるべき待も行列、を決定し終わった時、対応するアドレスがこの待ち行 列から19ら第1、この待も行列内のパケット数が1だけ減少せしめられる。次 に、転送論理装置か、送られるべきこのデータパケットのアドレスをブロック2 7へ転送し、ブロック27は該ア)・レスをバッファ11へ送る。対応するデー タパケットが、バッファからフェッチされて転送ユニット29へ送られ、該デー タパケットは転送ユニy b 29から転送される。データパケットは、このよ うにして転送ユニット29から出力fi9へ、規則正しい時間間隔Δ【て転送さ れる。
パケットかバッファからフェッチされた時、充填レベルMもlたけ減少せしめら れ、該バケ7+・のアドレスはそれぞれの待ち行列から消去されて、バッファ内 の自由位置に対するアドレスのリスト内−\書込まれる。
第4図を参照しつつ説明されたプロシージャの方法は、擬似コート゛による記述 によってし説明される。擬似コートによれは、プロシージャはハードウェアまた はソフI・つ1アを用いて容易に行われうる。擬似コートによる記述においては 、バケッ1のti+失に関する優先順(・rレベルまたは優先順位クラスの数は してあり、また遅延優先順位レベル、遅延優先順位クラス、または論理的待ち行 列の数はDであるしのと仮定される。
前記プロジーツヤの方法は、ブロヒッザ内において並列に実行される異なるプロ シージャに分割されうる。1m棄論理装置17は、プロシージャ・廃棄論理(D iscard Logic)に対応し、従って、データパケットの可能な11. 1失に関するII5シ順位(jけを取扱う。充3ルベルMは、可変待ち行列長( Queue Lengtl+)に幻1芯する。CL’Pは、受取られたデータパ ケッ11・から明示的または暗示的に?T/られる損失優先順位クラスの情報を 示す。
Process Discard−LogicState := T+jla egin rcpr:aj awiIIit(arrival of celllcase of CLP  ! L I:henegin 1sa 11日uffer tha receivad cell”case of C LP = 3 thanegin lse ”Duffer tl+a received celll+if 5tate  w Busy I−b@n”Discard the received c ell”lse ”Buffer tl+a reccived call”Queue−Len gth :! Queue Length + 1end; ”+3uffer tbe recIl!1ved calll′qL+eu2 −Lanqth := Queue−Length + 1end; forever end; このプロソージャは、第5図のフローダイアダラムに示されている。それは、開 始ブロック501において開始され、その後ブロック503において、遅延優先 順1qり→ス2またはヒステリシスを有するクラス1〕を取扱うのに必要な変数 [状態(State)Jか、定数=[空き(Idle)Jにセットされる。この 後、プロシージャはブロック505において、新しいパケットまたはセルが到着 するのを待つ。新しいセルの到着はブロック505において検出され、セルが到 着した時は、ブロック507においてこのセルの遅延優先順位が決定され、その 値は変数CLPによって与えられる。次に、ブロック509において、損失優先 順(,7値CT−、Pが、その異なる可能な値に関して試験される。
もしCLPかvIrLJ (最低[l失優先順位)を有すれば、ブロック5Nに おいて、共+’llバッファにおける充填レベルMがTLより大きいか否かが決 定される。
しし大きけねば、i;、 L: 71はブロック513において廃棄され、その 後プロシージャはブロック505へ復帰して、新しいセルの到着を待つ。もし代 わりにブロック511において、充填し・ベルN4か対応するスレショルド値T Lより小さいことか決定さ1t4tは、該セルはブロック515において共通バ ッファ内に記憶され、ブロック517において充填レベルか増加せしめられる。
このようにしてセルがバッファ内に記憶された時はブロック519において、充 填レベルMがここで、ヒステリシスをffする遅%(g電順位クラス2またはl ]に対する」−限TIf+rを通過しl二か青かか試験される。もし通過してい れは、ブロック521において変数[状fl(State)Jが、値「使用中( Busy)Jにセットされる。次に、プロソーツヤはブロック505へ復帰し、 新しいセルの到着を待つ。
もしブロック509において、CL Pが値3を有することか決定されれば、ブ ロック523において、共通バッファにおける充填レベルMが、関連するスレシ ョルドf*T、より大きいか否かが試験される。もし大きければ、セルはブロッ ク513において上述のように廃棄され、その後プロソージャはブロック505 へ復帰して新しいセルの到着を待つ。もし代わりにブロック523において、充 填レベルMかT、より小さいことが決定されれば、プロシージャは上述のように ブロック515へ継続されて、セルは共通バッファ内に記憶され、その後プロシ ージャはブロック515の後上述のように継続される。
もし代わりにブロック509において、CLPが値2を有することが決定されれ ば、それはセルかヒステリシスを存する遅延優先順位クラスhに属することを意 味し、ブロック525において変数「状fi(State)Jが値[空き(Id le)Jを有するか否がか試験される。もし有すれば、ブロック527において 、バッファの充填レベルMが、このクラスに対する高いほうのスレショルド値T Bar2より大きいか否かが決定される。もし該充填レベルが該スレショルド値 より大きければ、セルは廃棄されるへきてあり、プロシージャは上述のようにブ ロック513へ進む。もし該充填レベルかTe5tyより低ければ、代わりにセ ルは記憶されるへきてあり、プロシージャは上述のようにブロック515へ継続 される。もし代わりにブロック525において、変数「状態(State)、1 か値「空き(Idle)Jをもたない(その場合には、それは値[使用中(Bu sy)Jを有する)ことか決定されれば、ブロック529において、充填レベル が低スレショルド値Tldl@より低いか否かが決定される。もし否の場合には 、セルは廃棄されるべきであり、プロシージャは上述のようにブロック513へ 継続される。そうでない場合には、セルは記憶されるべきてあり、プロシージャ は上述のようにブロック515へ継続される。
もし甘も代わりにブロック509において、CLPか値1を有すること、すなわ ちセルか最高優先順位を有し、従って望ましくは損失されるべきてない、二と、 か決定されれば、ブロック531において、共通バッファにおける充填1ノベル Mが、関連するスレショノ+、F1mT+ より大きいが否かが試験される。も し大きければ、セルは廃棄されなくてはならず、その時プロン−ジャは上述のよ うにブロック513−\継続される。大きくなけれは、セルは共通バッファ内に 記taされるべきてあり、プロシージャは上述のようにブロック515へ継続さ れる。
さらに、けち行列配列論理21を打うプロシージャ・受信(Receive)が ある。ここで、D P I!jlJWffilI先順位クラスに関するtt’I Nを示す。このプロセスは、第5図のブロック515に対応する。
Process R@c@ive egin repaa七 case DP m 1 then ”li++k Bufffar−Element to guauel”cas @DP w 2 t−ban ″1ink Buffer−Ele+nent to Queue2″case  OP I+ D then ″1ink Buffer Element to QueueD″対応するフ ローダイアダラムは第6図に示されており、そのブロック601においては、記 憶されるへきセルか待たれている。ブロック602においては、上述のプロン− ツヤ・廃棄論理(Discard Logic)から13号が受信され、セルが 記憶されるべく準備が完了していることが検出される。このようにして、セルが 共通バッファ内に記憶されるへき時は、ブロック603においてセルの遅延優先 順11″1.を示ず値DPか決定される。その後該ヒルは、ブロック607にお いて共通バッファ内に記憶される。次に、IPは、ブロックGO7においてその 異なる可能な値に関して試験される。このようにして、もしDPがIalをYf lれば、記憶さイまたヒルはえt+、?する持ち行列番号1に、該セルのアドレ スをこの待ち行列の最後に記憶させることにより、リンクされる。次に、ブロッ ク609において再び、新しいセルが記憶されるべきことが待たれる。もしブロ ック6゜7においてDPがgtI2を有することが決定されれば、記憶されたセ ルはブロック611において上述のように第2侍し行列にリンクされ、その後プ ロシージャはブロック601へ#l!続されて、記憶されるべき新しいセルを待 つ。全ての待ち行列に対して同様のことか行われ、最後にブロック607におい て、DPが1ffDを有するか否かが試験さ4する。もし有すれば、上述のよう に記憶されたセルはブロック(if3において第り待ち行列にリンクされ、ぞの 後プロシージャはブロック601へ継続されて、記憶されるべき新しいセルを待 つ。
プロシージャ・走査1 (Scant)は、上述の転送論理装置25に対応して おり、それは時間間隔Δtでパケットを転送し、従ってΔtはセルまたはバケツ !・の伝送時間である。その擬似コードは以下の通りである。
procass 5canx egin r@p仁at waiヒ(TimeintervalΔt)RQueue l not emp ty then”5end cell from queue L ”@ls@ if Queue2 not empty then”5end cell f rom queue 2”else Le QueueD not empty  thenllSend call from queue D”foreve r end; 対応するフローダイアダラムは、第7図に示されている。そこではブロック70 1において、プロノージャのすぐ前の実行がら時間Δtが経過したことを示す信 号が到着するのか待たれる。その信号は、ブロック702において受信され、か つ検出される。該信弓力並出さイ1、従って時間Δtが経過し終わった時は、ブ ロック703において第」侍ら行列が空であるか否がか決定される。らし空てな ければ、セルはこの待ち行列から転送さイ]ることかてき、それがブロック70 5に18いて行わ4+、ぞの後プロン−ジャはブロック701へ継続されて、時 間Δtが経過し終わることを待つ。もしブロック703において代わりに第1待 ち行列が空であることか決定さイ1れば、ブロック707において第2待ら11 列か空であるか否がか試験される。もし空でなければ、プロシージャはブロック 709へ継続され、そこでヒルを第2待ち行列から転送する。次に、プロシージ 1は前述のようにブロック701へ継続されて、時間Δtが経過し終わることを 待つ。もしKtyりにブロック707において第2待ち行列が空であることが決 定されれば、このプロシージャは次の待ち行列に対し同様にして繰返される。も し全ての11期の待ち行列か空であることがra認されれは、プロシージャはブ ロック711へ継続されて、最後の第り待ら行列ら空であるか否かが決定される 。もし第り待ち行列内にセルがあれは、ブロック713において第り待ち行列内 において順番を侍っているセルか転送される。次に、プロシージャは上述のよう にブロック701へ継続されて、時間Δtか経過し終わることを待つ。
ルN丁を、所定の時間間隔Δtを経過する毎に1だけ減少せしめる。それは、プ ロセス走査1(Scant)と全く平行して行われ、もし処理時間か七分に小さ けれはさらにその中に含まれうる。
epeat wait (TimeintervalΔL)if Queue Length  > OthenQueue Length :va Queue Lengt h −1if Queue Length (TIdle セhenState  := 工die forever end ; 対応するフローダイ丁グラI、は、第9図に示されている。そこでは、プロレス 走if (Scanl)におけると同様に、ブロック901において、時間間隔 Δtが経過したことを示す時間信号が受信されるのが待たれ、それはブロック9 02において検出される。このようにして時間信号が検出された時は、ブロック 903において、バッファか空でないか否か、すなわちM>1であるか否かが決 定される。らしバッファが空であれば、充填レベルは減少せしめられえず、その 場合はブロシージ1はブロック901へ継続される。もしブロック903におい て代わりに、共通バッファ内にセルがあると決定されれば、ブロック905にお いて充填レベルが減少せしめられる。その後、ブロック907において、充填レ ベルか低い方のヒステリシスレベルTldleより低く減少したか否かか決定さ れる。
もし充填レベルか減少してこの条件か満たされれば、ヒステリシス状il状態( State)jは「空き(Idle)」へ変化せしめられるべきであり、それは ブロック909において行われる。その1組プロシージャは継続されて、ブロッ ク90Iにおいて新しい時間13号を待つ。もしブロック907において充填レ ベルかTldleより低くなかったことが決定されれば、プロシージャはやはり ブロック901へ継続されて新しい時間信号を待つ。
さらに、上述の転送論理に代わるものかあって、そのためにプロセス走査2(S can2)があり、ぞれの、データバケットに対して2つの論理的待ち行列Q1 およびQ2のみかある場合を示す。
Process Scan2 begλn epeat wait (TimeintervalΔt)if :tnterval >  T than工nterval :wr O if Queue2 not empty thenllsend call  from Quaua2”else if Quauel not empty  than”5end cell fron+ Queuel”1se if QueueL not empty then”5and cell f rom Queuel”工ntarval := Interval 十 工n crementlse 工ntarval :冨 O if Queue2 not ernpty then″”5end cell  from Queue2”forever end; このプロノージャ・走査2 (Scan2)においては、それぞれの時間間隔T 内において低優先順位待ち行列Q、から少なくとも1つの要素か、もしそのよう な要素か得られうるならは、転送されることかめられる。それは、転送論理装置 25がそれぞれの転送の瞬間において、待ち行列Q2からパケッI−か最後に転 送さオびこ時刻からの期間「時間間隔(Interval)JがTより大きいか 否かをチェックし、もし大きく、かつ待ち行列Q2が空でなければ、この低い優 先順位付けをされた待ち行列からパケッ(・か転送される事実によって行われる 。そうでない場合は、バケットは、高い方の優先順位何けをされた待ち行列Q1 から転送される。もし代わりに、期間[時間間隔(Interva l)JがT より大きくなければ、バケツ1−は高優先順位を有する待ち行列から送られ、期 間[時間間隔(IntervalL+は適切なエンティティたけ増加せしめられ る。この後者の場合に、らし待ち行列Q1か空であれば、変数1時間間隔(In terval)Jか0にセットされ、待ち行列Q、がサービスされる。
JiI応するフローダイアダラムは、第8図に示されている。プロシージャ、走 査1 (Scant)におけると同様に、ブロック801および802のそれぞ れにおいて、時間信号か待たれ、また期間Δtが経過したことが検出される。そ の信号か検出された時、ブロック803において期間「時間間隔(Tn ter va I)Jが所定時間ITより大きいか否かが決定される−0もし大きいど決 定されれば、第2待ち行列からセルを転送する可能性か提供される。その時は、 変数[時間間隔(Interval)Jは、いま第2待ち行列がサービスされて いるので、ブロック805においてまずゼロにセットされる。その後、ブロック 807において、第2i?も行列が空であるか否かが試験される。もし空である ことか確認されれば、第2待ち行列からセルは転送されえず、従ってプロシージ ャは、第1待ち行列が空であるか否かを試験するために、ブロック809へ継続 される。もし空てあれは転送ずべきセルはなく、プロシージャはブロック801 へ復帰して新しい時間信号を待つ。もし第1待ち行列が空でなければ、代わりに ブロック811においてこの待ち行列からセルか送られ、その後プロシージャは 再びブロック801へ継続される。
もしブロック807において第2待ち行列か空てないという結果になれば、ブロ ック813においてこの待ち行列からセルが転送され、その後ブロンージVはブ ロック801へ復帰する。
もし代わりにブロック803において期間1時間間隔(Interval)Jか 経過し終わっていなければ、ずなイ)ちそれかTより大でなければ、主として上 述のプロシージャ・走査1(Scan+)か実行されるへきてあり、その場合に はプロシージャはブロック815へ継続されて、第1待ち行列か空であるか否か を試験する。もし空でなけれは、この待ち行列からのセルの転送が可能で、それ はブロック817において行われる。その後、変数[時間間隔(Interva l)Jがブロック819において増加せしめられ、その後プロシージャはブロッ ク801・\復帰して待つ。もし代わりにブロック815において第1待ち行列 か空であることか決定されれば、次に第2待ち行列がセルを転送するii)能性 を与えられる。fitっで、その場合ブロック821において変数「時間間隔( Interval)Jかピロにセットされ、その後ブロック823において第2 待ち行列ら空であるか否かが決定される。もし空である条1′1か満たされれば 、このlは、上述のようにブロック801における待磯状態へ復帰uしめる。
そうて〆、(い場合は、第21′fも行列からセルが送られることができ、それ はプロッタ825において実行される。その後プロン−ジャはブロック801へ 復帰してSli LL J開信号をi;i−)。
本技市分!!ITに;57然しているとにとって明らかなように、本発明は多様 に改変され−)る。しかし、全てのこれらの改変は、添(」の請求の範囲に記載 されている範囲を(fする本発明に含まれる。

Claims (10)

    【特許請求の範囲】
  1. 1.特にスイッチ装置において、パケットが転送される前に内に記憶される、パ ケットネットワークにおけるバッファの取扱い方法であって、それぞれのパケッ トがある損失優先順位クラスに属し、少なくとも2つの損失優先順位クラスが準 備されており、 それぞれのパケットがまたある遅延優先順位クラスに属し、少なくとも2つの遅 延優先順位クラスが準備されており、低い遅延優先順位を有する遅延優先順位ク ラスに属するパケットに対して長い遅延が許容されるように、これらの遅延優先 順位クラスが該クラスに属するパケットに対して異なる遅延を与えるようにされ ており、 それぞれの到着したパケットに対し以下の諸ステップ、すなわち、a)前記パケ ットの前記損失優先順位が決定されるステップと、b)前記バッファ内に記憶さ れているパケットの現在の総数が、該パケットの前記損失優先順位クラスに関連 するスレショルド値より小さいか否かが決定されるステップと、 c)もしb)における前記決定が肯定的な応答を与えれば、前記パケットが前記 バッファ内に記憶され、肯定的な応答を与えなければ、それが記憶されずに廃棄 されるステップと、 が行われる方法において、 それぞれの入りパケットに対しても該パケットの前記遅延優先順位クラスが決定 されることと、 前記バッファからのパケットの前記転送において、低い遅延優先順位クラスに属 するパケットの前に、高い遅延優先順位クラスに属するパケットが選択されるこ とと、 を特徴とするパケットネットワークにおけるバッファの取扱い方法。
  2. 2.特にスイッチ装置において、パケットが転送される前に内に記憶される、パ ケットネットワークにおけるバッファの取扱い方法であって、それぞれのパケッ トがある損失優先順位クラスに属し、少なくとも2つの損失優先順位クラスが準 備されており、 それぞれのパケットがまたある遅延優先順位クラスに属し、少なくとも2つの遅 延優先順位クラスが準備されており、低い遅延優先順位を有する遅延優先順位ク ラスに属するパケットに対して長い遅延が許容されるように、これらの遅延優先 順位クラスが該クラスに属するパケットに対して異なる遅延を与えるようにされ ており、 それぞれの到着したパケットに対し以下の諸ステップ、すなわち、a)前記パケ ットの前記損失優先順位が決定されるステップと、b)前記バッファ内に記憶さ れているパケットの現在の総数が、該パケットの前記損失優先順位クラスに関連 するスレショルド値より小さいか否かが決定されるステップと、 c)もしb)における前記決定が肯定的な応答を与えれば、前記パケットが前記 バッファ内に記憶され、肯定的な応答を与えなければ、それが記憶されずに廃棄 されるステップと、 が行われる方法において、 それぞれの入りパケットに対しても該パケットの前記遅延優先順位クラスが決定 されることと、 前記バッファからのパケットの前記転送において、低い遅延優先順位クラスに属 するパケットの前に、高い遅延優先順位クラスに属するパケットが選択され、こ のことに関し、それぞれの低い遅延優先順位クラスに所定の長さの時間間隔が関 連せしめられ、もし該低い遅延優先順位クラスから、その遅延優先順位クラスに 関連する前記所定の長さを有する前記時間間隔中にパケットが送られておらず、 かつもしそのようなパケットが得られれば、高い遅延優先順位クラスからのパケ ットの代わりに低い遅延優先順位クラスからパケットが選択されるという、さら なる条件か付せられていることと、 を特徴とするパケットネットワークにおけるバッファの取扱い方法。
  3. 3.特にスイッチ装置において、パケットが転送される前に記憶される、パケッ トネットワークにおけるバッファの取扱い装置であって、それぞれのパケットが ある損失優先順位クラスに属し、少なくとも2つの損失優先順位クラスが準備さ れ、かつそれぞれの損失優先順位クラスにスレショルド値が関連せしめられてお り、 それぞれのパケットがまたある遅延優先順位クラスに属し、少なくとも2つの遅 延優先順位クラスが準備されており、低い遅延優先順位を有する遅延優先順位ク ラスに屈するパケットに対して長い遅延が許容されるように、これらの遅延優先 順位クラスが該クラスに属するパケットに対して異なる遅延を許容するようにさ れており、 前記装置が、 −前記パケットが到着する入力と、 −メモリまたはバッファと、 −前記パケットを転送する出力と、 −前記バッファ内に記憶されるべきパケットを決定する論理ユニットと、を含み 、該論理ユニットが、 a)到着したパケットの前記損失優先順位クラスを決定する手段と、b)前記バ ッファ内に記憶されているパケットの現在の総数が、前記到着したパケットの前 記損失優先順位クラスに関連するスレショルド値より小さいか否かを決定し、小 さい場合には、その信号を下記c)に記載の手段へ転送する手段と、c)前記到 着したパケットを前記バッファ内に記憶せしめる手段と、を含む装置において、 前記論理ユニットがさらに、 d)それぞれの到着したパケットに対し該パケットの前記遅延優先順位クラスを も決定する手段、 を含むことと、 前記バッファから送られるべき前記パケットを決定するための、もう1つの論理 ユニットであって、 低い遅延優先順位クラスに属するパケットの前に高い遅延優先順位クラスに属す るパケットを選択し、該選択されたパケットを転送用の前記出力へ転送する手段 を含む、前記もう1つの論理ユニットが配置されていることと、を特徴とするパ ケットネットワークにおけるバッファの取扱い装置。
  4. 4.特にスイッチ装置において、パケットが転送される前に記憶される、パケッ トネットワークにおけるバッファの取扱い装置であって、それぞれのパケットが ある損失優先順位クラスに属し、少なくとも2つの損失優先順位クラスが準備さ れ、かつそれぞれの損失優先順位クラスにスレショルド値が関連せしめられてお り、 それぞれのパケットがまたある遅延優先順位クラスに属し、少なくとも2つの遅 延優先順位クラスが準備されており、低い遅延優先順位を有する遅延優先順位ク ラスに属するパケットに対して長い遅延が許容されるように、これらの遅延優先 順位クラスが該クラスに属するパケットに対して異なる遅延を許容するようにさ れており、 前記装置が、 −前記パケットが到着する入力と、 −メモリまたはバッファと、 −前記パケットを転送する出力と、 −前記バッファ内に記憶されるべきパケットを決定する論理ユニットと、を合み 、該論理ユ二ットが、 a)到着したパケットの前記損失優先順位クラスを決定する手段と、b)前記バ ッファ内に記憶されているパケットの現在の総数が、前記到着したパケットの前 記損失優先順位クラスに関連するスレショルド値より小さいか否かを決定し、小 さい場合には、その信号を下記c)に記載の手段へ転送する手段と、c)前記到 着したパケットを前記バッファ内に記憶せしめる手段と、を含む装置において、 前記論理ユニットがさらに、 d)それぞれの到着したパケットに対し該パケットの前記遅延優先順位クラスを も決定する手段、 を含むことと、 前記バッファから送られるべき前記パケットを決定するための、もう1つの論理 ユニットてあって、 低い遅延優先順位クラスに属するパケットの前に商い遅延優先順位クラスに属す るパケットを選択する手段であって、それぞれの低い遅延優先順位クラスが所定 の長さを有する時間間隔に関連せしめられ、もし該低い遅延長先順位クラスから 、その遅延優先順位クラスに関連する前記所定の長さを有する前記時間間隔中に パケットが転送されておらず、かつもしそのようなパケットが得られれば、高い 遅延優先順位クラスからのパケットの代わりに低い遅延優先順位クラスからパケ ットが選択されるという、さらなる条件が付せられている、前記選択する手段と 、 選択されたパケットを転送用の前記出力へ転送する手段と、を含む前記もう1つ の論理ユニットが配置されていることと、を特徴とするパケットネットワークに おけるバッファの取扱い装置。
  5. 5.データパケットが転送される前に記憶される、パケットネットワークにおけ るバッファの取扱い方法であって、それぞれのパケットが少なくとも2つの遅延 優先順位クラスのある1つに属しており、前記バッファからのパケットの転送に おいて、低い遅延優先順位クラスに属するパケットの前に高い遅延優先順位クラ スに属するパケットが選択され、それぞれの低い遅延優先順位クラスが所定の長 さを有する時間間隔に関連せしめられ、もし該低い遅延優先順位クラスから、そ の遅延優先順位クラスに関連する前記所定の長さを有する前記時間間隔中にパケ ットが転送されておらず、かつもしそのようなパケットが得られれば、高い遅延 優先順位クラスからのパケットの代わりに低い遅延優先順位クラスからパケット が選択されるという、さらなる条件が付せられていることを特徴とする、パケッ トネットワークにおけるバッファの取扱い方法。
  6. 6.データパケットが転送される前に記憶される、パケットネットワークにおけ るバッファの取扱い装置であって、それぞれのパケットが少なくとも2つの遅延 優先順位クラスのある1つに属しており、該取扱い装置が、−前記パケットが到 着する出力と、 −メモリまたはバッファと、 −前記バッファから前記パケットを転送する出力と、を含む装置において、 前記バッファから順番に転送されるべきパケットを決定するための論理ユニット が、 低い遅延優先順位クラスに属するパケットの前に高い遅延優先順位クラスに属す るパケットを選択する手段であって、それぞれの低い遅延優先順位クラスが所定 の長さを有する時間間隔に関連せしめられ、もし該低い遅延優先順位クラスから 、その遅延優先順位クラスに関連する前記所定の長さを有する前記時間間隔中に パケットが送られておらず、かつもしそのようなパケットが得られれば、高い遅 延優先順位クラスからのパケットの代わりに低い遅延優先順位クラスからパケッ トが選択されるという、さらなる条件が付せられている、前記選択する手段と、 前記選択されたデータパケットを転送用の前記出力へ転送する手段と、を有する こと特徴とする、パケットネットワークにおけるバッファの取扱い装置。
  7. 7.それぞれの遅延優先順位クラスに関連せしめられ、この遅延優先順位クラス に属し、前記バッファ内に記憶されている、前記データパケットに対するアドレ スを記憶するためのメモリ手段を特徴とする、請求項第6項記載の装置。
  8. 8.データパケットが転送される前に記憶される、パケットネットワークにおけ るバッファの取扱い装置であって、それぞれのパケットが少なくとも2つの遅延 優先順位クラスのある1つに属しており、該取扱い装置が、−前記パケットが到 着する出力と、 −メモリまたはバッファと、 −前記バッファから前記パケットを転送する出力と、を含む装置において、 前記バッファから順番に転送されるべきパケットを決定するための論理ユニット が、 低い遅延優先順位クラスに属するパケットの前に高い遅延優先順位クラスに属す るパケットを、それぞれの遅延優先順位クラスに対するメモリ手段内に記憶され ているリストによって選択する手段であって、これらのリストのそれぞれ1つが 、この遅延優先順位クラスに属しかつ前記バッファ内に記憶されている前記デー タパケットに対するアドレスを収容している、該選択する手段と、前記選択され たデータパケットを転送用の前記出力へ伝送する手段と、を有すること特徴とす るパケットネットワークにおけるバッファの取扱い装置。
  9. 9.前記バッファ内に記憶されている到着したデータパケットのために、これら のデータパケットに対する前記アドレスを、それぞれのデータパケットが属する 前記遅延優先順位クラスに関連する対応するメモリ手段内に記憶させるべく配置 され、さらにある遅延優先順位クラスに属する記憶されているデータパケットに 対する前記アドレスを、この遅延優先順位クラスに関連する前記メモリ手段内に 明確な順序で配置する待ち行列配列手段を有する特徴とする請求項第7項および 第8項のいずれかに記載の装置。
  10. 10.前記待ち行列配列手段が、アドレスの配置において、これらのアドレスを 有する前記データパケットが到着した時間的順序に対応する順序を用いるように 準備されていることを特徴とする請求項第9項記載の装置。
JP5516465A 1992-03-20 1993-03-22 パケットネットワークのバッファの取扱いにおける優先順位付けの方法および装置 Pending JPH07504790A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
SE9200868A SE515178C2 (sv) 1992-03-20 1992-03-20 Förfaranden och anordningar för prioritering vid bufferthantering i paketnät
SE9200868-9 1992-03-20
PCT/SE1993/000237 WO1993019551A1 (en) 1992-03-20 1993-03-22 Methods and devices for prioritizing in handling buffers in packet networks

Publications (1)

Publication Number Publication Date
JPH07504790A true JPH07504790A (ja) 1995-05-25

Family

ID=20385690

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5516465A Pending JPH07504790A (ja) 1992-03-20 1993-03-22 パケットネットワークのバッファの取扱いにおける優先順位付けの方法および装置

Country Status (6)

Country Link
US (1) US5555264A (ja)
EP (1) EP0631706A1 (ja)
JP (1) JPH07504790A (ja)
AU (1) AU682306B2 (ja)
SE (1) SE515178C2 (ja)
WO (1) WO1993019551A1 (ja)

Families Citing this family (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5689499A (en) * 1993-03-26 1997-11-18 Curtin University Of Technology Method and apparatus for managing the statistical multiplexing of data in digital communication networks
US5359592A (en) * 1993-06-25 1994-10-25 Stratacom, Inc. Bandwidth and congestion control for queue channels in a cell switching communication controller
US5448564A (en) * 1994-01-31 1995-09-05 Advanced Micro Devices, Inc. Modular architecture for fast-packet network
JPH07264189A (ja) * 1994-03-16 1995-10-13 Fujitsu Ltd プライベートatm網等におけるトラヒック制御装置
JP2655481B2 (ja) * 1994-04-28 1997-09-17 日本電気株式会社 出力バッファ型atmスイッチにおける優先制御方法
CA2148153A1 (en) * 1994-05-13 1995-11-14 Abhaya Asthana Interactive multimedia system
FI98774C (fi) * 1994-05-24 1997-08-11 Nokia Telecommunications Oy Menetelmä ja laitteisto liikenteen priorisoimiseksi ATM-verkossa
AUPM699394A0 (en) * 1994-07-25 1994-08-18 Curtin University Of Technology Link level controlled access to available asynchronous network service
US5513174A (en) * 1994-12-07 1996-04-30 At&T Corp. Telecommunication system with detection and control of packet collisions
JP2570641B2 (ja) * 1994-12-20 1997-01-08 日本電気株式会社 Atmスイッチにおける自己ルーチングスイッチ方法とその回路
JPH0936912A (ja) * 1995-07-14 1997-02-07 Fujitsu Ltd バッファ制御方式
JP2833555B2 (ja) * 1995-10-31 1998-12-09 日本電気株式会社 優先制御方式
US5996018A (en) * 1995-12-06 1999-11-30 International Business Machines Corporation Method and apparatus to reduce jitter and end-to-end delay for multimedia data signalling
JP3156752B2 (ja) * 1996-02-09 2001-04-16 日本電気株式会社 Atmスイッチ装置及びその制御方法
US5991296A (en) * 1996-02-22 1999-11-23 Fujitsu, Ltd. Crossbar switch and method with reduced voltage swing and no internal blocking data path
US5892766A (en) * 1996-02-22 1999-04-06 Fujitsu, Ltd. Method and apparatus for coordinating access to an output of a routing device in a packet switching network
FI103005B (fi) * 1996-03-25 1999-03-31 Nokia Telecommunications Oy Lähetettävän datan priorisointi reitittimessä
US5983278A (en) 1996-04-19 1999-11-09 Lucent Technologies Inc. Low-loss, fair bandwidth allocation flow control in a packet switch
US5828653A (en) * 1996-04-26 1998-10-27 Cascade Communications Corp. Quality of service priority subclasses
US5864539A (en) * 1996-05-06 1999-01-26 Bay Networks, Inc. Method and apparatus for a rate-based congestion control in a shared memory switch
US6034945A (en) 1996-05-15 2000-03-07 Cisco Technology, Inc. Method and apparatus for per traffic flow buffer management
US5768257A (en) 1996-07-11 1998-06-16 Xylan Corporation Input buffering/output control for a digital traffic switch
US6442172B1 (en) 1996-07-11 2002-08-27 Alcatel Internetworking, Inc. Input buffering and queue status-based output control for a digital traffic switch
US6128278A (en) * 1996-08-30 2000-10-03 Mmc Networks, Inc. Cell queuing in ATM switches
US5901147A (en) * 1996-08-30 1999-05-04 Mmc Networks, Inc. Apparatus and methods to change thresholds to control congestion in ATM switches
FI103455B (fi) * 1996-10-08 1999-06-30 Nokia Telecommunications Oy Pakettiverkon reititin
FI103310B1 (fi) 1996-11-15 1999-05-31 Nokia Telecommunications Oy Puskuroinnin toteuttaminen pakettikytkentäisessä tietoliikenneverkossa
JP2865139B2 (ja) * 1997-04-18 1999-03-08 日本電気株式会社 Atmセルバッファ回路及びatm交換機における優先順位任意割付方法
US6041059A (en) * 1997-04-25 2000-03-21 Mmc Networks, Inc. Time-wheel ATM cell scheduling
US6014367A (en) * 1997-04-25 2000-01-11 Mmc Networks, Inc Method for weighted fair queuing for ATM cell scheduling
JPH10322347A (ja) * 1997-05-16 1998-12-04 Mitsubishi Electric Corp ネットワーク通信装置
US6487202B1 (en) 1997-06-30 2002-11-26 Cisco Technology, Inc. Method and apparatus for maximizing memory throughput
US6430191B1 (en) 1997-06-30 2002-08-06 Cisco Technology, Inc. Multi-stage queuing discipline
US6147970A (en) * 1997-09-30 2000-11-14 Gte Internetworking Incorporated Quality of service management for aggregated flows in a network system
US6198724B1 (en) 1997-10-02 2001-03-06 Vertex Networks, Inc. ATM cell scheduling method and apparatus
US6526060B1 (en) 1997-12-05 2003-02-25 Cisco Technology, Inc. Dynamic rate-based, weighted fair scheduler with explicit rate feedback option
US6219339B1 (en) * 1998-02-20 2001-04-17 Lucent Technologies Inc. Method and apparatus for selectively discarding packets
US6307860B1 (en) 1998-04-03 2001-10-23 Mmc Networks, Inc. Systems and methods for data transformation and transfer in networks
US7055151B1 (en) * 1998-04-03 2006-05-30 Applied Micro Circuits Corporation Systems and methods for multi-tasking, resource sharing and execution of computer instructions
US6330584B1 (en) 1998-04-03 2001-12-11 Mmc Networks, Inc. Systems and methods for multi-tasking, resource sharing and execution of computer instructions
US6247061B1 (en) * 1998-06-09 2001-06-12 Microsoft Corporation Method and computer program product for scheduling network communication packets originating from different flows having unique service requirements
US6807667B1 (en) * 1998-09-21 2004-10-19 Microsoft Corporation Method and system of an application program interface for abstracting network traffic control components to application programs
US6522653B1 (en) * 1998-09-23 2003-02-18 Nokia Telecommunications Oy Use of priorities defined by a customer in a SIMA network
US6438132B1 (en) * 1998-10-14 2002-08-20 Nortel Networks Limited Virtual port scheduler
US6594264B1 (en) * 1998-11-24 2003-07-15 Industrial Technology Research Institute Versatile scheduler for ATM switches
US6223046B1 (en) 1998-12-15 2001-04-24 Telefonaktiebolaget Lm Ericsson (Publ) System and method for coordinating notification requests for terminal availability
US6424658B1 (en) 1999-01-29 2002-07-23 Neomagic Corp. Store-and-forward network switch using an embedded DRAM
EP1100285B1 (en) * 1999-11-12 2003-12-10 Alcatel Congestion control of AAL2 connections
US6775292B1 (en) 2000-01-24 2004-08-10 Cisco Technology, Inc. Method for servicing of multiple queues carrying voice over virtual circuits based on history
US6735173B1 (en) * 2000-03-07 2004-05-11 Cisco Technology, Inc. Method and apparatus for accumulating and distributing data items within a packet switching system
US6674721B1 (en) * 2000-03-07 2004-01-06 Cisco Technology, Inc. Method and apparatus for scheduling packets being sent from a component of a packet switching system
US7142558B1 (en) 2000-04-17 2006-11-28 Cisco Technology, Inc. Dynamic queuing control for variable throughput communication channels
CN1271828C (zh) * 2000-06-26 2006-08-23 皇家菲利浦电子有限公司 低时延低丢失的分组交换
US7466983B2 (en) 2000-09-01 2008-12-16 Telefonaktiebolaget L M Ericsson (Publ) Overload protection in packet communication networks
ATE498261T1 (de) * 2000-10-03 2011-02-15 Gos Networks Ltd Paketsequenzsteuerung
US6831891B2 (en) * 2001-03-06 2004-12-14 Pluris, Inc. System for fabric packet control
US7447181B1 (en) 2001-12-05 2008-11-04 Nokia Corporation Method and apparatus for improving a mobile station cell change operation in the general packet radio system (GPRS)
US7570584B1 (en) 2002-03-29 2009-08-04 Cisco Technology, Inc. Network-wide congestion control of SPVC signaling messages
US7142552B2 (en) * 2002-04-08 2006-11-28 International Business Machines Corporation Method and system for priority enforcement with flow control
US7187688B2 (en) * 2002-06-28 2007-03-06 International Business Machines Corporation Priority arbitration mechanism
US7600057B2 (en) * 2005-02-23 2009-10-06 Broadcom Corporation Method and system for configurable drain mechanism in two-way handshake system
US9929928B1 (en) * 2015-12-24 2018-03-27 Microsemi Solutions (U.S.), Inc. Packet transmitter and method for timestamping packets

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01221042A (ja) * 1988-02-29 1989-09-04 Toshiba Corp パケット交換機の輻輳制御方法
JP2860661B2 (ja) * 1989-03-14 1999-02-24 国際電信電話 株式会社 Atm交換機
US4953157A (en) * 1989-04-19 1990-08-28 American Telephone And Telegraph Company Programmable data packet buffer prioritization arrangement
US5179557A (en) * 1989-07-04 1993-01-12 Kabushiki Kaisha Toshiba Data packet communication system in which data packet transmittal is prioritized with queues having respective assigned priorities and frequency weighted counting of queue wait time
FR2655223B1 (fr) * 1989-11-27 1992-02-07 Cit Alcatel Procede de gestion des flux dans un reseau numerique de telecommunication a integration de services, a large bande, et reseau pour le mise en óoeuvre de ce procede.
JP3241716B2 (ja) * 1990-08-31 2001-12-25 株式会社東芝 Atm交換方法
CA2084303C (en) * 1991-04-10 2003-12-09 Frederik Carel Schoute Low delay or low loss switch for atm
US5278530A (en) * 1991-10-17 1994-01-11 Zovath Peter J Switch mechanism, mounting assembly, and shaft position indicator device for a rotary or linear valve
SE470002B (sv) * 1992-03-13 1993-10-18 Ellemtel Utvecklings Ab Förfarande för att förhindra att det på någon av ett antal kanaler på en gemensam överföringsledning sänds datapaket med högre intensitet än ett för kanalen förutbestämt värde samt anordning för utövande av sättet
US5278828A (en) * 1992-06-04 1994-01-11 Bell Communications Research, Inc. Method and system for managing queued cells
US5359592A (en) * 1993-06-25 1994-10-25 Stratacom, Inc. Bandwidth and congestion control for queue channels in a cell switching communication controller

Also Published As

Publication number Publication date
US5555264A (en) 1996-09-10
SE9200868L (sv) 1993-09-21
AU682306B2 (en) 1997-10-02
SE9200868D0 (sv) 1992-03-20
AU3773193A (en) 1993-10-21
EP0631706A1 (en) 1995-01-04
SE515178C2 (sv) 2001-06-25
WO1993019551A1 (en) 1993-09-30

Similar Documents

Publication Publication Date Title
JPH07504790A (ja) パケットネットワークのバッファの取扱いにおける優先順位付けの方法および装置
EP1056307B1 (en) A fast round robin priority port scheduler for high capacity ATM switches
JP3434642B2 (ja) パケットスケジューリング装置
JP2622055B2 (ja) パケット交換装置およびその制御方法
US5859835A (en) Traffic scheduling system and method for packet-switched networks
US6795442B1 (en) System and method for scheduling message transmission and processing in a digital data network
US7764606B1 (en) Maintaining packet order using hash-based linked-list queues
AU773257B2 (en) System and method for regulating message flow in a digital data network
US7373420B1 (en) Method and apparatus for weighted fair queuing
US7113510B2 (en) Hardware self-sorting scheduling queue
EP0870415B1 (en) Switching apparatus
Chiussi et al. Implementing fair queueing in ATM switches. II. The logarithmic calendar queue
US6363069B1 (en) Complete packet discarding
JPH10135957A (ja) トラヒックシェイパー装置
CN110430146B (zh) 基于CrossBar交换的信元重组方法及交换结构
JP3416156B2 (ja) 種々の優先度のバーチャルコネクションを介して情報セルを伝送する方法および回路装置
US6377547B1 (en) Quality of service-oriented cell disc discarding
Wittevrongel et al. Queue length and delay for statistical multiplexers with variable-length messages
CA2302129A1 (en) Timestamping arbitration in digital communication devices
KR100483546B1 (ko) 에이티엠 입력 셀 복제에 의한 멀티캐스트 스위칭 장치 및방법
US6977946B1 (en) Virtual connection service cache for filling available bandwidth
JP3421565B2 (ja) セル送出装置、スケジューラ装置及びセル送出レート制御方法
EP1209865B1 (en) Method and structure for variable-length frame support in a shared memory switch
JPH10336215A (ja) Atmセルスペーサ
Harai Parallel and pipeline processing for prioritized buffer management in photonic packet switches