JPH0740289Y2 - Off-delay timer - Google Patents

Off-delay timer

Info

Publication number
JPH0740289Y2
JPH0740289Y2 JP377189U JP377189U JPH0740289Y2 JP H0740289 Y2 JPH0740289 Y2 JP H0740289Y2 JP 377189 U JP377189 U JP 377189U JP 377189 U JP377189 U JP 377189U JP H0740289 Y2 JPH0740289 Y2 JP H0740289Y2
Authority
JP
Japan
Prior art keywords
voltage
capacitor
power supply
circuit
supply device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP377189U
Other languages
Japanese (ja)
Other versions
JPH0297741U (en
Inventor
昭治 佐々木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP377189U priority Critical patent/JPH0740289Y2/en
Publication of JPH0297741U publication Critical patent/JPH0297741U/ja
Application granted granted Critical
Publication of JPH0740289Y2 publication Critical patent/JPH0740289Y2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Relay Circuits (AREA)

Description

【考案の詳細な説明】 〔産業上の利用分野〕 本考案はシーケンス制御等において出力接点の動作を遅
らせるオフデレータイマに関する。
DETAILED DESCRIPTION OF THE INVENTION [Industrial application] The present invention relates to an off-delay timer for delaying the operation of an output contact in sequence control or the like.

一般にシーケンス制御で用いられる負荷装置の始動停止
を行う回路では、自動復帰押ボタン形の始動スイッチを
オンし、電源を投入した後、この始動スイッチをオフし
ても負荷装置への電源投入が維持されるように自己保持
回路を構成している。しかしこのような回路では電源が
瞬時停電した場合、自己保持回路は解放されてしまうの
で電源が復旧しても負荷装置は停止したままとなり、負
荷を再始動するには再度始動スイッチをオンしなければ
ならない。このような回路にオフデレータイマを用いて
所定時間以内の停電ならば自己保持が可能なようにされ
ている。
In the circuit that starts and stops the load device that is generally used in sequence control, the load device remains powered even if the automatic reset pushbutton start switch is turned on and the power is turned on. The self-holding circuit is configured as described above. However, in such a circuit, if the power supply fails momentarily, the self-holding circuit will be released, so the load device will remain stopped even if the power supply is restored, and the restart switch must be turned on again to restart the load. I have to. An off-delay timer is used in such a circuit to enable self-holding in case of a power failure within a predetermined time.

〔従来の技術〕[Conventional technology]

従来のオフデレータイマの結線図を第2図に示す。ここ
で電源1はスイッチ2を介してタイマに給電するように
接続されている。ラッチングリレー4はセットコイル4a
と、リセットコイル4bと図示しない出力接点を有し、セ
ットコイル4aは電流抑制抵抗3とスイッチ2を介して電
源1に接続されている。リセットコイル4bを励磁するコ
ンデンサ6はダイオード5と直列に接続され、抵抗3と
スイッチ2を介して電源1に接続され、このコンデンサ
6と並列にリセットコイル4bとトランジスタ7のコレク
タ・エミッタの直列回路が接続されている。時限回路8
はこれを駆動するコンデンサ9と並列に接続され、ダイ
オード10と抵抗3とスイッチ2を介して電源1に接続さ
れている。電圧検出回路11はスイッチ2と抵抗3の接続
点と電源1のマイナス端に接続され、その出力端は電源
電圧が所定値のとき時限回路8の動作を禁止するように
接続され、時限回路8の出力端はトランジスタ7のベー
スに接続されている。
A wiring diagram of a conventional off-delay timer is shown in FIG. Here, the power supply 1 is connected via a switch 2 to power the timer. Latching relay 4 is set coil 4a
And a reset coil 4b and an output contact (not shown), and the set coil 4a is connected to the power supply 1 via the current suppressing resistor 3 and the switch 2. The capacitor 6 for exciting the reset coil 4b is connected in series with the diode 5, and is connected to the power source 1 through the resistor 3 and the switch 2. In parallel with this capacitor 6, the reset coil 4b and the collector / emitter series circuit of the transistor 7 are connected in series. Are connected. Time circuit 8
Is connected in parallel with a capacitor 9 for driving it, and is connected to a power source 1 via a diode 10, a resistor 3 and a switch 2. The voltage detection circuit 11 is connected to the connection point of the switch 2 and the resistor 3 and the negative end of the power supply 1, and its output end is connected so as to prohibit the operation of the time limit circuit 8 when the power supply voltage is a predetermined value. Is connected to the base of the transistor 7.

スイッチ2をオンすると抵抗3とダイオード5を介して
コンデンサ6が、抵抗3とダイオード10を介してコンデ
ンサ9がそれぞれ充電される。この両コンデンサ6,9の
充電が進み、コイル4aの動作電圧以上になるとラッチン
グリレー4がセットされ出力接点が動作する。電圧検出
回路11はスイッチ2のオンと同時に電源電圧を検出し、
時限回路8の時限動作を禁止している。この後スイッチ
2がオフされると電圧検出回路11は電源1の遮断を検出
し、時限回路8の時限動作禁止を解除する。時限回路8
はコンデンサ9の電荷で時限動作を始め、所定時間経過
後トランジスタ7にベース電流を流す。こうしてトラン
ジスタ7がオンし、リセットコイル4bにコンデンサ6か
ら励磁電流が流れ、ラッチングリレー4はリセットさ
れ、タイマは動作を終了する。
When the switch 2 is turned on, the capacitor 6 is charged via the resistor 3 and the diode 5, and the capacitor 9 is charged via the resistor 3 and the diode 10. When the charging of both capacitors 6 and 9 progresses and becomes equal to or higher than the operating voltage of the coil 4a, the latching relay 4 is set and the output contact operates. The voltage detection circuit 11 detects the power supply voltage at the same time when the switch 2 is turned on,
The time limit operation of the time limit circuit 8 is prohibited. After that, when the switch 2 is turned off, the voltage detection circuit 11 detects the interruption of the power supply 1 and releases the prohibition of the timed operation of the timed circuit 8. Time circuit 8
Starts a timed operation with the electric charge of the capacitor 9, and causes a base current to flow through the transistor 7 after a lapse of a predetermined time. In this way, the transistor 7 is turned on, an exciting current flows from the capacitor 6 to the reset coil 4b, the latching relay 4 is reset, and the timer ends its operation.

〔考案が解決しようとする課題〕[Problems to be solved by the device]

上述のような従来のオフデレータイマでは、長時間タイ
マを構成しようとする場合、コンデンサ9の静電容量が
大きくなり、両コンデンサ6,9の和と抵抗3から定まる
時定数が大きく、これらのコンデンサ6,9の電圧上昇が
遅いから、セットコイル4aへの通電が遅れ、電源1を投
入した後ラッチングリレー4がセットされるまでに時間
がかかる。すなわち電源投入後素早い出力接点を駆動で
きないという欠点があった。ラッチングリレーのセット
動作のみを短時間で行い、この後両コンデンサ6,9を充
電することも考えられるが、このようにするとラッチン
グリレー4はセットされたが、リセット用のコンデンサ
6が未だ充電されていないのでスイッチ2のオンが短時
間の場合にはリセットできないという事態が起り不都合
である。
In the conventional off-delay timer as described above, when a long-time timer is to be configured, the capacitance of the capacitor 9 becomes large, and the time constant determined by the sum of both capacitors 6 and 9 and the resistor 3 becomes large. Since the voltage rise of the capacitors 6 and 9 is slow, the energization of the set coil 4a is delayed, and it takes time until the latching relay 4 is set after the power source 1 is turned on. That is, there is a drawback that the output contact cannot be driven quickly after the power is turned on. It is also possible to perform only the setting operation of the latching relay in a short time and then charge both capacitors 6 and 9, but in this way the latching relay 4 is set, but the reset capacitor 6 is still charged. However, if the switch 2 is turned on for a short time, the situation in which it cannot be reset occurs, which is inconvenient.

本考案の目的は、電源投入後短時間でセットでき、その
後短時間でリセットすることもできるオフデレータイマ
を提供することにある。
An object of the present invention is to provide an off-delay timer that can be set in a short time after power-on and can be reset in a short time thereafter.

〔課題を解決するための手段〕[Means for Solving the Problems]

上述の課題を解決するため本考案は、電源装置と、この
電源装置に対してそれぞれ並列接続されるセットコイル
とリセットコイルとを有し、出力接点を駆動する2巻線
ラッチングリレーと、この2巻線ラッチングリレーのリ
セットコイルに直列に接続された第1のスイッチング素
子と、始動してから所定時間後信号を発し、前記第1の
スイッチング素子をオンする時限回路と、前記電源装置
の電圧で充電され前記時限回路を駆動する駆動コンデン
サと、前記電源装置の電圧を検出しこの電圧が所定値の
とき前記時限回路の始動を禁止する第1の電圧検出回路
と、前記電源装置の電圧で充電され前記リセットコイル
を励磁する励磁コンデンサと、この励磁コンデンサの充
電電圧を検出する第2の電圧検出回路と、この第2の電
圧検出回路の出力により駆動される駆動コンデンサを前
記電源装置に接続する第2のスイッチング素子とからな
るものである。
In order to solve the above problems, the present invention provides a power supply device, a two-winding latching relay having a set coil and a reset coil connected in parallel to the power supply device, and driving an output contact, and The first switching element connected in series to the reset coil of the winding latching relay, the time-limit circuit that issues a signal after a predetermined time has passed from starting, and turns on the first switching element, and the voltage of the power supply device. A drive capacitor that is charged and drives the time limit circuit; a first voltage detection circuit that detects the voltage of the power supply device and that prohibits the start of the time limit circuit when this voltage is at a predetermined value; and charging with the voltage of the power supply device An exciting capacitor for exciting the reset coil, a second voltage detecting circuit for detecting a charging voltage of the exciting capacitor, and an output of the second voltage detecting circuit. Is made of a driving capacitor is more driven and a second switching element connected to the power supply.

〔作用〕[Action]

リセットコイルを励磁する励磁コンデンサと時限回路を
駆動する駆動コンデンサを別個に充電すれば静電容量の
小さい励磁コンデンサは素早く充電されることに着目
し、まず励磁コンデンサを充電し、ラッチングリレーの
セット動作電圧よりも高い検出電圧の第2の電圧検出回
路により励磁コンデンサの充電完了を検出し、この電圧
検出出力で駆動コンデンサの充電を制御する第2のスイ
ッチング素子をオンし、駆動コンデンサの充電を開始す
る。したがって、電源投入時には容量の大きい駆動コン
デンサへの充電電流は流れないから、励磁コンデンサは
素早く充電され、ラッチングリレーは素早くセットされ
る。続いて駆動コンデンサが充電される。このほか従来
通り第1の電圧検出回路は所定の電圧を検出すると時限
回路の時限動作を禁止し、電源が遮断されると時限回路
の動作禁止を解除するから所定時間後時限回路が出力を
発して第1のスイッチング素子をオンし、リセットコイ
ルに通電し、ラッチングリレーをリセットする。
Paying attention to the fact that if the excitation capacitor that excites the reset coil and the driving capacitor that drives the time circuit are separately charged, the excitation capacitor with a small electrostatic capacity will be charged quickly.First, charge the excitation capacitor and set the latching relay. The second voltage detection circuit, which has a higher detection voltage than the voltage, detects the charging completion of the excitation capacitor and turns on the second switching element that controls the charging of the driving capacitor with this voltage detection output, and starts charging the driving capacitor. To do. Therefore, when the power is turned on, the charging current to the driving capacitor having a large capacity does not flow, so that the exciting capacitor is quickly charged and the latching relay is quickly set. Then the drive capacitor is charged. In addition, as before, the first voltage detection circuit prohibits the timed operation of the timed circuit when a predetermined voltage is detected, and releases the operation prohibition of the timed circuit when the power is cut off, so that the timed circuit outputs an output after a predetermined time. Then, the first switching element is turned on, the reset coil is energized, and the latching relay is reset.

〔実施例〕〔Example〕

第1図は本考案によるオフデレータイマの実施例を示
し、第2図と同一のものには第2図と同一の符号を付し
ている。第1図において、電源1ないし電圧検出回路11
は従来のものと同一の部材が従来のものと同一の役目を
するように接続されているからこの点は省略し、従来の
ものと異なる点のみを述べると抵抗3とダイオード10の
間にエミッタ・コレクタが直列に接続されたPNP形トラ
ンジスタ12と、抵抗3とトランジスタ12の接続点と電源
1のマイナス端との間に接続され、励磁コンデンサ6の
電圧を検出する電圧検出回路13が設けられたことであ
る。そしてこの電圧検出回路13の出力端がトランジスタ
12のベースに接続されている。
FIG. 1 shows an embodiment of an off-delay timer according to the present invention. The same parts as those in FIG. 2 are designated by the same reference numerals as those in FIG. In FIG. 1, a power supply 1 or a voltage detection circuit 11
Since the same members as the conventional one are connected so as to play the same role as the conventional one, this point will be omitted. Only the points different from the conventional one will be described. A PNP transistor 12 having a collector connected in series, and a voltage detection circuit 13 connected between the connection point of the resistor 3 and the transistor 12 and the negative terminal of the power supply 1 for detecting the voltage of the exciting capacitor 6 are provided. That is. The output terminal of this voltage detection circuit 13 is a transistor
Connected to 12 bases.

このような構成で、スイッチ2をオンすると、抵抗3、
ダイオード5を介してコンデンサ6が充電される。コン
デンサ6が充電されるに従い、セットコイル4a、電圧検
出回路13の端子電圧も上昇し、ラッチングリレー4のセ
ット電圧に達すると、ラッチングリレー4はセットさ
れ、図示しない出力接点がオンする。さらに電圧が上昇
し、電圧検出回路13の検出電圧に達すると電圧検出出力
によりトランジスタ12がオンし、コンデンサ9が充電さ
れる。電圧検出回路11はスイッチ2のオンと同時にこの
タイマへの電圧印加を検出し、時限回路8の時限動作を
禁止している。次にスイッチ2をオフすると電圧検出回
路11は時限回路12の時限動作禁止を解除するから時限回
路8はコンデンサ9の電圧により時限動作を開始する。
所定時間経過後、時限回路8は信号を発し、トランジス
タ7をオンするからリセットコイル4bにコンデンサ6の
電圧が印加され、ラッチングリレー4はリセットされ、
出力接点がオフし、一連のオフデレー動作を完了する。
With such a configuration, when the switch 2 is turned on, the resistance 3,
The capacitor 6 is charged via the diode 5. As the capacitor 6 is charged, the terminal voltages of the set coil 4a and the voltage detection circuit 13 also rise, and when the set voltage of the latching relay 4 is reached, the latching relay 4 is set and the output contact (not shown) is turned on. When the voltage further rises and reaches the detection voltage of the voltage detection circuit 13, the voltage detection output turns on the transistor 12 and charges the capacitor 9. The voltage detection circuit 11 detects the voltage application to this timer at the same time when the switch 2 is turned on, and prohibits the timed operation of the timed circuit 8. Next, when the switch 2 is turned off, the voltage detection circuit 11 releases the prohibition of the timed operation of the timed circuit 12, so that the timed circuit 8 starts the timed operation by the voltage of the capacitor 9.
After a lapse of a predetermined time, the timing circuit 8 emits a signal and turns on the transistor 7, so that the voltage of the capacitor 6 is applied to the reset coil 4b and the latching relay 4 is reset.
The output contact turns off, and a series of off-delay operations is completed.

〔考案の効果〕[Effect of device]

本考案によるオフデレータイマは、特に長時限のタイマ
を構成しようとする場合、時限回路駆動用コンデンサは
リセットコイル励磁用コンデンサに比べ極めて大きな静
電容量となるが、ラッチングリレーのセット動作とリセ
ットコイル励磁用コンデンサの充電完了後に時限回路駆
動用コンデンサを充電するから電源投入後素早くラッチ
ングリレーをセットすることができるという効果があ
る。
In the off-delay timer according to the present invention, especially when a long-timer timer is to be configured, the capacitor for driving the timed circuit has a significantly larger capacitance than the capacitor for exciting the reset coil, but the set operation of the latching relay and the reset coil Since the timed circuit driving capacitor is charged after the charging of the exciting capacitor is completed, the latching relay can be set quickly after the power is turned on.

【図面の簡単な説明】[Brief description of drawings]

第1図は本考案によるオフデレータイマの一実施例を示
す結線図、第2図は従来のオフデレータイマの一例を示
す結線図である。 1:電源、4:ラッチングリレー、4a:セットコイル、4b:リ
セットコイル、6,9:コンデンサ、7,12:トランジスタ、
8:時限回路、11,13:電圧検出回路。
FIG. 1 is a wiring diagram showing an embodiment of an off-delay timer according to the present invention, and FIG. 2 is a wiring diagram showing an example of a conventional off-delay timer. 1: Power supply, 4: Latching relay, 4a: Set coil, 4b: Reset coil, 6,9: Capacitor, 7,12: Transistor,
8: Timed circuit, 11, 13: Voltage detection circuit.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】電源装置と、この電源装置に対してそれぞ
れ並列接続されるセットコイルとリセットコイルとを有
し、出力接点を駆動する2巻線ラッチングリレーと、こ
の2巻線ラッチングリレーのリセットコイルに直列に接
続された第1のスイッチング素子と、始動してから所定
時間後信号を発し、前記第1のスイッチング素子をオン
する時限回路と、前記電源装置の電圧で充電され前記時
限回路を駆動する駆動コンデンサと、前記電源装置の電
圧を検出しこの電圧が所定値のとき前記時限回路の始動
を禁止する第1の電圧検出回路と、前記電源装置の電圧
で充電され前記リセットコイルを励磁する励磁コンデン
サと、この励磁コンデンサの充電電圧を検出する第2の
電圧検出回路と、この第2の電圧検出回路の出力により
駆動され前記駆動コンデンサを前記電源装置に接続する
第2のスイッチング素子とからなることを特徴とするオ
フデレータイマ。
1. A two-winding latching relay having a power supply device, a set coil and a reset coil respectively connected in parallel to the power supply device, and driving an output contact, and a reset of the two-winding latching relay. A first switching element connected in series to the coil; a time-limit circuit that emits a signal after a predetermined time has passed from starting and turns on the first switching element; and a time-limit circuit that is charged by the voltage of the power supply device. A drive capacitor to be driven, a first voltage detection circuit that detects the voltage of the power supply device and inhibits the start of the time limit circuit when this voltage is a predetermined value, and the reset coil that is charged with the voltage of the power supply device excites Excitation capacitor, a second voltage detection circuit for detecting the charging voltage of the excitation capacitor, and the drive driven by the output of the second voltage detection circuit. Ofuderetaima characterized by comprising a capacitor and a second switching element connected to the power supply.
JP377189U 1989-01-17 1989-01-17 Off-delay timer Expired - Fee Related JPH0740289Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP377189U JPH0740289Y2 (en) 1989-01-17 1989-01-17 Off-delay timer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP377189U JPH0740289Y2 (en) 1989-01-17 1989-01-17 Off-delay timer

Publications (2)

Publication Number Publication Date
JPH0297741U JPH0297741U (en) 1990-08-03
JPH0740289Y2 true JPH0740289Y2 (en) 1995-09-13

Family

ID=31205705

Family Applications (1)

Application Number Title Priority Date Filing Date
JP377189U Expired - Fee Related JPH0740289Y2 (en) 1989-01-17 1989-01-17 Off-delay timer

Country Status (1)

Country Link
JP (1) JPH0740289Y2 (en)

Also Published As

Publication number Publication date
JPH0297741U (en) 1990-08-03

Similar Documents

Publication Publication Date Title
JPH01198235A (en) Current supply circuit arrangement
JPH0740289Y2 (en) Off-delay timer
CA1064096A (en) Regulated strobe with hysteresis
JP2551135B2 (en) Off-delay timer
JP2600388B2 (en) Off delay timer
JP2507594B2 (en) Slow start circuit
JP3645274B2 (en) Power conversion means
JP2647146B2 (en) Secondary battery charge control device
JPH036728B2 (en)
JPS5847678Y2 (en) lighting equipment
JPH0351876Y2 (en)
JPS5929406Y2 (en) Intrinsically safe timer circuit
JPH0452461Y2 (en)
JPH0270271A (en) Starting circuit for self-excited inverter
JP2927902B2 (en) Switching power supply
JP2514834Y2 (en) Overrun prevention device for vehicle starter motor
JPS5837931B2 (en) Bistable relay control circuit
JPH0127659B2 (en)
JPH075240U (en) Relay drive circuit
JPH0724817Y2 (en) Timer circuit
JPH07307129A (en) Timer device
JPS6338694Y2 (en)
SU1035669A2 (en) Timer
JPH0470872B2 (en)
JPS6015134B2 (en) Polarized electromagnet drive circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees