JPH07336371A - 非同期転送モードで動作する局地ネットワーク - Google Patents

非同期転送モードで動作する局地ネットワーク

Info

Publication number
JPH07336371A
JPH07336371A JP13315295A JP13315295A JPH07336371A JP H07336371 A JPH07336371 A JP H07336371A JP 13315295 A JP13315295 A JP 13315295A JP 13315295 A JP13315295 A JP 13315295A JP H07336371 A JPH07336371 A JP H07336371A
Authority
JP
Japan
Prior art keywords
unit information
address
register
bus system
byte
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13315295A
Other languages
English (en)
Inventor
Rolf Kreamer
クレアメル ロルフ
Yonggang Du
デュー ヨンガング
Hans-Juergen Reuerman
ロイエルマン ハンス−ユールゲン
Marinus Bakker
バッカー マリヌス
Klaus-Peter May
マイ クラウス−ペーター
Joachim Kahlert
カーレルト ヨアヒム
Wageningen Andries Van
ファン ワヘニンヘン アンドリース
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV, Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of JPH07336371A publication Critical patent/JPH07336371A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4604LAN interconnection over a backbone network, e.g. Internet, Frame Relay
    • H04L12/4608LAN interconnection over ATM networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/427Loop networks with decentralised control
    • H04L12/43Loop networks with decentralised control with synchronous transmission, e.g. time division multiplex [TDM], slotted rings
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5603Access techniques
    • H04L2012/5609Topology
    • H04L2012/5612Ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5614User Network Interface
    • H04L2012/5615Network termination, e.g. NT1, NT2, PBX

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 制御装置内の単位情報流の処理レートを増大
する。 【構成】 非同期転送モードで動作する局地ネットワー
クは、それぞれネットワーク・インターフェースを介し
て結合した複数局を有し、各ネットワーク・インターフ
ェースは、結合装置18および制御装置26を備えて、
送受リングライン11,12間の結合装置18を介し、
少なくとも1局および少なくとも1制御装置26に単位
情報群を伝送する。制御装置26は、結合装置18から
受入れた単位情報のヘッダフィールドの内容に応じてそ
の単位情報もしくはその最初の部分と付加的情報とをバ
スシステム33およびそのバスシステムに結合したユニ
ット36乃至39に輸送する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、それぞれ結合装置およ
び制御装置を備えて、送受リングライン間の結合装置を
介し、少なくとも1局および少なくとも1制御装置に単
位情報群を伝送するネットワーク・インターフェースを
介して結合した複数局を有する非同期転送モードで動作
の局地ネットワークに関するものである。
【0002】
【従来の技術】非同期転送モード(ATM)で動作する
局地ネットワークは、ベルンド・レーデル著の論文「Oh
ne Chips nichts los-Standard-Chips fur ATM-Systeme
sindim Kommen 」エレクトロニク誌、1/1993、
66乃至75ページから知られている。この論文は、非
同期転送モード(ATM)で動作する局地ネットワーク
用集積回路の発達を論じており、各局は、ネットワーク
・インターフェースを介して局地ネットワークのリング
ラインに接続されている。
【0003】非同期転送モードをシステムに用いた場合
には、換価荷重、例えば、電話、映像信号、音声信号等
が、ディジタル信号処理用装置を介し、一定長のブロッ
クをなして送信される。一定長のブロックは、所定バイ
ト数、例えば53バイトの長さを有する単位情報を意味
し、各単位情報は、例えば5バイトの長さを有するヘッ
ダフィールドと、換価荷重を収容して例えば48バイト
の長さを有する情報フィールドとを含んでいる。かかる
ヘッダフィールドにおいては、ルーチン指示器、誤差認
識データおよび制御データを使用することができる。ル
ーチン指示器は、トランク識別器およびリンク識別器と
して理解されるものであり、仮のチャネル識別器VCI
とも呼ぶリンク識別器は、システムにおける単位情報の
目的地の記述を含んでいる。単位情報を送信するには、
仮のチャネル識別器に応じて仮のチャネルを利用するこ
とができ、一般に、仮のチャネル識別器VCTは、切換
え点に達する都度変化する。種々の仮のチャネルのトラ
ンク群は仮のパスと呼ばれ、仮のパスはトランク識別器
によって識別され、かかる仮のパスは仮のパス識別器
(VPI)と呼ばれる。単位情報は、連続的に決定され
る時間周期に割当てられ、かかる時間周期の長さは、転
送成分の基礎として用いるクロック・レートによって決
まる。換価荷重を使用し得ないときには、空の単位情
報、すなわち、換価荷重のない単位情報がかかる時間周
期に送信される。換価荷重を含んだ単位情報は換価荷重
単位情報と呼ばれる。
【0004】
【発明が解決しようとする課題】上述のように定義した
局地ネットワークのネットワーク・インターフェース
は、例えば複数の送受リング・ラインを介して、他のネ
ットワーク・インターフェースおよび複数の局にも結合
することができ、その局は、例えば、電話機、ビデオホ
ーン、パーソナルコンピュータあるいはワークステーシ
ョンである。通常、バスシステム、バス制御器、メモリ
モジュール、インターフェース、計算論理ユニット等を
備える少なくとも一つの制御装置を制御の目的で利用す
ることができ、その制御装置は、例えば、単位情報に収
容した音声情報をインターフェースを介して他のユニッ
トに伝送し、もしくは、諸接続の設定や取外しに利用す
ることができる。しかしながら、かかる制御装置は、局
地ネットワークで利用し得る最高ビットレートでは動作
し得ず、例えば毎秒155メガビットのビットレートを
有する単位情報流は、現在利用し得る技術を備えた制御
装置では処理し得ず、現在は、毎秒約10メガビットの
ビットレートを有する単位情報流を制御装置で処理し得
るに過ぎない。
【0005】
【課題を解決するための手段】したがって、本発明の目
的は、ネットワーク・インターフェースに含まれた制御
装置内の単位情報流の処理レートを増大させた非同期転
送モードで動作する局地ネットワークを提供することに
ある。
【0006】本発明のかかる目的は、制御装置が、結合
装置から受入れた単位情報のヘッダフィールドの内容に
応じて、その単位情報もしくはその最初の部分と付加的
情報とをバスシステムおよびそのバスシステムに結合し
たユニットに輸送するように構成したアクセス制御器を
備えた冒頭に定義した種類の非同期転送モードで動作す
る局地ネットワークによって達成される。
【0007】本発明の局地ネットワークのネットワーク
・インターフェースに含まれた制御装置における単位情
報流の処理レートの増大は、他の処理に必要な制御装置
のバスシステムに単位情報のそれらの部分のみを輸送す
ることによって達成される。したがって、ヘッダフィー
ルドの内容がまず評価され、その評価結果により、単位
情報の必要な部分がアクセス制御器によってバスシステ
ムに輸送される。単位情報のヘッダフィールドの評価
は、例えば、アクセス制御器、結合装置もしくは結合装
置の上流回路で実施することができ、単位情報は全部輸
送される。さらに、付加的情報のみをバスシステムに輸
送することもでき、これは、例えば、特殊な接続に関連
した電荷の設定に必要である。、付加的情報は、単位情
報もしくはその部分とともに輸送することもできる。
【0008】さらに、少なくとも1ユニットで処理した
単位情報を輸送し、もしくは、少なくとも1ユニットで
処理した単位情報と未処理の単位情報もしくはその単位
情報の残りの未処理部分との少なくとも一方を結合装置
に輸送するためにアクセス制御器(31)を設ける。一旦、
単位情報もしくはその最初の部分がバスシステムに結合
したユニットで処理されると、処理済みの単位情報もし
くは単位情報の処理済み部分は、再び、アクセス制御器
を介して結合装置に輸送され、バスシステムに結合した
ユニットが完全に新たに発生した単位情報をアクセス制
御器に輸送して結合装置に輸送させることもできる。あ
るユニットで処理した単位情報の最初の部分をその単位
情報の未処理部分とアクセス制御器内で組合わせ、組合
わせ単位情報として結合装置に輸送する。
【0009】単位情報の未処理部分と処理済み部分とを
簡単に結合させるために、結合装置から受入れた少なく
とも1単位情報を仲介する入力付属庫および結合装置に
送るべき少なくとも1単位情報を仲介する出力付属庫を
制御装置に備えるとともに、入力付属庫からの単位情報
の読出しおよび出力付属庫への単位情報の書込みを制御
するためにアクセス制御器を備える。
【0010】単位情報もしくはその最初の部分をバスシ
ステムに伝送するためには、バスシステムに伝送すべき
単位情報の最初および最後のバイトのアドレスと付加的
情報とを入力付属庫で仲介した単位情報のヘッダフィー
ルドの内容に応じてアクセス制御器に備えるテーブルを
用い得る。したがって、入力付属庫で仲介した単位情報
のヘッダフィールドの内容により、入力付属庫に蓄積し
た最初と最後との伝送バイトのアドレスに関する情報を
アクセス制御器に供給し、そのうえに、アクセス制御器
には、なお利用し得る付加的情報を供給する。完全な単
位情報を伝送するには、単位情報の最初と最後とのバイ
トを含む入力付属庫のメモリ位置をアドレスとして論ず
る。
【0011】アクセス制御器の実施例は、テーブルが供
給する付加的情報を蓄積するための第1レジスタ、入力
付属庫からの単位情報の各バイトもしくは第1レジスタ
からの付加的情報を輸送するための第1マルチプレク
サ、入力付属庫もしくはバスシステムからの各バイトを
出力付属庫に輸送するための第2マルチプレクサ、入力
付属庫からの各バイト読出し用アドレスを発生させると
ともに、入力付属庫から単位情報の1バイトを読出した
後でそのバイト計数値を変えるためのカウンタ、並び
に、バスシステムに伝送すべきバイト群の計数値および
最初と最後のアドレスに応じてマルチプレクサを制御す
るために設けたコンパレータ、を備えている。
【0012】一旦、単位情報が入力付属庫に書込まれる
と、伝送すべき最終バイトのアドレスの受入れに第2レ
ジスタを用い、伝送すべき最初のバイトのアドレスの受
入れにアップカウンタとともに第3レジスタを用いる。
【0013】入力付属庫からの読出しを制御するため
に、そのカウンタの計数値を第2レジスタの内容と比較
し、その計数値が第2レジスタの内容より小さいとき
は、入力付属庫を第1マルチプレクサを介してバスシス
テムに結合させ、その計数値が第2レジスタの内容に等
しいかより大きいときには、第1レジスタを第1マルチ
プレクサを介してバスシステムに結合させるようにコン
パレータを構成するとともに、出力付属庫への書込みを
制御するためには、コンパレータを単位情報の最初のバ
イトのアドレスにアップカウンタをリセットし、その計
数値を第2および第3のレジスタの内容と比較し、入力
付属庫を第1マルチプレクサを介して第2マルチプレク
サに結合させ、その計数値が、第3レジスタの内容より
大きいか等しく、第2レジスタの内容より小さいか等し
く、あるいは、レジスタの内容もしくはその計数値が単
位情報の最終バイトのアドレスに対応するときには、出
力付属庫を第2マルチプレクサを介してバスシステムに
結合させ、その計数値およびレジスタの内容が単位情報
の最初のバイトのアドレスに等しいか、レジスタの内容
より小さく、第2レジスタの内容が単位情報の最終バイ
トのアドレスに等しいか、あるいは、その計数値が第2
および第3のレジスタの内容より大きく、単位情報の最
終バイトのアドレスより大きいときには、出力付属庫
を、第2マルチプレクサを介し、第 1マルチプレクサに
結合させるように構成する。
【0014】バスシステムに伝送すべき最初と最後との
バイトのアドレスをアクセス制御器のための付加的情報
とともに提供するテーブルを、テーブル指針を介してア
ドレスし、受信回路においては、目的地として制御装置
を有する単位情報にルーチンテーブルを介してテーブル
指針を付加する。受信リングライン、局から単位情報を
引出す接続および制御装置から単位情報を引出す接続
を、それぞれの受信回路を介して結合装置に結合させ、
テーブルの内容の項目のアドレスの役をするテーブル指
針を単位情報から分離するとともに、そのテーブル指針
をテーブルに供給するために結合装置を備える。
【0015】本発明は、少なくとも1局が結合し、結合
装置および制御装置を備え、送受リングライン間の結合
装置を介して、少なくとも1局および少なくとも1制御
装置に単位情報を伝送する非同期転送モード(ATM)
で動作の局地ネットワーク用ネットワーク・インターフ
ェースにも同様に関するものであり、結合装置から受入
れた単位情報のヘッダフィールドの内容に応じて単位情
報を輸送し、もしくは、その単位情報の最初の部分およ
び付加的情報の少なくとも一方を、バスシステムおよび
そのバスシステムに結合したユニットに輸送するために
提供したアクセス制御器を制御装置が備えている。
【0016】本発明のこれらの面は、以下に記載する実
施例を参照した説明により明らかになろう。
【0017】
【実施例】図1は、割当てたネットワーク・インターフ
ェース5乃至8を介してリングラインにそれぞれ結合し
た4局1乃至4を備えた局地ネットワークの説明用例を
示すものである。局1乃至4は、例えば、それぞれ、ビ
デオホーン、パーソナル・コンピュータ、ワーク・ステ
ーションもしくは電話とすることができる。局1乃至4
もしくはネットワーク・インターフェース5乃至8から
それぞれ発生した音信もしくは情報信号は、単位情報と
して非同期転送モードで伝送される。各単位情報は、5
バイトのヘッダ・フィールドと48バイトの情報フィー
ルドからなっており、単位情報のヘッダ・フィールドに
含まれる情報は、特に、アドレスとスイッチ機能を果た
すのに用いられる。
【0018】図2は、受信リングライン11および送信
リングライン12を介して他のネットワーク・インター
フェースに、また、内部接続13および14を介して各
局1,2,3または4に結合したネットワーク・インタ
ーフェース10の詳細な説明をなすものである。ネット
ワーク・インターフェースに含まれた受信回路15は、
受信リングライン11から単位情報流を受信する。受信
回路15内のバッファ(図示せず)においては、単位情
報流が少なくとも内部クロック信号に適合し、単位情報
が仲介され、単位情報のヘッダ・フィールドが評価さ
れ、そのヘッダ・フィールドの情報が変化し、さらに、
ルーチン指示器(荷札)が単位情報に付加される。ルー
チン指示器は、ネットワーク・インターフェース10内
における単位情報の少なくとも目的地、例えば送信リン
グライン12を含んでいる。
【0019】受信回路15は、単位情報のヘッダ・フィ
ールドにおける情報に応じて受信回路15にデータを供
給するルーチン・テーブル16に接続されており、その
目的のために、ヘッダ・フィールドにおけるデータのあ
る部分がルーチン・テーブル16用のメモリ・アドレス
として用いられ、ルーチン・テーブル16はそのメモリ
アドレスに蓄積してあるデータを受信回路15に供給す
る。例えば、新たなアドレスが単位情報のヘッダ・フィ
ールドに挿入されるとともに、例えば2バイトのルーチ
ン指示器Wが単位情報に付加される。
【0020】受信回路15の出力端は、結合装置18の
一部をなす入力マルチプレクサ17に結合しており、さ
らに、結合装置18は、主メモリ9、主メモリ制御器2
0およびデマルチプレクサ21を含んでいる。入力マル
チプレクサ17は、単位情報を主メモリ18に向かわ
せ、ルーチン指示器Wを受信した単位情報から分離し、
そのルーチン指示器を主メモリ制御器20に移送する。
【0021】入力マルチプレクサ17は、さらに、他の
2受信回路24および25からも単位情報を受信してい
る。受信回路25は、内部接続13を介して割当てられ
た局1,2,3もしくは4から単位情報を供給されると
ともに、制御装置26から単位情報流を供給されてい
る。受信回路15と同様に動作する受信回路24および
25は、ルーチン・テーブル27および28にも接続し
てある。
【0022】受信回路15,24および25は、音信信
号MSPにより単位情報の到着を受信制御器29に知ら
せる。受信制御器29は、選択信号SEL1を入力マル
チプレクサ17に送り、入力マルチプレクサ17は、そ
の入力端の一つを、選択信号SEL1に応じて主メモリ
19の入力端に接続し、主メモリ19に運んだ単位情報
のルーチン指示器Wを主メモリ制御器20に供給する。
さらに、受信制御器29は、受信回路15,24および
25に対する解放信号を切換えて、受信回路15,24
もしくは25からの単位情報を読取らせる。受信制御器
29は、受信回路15,24もしくは25を巡環的に解
放して単位情報を入力マルチプレクサにより読出させ
る。受信回路15,24および25並びに受信制御器2
9と同様の受信回路並びに受信制御器は、現在利用し得
るATMシステムで用いられている。
【0023】主メモリ制御器20は、書込み動作期間中
に書込みアドレスADSを主メモリ19に供給するとと
もに、書込み解放信号SBにより主メモリ19を解放し
て書込み可能にする。その前に、単位情報を蓄積させる
音信を、音信信号MSPにより受信制御器29から受取
っていなければならない。読出し過程は、主メモリ制御
器20内で、受取ったルーチン指示器により制御され
る。読取り動作の期間中、主メモリ制御器20は読取り
アドレスADLを主メモリ19に供給して、読取り解放
信号LBにより主メモリ19を解放して読取り可能にす
る。
【0024】主メモリ19から読取った単位情報はデマ
ルチプレクサ21に供給し、デマルチプレクサ21は、
その単位情報を送信リングライン12、内部接続14も
しくは入力付属庫30のいずれかに運ぶ。制御装置26
の一部をなす入力付属庫30に単位情報が到着している
と、制御装置26に含まれているアクセス制御器31が
音信信号MENにより適切な音信を受取り、さらに、デ
マルチプレクサ21を制御する選択信号SEL2および
SEL3が主メモリ制御器20によりデマルチプレクサ
21に供給される。
【0025】アクセス制御器31は、入力付属庫30に
蓄積された単位情報のいずれのバイトがアクセス制御器
31に結合したバス・システム33に運ばれるか、に関
する情報をテーブル32から受信する。さらに、選択し
たバイト群とともにテーブル32から到来した付加的情
報Zおよび付加的情報Zの少なくとも一方を入力付属庫
30もしくはテーブル32からバス・システム33に供
給することができる。テーブル32からバス・システム
33に何のデータを供給するかは、主メモリ制御器20
によって供給するテーブル指示器TZによって決まり、
そのテーブル指示器TZは、受信回路15および24に
おいて単位情報に付加されたルーチン指示器Wに挿入さ
れる。主メモリ制御器20において、テーブル指示器T
Zは、ルーチン指示器Wから分離され、仲介され、さら
に、アドレスとしてテーブル32に供給される。
【0026】単位情報のバスシステム33に供給されな
かった部分は、アクセス制御器31により、受信回路2
5とアクセス制御器31との間に配置した出力付属庫3
4に運ばれる。バス・システム33は、バス制御器35
を備えて、アクセス制御器31とバスシステム33に接
続されている他のユニット、例えば、計算論理ユニット
(ALU)36、少なくともインターフェース37、少
なくともメモリモジュール38あるいはメモリ制御ユニ
ット39との間のバス伝送を制御する。インターフェー
ス37は、例えば、ワークステーションやパーソナル・
コンピュータに情報を供給し、もしくは、輸送するのに
用いられる。出力付属庫34においては、バスシステム
33によってアクセス制御器31に供給されたバイト
群、すなわち、単位情報の最初に処理された部分が、入
力付属庫30によって供給され、仲介された単位情報の
残りの部分に接続される。出力付属庫34は、アクセス
制御器31に、単位情報が何時受信されるかを告げる。
【0027】図3は、主メモリ制御器20の説明的実施
例を示すものである。主メモリ制御器20に含まれた評
価回路40は、入力マルチプレクサ17によって供給さ
れるルーチン指示器Wから主メモリ19に蓄積すべき単
位情報の目的地を取出すとともに、この目的地に関する
情報を書込みデコーダ41に運び、さらに、可能なら
ば、そのルーチン表示器に含まれるテーブル指示器TZ
を仲介すべきバッファ42に運ぶ。書込みデコーダ41
が、受信制御器29からの音信信号MSPにより、単位
情報を蓄積すべし、との音信を受取っており、さらに、
以下に説明するような信号を受取っている場合には、書
込みデコーダ4が、解放信号FR1,FR2,もしくは
FR3により、3個のバッファ42,43および44の
いくつかをそれぞれ解放する。バッファ42,43もし
くは44のいずれが解放されるか、は単位情報の目的地
によって決まる。単位情報が送信リングライン12に供
給されるべきときには、アドレスメモリ45から供給さ
れたアドレスを書込むためにバッファ44が解放され
る。単位情報の目的地が内部接続14であるときは、ア
ドレスメモリ45から到来するアドレスを書込むために
バッファ43が解放される。単位情報が入力付属庫30
に供給されるべきときには、バッファ42が解放され
る。バッファ42,43,44の一つもしくはいくつか
を解放して、単一パスもしくは多重パスを構成すること
ができる。評価回路40が供給するテーブル指針TZ
は、バッファ42がアドレスを書込むために解放されな
い限り、書込むことができない。
【0028】アドレスメモリ45によって形成されるア
ドレスは、計数値とともに利用性メモリ67に蓄積され
る。アドレス・メモリ45によって形成されたアドレス
蓄積される計数値は、計数値デコーダ68によって形成
される。そのために、計数値デコーダ68には解放信号
FR1,FR2およびFR3が供給され、それらの解放
信号によりいずれのデコーダが計数値を形成するかはつ
ぎのテーブルによって決まる。
【表1】
【0029】解放信号FR1乃至FR3は、バッファ4
2,43もしくは44を解放する場合には値「1」を有
する。例えば、解放信号FR3がバッファ44を解放
し、解放信号FR1がバッファ42を解放する場合に
は、十進計数値“2”もしくは二進計数値“10”が計
数値デコーダ68で形成される。利用性メモリ67に書
込まれるべきアドレスおよび計数値については、そのメ
モリを解放信号FR4により予め解放しておく必要があ
る。この解放信号FR4は、オアゲート69により解放
信号FR1乃至FR3から取出す。
【0030】パッファ42,43もしくは44に書込ま
れるアドレスもマルチプレクサ46の第1入力端47に
供給される。マルチプレクサ46の第1入力端47がそ
の出力端48に接続されている場合には、主メモリ制御
器20が書込みアドレスADSを主メモリ19に供給す
る。マルチプレクサ46は、クロック発生器50から独
立のクロック信号Tを受けている同期器49により選択
信号SEL4によって制御される。同期器49は、図4
に示すように、書込み周期Sと読出し周期Lとを発生さ
せ、書込み周期Sの期間には、マルチプレクサ46の出
力端48が、その第1入力端47を介してアドレスメモ
リ45の出力端に接続される。
【0031】書込みデコーダ41は、図4に示すように
音信信号MSにより、単位情報をバッファ42,43も
しくは44に書込むべき時機を同期器49に告げる。し
たがって、書込み周期においては、同期器49が、解放
信号FSにより、バッファ42乃至44が解放されて書
込めるようになっていることを書込みデコーダ41に知
らせ、さらに、書込み解放信号SBを主メモリ19に切
換える。
【0032】主メモリ制御器20は、さらに、バッファ
42,43および44からの読取りを制御する読取りデ
コーダ51を含んでいる。一般に、読取りデコーダは、
3解放信号FW1,FW2およびFW3によりバッファ
42乃至44を交互に解放しており、したがって蓄積し
たアドレスの読出しが可能となる。しかしながら、バッ
ファ42乃至44内にアドレスが生じないと、その空の
バッファ42,43もしくは44は解放されず、アドレ
スが見出されないと、各バッファ42乃至44は、音信
信号EL2,EL3およびEL4により読取りデコーダ
51に音信を送る。
【0033】読取りデコーダ51は、図4に示すように
音信信号MLにより、バッファ42,43もしくは44
が解放されるべき時機を同期器に知らせる。読出し周期
Lの場合には、同期器49が、解放信号FLにより、こ
のデコーダがアドレスを読出すためにバッファ42乃至
44を解放し得ることを読取りデコーダ51に知らせ
る。解放信号FW1,FW2もしくはFW3による解放
の後に、アドレスは、バッファ42,43もしくは44
から、マルチプレクサ52を介し、一方ではゲート回路
70に、他方ではマルチプレクサ46の第2入力端53
に導かれる。マルチプレクサ52は、さらに、読取りデ
コーダ51からの選択信号SEL5を受取る。バッファ
42が読取りデコーダ51からの解放信号を受取ると、
蓄積されていたテーブル指針TZもテーブル32に供給
される。
【0034】ゲート回路70は、利用性メモリ67に結
合したゲート制御器71によって制御され、アドレスが
マルチプレクサ52により印加されると、そのアドレス
を利用性メモリ67に供給する。利用性メモリ67は、
解放信号FW4により、解放されて、ゲート制御器71
がそのアドレスに蓄積されている計数値を読出し得るよ
うになる。論理モジュールからなるゲート制御器71
は、つぎの手順を参照して説明することができる。 1.解放信号FW4により解放が行われると、計数値を
減少させる。 2.新たな計数値を利用性メモリ67に蓄積する。 3.新たな計数値は零に等しいか? 4.然り:ゲート回路が開路する。 5.然らず:ゲート回路は閉路したままである。
【0035】解放信号FW4による解放の後に、利用性
メモリ67から受ける計数値は、ゲート回路71におい
て減少する。ついで、減少した計数値を再び利用性メモ
リ67に書込む。その計数値が零に等しいときには、ゲ
ート回路70が開路し、したがって、マルチプレクサ5
2によって供給されたアドレスがアドレスメモリ45に
到達して書込まれるようになる。その計数値が零に等し
くないときには、ゲート回路70は閉路したままとな
る。その計数値が3に等しいときには、単位情報は送信
リングライン12、内部接続14および制御装置26に
供給されるべきである。解放信号FW4は、解放信号F
W1,FW2およびFW3を受取ったオアゲート72に
よって形成される。
【0036】解放信号FW1,FW2およびFW3は、
選択信号SEL2およびSEL3、並びに、単位情報が
入力付属庫30に書込まれるべきことを意味するアクセ
ス制御器31用の音信信号も形成する。アドレス・メモ
リ45は、最先に入力し、最先に出力するFIF0原理
によって動作する。すべてのアドレスが一旦読出されて
しまうと、再入力したアドレスがアドレスメモリ45に
より到着順に再び読出される。
【0037】読出し周期Lの期間には、図4に示すよう
な選択要求SEL4が切換えられるので、マルチプレク
サ46の第2入力端53がその出力端48に接続され
る。このようにして、バッファ42,43もしくは44
が、マルチプレクサ52および46を介し、主メモリ1
7にそのアドレスを読取りアドレスとして供給する。同
期器49は、読取り周期Lの期間中、主メモリ19から
の単位情報の読出しを可能にする。読取りの可能性は、
読取り信号LBにより主メモリ19に告げられる。
【0038】さらに、評価回路40、書込みデコーダ4
1、同期器49、クロック発生器50および読取りデコ
ーダ51がデコード装置66を形成していることに注目
すべきである。
【0039】図5は、入力付属庫30を介して結合装置
18から単位情報を受取り、出力付属庫34を介して結
合装置18に単位情報を供給するアクセス制御器31の
説明用実施例を示すものである。制御装置26の一部を
なすアクセス制御器31は、単位情報、単位情報のバイ
ト群およびテーブル32から到来する付加的情報Zを、
バス制御器35、インターフェース37、計算論理ユニ
ット36、メモリモジュール38およびメモリ制御器3
9とともに、処理システムの一部をなすバスシステム3
3に向ける。さらに、アクセス制御器33は、出力付属
庫34に単位情報を供給する。
【0040】入力付属庫30における書込み動作は、選
択信号SEL2によって始動し、入力付属庫30に対す
る書込みアドレスを発生させるカウンタ53によって制
御される。入力付属庫30は、選択信号SEL2により
解放されて単位情報を取込む。入力付属庫30の蓄積単
位情報のバイトは、カウンタ54によって読取る。その
カウンタ54は、コンパレータ55、3レジスタ56,
57および58、3マルチプレクサ59,60および6
1、データバンク62並びに2直接メモリ・アクセス制
御器63および64と同様に、アクセス制御器31の一
部をなしている。
【0041】テーブル指針TZは、テーブル28に供給
して、単位情報が、デマルチプレクサ21を介し、入力
付属庫30に伝送されるようにする。テーブル28は、
付加的情報および入力付属庫30に蓄積すべき単位情報
の伝送すべき最初と最後との各バイト(EBY,LB
Y)を、テーブル指針TZにより特定したアクセス制御
器31のアドレスに供給する。テーブル32により供給
される付加的情報Zは、選択信号SEL2によりレジス
タ58に蓄積される。
【0042】音信信号MENにより、直接メモリアクセ
ス制御器63は、単位情報が主メモリ19から入力付属
庫30に書込まれたときに、主メモリ制御器20からの
音信を、スイッチ22を介して受取る。周知の直接メモ
リ・アクセス制御器で慣用のように、直接メモリアクセ
ス制御器63は、バスシステム33について、バイトの
転送が可能かどうかをバス制御器35に尋ねる。例え
ば、インターフェース37へのかかる転送が解放される
ならば、直接メモリアクセス制御器63は、始動信号S
1により、その事実をコンパレータ55に知らせる。始
動信号S1により解放された後に、コンパレータ55
は、入力付属庫30に蓄積された最初のバイトのアドレ
スEBYがカウンタ54およびレジスタ57に書込ま
れ、最後のバイトのアドレスLBYがレジスタ56に書
込まれたことを明らかにする。
【0043】直接メモリアクセス制御器63が一旦解放
されると、コンパレータ55は、カウンタ54の計数値
Aをレジスタ56の内容Bと比較する。レジスタ56の
内容Bがカウンタ54の計数値Aを超えておれば、コン
パレータ55が発生させた選択信号SEL6がカウンタ
54を進歩させて、入力付属庫30がバイト群を読出す
ために解放され、入力付属庫のバイト群がマルチプレク
サ59の入力端65を介して出力端66に到達し得るよ
うにマルチプレクサ59が構成されるようにする。カウ
ンタ54は、読出し過程としてアドレスを入力付属庫3
0に供給する。
【0044】カウンタ54の計数値Aがレジスタ56の
内容Bに等しいことをコンパレータ55が確認すると、
カウンタ54は選択信号SEL6により阻止され、入力
付属庫30の読出しが阻止される。さらに、選択信号S
EL6により、マルチプレクサ59の第2入力端67が
その出力端66に接続される。付加的情報がレジスタ5
8に蓄積されておれば、その情報は直接メモリアクセス
制御器63に伝送される。
【0045】直接メモリアクセス制御器63は、データ
バンク62により、入力付属庫30からバスシステム3
3に伝送されたバイトの数を所定の様式で知らされる。
この書込み動作の直後に、コンパレータ55は、最初と
最後とのバイトのアドレスEBYとLBYとの差を計算
する。その差Dがマルチプレクサ60の切換えに用いら
れるので、情報は、データバンク62から直接メモリア
クセス制御器63へ所定の様式で到達する。この情報が
受取られると、直接メモリアクセス制御器63は、バス
システム33もしくはバス制御器35に、伝送されるべ
きバイトの数を知らせる。また、その差Dが零に等しい
と、データバンク62は、付加的情報がマチルプレクサ
59によって形成されたことを直接メモリアクセス制御
器63に知らせる。
【0046】単位情報のバイト群もしくは単位情報の全
体は、バスシステム33に結合したユニットから他の直
接メモリアクセス制御器64により読取られる。バス制
御器35は、バイト群がバスシステムに結合したユニッ
トから出力付属庫34に伝送されるべきことを、バスシ
ステム33を介して直接メモリアクセス制御器64に告
げる。直接メモリアクセス制御器64は、その付属庫
が、音信信号MPLを介して直接メモリアクセス制御器
に、単位情報が蓄積されていることを予め告げている場
合にのみ、バイト群を出力付属庫34に送ることができ
る。直接メモリアクセス制御器64が伝送の用意をして
おれば、コンパレータ55は、始動信号S2によりその
ことを知らされる。
【0047】コンパレータ55が始動信号S2により解
放された後に、カウンタ54は、零にセットされてか
ら、計数するために解放される。カウンタ54は、読取
り過程用の全アドレスを出力付属庫34内に発生させ
る。コンパレータ54は、カウンタ54の計数値Aを、
バスシステム33に伝送すべき最終バイトのアドレスを
蓄積したレジスタ56の内容Bおよびバスシステム33
に伝送すべき最先のバイトのアドレスを蓄積したレジス
タ57の内容Cと比較する。
【0048】第1の場合に、A=B=C=0もしくはA
<C,A<B,B<52もしくはA>C,A>B,A≦
52であれば、入力付属庫30からの読出しが選択信号
SEL6により解放され、マルチプレクサ59は、その
第1入力端65がその出力端66に接続されるように構
成される。コンパレータ55は、他の2選択信号SEL
7およびSEL8を出力付属庫34およびマルチプレク
サ61の制御用に発生させる。選択信号SEL8は、こ
の場合には、出力付属庫34が読出しのために解放され
るようにする。また、この場合に、選択信号SEL7
は、バイト群をマルチプレクサ59から出力付属庫34
にマルチプレクサ61を介して到達させる。さらに、カ
ウンタ54が零で計数を開始して53バイトが単位情報
に含まれる場合に計数値52が得られることに留意すべ
きである。
【0049】第2の場合に、A≦C,A≦B,B<52
もしくはC=B=52もしくはA=52であれば、コン
パレータ55は、入力付属庫30からの読出しが阻止さ
れるように選択信号SELをセットする。選択信号SE
L7は、マルチプレクサ61を制御して、出力付属庫3
4が直接メモリアクセス制御器64から単位情報を受取
るようにする。
【0050】カウンタ54は、計数値52を示したとき
に、コンパレータ55により阻止される。少なくとも選
択信号SEL8が変化するので、単位情報の最終バイト
が出力付属庫34に書込まれた後に、この付属庫は、書
込みを阻止される。
【0051】単位情報が出力付属庫34に仲介される
と、受信回路25はその事実を知らされる。単位情報を
受信回路25で評価し得る場合には、この受信回路は、
解放信号SEL9により出力付属庫34からの単位情報
の読出しを解放する。さらに、カウンタ65が始動し
て、出力付属庫34から読出し動作用のアドレスを発生
させる。
【0052】例えば、負担の割当てなど特定の関連のた
めに単位情報を計数すると、付加的情報がアクセス制御
器31によりバスシステム33に供給される。目的を監
視するのに用いる単位情報は、例えばその単位情報の情
報フィールドの最初のバイトに監視情報を含んでいる。
この場合には、ヘッダフィールドと情報フィールドの最
初のバイトとのみがアクセス制御器31によりバスシス
テムに供給される。例えば、ATM3/4型適応層の伝
送に単位情報を用いる場合には、アクセス制御器31が
44バイトの情報フィールドをバスシステム33に伝送
する。
【図面の簡単な説明】
【図1】局地ネットワークの概略構成を示すブロック線
図である。
【図2】図1の局地ネットワークに使用し得るネットワ
ーク・インターフェースの構成例を示すブロック線図で
ある。
【図3】ネットワーク・インターフェースに挿入する主
バッファ制御器の構成例を示すブロック線図である。
【図4】図3の主バッファ制御器の動作を説明する信号
波形図である。
【図5】ネットワーク・インターフェースに挿入するア
クセス制御器の構成例を示すブロック線図である。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 ヨンガング デュー ドイツ連邦共和国 52070 アーヘン ア ダルベルトシュタインヴェーク 38 (72)発明者 ハンス−ユールゲン ロイエルマン ドイツ連邦共和国 52066 アーヘン ア ルトシュトラーセ 7 (72)発明者 マリヌス バッカー オランダ国 6321 アーウェー ウェイル レ スフェイフファルト ファン メロデ ラーン 1 (72)発明者 クラウス−ペーター マイ ドイツ連邦共和国 51064 アーヘン ク ラカウシュトラーセ 5−9 (72)発明者 ヨアヒム カーレルト ドイツ連邦共和国 52072 アーヘン ギ ールシュトラーセ 11ベー (72)発明者 アンドリース ファン ワヘニンヘン オランダ国 6321 セーヴェー ウェイル レ ブルフ ファン ラールシュトラーセ 77

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 それぞれ、結合装置(18)および制御装置
    (26)を備えて、送受リングライン(11, 12)間の結合装置
    (18)を介し、少なくとも1局(1乃至4)および少なく
    とも1制御装置(26)に単位情報群を伝送するネットワー
    ク・インターフェースを介して結合した複数局(1乃至
    4)を有する非同期転送モードで動作の局地ネットワー
    クにおいて、制御装置(26)が、結合装置(18)から受入れ
    た単位情報のヘッダフィールドの内容に応じて、その単
    位情報もしくはその最初の部分と付加的情報とをバスシ
    ステム(33)およびそのバスシステムに結合したユニット
    (36乃至39) に輸送するように構成したアクセス制御器
    (31)を備えたことを特徴とする局地ネットワーク。
  2. 【請求項2】 少なくとも1ユニット(36乃至39)で処
    理した単位情報を輸送し、もしくは、少なくとも1ユニ
    ット(36乃至39)で処理した単位情報と未処理の単位情
    報もしくはその単位情報の残りの未処理部分との少なく
    とも一方を結合装置(18)に輸送するためにアクセス制御
    器(31)を設けたことを特徴とする請求項1記載の局地ネ
    ットワーク。
  3. 【請求項3】 単位情報の未処理部分と処理済み部分と
    を簡単に結合させるために、結合装置(18)から受入れた
    少なくとも1単位情報を仲介する入力付属庫(30)および
    結合装置(18)に送るべき少なくとも1単位情報を仲介す
    る出力付属庫(34)を制御装置(26)に備えるとともに、入
    力付属庫(30)からの単位情報の読出しおよび出力付属庫
    (34)への単位情報の書込みを制御するためにアクセス制
    御器 (31) を備えたことを特徴とする請求項2記載の局
    地ネットワーク。
  4. 【請求項4】 バスシステム(33)に伝送すべき単位情報
    の最初および最後のバイトのアドレスと付加的情報とを
    入力付属庫(30)で仲介した単位情報のヘッダフィールド
    の内容に応じてアクセス制御器(31)に備えるテーブル(3
    2)を用い得ることを特徴とする請求項3記載の局地ネッ
    トワーク。
  5. 【請求項5】 テーブル(32)が供給する付加的情報を蓄
    積するための第1レジスタ(58)、 入力付属庫(30)からの単位情報の各バイトもしくは第1
    レジスタ(58)からの付加的情報を輸送するための第1マ
    ルチプレクサ(59)、 入力付属庫(30)もしくはバスシステム(33)からの各バイ
    トを出力付属庫(34)に輸送するための第2マルチプレク
    サ(61)、 入力付属庫(30)からの各バイト読出し用アドレスを発生
    させるとともに、入力付属庫(30)から単位情報の1バイ
    トを読出した後でそのバイト計数値を変えるためのカウ
    ンタ(53)、並びに、 バスシステム(33)に伝送すべきバイト群の計数値および
    最初と最後のアドレスに応じてマルチプレクサ(59, 61)
    を制御するために設けたコンパレータ(55)、をアクセス
    制御器(31)に設けたことを特徴とする請求項4記載の局
    地ネットワーク。
  6. 【請求項6】 一旦入力付属庫(30)に単位情報を書込ん
    だ後に、伝送すべき最終バイトのアドレスを受入れるの
    に第2レジスタ(56)を用い、伝送すべき最初のバイトを
    受入れるのにアップカウンタ(54)とともに第3レジスタ
    (57)を用い、そのカウンタの計数値を第2レジスタ(56)
    の内容と比較し、 その計数値が第2レジスタ(56)の内容より小さいとき
    は、入力付属庫(30)を第1マルチプレクサ(59)を介して
    バスシステム(33)に結合させ、 その計数値が第2レジスタ(56)の内容に等しいかより大
    きいときには、第1レジスタ(58)を第1マルチプレクサ
    (59)を介してバスシステム(33)に結合させるようにコン
    パレータ(55)を構成するとともに、引続き、 単位情報の最初のバイトのアドレスにアップカウンタ(5
    4)をリセットし、 その計数値を第2および第3のレジスタ(56, 57)の内容
    と比較し、 入力付属庫(30)を第1マルチプレクサ(59)を介して第2
    マルチプレクサ(61)に結合させ、 その計数値が、第3レジスタ(57)の内容より大きいか等
    しく、第2レジスタ(56)の内容より小さいか等しく、あ
    るいは、レジスタ(56, 57)の内容もしくはその計数値が
    単位情報の最終バイトのアドレスに対応するときには、
    出力付属庫(34)を第2マルチプレクサ(61)を介してバス
    システム(33)に結合させ、 その計数値およびレジスタ(56, 57)の内容が単位情報の
    最初のバイトのアドレスに等しいか、レジスタ(56, 57)
    の内容より小さく、第2レジスタ(56)の内容が単位情報
    の最終バイトのアドレスに等しいか、あるいは、その計
    数値が第2および第3のレジスタ(56, 57)の内容より大
    きく、単位情報の最終バイトのアドレスより大きいとき
    には、出力付属庫(34)を、第2マルチプレクサ(61)を介
    し、第 1マルチプレクサ(59)に結合させるように構成し
    たことを特徴とする請求項5記載の局地ネットワーク。
  7. 【請求項7】 受信リングライン、局(1乃至4)から
    単位情報を引出す接続(13)および制御装置(26)から単位
    情報を引出す接続をそれぞれの受信回路(15,24, 25)を
    介して結合装置(18)に結合させ、目的地として制御装置
    (26)を有する単位情報にルーチンテーブル(16, 27, 28)
    を介してテーブル指針を付加するために受信回路(15, 2
    4, 25)を備え、テーブル(32)の内容の項目のアドレスの
    役をするテーブル指針を単位情報から分離するととも
    に、そのテーブル指針をテーブル(32)に供給するために
    結合装置(18)を備えたことを特徴とする請求項5または
    6記載の局地ネットワーク。
  8. 【請求項8】 少なくとも1局(1乃至4)が結合し、
    結合装置(18)および制御装置(26)を備え、送受リングラ
    イン(11, 12)間の結合装置(18)を介して単位情報を少な
    くとも1局(1乃至4)および少なくとも1制御装置(2
    6)に伝送する非同期転送モードで動作の局地ネットワー
    ク用ネットワーク・インターフェース(5乃至8)にお
    いて、結合装置(18)から受入れた単位情報のヘッダフィ
    ールドの内容に応じて単位情報を輸送し、もしくは、そ
    の単位情報の最初の部分および付加的情報の少なくとも
    一方を、バスシステム(33)およびそのバスシステムに結
    合したユニット (36乃至39) に輸送するために提供した
    アクセス制御器(31)を制御装置(26)が備えたことを特徴
    するネットワーク・インターフェース。
JP13315295A 1994-06-03 1995-05-31 非同期転送モードで動作する局地ネットワーク Pending JPH07336371A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE4419343:2 1994-06-03
DE4419343 1994-06-03

Publications (1)

Publication Number Publication Date
JPH07336371A true JPH07336371A (ja) 1995-12-22

Family

ID=6519650

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13315295A Pending JPH07336371A (ja) 1994-06-03 1995-05-31 非同期転送モードで動作する局地ネットワーク

Country Status (4)

Country Link
US (1) US5600652A (ja)
EP (1) EP0685950A3 (ja)
JP (1) JPH07336371A (ja)
CN (1) CN1123170C (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5825765A (en) * 1992-03-31 1998-10-20 Fore Systems, Inc. Communication network based on ATM for general purpose computers
EP0700229B1 (en) * 1994-08-22 2006-06-28 Fujitsu Limited Connectionless communications system, test method, and intra-station control system
GB9720152D0 (en) 1996-12-18 1997-11-26 Mayup Limited Communications system and method
DE19715262A1 (de) * 1997-04-12 1998-10-15 Philips Patentverwaltung Lokales Netzwerk zur Rekonfigurierung bei Leitungsbrüchen oder Knotenausfall
DE19861337B4 (de) * 1997-05-01 2007-03-08 Hewlett-Packard Development Co., L.P., Houston Busverbindungssystem
JP3785747B2 (ja) * 1997-06-20 2006-06-14 ソニー株式会社 シリアルインタフェース回路およびその信号処理方法
US6925058B2 (en) * 2001-03-16 2005-08-02 San Valley Systems, Inc. Credit management for data flow between two networks
CN100352217C (zh) * 2004-03-08 2007-11-28 华为技术有限公司 异步传输模式通信网络及其组网控制器
JP2013034133A (ja) * 2011-08-02 2013-02-14 Fujitsu Ltd 送信装置、送受信システムおよび制御方法
WO2014067070A1 (zh) * 2012-10-30 2014-05-08 华为技术有限公司 数据传输方法、切换方法、数据传输装置、切换装置、用户设备、无线接入节点、数据传输系统、切换系统

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE38442T1 (de) * 1980-02-28 1988-11-15 Intel Corp Datenverarbeitungssystem.
EP0462349B1 (en) * 1990-06-21 1995-02-22 International Business Machines Corporation Broadband ring communication system and access control method
DE69131308T2 (de) * 1990-08-18 2000-01-13 Toshiba Kawasaki Kk ATM-Breitbandvermittlungsnetze mit Teilnehmerzugriffseinheiten, die durch einen Ring verbunden sind
JPH04276942A (ja) * 1991-03-05 1992-10-02 Fujitsu Ltd Atm網における論理チャネルの設定方式
CA2077027C (en) * 1991-08-28 1998-09-29 Tsutomu Tanaka Packet communications network and communications method
EP0579980B1 (de) * 1992-07-20 2005-11-09 Siemens Aktiengesellschaft ATM-Kommunikationssystem
CA2104133A1 (en) * 1992-08-17 1994-02-18 Tsutomu Tanaka Data transmission system with packets having occupied, idle, released, and reset states
US5444702A (en) * 1992-09-14 1995-08-22 Network Equipment Technologies, Inc. Virtual network using asynchronous transfer mode
EP0654743A1 (en) * 1993-11-19 1995-05-24 International Business Machines Corporation Computer system having a DSP local bus

Also Published As

Publication number Publication date
EP0685950A3 (de) 1997-01-29
EP0685950A2 (de) 1995-12-06
CN1123170C (zh) 2003-10-01
US5600652A (en) 1997-02-04
CN1121283A (zh) 1996-04-24

Similar Documents

Publication Publication Date Title
US5202885A (en) Atm exchange with copying capability
US6438613B1 (en) Method and apparatus for allowing packet data to be separated over multiple bus targets
EP0441787B1 (en) Communication switching element for transferring cells divided into subcells
US6349097B1 (en) Multicasting in switching apparatus
JPH05276189A (ja) 同報通信装置
US6741562B1 (en) Apparatus and methods for managing packets in a broadband data stream
JPH09128313A (ja) コンピュータ通信システム・インターフェースにおける送信データのバッファリング
JPH11234309A (ja) 非同期転送モード・セル送信スケジューリング
EP0586584A4 (en) A high-performance host interface for atm networks
EP0680178A1 (en) Cell switch fabric chip
US6788684B2 (en) Cell bridge apparatus and cell bridging method as well as information transmission system having cell bridge apparatus
US6490264B1 (en) Data transmission method and system
JPH07336371A (ja) 非同期転送モードで動作する局地ネットワーク
US6463485B1 (en) System for providing cell bus management in a switch platform including a write port cell count in each of a plurality of unidirectional FIFO for indicating which FIFO be able to accept more cell
US6512769B1 (en) Method and apparatus for rate-based cell traffic arbitration in a switch
US6128297A (en) Packet switching system and network interface having a switching device
RU2134024C1 (ru) Устройство и способ обработки элементов данных режима асинхронной передачи в системе коммутации режима асинхронной передачи
WO1995014269A1 (en) A high-performance host interface for networks carrying connectionless traffic
JP3602893B2 (ja) Atmインタフェースおよびシェーピング方法
US6577602B1 (en) Module for OAM processing of ATM cells of a cell flux on virtual connections
JPH077520A (ja) ローカルネットワークおよびブリッジ素子
WO1994015438A1 (en) Device for the conversion of data blocks, frame structured, into atm cells and vice versa
KR100233943B1 (ko) 실시간 데이타용 인터페이스부를 갖는 비동기 전송모드(atm)셀 처리 장치
KR970002748B1 (ko) 에이티엠(atm) 교환기의 내부셀 생성장치
EP0557910A2 (en) Cell exchanging apparatus