JPH0718987B2 - Display device - Google Patents

Display device

Info

Publication number
JPH0718987B2
JPH0718987B2 JP58252074A JP25207483A JPH0718987B2 JP H0718987 B2 JPH0718987 B2 JP H0718987B2 JP 58252074 A JP58252074 A JP 58252074A JP 25207483 A JP25207483 A JP 25207483A JP H0718987 B2 JPH0718987 B2 JP H0718987B2
Authority
JP
Japan
Prior art keywords
electrode
potential
row
pixel
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58252074A
Other languages
Japanese (ja)
Other versions
JPS60143396A (en
Inventor
辰司 浅川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AGC Inc
Original Assignee
Asahi Glass Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Glass Co Ltd filed Critical Asahi Glass Co Ltd
Priority to JP58252074A priority Critical patent/JPH0718987B2/en
Publication of JPS60143396A publication Critical patent/JPS60143396A/en
Publication of JPH0718987B2 publication Critical patent/JPH0718987B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 本発明は、複数の行電極を有する基板と複数の列電極を
有する対向基板間に挾持される液晶を用いたマトリクス
型表示装置に関するものである。
The present invention relates to a matrix type display device using a liquid crystal held between a substrate having a plurality of row electrodes and a counter substrate having a plurality of column electrodes.

従来のマトリクス型表示装置は、行電極数が増えると駆
動デューティ比が小さくなり動作マージンが低下する、
また各画素が独立していないためにクロスイフェクトが
生じるといった問題があり、これを解決する手段として
各画素に液晶と直列にダイオードを挿入し分離すること
が考えられた。第1図は従来提案された表示装置の一画
素の構成図である。(1)は行電極(2)は列電極、
(3)はダイオード、(5)は一画素の液晶であり、
(3)は(1)と(5)の表示電極(4)間に位置して
いる。(1)と(2)は対向する二枚の基板上にそれぞ
れ形成され、(3)は(1)の形成されている基板上に
集積されている。しかしながらこの従来の表示装置では
液晶の交流駆動が難しく表示品質に問題があった。
In the conventional matrix type display device, as the number of row electrodes increases, the drive duty ratio decreases and the operation margin decreases.
Further, there is a problem that a cross effect occurs because each pixel is not independent, and as a means for solving this, it was considered to insert a diode in series with the liquid crystal in each pixel to separate them. FIG. 1 is a block diagram of one pixel of a display device proposed in the past. (1) is a row electrode (2) is a column electrode,
(3) is a diode, (5) is a liquid crystal of one pixel,
(3) is located between the display electrodes (4) of (1) and (5). (1) and (2) are formed on two substrates facing each other, and (3) is integrated on the substrate on which (1) is formed. However, this conventional display device has a problem in display quality because it is difficult to drive the liquid crystal in an alternating current.

本発明の目的は、マトリクス型表示装置における上記欠
点を除去することにあり、高密度は情報表示装置を提供
することにある。
An object of the present invention is to eliminate the above drawbacks in a matrix type display device, and to provide a high density information display device.

第1図のマトリクス型表示装置において、ダイオードを
表示電極と行電極間に双方向性になるように二個配列
し、駆動信号を工夫すれば液晶の駆動電極間に反転電位
を与え交流駆動することができる。
In the matrix type display device of FIG. 1, two diodes are arranged between the display electrode and the row electrode so as to be bidirectional, and if a drive signal is devised, an inversion potential is applied between the drive electrodes of the liquid crystal and AC drive is performed. be able to.

この考え方に基づく本発明は、複数の行電極を有する基
板と複数の列電極を有する対向電極基板間に液晶が挾持
され、行電極と列電極はマトリクス状に配置され、行は
二本の行電極が一組となり、列電極との交点に対応して
画素が設けられ、一組の行電極である第1の行電極
(1)と第2の行電極(6)間には、順方向に直列接続
された二個のダイオードが設けられ、第1のダイオード
(3)の陽極が第1の行電極(1)に接続され、第2の
ダイオード(7)の陰極が第2の行電極(6)に接続さ
れ、第1のダイオード(3)の陰極と第2のダイオード
(7)の陽極の接続点に液晶(5)の一方の電極である
表示電極(4)が接続され、列電極(2)には液晶
(5)の他方の電極が接続され、液晶(5)の表示電極
(4)の信号電位である表示電極電位Vdと液晶(5)の
他方の電極に印加される列電極の画素信号電位との間の
電圧が液晶電圧VLC(液晶電圧VLC=表示電極電位Vd−他
方の電極に印加された列電極の画素信号電位)とされて
交流駆動を行う表示装置であって、 或る行電極が選択される画素選択期間と、他の行電極が
選択される非選択期間とから一つのフレーム期間が構成
され、二つのフレーム期間で液晶(5)の表示電極
(4)と他方の電極との間に反転電位が与えられること
で交流駆動が行われ、k行l列の画素における画素選択
期間では第1の行電極の信号電位Vr k 1と第2の行電極の
信号電位Vr k 2とがほぼ同一の電位にせしめられ、いずれ
か一方のフレーム期間の画素選択期間S1における前記二
本の行電極の電位Vr k 1、Vr k 2が第1の選択電位V1とさ
れ、このときに第1の表示電極電位VdS1が定められ、他
方のフレーム期間の画素選択期間S2における前記二本の
行電極の電位Vr k 1、Vr k 2が第2の選択電位V2とされ、こ
のときに第2の表示電極電位VdS2が定められ(第2の選
択電位V2>第1の選択電位V1)、そして、列電極の画素
信号電位Vc lは画素に応じて変化せしめられ、 第2の選択電位V2≧列電極の画素信号電位Vc l≧第1の
選択電位V1、の関係を満たす所望の電圧値とされ、画素
選択期間S1における列電極の画素信号電位Vc lを第1の
画素信号電位Vc l -S1、画素選択期間S2における列電極の
画素信号電位Vc lを第2の画素信号電位Vc l -S2とすると
行電極が選択された画素選択期間S1、S2では、 第1の表示電極電位VdS1−第1の画素信号電位Vc l -S1
−1・(第2の表示電極電位VdS2−第2の画素信号電位
Vc l -S2)、の関係がほぼ満たされ、さらに、画素選択期
間S1、S2の後にそれぞれ続く非選択期間H1、H2では、l
列の列電極の画素信号電位Vc lはk行以外の他の行電極
の画素選択期間に応じて変化せしめられ、このとき、k
行の二本の行電極に印加される電位は、 第2の行電極の信号電位Vr k 2>列電極の画素信号電位Vc
l+選択期間で印加された液晶電圧VLC>第1の行電極の
信号電位Vr k 1、 の関係が満たされて一方のフレーム期間の非選択期間H1
で保持される液晶電圧VLCと他方のフレーム期間の非選
択期間H2で保持される液晶電圧VLCとはそれらの絶対値
がほぼ等しく極性が反転されてなることを要旨とする。
According to the present invention based on this idea, liquid crystal is sandwiched between a substrate having a plurality of row electrodes and a counter electrode substrate having a plurality of column electrodes, the row electrodes and the column electrodes are arranged in a matrix, and two rows are provided. A pair of electrodes is provided, pixels are provided corresponding to the intersections with the column electrodes, and a forward direction is provided between the first row electrode (1) and the second row electrode (6) which are a pair of row electrodes. Two diodes serially connected to each other are provided, the anode of the first diode (3) is connected to the first row electrode (1), and the cathode of the second diode (7) is the second row electrode. The display electrode (4), which is one of the electrodes of the liquid crystal (5), is connected to the connection point of the cathode of the first diode (3) and the anode of the second diode (7). The other electrode of the liquid crystal (5) is connected to the electrode (2) and is a table showing the signal potential of the display electrode (4) of the liquid crystal (5). Voltage liquid crystal voltages between the pixel signal potential of the column electrodes applied to the other electrode of the electrode potential Vd and the liquid crystal (5) V LC (liquid crystal voltages V LC = applied to the display electrode potential Vd- other electrode A pixel device having a pixel electrode potential of a column electrode) and performing AC driving, and one frame period including a pixel selection period in which a row electrode is selected and a non-selection period in which another row electrode is selected. Is formed, AC driving is performed by applying an inversion potential between the display electrode (4) of the liquid crystal (5) and the other electrode in two frame periods, and a pixel selection period in the pixel of row k and column l in the in the first signal potential V r k 1 row electrodes and the signal potential V r k 2 of the second row electrode is made to almost the same potential, pixel selection period S1 of one frame period two potential V r k 1 of the present row electrodes, V r k 2 is the first selection potential V1, this time First display electrode potential Vd S1 is defined, the potential V r k 1 of the two row electrodes in the pixel selection period S2 of the other frame period, V r k 2 is the second selection potential V2, the Sometimes, the second display electrode potential Vd S2 is determined (second selection potential V2> first selection potential V1), and the pixel signal potential V c l of the column electrode is changed according to the pixel. pixel signal potential second selection potential V2 ≧ column electrodes V c l ≧ first selection potential V1, is the desired voltage value that satisfies the relationship, the pixel signal voltage V c l of column electrodes in a pixel selection period S1 1 of the pixel signal voltage V c l -S1, pixel selection period S1, the pixel signal voltage V c l of column electrodes in a pixel selection period S2 is the second pixel signal voltage V c l -S2 to the row electrodes are selected, in S2, the first display electrode potential Vd S1 - the first pixel signal voltage V c l -S1 =
-1 ((second display electrode potential Vd S2 -second pixel signal potential
V c l -S2 ), and in the non-selection periods H1 and H2 following the pixel selection periods S1 and S2, respectively, l
The pixel signal potential V c l of the column electrode of the column is changed according to the pixel selection period of the row electrodes other than the k row, and at this time, k
The potential applied to the two row electrodes of the row is the signal potential V r k 2 of the second row electrode> the pixel signal potential V c of the column electrode.
l + the liquid crystal voltage V LC applied in the selection period> the signal potential V r k 1 of the first row electrode is satisfied, and the non-selection period H1 in one frame period is satisfied.
In the liquid crystal voltage V LC which is held in the non-selection period of the liquid crystal voltages V LC and the other frame period is held H2 absolute value thereof substantially equal polarity is summarized in that comprising inverted.

第2図は本発明の表示装置における一画素の構成図であ
る。第2図は第1図に対して、行電極が対とする二本の
行電極、つまり第1の行電極(1),第2の行電極
(6)から成り、表示電極(4)との間に互いに逆方向
になっている第1のダイオード(3),第2のダイオー
ド(7)が形成され、第1の行電極(1),第1のダイ
オード(3),表示電極(4),第2の行電極(6),
第2のダイオード(7)が同一基板上に形成されている
ことが第1図に対して異なる。第1の行電極(1),第
2の行電極(6)には、この行の画素の選択期間に同電
位がかけられ、表示電極(4)の電位をその電位とし、
対向基板上に形成された列電極(2)に加えられる画素
信号電位と表示電極(4)の電位との間の電圧が画素内
の液晶に加えられる。これを液晶電圧VLCとする。
FIG. 2 is a block diagram of one pixel in the display device of the present invention. FIG. 2 is different from FIG. 1 in that the row electrode is composed of two row electrodes that make a pair, that is, a first row electrode (1) and a second row electrode (6), and a display electrode (4). A first diode (3) and a second diode (7) which are opposite to each other are formed between the first row electrode (1), the first diode (3) and the display electrode (4). ), The second row electrode (6),
It differs from FIG. 1 in that the second diode (7) is formed on the same substrate. The same potential is applied to the first row electrode (1) and the second row electrode (6) during the selection period of the pixels in this row, and the potential of the display electrode (4) is set to that potential,
A voltage between the pixel signal potential applied to the column electrode (2) formed on the counter substrate and the potential of the display electrode (4) is applied to the liquid crystal in the pixel. This is the liquid crystal voltage V LC .

また、非選択期間には表示電極(4)に対し、第1の行
電極(1),第2の行電極(6)に第1のダイオード
(3),第2のダイオード(7)が逆方向にバイアスさ
れる電位をかけ、画素が選択される画素選択期間に加え
られた液晶の駆動電極間電圧を保持し、液晶分子の配列
を制御し光学的な変調を与えることで表示する。ここで
画素選択期間に行電極の対となる二本の電極にかけられ
る同電位は、典型的には100mVの範囲内で近傍の電位と
することができる。
Further, in the non-selection period, the first diode (3) and the second diode (7) are reversed to the first row electrode (1) and the second row electrode (6) with respect to the display electrode (4). A display is performed by applying a potential biased in the direction, holding the voltage between the drive electrodes of the liquid crystal applied during the pixel selection period in which the pixel is selected, controlling the alignment of the liquid crystal molecules, and applying optical modulation. Here, the same potential applied to the two electrodes forming a pair of row electrodes during the pixel selection period can be set to a potential in the vicinity, typically within a range of 100 mV.

非選択期間には列電極には様々な電位が入るが、この期
間の電圧の減衰を無くし、十分なコントラストを得るよ
うに表示電極と列電極間には容量が挿入される。(8)
はこの容量即ち液晶の駆動電極間の表示電圧記憶容量で
ある。表示電圧記憶容量(8)は第1の行電極(1),
第2の行電極(6)と同一基板上に集積される。そのた
め複数の行電極を有する基板は、対向基板の列電極に個
々に接続される複数の列電極を有し、容量はこの列電極
と表示電極間に形成される。従って第2図において対向
基板上に形成された列電極(2)は、基板の端部におい
て相対する基板に接続され、この接続された列電極に表
示電圧記憶容量(8)の片側の電極が接続される。
Various potentials are applied to the column electrodes during the non-selection period, but a capacitor is inserted between the display electrodes and the column electrodes so as to eliminate the voltage attenuation during this period and obtain a sufficient contrast. (8)
Is the capacity, that is, the display voltage storage capacity between the drive electrodes of the liquid crystal. The display voltage storage capacity (8) is equal to the first row electrode (1),
It is integrated on the same substrate as the second row electrode (6). Therefore, the substrate having a plurality of row electrodes has a plurality of column electrodes individually connected to the column electrodes of the counter substrate, and the capacitor is formed between the column electrodes and the display electrodes. Therefore, in FIG. 2, the column electrode (2) formed on the counter substrate is connected to the opposing substrate at the end of the substrate, and the connected column electrode has the electrode on one side of the display voltage storage capacitor (8). Connected.

第3図は本発明の表示装置の実施例の駆動波形図であ
り、第k行、第l列の画素における波形を示している。
Vr k 1,Vr k 2,Vc l,Vd,VLCは、それぞれ第2図の(1),
(6),(2),(4),(5)の駆動電極間に対応す
る信号電位もしくは電圧であって、第1の行電極の信号
電位Vr k 1、第2の行電極の信号電位Vr k 2,、列電極の画
素信号電位Vc l、表示電極電位Vd、液晶電圧VLCである。
FIG. 3 is a drive waveform diagram of the embodiment of the display device of the present invention, and shows the waveform in the pixel at the k-th row and the l-th column.
V r k 1 , V r k 2 , V c l , Vd, and V LC are (1) and (1) in FIG. 2, respectively.
Signal potentials or voltages corresponding to the drive electrodes of (6), (2), (4), and (5), which are the signal potential V r k 1 of the first row electrode and the signal of the second row electrode. potential V r k 2 ,, column pixel signal voltage V c l of electrodes, the display electrode potential Vd, a liquid crystal voltage V LC.

第1の行電極の信号電位Vr k 1,第2の行電極の信号電位
Vr k 2,は画素選択期間S1,S2で同電位になり(画素選択
期間S1での電位を第1の選択電位V1、画素選択期間S2で
の電位を第2の選択電位V2とする)、非選択期間H1,H2
で表示電極電位Vdに対し二個のダイオードが逆方向にバ
イアスされる電位となっている。Vc lはO〜Vの画素信
号電位であり、画素選択期間S1で第1の行電極の信号電
位Vr k 1,第2の行電極の信号電位Vr k 2即ち表示電極電位
Vdは0であるので、極性を考慮した場合、液晶電圧VLC
は(0−Vc l)となる。非選択期間H1では二個のダイオ
ードが逆方向にバイアスされるので第2図の表示電極
(4)の点はハイインピーダンス状態となり、画素信号
電位Vc lの信号変化に順じて表示電極電位Vdが変化する
ことから、液晶電圧VLC=Vd−Vc lはこの期間内ほぼ一様
に保たれる。つまり、液晶の駆動極板間の電圧値がほぼ
保たれる。
Signal potential V r k 1 of the first row electrode, signal potential of the second row electrode
V r k 2 has the same potential in the pixel selection periods S1 and S2 (the potential in the pixel selection period S1 is the first selection potential V1 and the potential in the pixel selection period S2 is the second selection potential V2) , Non-selection period H1, H2
Therefore, the two diodes are biased in the opposite direction with respect to the display electrode potential Vd. V c l is a pixel signal potential O~V, signal potential V r k 1 of the first row electrode in the pixel selection period S1, the signal potential V r k 2 That display electrode potential of the second row electrode
Since Vd is 0, the liquid crystal voltage V LC
Becomes (0-V c l ). Since the non-selected interval H1 in two diodes are biased in the reverse direction in terms of the display electrodes of FIG. 2 (4) becomes a high impedance state, the display electrode potential Ji order signal change of the pixel signal voltage V c l since Vd is changed, the liquid crystal voltage V LC = Vd-V c l is kept substantially uniform within this period. That is, the voltage value between the driving electrode plates of the liquid crystal is almost maintained.

画素選択期間S2では第1の行電極の信号電位Vr k 1、第2
の行電極の信号電位Vr k 2即ち表示電極電位VdはVであ
り、画素信号電位Vc lは(V−画素選択期間S1の時の画
素信号電位Vc l -S1)であるので、液晶電圧VLCは{画素
選択期間S1の時の画素信号電位Vc l -S1×(−1)}とな
る。非選択期間H2は非選択期間H1と同様に画素選択期間
S2の時の液晶電圧VLCを保持する。表示電極電位Vdは−
V〜2Vの電位で変化する。
In the pixel selection period S2, the signal potential V r k 1 of the first row electrode, the second row electrode
Since the signal potential V r k 2 That display electrode potential Vd of the row electrodes is V, the pixel signal voltage V c l is the (V- pixel signal voltage V c l -S1 when the pixel selection period S1), liquid crystal voltages V LC is {pixel signal voltage V c l -S1 × when the pixel selection period S1 (-1)}. The non-selection period H2 is the same as the non-selection period H1 in the pixel selection period.
Holds the liquid crystal voltage V LC at S2. Display electrode potential Vd is −
It changes with the potential of V to 2V.

従って第1の行電極の信号電位Vr k 1、第2の行電極の信
号電位Vr k 2は非選択期間に二個のダイオードの逆方向の
バイアスが達成されるべく−V−α, の電位となっている。二個のダイオードの逆方向バイア
スはk行のいずれの列の画素についてもなりたつように
する。そして、画素選択期間S1・非選択期間H1の期間
(第1のフレーム期間)とこれに続く画素選択期間S2・
非選択期間H2の期間(隣接する第2のフレーム期間)
で、画素信号電位Vc lはV/2を中心として反転した電位、
液晶電圧VLCは符号の反転した電圧となっており液晶の
交流駆動が達成されている。
Thus the signal potential V r k 1 of the first row electrodes, -V-alpha to the signal potential V r k 2 of the second row electrodes reverse bias the two diodes in the non-selection period is achieved, It has a potential of. The reverse bias of the two diodes should be the same for pixels in any column of row k. Then, the pixel selection period S1 / non-selection period H1 (first frame period) and the subsequent pixel selection period S2 /
Non-selection period H2 period (adjacent second frame period)
Then, the pixel signal potential V c l is a potential inverted around V / 2,
The liquid crystal voltage V LC is a voltage whose sign is inverted, and AC driving of the liquid crystal is achieved.

画素選択期間S1での表示電極(4)の電圧値がVdS1であ
り、画素選択期間S2でのそれがVdS2である。
The voltage value of the display electrode (4) in the pixel selection period S1 is Vd S1 , and that in the pixel selection period S2 is Vd S2 .

第4図は本発明に関連する参考例の駆動波形図であり、
第k行、第l列の画素における波形を示している。
Vr k 1,Vr k 2,Vc l,Vd,VLC,S1,S2,H1,H2の定義は第3図の
実施例と同様である、。第3図との違いは画素選択期間
S1,S2で第1の行電極の信号電位Vr k 1,第2の行電極の
信号電位Vr k 2の電位が等しく0,画素信号電位Vc lは−V
〜Vの電位となっていることである。画素選択期間S1・
非選択期間H1の期間と画素選択期間S2・非選択期間H2の
期間で、画素信号電圧Vc l,液晶電圧VLCは符号の反転し
た電圧、電位となっており、表示電極電位Vdは−2V〜2V
で変化することから非選択期間に二個のダイオードの逆
方向のバイアスが達成されるべく第1の行電極の信号電
位Vr k 1,第2の行電極の信号電位Vr k 2は−2V−α, の電位となっている。
FIG. 4 is a drive waveform diagram of a reference example related to the present invention,
The waveforms at the pixels in the k-th row and the l-th column are shown.
Defining V r k 1, V r k 2, V c l, Vd, V LC, S1, S2, H1, H2 is the same as the embodiment of FIG. 3,. The difference from Fig. 3 is the pixel selection period
S1, S2 at the signal potential V r k 1 of the first row electrodes, the signal potential V r k 2 potential is equal 0 for the second row electrode, the pixel signal voltage V c l is -V
That is, the potential is ~ V. Pixel selection period S1
In period and the pixel selection period S2 · non-selection period periods of H2 in a non-selection period H1, the pixel signal voltage V c l, the liquid crystal voltage V LC is inverted voltage reference numerals, has a potential, the display electrode potential Vd - 2V ~ 2V
The signal potential V r k 1 of the first row electrode and the signal potential V r k 2 of the second row electrode are − in order to achieve the reverse bias of the two diodes during the non-selection period. 2V-α, It has a potential of.

第3図の実施例において列電極に加えられる画素信号電
位は、画素選択期間S1・非選択期間H1と画素選択期間S2
・非選択期間H2で反転する二値以上の電位とし、電圧変
化による階調表示をすることができ、一方、液晶の表示
電極(4)に印加される電圧は画素選択期間によってVd
S1≠VdS2としている。
In the embodiment of FIG. 3, the pixel signal potentials applied to the column electrodes are pixel selection period S1, non-selection period H1 and pixel selection period S2.
-It is possible to display gradation by changing the voltage by setting the potential to be a binary value or more that is inverted in the non-selection period H2, while the voltage applied to the liquid crystal display electrode (4) is Vd depending on the pixel selection period.
S1 ≠ Vd S2 .

また、さらに対向基板にカラーフィルターを配置するこ
とによりカラー表示を実現することができる。また複数
フレーム期間内における画素を点灯する期間を、画素信
号により個々に可変することにより、実効的な液晶駆動
電圧値を変えて階調表示する他、表示装置の全エリア若
しくは選択されたエリアの画素すべてについて共通に選
ぶことによりデューティ比を変えて表示することができ
る。
Further, color display can be realized by further disposing a color filter on the counter substrate. In addition, the period during which the pixels are lit in the plurality of frame periods is individually changed by the pixel signal to change the effective liquid crystal drive voltage value for gradation display, and the entire area of the display device or a selected area is displayed. By selecting the same for all pixels, it is possible to display by changing the duty ratio.

本発明におけるダイオードは、多結晶シリコン、アモル
ファスシリコンによるPIN接合ダイオードにより形成さ
れ、基板としてはガラス,セラミックス等の絶縁性基板
が用いられる。特にプラズマCVDによるアモルファスシ
リコンダイオードでは、比較的低温でB2H6,PH3等のド
ーパントを変えて積層構造で連続して形成することがで
き利点が多い。
The diode in the present invention is formed by a PIN junction diode made of polycrystalline silicon or amorphous silicon, and an insulating substrate such as glass or ceramics is used as the substrate. In particular, amorphous silicon diodes produced by plasma CVD have many advantages because they can be continuously formed in a laminated structure by changing the dopant such as B 2 H 6 and PH 3 at a relatively low temperature.

表示方式としては、反射型,透過型いずれにも適用する
ことができ、ダイオードは光による影響を無くするよう
に、金属電極により遮光されるが、これはダイオードの
電極によって兼ねられる。
The display system can be applied to both a reflective type and a transmissive type, and the diode is shielded by a metal electrode so as to eliminate the influence of light, but this is also used by the electrode of the diode.

第3図(第4図は参考例として示す)において同時に変
化している行電極の二本の電極は、同電位を与える期間
があれば波形の変わる点は同時でなく、相前後して変化
しても良く、この変化の順番は画素選択期間S1と画素選
択期間S2で変えることができる。
In FIG. 3 (shown as a reference example in FIG. 3), the two electrodes of the row electrodes that are changing at the same time do not change at the same time when the same potential is applied, but at the same time. The order of this change may be changed between the pixel selection period S1 and the pixel selection period S2.

ダイオードに寄生する容量は、第2図における第1のダ
イオード(3),第2のダイオード(7)を同一形状に
選択すれば同バイアス条件で等容量となる。画素選択期
間S1・非選択期間H1・画素選択期間S2・非選択期間H2を
通じて全体として行電極の二本の電極の電位Vr k 1,Vr k 2
は、逆方向に同一量で変化するように第3図(第4図は
参考例)の如く選ぶことにより、寄生容量による表示電
極の電位変化の直流成分を打消すことができる。画素内
の液晶と並列に挿入される表示電圧記憶容量はダイオー
ドの寄生容量及び液晶の容量和に対して十分大きく選ぶ
ことができ画素選択期間・非選択期間のすべてを通じて
安定な液晶駆動電圧を与えられる。また容量の接続され
る片側電極は、対向基板の対応する列電極の電位変化と
同期して、等しいが近傍の電位変化をする列状の電極に
接続することができ、その場合は、この列状の電極は対
向基板の列電極とは分離されて基板上に形成される。更
にこの容量は各種誘電体膜によって形成されるが、ダイ
オードをプラズマCVDによるアモルファスシリコンによ
って作る場合では、プラズマCVDによる窒化シリコン
膜,酸化シリコン膜,酸窒化シリコン膜等により形成さ
れる。
The capacitance parasitic on the diode becomes equal under the same bias condition if the first diode (3) and the second diode (7) in FIG. 2 are selected to have the same shape. Throughout the pixel selection period S1, the non-selection period H1, the pixel selection period S2, and the non-selection period H2, the electric potentials Vr k 1 and V r k 2 of the two electrodes of the row electrode as a whole
Is selected so as to change in the same amount in the opposite direction as shown in FIG. 3 (FIG. 4 is a reference example), so that the DC component of the potential change of the display electrode due to the parasitic capacitance can be canceled. The storage capacity of the display voltage inserted in parallel with the liquid crystal in the pixel can be selected to be large enough for the parasitic capacitance of the diode and the capacitance sum of the liquid crystal, and a stable liquid crystal drive voltage can be applied throughout the pixel selection period and non-selection period. To be Also, the one-side electrode to which the capacitor is connected can be connected to a column-shaped electrode that changes the potential in the vicinity but is equal in synchronization with the potential change of the corresponding column electrode of the counter substrate. The striped electrodes are formed on the substrate separately from the column electrodes on the counter substrate. Further, this capacitance is formed by various dielectric films, but when the diode is made of amorphous silicon by plasma CVD, it is formed by a silicon nitride film, a silicon oxide film, a silicon oxynitride film by plasma CVD.

以上説明したように、本発明の表示装置は、マトリクス
型で従来困難とされていた点を画素内にダイオードを挿
入し、駆動方式を工夫することにより解決したものであ
って、製造工程的にも比較的低温で作成されるプラズマ
CVD膜が使用でき、ガラス基板が用いられる等コストパ
フォーマンス的にも利点が大きい。
As described above, the display device of the present invention is a matrix type device which has been solved by devising a driving system by inserting a diode in a pixel, which has been conventionally difficult. Plasma created at relatively low temperatures
A CVD film can be used, and a glass substrate is used, which is a great advantage in terms of cost performance.

本発明の表示装置は、高密度でありながらほぼスタティ
ックな駆動がなされ、コントラスト比の高い広視野角が
実現され、各種分野の情報表示装置として応用されるも
のである。
INDUSTRIAL APPLICABILITY The display device of the present invention can be applied as an information display device in various fields because it has a high density and is driven almost statically, a wide viewing angle with a high contrast ratio is realized.

【図面の簡単な説明】[Brief description of drawings]

第1図は従来の表示装置の一画素の構成図。 第2図は本発明の表示装置における一画素の構成図。 第3図は本発明の表示装置の実施例の駆動波形図。 第4図は本発明の参考例の駆動波形図。 (1)……第1の行電極 (6)……第2の行電極 (2)……列電極 (3)……第1のダイオード (7)……第2のダイオード (4)……表示電極 (5)……液晶 (8)……表示電圧記憶容量 FIG. 1 is a block diagram of a pixel of a conventional display device. FIG. 2 is a block diagram of one pixel in the display device of the present invention. FIG. 3 is a drive waveform diagram of an embodiment of the display device of the present invention. FIG. 4 is a drive waveform diagram of a reference example of the present invention. (1) …… First row electrode (6) …… Second row electrode (2) …… Column electrode (3) …… First diode (7) …… Second diode (4) …… Display electrode (5) …… Liquid crystal (8) …… Display voltage storage capacity

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】複数の行電極を有する基板と複数の列電極
を有する対向電極基板間に液晶が挟持され、行電極と列
電極はマトリクス状に配置され、行は二本の行電極が一
組となり、列電極との交点に対応して画素が設けられ、
一組の行電極である第1の行電極(1)と第2の行電極
(6)間には、順方向に直列接続された二個のダイオー
ドが設けられ、第1のダイオード(3)の陽極が第1の
行電極(1)に接続され、第2のダイオード(7)の陰
極が第2の行電極(6)に接続され、第1のダイオード
(3)の陰極と第2のダイオード(7)の陽極の接続点
に液晶(5)の一方の電極である表示電極(4)が接続
され、列電極(2)には液晶(5)の他方の電極が接続
され、 液晶(5)の表示電極(4)の信号電位である表示電極
電位Vdと液晶(5)の他方の電極に印加される列電極の
画素信号電位との間の電圧が液晶電圧VLC(液晶電圧VLC
=表示電極電位Vd−他方の電極に印加された列電極の画
素信号電位)とされて交流駆動を行う表示装置であっ
て、 或る行電極が選択される画素選択期間と、他の行電極が
選択される非選択期間とから一つのフレーム期間が構成
され、二つのフレーム期間で液晶(5)の表示電極
(4)と他方の電極との間に反転電位が与えられること
で交流駆動が行われ、k行l列の画素における画素選択
期間では第1の行電極の信号電位Vr k 1と第2の行電極の
信号電位Vr k 2とがほぼ同一の電位にせしめられ、いずれ
か一方のフレーム期間の画素選択期間S1における前記二
本の行電極の電位Vr k 1、Vr k 2が第1の選択電位V1とさ
れ、このときに第1の表示電極電位VdS1が定められ、他
方のフレーム期間の画素選択期間S2における前記二本の
行電極の電位Vr k 1、Vr k 2が第2の選択電位V2とされ、こ
のときに第2の表示電極電位VdS2が定められ(第2の選
択電位V2>第1の選択電位V1)、そして、列電極の画素
信号電位Vc lは画素に応じて変化せしめられ、 第2の選択電位V2≧列電極の画素信号電位Vc l≧第1の
選択電位V1、の関係を満たす所望の電圧値とされ、画素
選択期間S1における列電極の画素信号電位Vc lを第1の
画素信号電位Vc l -S1、画素選択期間S2における列電極の
画素信号電位Vc lを第2の画素信号電位Vc l -S2とすると
行電極が選択された画素選択期間S1、S2では、 第1の表示電極電位VdS1−第1の画素信号電位Vc l -S1
−1・(第2の表示電極電位VdS2−第2の画素信号電位
Vc l -S2)、の関係がほぼ満たされ、さらに、画素選択期
間S1、S2の後にそれぞれ続く非選択期間H1、H2では、l
列の列電極の画素信号電位Vc lはk行以外の他の行電極
の画素選択期間に応じて変化せしめられ、このとき、k
行の二本の行電極に印加される電位は、 第2の行電極の信号電位Vr k 2>列電極の画素信号電位Vc
l+選択期間で印加された液晶電圧VLC>第1の行電極の
信号電位Vr k 1、 の関係が満たされて一方のフレーム期間の非選択期間H1
で保持される液晶電圧VLCと他方のフレーム期間の非選
択期間H2で保持される液晶電圧VLCとはそれらの絶対値
がほぼ等しく極性が反転されてなることを特徴とする表
示装置。
1. A liquid crystal is sandwiched between a substrate having a plurality of row electrodes and a counter electrode substrate having a plurality of column electrodes, the row electrodes and the column electrodes are arranged in a matrix, and two rows have one row electrode. A pixel is provided corresponding to the intersection with the column electrode,
Two diodes connected in series in the forward direction are provided between the first row electrode (1) and the second row electrode (6) which are a pair of row electrodes, and the first diode (3) Is connected to the first row electrode (1), the cathode of the second diode (7) is connected to the second row electrode (6), and the cathode of the first diode (3) and the second The display electrode (4) which is one electrode of the liquid crystal (5) is connected to the connection point of the anode of the diode (7), the other electrode of the liquid crystal (5) is connected to the column electrode (2), and the liquid crystal ( The voltage between the display electrode potential Vd, which is the signal potential of the display electrode (4) of 5), and the pixel signal potential of the column electrode applied to the other electrode of the liquid crystal (5) is the liquid crystal voltage V LC (liquid crystal voltage V LC ). LC
= Display electrode potential Vd−pixel signal potential of the column electrode applied to the other electrode) and performing AC drive, and a pixel selection period in which a certain row electrode is selected and another row electrode One frame period is composed of a non-selection period in which is selected, and an alternating potential is applied between the display electrode (4) of the liquid crystal (5) and the other electrode in the two frame periods to perform AC driving. The signal potential V r k 1 of the first row electrode and the signal potential V r k 2 of the second row electrode are set to substantially the same potential during the pixel selection period in the pixel of row k and column l. The potentials V r k 1 and V r k 2 of the two row electrodes in the pixel selection period S1 of one of the frame periods are set to the first selection potential V1, and at this time, the first display electrode potential Vd S1 is The electric potentials V r k 1 and V 2 of the two row electrodes in the pixel selection period S2 of the other frame period. r k 2 is the second selection potential V2, at this time the second display electrode potential Vd S2 is determined (second selection potential V2> first selection potential V1), and the pixel signal of the column electrode The potential V c l is changed according to the pixel, and is set to a desired voltage value satisfying the relationship of the second selection potential V 2 ≧ the pixel signal potential V c l of the column electrode ≧ the first selection potential V 1, and the pixel selection is performed. pixel signal pixel signal voltage V c l first row electrode potential in the period S1 V c l -S1, the second pixel signal potential pixel signal voltage V c l of column electrodes in a pixel selection period S2 V c l - in S2 the pixel selection period S1, the row electrode is selected when, S2, the first display electrode potential Vd S1 - the first pixel signal voltage V c l -S1 =
-1 ((second display electrode potential Vd S2 -second pixel signal potential
V c l -S2 ), and in the non-selection periods H1 and H2 following the pixel selection periods S1 and S2, respectively, l
The pixel signal potential V c l of the column electrode of the column is changed according to the pixel selection period of the row electrodes other than the k row, and at this time, k
The potential applied to the two row electrodes of the row is the signal potential V r k 2 of the second row electrode> the pixel signal potential V c of the column electrode.
l + the liquid crystal voltage V LC applied in the selection period> the signal potential V r k 1 of the first row electrode is satisfied, and the non-selection period H1 in one frame period is satisfied.
In a display device substantially equal polarity absolute value thereof to the liquid crystal voltage V LC held by the non-selection period H2 of the liquid crystal voltage V LC and the other frame period is characterized by comprising been inverted to be retained.
【請求項2】表示電極(4)と列電極(2)との間に、
さらに、表示電圧記憶容量(8)が設けられたことを特
徴とする特許請求の範囲第1項記載の表示装置。
2. Between the display electrode (4) and the column electrode (2),
The display device according to claim 1, further comprising a display voltage storage capacity (8).
【請求項3】用いられるダイオードが多結晶シリコンに
よるPIN接合ダイオードであることを特徴とする特許請
求の範囲第1項または第2項記載の表示装置。
3. A display device according to claim 1, wherein the diode used is a PIN junction diode made of polycrystalline silicon.
【請求項4】用いられるダイオードがアモルファスシリ
コンによるPIN接合ダイオードであることを特徴とする
特許請求の範囲第1項または第2項記載の表示装置。
4. The display device according to claim 1 or 2, wherein the diode used is a PIN junction diode made of amorphous silicon.
【請求項5】用いられる基板がガラスであることを特徴
とする特許請求の範囲第1項〜第4項のいずれか1項記
載の表示装置。
5. The display device according to any one of claims 1 to 4, wherein the substrate used is glass.
JP58252074A 1983-12-29 1983-12-29 Display device Expired - Lifetime JPH0718987B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58252074A JPH0718987B2 (en) 1983-12-29 1983-12-29 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58252074A JPH0718987B2 (en) 1983-12-29 1983-12-29 Display device

Publications (2)

Publication Number Publication Date
JPS60143396A JPS60143396A (en) 1985-07-29
JPH0718987B2 true JPH0718987B2 (en) 1995-03-06

Family

ID=17232185

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58252074A Expired - Lifetime JPH0718987B2 (en) 1983-12-29 1983-12-29 Display device

Country Status (1)

Country Link
JP (1) JPH0718987B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51150996A (en) * 1975-06-20 1976-12-24 Hitachi Ltd Liquid crystal display drive system

Also Published As

Publication number Publication date
JPS60143396A (en) 1985-07-29

Similar Documents

Publication Publication Date Title
JP2683914B2 (en) Display device
EP0362939B1 (en) Method of driving a display device
JP2537810B2 (en) Display device
US20060170639A1 (en) Display control circuit, display control method, and liquid crystal display device
US5898416A (en) Display device
JP2001290122A (en) Driving method for liquid crystal display element
KR960007476B1 (en) A display device and the method of driving it
EP0357147A1 (en) Display device
KR940005236B1 (en) Display device
EP0475770B1 (en) Method for driving an electro-optical device
EP0224388A2 (en) Active matrix liquid crystal display device
EP0296662B1 (en) Display device and method of driving such a device
EP0526713A2 (en) Liquid crystal display with active matrix
JPH0718987B2 (en) Display device
JPH06301011A (en) Matrix display device and its driving method
JPH04353823A (en) Driving method for liquid crystal display element
JPH0588646A (en) Matrix driving method for plane type display device
KR960013421B1 (en) Image display device and the method
JP3441143B2 (en) Driving method of antiferroelectric liquid crystal display
JPS6046527A (en) Driving method of optical modulating element
JPS61129698A (en) Image display unit
JPH0980385A (en) Liquid crystal display device using two terminals type nonlinear resistance element
JPS6217206B2 (en)
JPH0580725A (en) Driving method for active matrix type liquid crystal display device
JPS63132222A (en) Method for driving liquid crystal element