JPH07183864A - Time slot assignment controlling method and device therefor - Google Patents

Time slot assignment controlling method and device therefor

Info

Publication number
JPH07183864A
JPH07183864A JP32442093A JP32442093A JPH07183864A JP H07183864 A JPH07183864 A JP H07183864A JP 32442093 A JP32442093 A JP 32442093A JP 32442093 A JP32442093 A JP 32442093A JP H07183864 A JPH07183864 A JP H07183864A
Authority
JP
Japan
Prior art keywords
time slot
time
time slots
setting
slots
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP32442093A
Other languages
Japanese (ja)
Inventor
Muneyuki Suzuki
宗之 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP32442093A priority Critical patent/JPH07183864A/en
Publication of JPH07183864A publication Critical patent/JPH07183864A/en
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

PURPOSE:To provide a time slot assignment controlling method which is capable of flexibly coping with the change of the assignment of time slots by a simple constitution and processing the change of the setting of the assignment in short time. CONSTITUTION:As for a register (SSR) storing the head of an assignment time slot and a register (LER) setting the number of time slot to be used, two pairs of SSR 1 and LER 1, and SSR 2 and LER 2 exist in this method. The number of slot set to the LER 1 from the head time slot set to the SSR 1 and the number of slot set to the LER 2 from other head time slot set to the SSR 2 are extracted by each of pairs of comparison circuits 2760 and 2780, and 2761 and 2781. By a time slot access control circuit 2790, the assignment of continuous time slots at maximum two sections is performed for one interface circuit.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、交換機、多重化装置ま
たはATM通信装置等に適用するタイムスロット割当制
御方法及び装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a time slot allocation control method and device applied to an exchange, a multiplexer or an ATM communication device.

【0002】[0002]

【従来の技術】交換機,多重化装置あるいはATM通信
装置のような通信装置を構成する場合、端末装置を収容
する機能と交換動作または多重化動作を行う機能とを接
続する方法として、簡単な構造でしかも単純な制御で済
むという利点から、これらを時分割バスで接続する構成
方法が知られている。
2. Description of the Related Art When constructing a communication device such as an exchange, a multiplexer or an ATM communication device, a simple structure is used as a method for connecting a function of accommodating a terminal device and a function of performing a switching operation or a multiplexing operation. In addition, a configuration method in which these are connected by a time division bus is known because of the advantage that simple control is sufficient.

【0003】図3は、そのバス型の接続構造を持つAT
M交換機の要部構成図である。同図において、符号20
-1〜20-nで示すTEI1〜TEInは、端末装置また
は公衆網または専用線との接続を行う機能を収容するイ
ンタフェース回路である。また、符号10で示すSW
は、任意のTEIkとTEIm間でデータの交換を行う
ための交換機能を持つスイッチング回路である。
FIG. 3 shows an AT having the bus type connection structure.
It is a principal part block diagram of an M exchange. In the figure, reference numeral 20
TEI1 to TEIn denoted by -1 to 20-n are interface circuits that accommodate a function of connecting to a terminal device, a public network, or a dedicated line. SW indicated by reference numeral 10
Is a switching circuit having an exchange function for exchanging data between arbitrary TEIk and TEIm.

【0004】これらSW10及び各TEIの詳細構成は
図4〜図6に示される。まず、図4はSW10の詳細構
成を示しており、データ受信部110、ヘッダ書換部1
20、データ送出部130、変換テーブルを具備して構
成される。
Detailed configurations of the SW 10 and each TEI are shown in FIGS. First, FIG. 4 shows the detailed configuration of the SW 10, and the data receiving unit 110 and the header rewriting unit 1 are shown.
20, a data transmission unit 130, and a conversion table.

【0005】また、図5及び図6はそれぞれ上記各TE
Iのデータ受信制御部及びデータ送出制御部近傍の詳細
構成を示したものである。データ受信制御部は、図5に
示す如く、受信制御部210、宛先抽出部220、バッ
ファ制御部230、データバッファ240から構成さ
れ、データ送信制御部は、図6に示す如く、データバッ
ファ250、バッファ制御部260、タイムスロット割
当制御部270から構成されている。なお、この例で
は、データ受信制御部とデータ送信制御部のデータバッ
ファ及びバッファ制御部が独立に設けられた構成を示し
たが、これらは共有する構成とすることもできる。
Further, FIGS. 5 and 6 respectively show the above TEs.
2 shows a detailed configuration in the vicinity of the I data reception control unit and the data transmission control unit. As shown in FIG. 5, the data reception control unit includes a reception control unit 210, a destination extraction unit 220, a buffer control unit 230, and a data buffer 240. The data transmission control unit, as shown in FIG. It is composed of a buffer control unit 260 and a time slot allocation control unit 270. Note that, in this example, the data reception control unit and the data buffer of the data transmission control unit and the buffer control unit are provided independently, but they may be shared.

【0006】上記TEI1〜TEInとSW10は、S
W10から各TEIへのデータ伝送に用いられるバス
と、各TEIからSW10方向へのデータ転送に用いら
れるバスによって相互に接続されている〔図3参照〕。
The above TEI1 to TEIn and SW10 are S
They are mutually connected by a bus used for data transmission from W10 to each TEI and a bus used for data transfer from each TEI in the SW10 direction (see FIG. 3).

【0007】このバスについては、前者を特に下りバス
と呼び、後者を上りバスと呼ぶ。このうちの下りバス
は、下りビット同期クロック(BCKDW) 、下りセル先頭指
示クロック(CCKDW1)、下りデータ(DATADW)の転送機能を
持ち、他方、上りバスは上りフレーム先頭指示タイミン
グ供給クロック(FCK) 、上りセル先頭指示タイミング供
給クロック(CCKDW2)、上りビットクロック(BCKUP) 、上
りセル先頭指示クロック(CCKUP) 、上りデータ(DATAUP)
の転送機能を有する構成となっている。
With respect to this bus, the former is called a down bus, and the latter is called an up bus. Of these, the downstream bus has a downstream bit synchronization clock (BCKDW), downstream cell start instruction clock (CCKDW1), and downstream data (DATADW) transfer function, while the upstream bus has an upstream frame start instruction timing supply clock (FCK). , Upstream cell start instruction timing supply clock (CCKDW2), Upstream bit clock (BCKUP), Upstream cell start instruction clock (CCKUP), Upstream data (DATAUP)
Has a transfer function.

【0008】図7は、これらの各データの下りあるいは
上りバス上でのタイミングの一例を示している。下りバ
ス、上りバスの両者ともに、(CCKDW1/CCKDW2/CCKUP )
の一周期毎に任意の宛先(TEI)へのデータ転送が行
えるようになっている。
FIG. 7 shows an example of the timing of each of these data on the down or up bus. For both down and up buses (CCKDW1 / CCKDW2 / CCKUP)
Data can be transferred to any destination (TEI) every cycle.

【0009】上りバスについては、CCKDW2またはCCKUP
の一周期のDATAUPの区間を特にタイムスロットと呼び、
FCK のあるレベル(この例ではローレベル)の区間を先
頭のスロットすなわちSLOTO と数え、SLOTk までのk+1
個のタイムスロットを持つ構造となっている。
For upstream buses, CCKDW2 or CCKUP
The DATA UP section of one cycle is called a time slot,
The section of a certain level (low level in this example) of FCK is counted as the first slot or SLOTO, and k + 1 up to SLOTk.
It has a structure with individual time slots.

【0010】次に、図3に示すようなバス型の交換機に
おけるデータ交換の仕組みについて説明する。ここで
は、特に、TEI1からTEI3にデータを転送する場
合を例にとる。
Next, the mechanism of data exchange in the bus type exchange as shown in FIG. 3 will be described. Here, the case of transferring data from TEI1 to TEI3 is taken as an example.

【0011】TEI1(図6参照)では、端末などから
入力されたデータ(INFO.) が、データバッファ250に
図8で示すフォーマットで格納されている。図8に示す
ように、データにはTEI1とTEI3を結ぶコネクシ
ョン識別子(PVCI)などの情報がヘッダ部分に付加されて
いる。データバッファ250に格納されているデータ
は、次いで上りバスへ送出されるが、その制御は次のよ
うに行われる。
In TEI1 (see FIG. 6), data (INFO.) Input from a terminal or the like is stored in the data buffer 250 in the format shown in FIG. As shown in FIG. 8, information such as a connection identifier (PVCI) connecting TEI1 and TEI3 is added to the header of the data. The data stored in the data buffer 250 is then sent to the upstream bus, and its control is performed as follows.

【0012】上りバスは前述のように複数のタイムスロ
ットから成る時分割バスである。TEI1が使用するタ
イムスロットは、交換機の制御を受け持つプロセッサ
(図示せず)などにより、開始タイムスロット番号とそ
の開始タイムスロットから占有するタイムスロットの数
がデータ送出制御部のタイムスロット割当制御部(SLOT
ACC.CONTL. )270に設定される。
The upstream bus is a time division bus composed of a plurality of time slots as described above. The time slot used by the TEI 1 is controlled by a processor (not shown) in charge of control of the exchange, and the start time slot number and the number of time slots occupied from the start time slot are determined by the time slot allocation control unit (of the data transmission control unit). SLOT
ACC.CONTL.) 270 is set.

【0013】なお、タイムスロットの割り当てられる数
はTEI1に収容されている端末などの通信速度によっ
て決まり、1タイムスロット当たりの通信速度がV[bp
s] で示される時に、端末等の通信速度がnV[bps] で
あれば、n個のタイスロットが割り当てられる。
The number of timeslots allocated is determined by the communication speed of the terminal accommodated in the TEI 1 and the communication speed per time slot is V [bp.
s], if the communication speed of the terminal or the like is nV [bps], n tie slots are allocated.

【0014】さて、タイムスロット割当制御部(SLOT A
CC.CONTL. )270ではFCK がLレベルになったところ
からCCKDW2の数をカウントし始め、設定されたタイムス
ロットが巡ってくると、バッファ制御部(BUFF.CONTL.
)260へデータ送出許可信号(TXEN)を指定された
タイムスロットの数に達するまで出力する。この制御に
よって、TEI1は指定されたタイムスロットを使用し
て、上りバスにデータを送出することができる。
Now, the time slot allocation control unit (SLOT A
CC.CONTL.) 270 starts counting the number of CCKDW2 when FCK goes to L level, and when the set time slot comes around, the buffer control unit (BUFF.CONTL.
) Output the data transmission enable signal (TXEN) to 260 until the number of designated time slots is reached. This control allows TEI1 to send data to the upstream bus using the designated time slot.

【0015】このバスへ送出されたデータは、SW10
へ到達する。SW10(図4参照)では、ヘッダ書換部
120が到達データのヘッダ内のPVCIを用いて変換テー
ブル140を参照し、TEI3の実装位置を表すTAG-Y
を引き出す。
The data sent to this bus is SW10.
To reach. In SW10 (see FIG. 4), the header rewriting unit 120 refers to the conversion table 140 using the PVCI in the header of the arrival data, and indicates the TAG-Y indicating the mounting position of the TEI3.
Pull out.

【0016】先に述べたように、この例では、宛先がT
EI3であることからTAG-Y の値は「3」となり、この
値が送出データのヘッダに書き込まれて、送り元のTE
I1より上りバスへと出力される。
As described above, in this example, the destination is T
Since it is EI3, the value of TAG-Y becomes "3", and this value is written in the header of the transmission data, and the TE of the transmission source
It is output from I1 to the upstream bus.

【0017】一方、下りバスはSW10が全TEIにデ
ータをブロードキャストするためのバスであるため、上
りバスのようなタイムスロット割当の必要はない。この
SW10による下りバスへのブロードキャストに対し、
TEI3(図5参照)は、そのブロードキャストされる
全てのデータのTAG-Y フィールドをTAG-Y フィルタ(宛
先抽出部)220にて監視し、TAG-Y に「3」と記され
たデータを見つけると、受信指示信号によりバッファ制
御部230を駆動せしめ、内部のデータバッファ240
にデータを格納する。
On the other hand, the downlink bus is a bus for the SW 10 to broadcast data to all TEIs, and therefore, there is no need for time slot allocation like the upstream bus. For this broadcast to the down bus by SW10,
The TEI3 (see FIG. 5) monitors the TAG-Y field of all the broadcasted data with the TAG-Y filter (destination extraction unit) 220, and finds data marked with "3" in TAG-Y. Then, the buffer control unit 230 is driven by the reception instruction signal, and the internal data buffer 240
Store the data in.

【0018】上記一連の動作を経て、TEI1からTE
I3へのデータ交換が行われる。以上はTEI間のデー
タ伝送の概略に関する説明であるが、次にこのデータ伝
送におけるタイムスロット割当制御について詳しく述べ
る。
Through the above series of operations, TEI1 to TE
Data exchange to I3 takes place. The above is a description of the outline of data transmission between TEIs. Next, the time slot allocation control in this data transmission will be described in detail.

【0019】前述の説明では、バス上のタイムスロット
を一つのTEIに割り当てることに関してのみ触れた
が、以下においては複数のTEIに対するタイムスロッ
ト割当方法について説明する。説明を容易にするため
に、ここではタイムスロットの総数を12、TEIの最
大収容数を4台とした場合について考える。
Although the above description refers only to allocating time slots on the bus to one TEI, a method for allocating time slots to a plurality of TEIs will be described below. For ease of explanation, consider a case where the total number of time slots is 12 and the maximum number of TEIs that can be accommodated is 4.

【0020】図9は、TEI1〜TEI4に対する1〜
10のタイムスロットの割り当ての一例を示したもので
ある。同図におけるTS1から12はタイムスロットの
番号を示し、その下部の1、2、3、4はそれぞれTE
I1に割り当てられたタイムスロット、TEI2に割り
当てられたタイムスロット、TEI3に割り当てられた
タイムスロット、TEI4に割り当てられたタイムスロ
ットであることを示している。
FIG. 9 shows 1 to TEI1 to TEI4.
It is an example of allocation of ten time slots. In the figure, TS1 to 12 indicate time slot numbers, and the lower numbers 1, 2, 3, and 4 are TEs, respectively.
It shows that the time slot is assigned to I1, the time slot assigned to TEI2, the time slot assigned to TEI3, and the time slot assigned to TEI4.

【0021】つまり、同図(a)は、TEI1に3個、
TEI2に3個、TEI1に1個、TEI4に3個のタ
イムスロットを割り当てた例であることが分かる。な
お、11、12のタイムスロットには「E」が付され、
これら2タイムスロット分は未割当すなわち空きである
ことを示している。
That is, in FIG. 3A, three are provided in TEI1,
It can be seen that this is an example in which three time slots are allocated to TEI2, one to TEI1 and three to TEI4. In addition, "E" is attached to the time slots of 11 and 12,
It is shown that these two time slots are unallocated, that is, empty.

【0022】交換機では、プロセッサ(図示せず)が一
つのTEIに対して、前述のようにタイムスロットを割
り当てるが、同図(a)のように、TEI間で二重にタ
イムスロットが割り当てられることが無いようにプロセ
ッサにより管理している。
In the exchange, a processor (not shown) allocates a time slot to one TEI as described above, but as shown in FIG. 4A, a time slot is allocated doubly between TEIs. It is managed by the processor so that it will not happen.

【0023】図10は、TEIにおいて上記のタイムス
ロット割当制御を行うタイムスロット割当制御部の従来
の構成図である。この従来のタイムスロット割当制御部
270は、割当タイムスロットの先頭を記憶させるレジ
スタ(SSR )2710と、使用するタイムスロットの数
を設定するレジスタ(LER )2730がプロセッサ(図
示せず)からのCPU BUSと接続されている。
FIG. 10 is a conventional block diagram of a time slot allocation control unit for performing the above time slot allocation control in TEI. In this conventional time slot allocation control unit 270, a register (SSR) 2710 for storing the head of the allocated time slot and a register (LER) 2730 for setting the number of time slots to be used are CPUs from a processor (not shown). It is connected to BUS.

【0024】また、タイムスロットカウンタ(SC)27
50は、FCKDW がLレベルになったところからCCKDW 2
の数をカウントする回路であり、その出力は2つの比較
回路(COMP1,COMP2 )2760,2780に入力されて
いる。COMP1 にはSSR 2710に設定された値と前記カ
ウンタ(SC) 2750の出力が与えられ、残る COMP2に
は、SSR 2710に設定された値に、LER 2730に設
定した値を加算器(ADD )2740で加えた値が与えら
れている。
The time slot counter (SC) 27
50 is CCKDW 2 from when FCKDW goes to L level
Is a circuit that counts the number of the output signals, and its output is input to two comparison circuits (COMP1, COMP2) 2760 and 2780. The value set in SSR 2710 and the output of the counter (SC) 2750 are given to COMP1, and the remaining value set in SSR 2710 and the value set in LER 2730 are added to adder (ADD) 2740 to COMP2. The value added by is given.

【0025】両比較回路(COMP1,COMP2 )の出力はタイ
ムスロットアクセス制御部(SAC )2790に入力さ
れ、前記カウンタ(SC)2750の示す値が、SSR 27
10に設定されたタイムスロットまで巡ってくると、CO
MP1 の出力がオンし、SAC 2790は送信許可信号(TXE
N)をオンとし、更にLER 2730の設定数に達すると、
COMP2 の出力がオンし、その結果、TXENがオフとなる。
The outputs of both comparison circuits (COMP1, COMP2) are input to the time slot access control unit (SAC) 2790, and the value indicated by the counter (SC) 2750 is SSR 27.
When the time slot set to 10 is reached, CO
The output of MP1 turns on, and the SAC 2790 sends the transmission enable signal (TXE
When (N) is turned on and the set number of LER 2730 is reached,
The output of COMP2 turns on, resulting in TXEN turning off.

【0026】以上述べた動作を各TEIで行いながら、
これら各TEIは図9(a)に示す様に指定されたタイ
ムスロットにのみデータを送出する。
While performing the above-mentioned operation in each TEI,
Each of these TEIs sends data only to designated time slots as shown in FIG. 9 (a).

【0027】次に、TEIに割り当てられたタイムスロ
ットの割当数を例えば図9(a)の上段から下段へと割
変更する場合について考える。同図の例は、TEI1の
割当数を3から2へ、TEI3の割当数を1から2へ変
更することを示している。
Next, consider a case where the number of time slots assigned to the TEI is changed from the upper stage to the lower stage of FIG. 9A, for example. The example of the figure shows that the allocation number of TEI1 is changed from 3 to 2 and the allocation number of TEI3 is changed from 1 to 2.

【0028】上述の如く、タイムスロットの割当はSSR
2710とLER 2730への任意の値の設定により実施
されるが、その際、SSR 2710をn番目、LER 273
0をk個というように、割り当てられるタイムスロット
はn番目からk個連続していなければならない。
As described above, the time slot allocation is SSR
2710 and LER 2730 are set to arbitrary values. At that time, SSR 2710 is the nth, LER 273
The assigned time slots must be consecutive from the nth to the kth such that 0 is k.

【0029】このルールによってタイムスロットの再割
当を行う場合、全てのTEIに対して前記レジスタ(SS
R ,LER )の内容を書き換えることは、変更の必要の無
いTEIで行われている通信が途切れることになるた
め、許されない。従って、既に割り当てられているTE
I(この例では、TEI2とTEI4)については設定
値の変更は行わないでタイムスロットの再割当を行う必
要がある。
When reassigning time slots according to this rule, the register (SS
Rewriting the contents of (R, LER) is not allowed because the communication performed by TEI that does not need to be changed is interrupted. Therefore, the TE already assigned
For I (in this example, TEI2 and TEI4), it is necessary to reallocate the time slot without changing the setting value.

【0030】かかるルールに従って割当変更を行った結
果が同図(a)の下段に示され、TEI1はタイムスロ
ット1から3個であった割当をタイムスロット1から2
個に、TEI3ではタイムスロット7から1個であった
割当をタイムスロット11から2個に変更されている。
The result of changing the allocation according to such a rule is shown in the lower part of FIG. 10A, and the TEI 1 has changed from the time slots 1 to 3 to the time slots 1 to 2.
In the TEI 3, the allocation from the time slot 7 to 1 has been changed from the time slot 11 to 2.

【0031】次に、上記とは別のケースとして、図9
(a)の上段に示すタイムスロット割当状態から、TE
I3の割当数を1から2ではなく、3へ変更する必要が
生じた場合を考える。
Next, as another case different from the above, FIG.
From the time slot allocation state shown in the upper part of (a), TE
Consider a case where it is necessary to change the allocation number of I3 from 1 to 3, instead of 1.

【0032】この場合、TEI3の再割当可能なタイム
スロット数に関して、連続して未使用の箇所が2ケ所し
かないため〔図9(a)上段〕、必然的にその多い方を
割り当てることになるが、その最大値が2であることか
ら、上記の如くの変更の仕方(あるスロットから連続に
スロット数を割り当てる)では、このようなケースの要
求を実現できないことが分かる。
In this case, regarding the number of time slots that can be re-allocated to TEI3, since there are only two unused places continuously (upper part of FIG. 9 (a)), the larger one is inevitably assigned. However, since the maximum value is 2, it can be seen that the demand of such a case cannot be realized by the changing method as described above (the number of slots is continuously assigned from a certain slot).

【0033】この場合、再割当の必要の無いTEI2,
TEI4を含めた全ての割当を変更を見直すようにすれ
ば、その割当は可能であるが、前述のように通信の途絶
が許されない場合にはこのような要求には応じられな
い。
In this case, TEI2 that does not need to be reallocated
If all the allocations including the TEI 4 are reexamined, the allocations are possible, but if the interruption of communication is not allowed as described above, such a request cannot be met.

【0034】そこで、このような場合にも、変更の必要
がある部分だけのタイムスロット割当の変更で済むよう
にするためには、使用するタイムスロットを1つずつ指
定する方法がある。
Therefore, even in such a case, there is a method of designating the time slots to be used one by one in order to change the time slot allocation only for the portion that needs to be changed.

【0035】図11は、この方法に基づくタイムスロッ
ト割当制御部の実現例であり、使用するタイムスロット
を指定するレジスタをタイムスロットの数だけ用意(SR
1 ,SR2 ,〜,SRn )し、比較回路(COMP1 ,COMP2 ,
〜,COMPn )もそのタイムスロット数分備わっている。
FIG. 11 shows an example of implementation of a time slot allocation control unit based on this method. As many registers as the number of time slots are prepared to designate the time slots to be used (SR
1, SR2, ..., SRn) and compare circuit (COMP1, COMP2,
~, COMPn) are also provided for the number of timeslots.

【0036】このような構成とすることで、例えば、上
述の例において図9(a)の上段の状態からTEI3の
割当数に関して変更可能な数が最大2であったものを、
図9(b)の上段から下段への関係のように、変更可能
最大数を4とすることも可能となる。こうした割当が可
能となるのは、タイムスロットの割当ルールが前述の例
のように連続する必要がなく、3、7、11から12の
ように不連続で構わないからである。
With such a configuration, for example, in the above example, the maximum number of changeable TEI3 allocations from the state in the upper part of FIG. 9A is 2.
It is also possible to set the maximum changeable number to 4 as in the relationship from the upper stage to the lower stage in FIG. 9B. Such allocation is possible because the time slot allocation rule does not have to be continuous as in the above-described example, and discontinuities such as 3, 7, 11 to 12 can be made.

【0037】しかしながら、この方法に基づくタイムス
ロット割当制御によれば、図11を見ても分かるよう
に、タイムスロット設定のためのレジスタをタイムスロ
ット分用意することが必要となり、ハードウェア規模を
増大させるだけでなく、プロセッサからの設定に多くの
時間を要することになった。
However, according to the time slot allocation control based on this method, as can be seen from FIG. 11, it is necessary to prepare the registers for the time slot setting for the time slot, which increases the hardware scale. Not only that, but it took a lot of time to set from the processor.

【0038】[0038]

【発明が解決しようとする課題】このように上記従来の
タイムスロット割当制御方式では、柔軟にその割当を変
更するためには、タイムスロット設定のためのレジスタ
をタイムスロット分用意することが必要であり、ハード
ウェア規模が増大し、しかもプロセッサが全てのレジス
タを設定する必要があることから、設定時間が長くな
り、非効率であるという問題点があった。
As described above, in the above-mentioned conventional time slot allocation control system, in order to flexibly change the allocation, it is necessary to prepare registers for time slot setting for the time slots. However, the hardware scale is increased, and the processor needs to set all the registers. Therefore, there is a problem that the setting time is long and inefficient.

【0039】本発明は上記問題点を除去し、割当タイム
スロットを指定するためのレジスタの数の増加に伴うハ
ードウェア規模の増大と、プロセッサのレジスタ設定時
間の増長を抑えながら、タイムスロットの割当変更に柔
軟に対応可能なタイムスロット割当制御方法及び装置を
提供することを目的とする。
The present invention eliminates the above problems, and allocates time slots while suppressing an increase in hardware scale due to an increase in the number of registers for designating allocation time slots and an increase in processor register setting time. An object of the present invention is to provide a time slot allocation control method and device capable of flexibly coping with changes.

【0040】[0040]

【課題を解決するための手段】この出願の第1の発明
は、端末装置を収容可能な複数のインタフェース手段
を、複数のタイムスロットを有する時分割バスを介し
て、当該タイムスロットの入れ替え動作または多重化動
作を行うスイッチング手段に接続して成る通信装置にお
いて、前記インタフェース手段は、交換制御を司るプロ
セッサからの指示によりあるタイムスロット位置から連
続に使用可能なタイムスロット区間を少なくとも2区間
設定する設定手段を具備し、他のインタフェース手段へ
のデータ伝送に際し、全タイムスロット中の最低2カ所
の連続したタイムスロットの割当を行うようにしたこと
を特徴とする。
The first invention of the present application is such that a plurality of interface means capable of accommodating a terminal device are exchanged with each other through a time division bus having a plurality of time slots. In the communication device connected to the switching means for performing the multiplexing operation, the interface means is set to set at least two time slot sections that can be continuously used from a certain time slot position according to an instruction from the processor controlling exchange control. Means for allocating at least two consecutive time slots among all time slots when transmitting data to another interface means.

【0041】この出願の第2の発明は、端末装置を収容
可能な複数のインタフェース手段と、該インタフェース
手段間を接続し、複数のタイムスロットを有する時分割
バスと、該時分割バスに接続され、前記タイムスロット
の入れ替え動作または多重化動作を行うスイッチング手
段とを具備し、前記インタフェース手段間のデータ伝送
に際し、交換制御を司るプロセッサからの指示に基づ
き、送信元のインタフェース手段のタイムスロットアク
セス制御手段が、必要数のタイムスロットをあるタイム
スロット位置から連続に確保して割当を行う通信装置に
おいて、前記タイムスロットアクセス制御手段は、デー
タの送出を開始するタイムスロットの位置を設定するた
めの先頭スロット設定手段と、該タイムスロットに続い
てデータを送出できるタイムスロット数を設定するため
の使用スロット数設定手段とを少なくとも2組具備し、
他のインタフェース手段へのデータ伝送に際し、全タイ
ムスロット中の最低2カ所の連続したタイムスロットの
割当を行うようにしたことを特徴とする。
The second invention of this application is such that a plurality of interface means capable of accommodating a terminal device, a time division bus connecting the interface means and having a plurality of time slots, and connected to the time division bus. A time slot access control of the source interface means based on an instruction from a processor that controls exchange when transmitting data between the interface means, the switching means performing a switching operation or a multiplexing operation of the time slots. In a communication device in which the means continuously allocates and allocates a required number of time slots from a certain time slot position, the time slot access control means is a head for setting the position of the time slot at which data transmission is started. The slot setting means and data can be sent following the time slot. The number of slots used setting means for setting the number of time slots comprises at least two sets,
It is characterized in that at the time of data transmission to another interface means, at least two consecutive time slots among all time slots are assigned.

【0042】この出願の第3の発明は、端末装置を収容
可能な複数のインタフェース手段をタイムスロットを複
数持つ時分割バスを介してスイッチング手段に接続して
成る通信装置のインタフェース手段内に設けられ、デー
タ伝送に際して必要分のタイムスロットの割当を行うタ
イムスロット割当制御装置において、データの送出を開
始するための各々異なるタイムスロット位置を設定する
少なくとも2つの第1のレジスタ手段と、該第1のレジ
スタ手段に対応して設けられ、対応する第1のレジスタ
手段に設定されたタイムスロットに続いてデータを送出
できるタイムスロット数を各々設定する第2のレジスタ
手段と、タイムスロットの数をカウントするカウンタ
と、該カウンタのカウント値を前記第1のレジスタ手段
及び第2のレジスタ手段の各設定値と比較する比較手段
と、前記カウント値が前記第1のレジスタ手段の設定値
に達した時に送信許可信号を出力するとともに、更に対
応する第2のレジスタ手段の設定値に達した時に送信許
可信号の出力を停止し、全タイムスロット中の最低2カ
所の連続したタイムスロットの割当を行うべく制御する
タイムスロットアクセス制御手段とを具備することを特
徴とする。
The third invention of this application is provided in the interface means of a communication device, which is formed by connecting a plurality of interface means capable of accommodating a terminal device to a switching means via a time division bus having a plurality of time slots. In a time slot allocation control device for allocating necessary time slots for data transmission, at least two first register means for setting different time slot positions for starting data transmission, and the first Second register means provided corresponding to the register means, each of which sets the number of time slots capable of transmitting data subsequent to the time slot set in the corresponding first register means, and the number of time slots is counted. A counter, and a count value of the counter, the first register means and the second register Comparing means for comparing with each set value of the stage, and when the count value reaches the set value of the first register means, a transmission permission signal is output, and further the set value of the corresponding second register means is reached. And a time slot access control means for controlling to stop the output of the transmission permission signal and allocate at least two consecutive time slots in all the time slots.

【0043】[0043]

【作用】本発明では、時分割バス上の割り当てる先頭の
タイムスロットを設定するための先頭スロット設定手段
と、そこから連続していくつのタイムスロットを使用す
るかを設定するための使用スロット数設定手段を少なく
とも2組設け、全体のタイムスロットの中から最低2カ
所の連続したタイムスロットを指定できるようにしたも
のである。
In the present invention, the leading slot setting means for setting the leading time slot to be allocated on the time division bus, and the number of used slots for setting the number of consecutive time slots to be used. At least two sets of means are provided so that at least two consecutive time slots can be designated from all the time slots.

【0044】これにより、この種の設定手段を1組しか
持たない場合に比べて、タイムスロットの割当変更の柔
軟性が高まり、またタイムスロットの数だけ設定手段を
設けた場合と比較して大幅なハードウェア規模の削減が
でき、同時にプロセッサが設定に要する時間の短縮化も
可能となる。
As a result, the flexibility of changing the allocation of the time slots is increased as compared with the case where only one set of this kind of setting means is provided, and it is significantly larger than the case where the setting means is provided by the number of time slots. The hardware scale can be reduced, and at the same time, the time required for the processor to make settings can be shortened.

【0045】[0045]

【実施例】以下、本発明の実施例を添付図面に基づいて
詳細に説明する。図1は本発明に係るバス型ATM交換
機のタイムスロット割当制御部の一実施例を示すブロッ
ク図である。ATM交換機の概略構成、バスのタイミン
グ、データのフォーマット及び交換動作の概略は従来例
で述べたものと同様であるため、ここでは説明を省略す
る。図1に示すタイムスロット割当制御部270Aは、
図6に示す符号270の回路の改良例と考えて差し支え
ない。
Embodiments of the present invention will now be described in detail with reference to the accompanying drawings. FIG. 1 is a block diagram showing an embodiment of a time slot allocation control unit of a bus type ATM switch according to the present invention. The schematic structure of the ATM switch, the timing of the bus, the format of the data, and the outline of the switching operation are the same as those described in the conventional example, and therefore the description thereof is omitted here. The time slot allocation control unit 270A shown in FIG.
It may be considered as an improved example of the circuit of reference numeral 270 shown in FIG.

【0046】本発明のATM交換機においては、タイム
スロット割当のルールが従来方式と異なり、1つのTE
Iに対して最低2カ所までの連続したタイムスロットを
再割り当てできるようになっている。
In the ATM switch of the present invention, the rule of time slot allocation is different from that of the conventional system and one TE is used.
It is possible to reallocate at least two consecutive time slots for I.

【0047】この方式を実現するため、本発明のタイム
スロット割当制御回路270Aは、割り当てる先頭のタ
イムスロットを設定するためのレジスタと、そこから連
続していくつのタイムスロットを使用するかを設定する
ためのレジスタを2組用意することで実現される。
In order to realize this method, the time slot allocation control circuit 270A of the present invention sets a register for setting a head time slot to be allocated and how many time slots are continuously used from that register. It is realized by preparing two sets of registers for.

【0048】すなわち、図1においては、まず割当タイ
ムスロットの先頭を記憶させるレジスタ(SSR1)271
0と、そのタイムスロットから使用可能なタイムスロッ
トの数を設定するレジスタ(LER1)2730が1組存在
し、これらと同様の機能の組み合わせが、レジスタ(SS
R2)2711とレジスタ(LER2)2731とにより更に
もう1組が設けられている。これらレジスタ(SSR1,LE
R1)及び(SSR2,LER2)は、図示しないプロセッサから
のCPU BUSと接続されている。
That is, in FIG. 1, first, a register (SSR1) 271 for storing the head of the assigned time slot
0 and one set of registers (LER1) 2730 for setting the number of timeslots that can be used from that time slot exist.
Another pair is provided by the R2) 2711 and the register (LER2) 2731. These registers (SSR1, LE
R1) and (SSR2, LER2) are connected to a CPU BUS from a processor (not shown).

【0049】また、タイムスロットカウンタ(SC)2
750は、従来と同様に、FCKDW がLレベルになったと
ころからCCKDW2の数をカウントする回路であり、その出
力はそれぞれの2組の比較回路(COMPA1,COMPB1)、
(COMPA2,COMPB2)に入力されている。
The time slot counter (SC) 2
750 is a circuit that counts the number of CCKDW2 from the point where FCKDW goes to L level as in the conventional case, and its output is two sets of comparison circuits (COMPA1, COMPB1),
Input to (COMPA2, COMPB2).

【0050】ここで、(COMPA1)2760には(SSR1)
2710に設定された値と、カウンタ(SC)2750の
出力が与えられ、(COMPB1)2780には、(SSR1)2
710に設定された値に、(LER1)2730に設定した
値を加算器(ADD1)2740で加えた値が与えられてい
る。
Here, the (COMPA1) 2760 has the (SSR1)
The value set in 2710 and the output of the counter (SC) 2750 are given to (COMPB1) 2780, and (SSR1) 2
The value set in 710 is added to the value set in (LER1) 2730 by the adder (ADD1) 2740.

【0051】同様の機能回路が、(SSR2)2711と
(LER2)2731について、もう1組(COMPA2)と(CO
MPB2)の組み合わせで存在し、(COMPA2)2761には
(SSR2)2711に設定された値と、カウンタ(SC)2
750の出力が与えられ、(COMPB2)2781には、
(SSR2)2711に設定された値に、(LER2)2731
に設定した値を加算器(ADD2)2741で加えた値が与
えられている。
A similar functional circuit is used for (SSR2) 2711 and (LER2) 2731, and another set (COMPA2) and (COPA2)
MPB2) exists, and (COMPA2) 2761 has the value set in (SSR2) 2711 and the counter (SC) 2
The output of 750 is given to (COMPB2) 2781,
(LER2) 2731 to the value set in (SSR2) 2711
The value added by the adder (ADD2) 2741 is given.

【0052】COMPA1,COMPB1,COMPA2,COMPB2 の出力
は、タイムスロットアクセス制御部(SAC )2790に
入力され、カウンタ(SC)2750の示す値が、(SSR
1)2710に設定されたタイムスロットまで巡ってく
ると、(COMPA1)2760の出力がオンとなり、送信許
可信号(TXEN)がオンとなり、(LER1)2730の設定
数に達すると、(COMPB1)2780の出力がオンし、TX
ENがオフとなる。
The outputs of COMPA1, COMPB1, COMPA2, COMPB2 are input to the time slot access control section (SAC) 2790, and the value indicated by the counter (SC) 2750 is (SSR
1) When the time slot set in 2710 is reached, the output of (COMPA1) 2760 is turned on, the transmission enable signal (TXEN) is turned on, and when the number of settings of (LER1) 2730 is reached, (COMPB1) 2780 is reached. Output turns on, TX
EN is turned off.

【0053】そして、次に、カウンタ(SC)2750の
示す値が、(SSR2)2711に設定されたタイムスロッ
トまで巡ってくると、(COMPA2)の出力がオンとなり、
送信許可信号(TXEN)がオンとなり、(LER2)2731の
設定数に達すると、(COMPB2)2781の出力がオン
し、TXENがオフとなる。
Then, when the value indicated by the counter (SC) 2750 reaches the time slot set in (SSR2) 2711, the output of (COMPA2) turns on,
When the transmission permission signal (TXEN) is turned on and the set number of (LER2) 2731 is reached, the output of (COMPB2) 2781 is turned on and TXEN is turned off.

【0054】このようにして、タイムスロットアクセス
制御部(SAC )2790からは、レジスタ(SSR1,LER
1)及び(SSR2,LER2)の設定値で決まる2カ所までの
連続したタイムスロットの再割当を行うことができる。
In this way, the time slot access control unit (SAC) 2790 sends registers (SSR1, LER).
1) and (SSR2, LER2) can be reassigned to two consecutive time slots determined by the set values.

【0055】次に、上記構成のタイムスロットアクセス
制御部270Aによるタイムスロット割当の具体例を図
2を参照して詳述する。説明を容易にするために、図2
においてはタイムスロットの総数を12、TEIの最大
収容数を4台としている。
Next, a specific example of time slot allocation by the time slot access control unit 270A having the above configuration will be described in detail with reference to FIG. For ease of explanation, FIG.
, The total number of time slots is 12, and the maximum number of TEIs that can be accommodated is 4.

【0056】図2(a)の上段は、TEI1〜TEI4
に対する1〜10までのタイムスロットの割り当ての一
例を示したものである。11、12タイムスロットは未
使用すなわち空きを示している。
The upper part of FIG. 2A shows TEI1 to TEI4.
It is an example of allocating 1 to 10 time slots to the. The 11th and 12th time slots indicate unused or empty.

【0057】図2に(a)において、TS1から12は
タイムスロットの番号を示し、その番号のしたの枠内の
数字1、2、3、4は、それぞれTEI1に割り当てら
れたタイムスロット、TEI2に割り当てられてタイム
スロット、TEI3に割り当てられたタイムスロット、
TEI4に割り当てられたタイムスロットであることを
示している。
In FIG. 2A, TS1 to 12 indicate time slot numbers, and the numbers 1, 2, 3, and 4 in the frame of the numbers are the time slots TEI2 assigned to TEI1, respectively. Assigned to TEI3,
This indicates that the time slot is assigned to TEI4.

【0058】このことから、図2a上段は特にTEI1
に3個、TEI2に3個、TEI1に1個、TEI4に
3個のタイムスロットを割り当てた例であり、Eとある
2タイムスロットが未割当である状況を指している。
From this, the upper part of FIG.
In this example, three time slots are allocated to TEI2, three to TEI2, one to TEI1 and three to TEI4, and two time slots, E, are unallocated.

【0059】図示しないプロセッサが一つのTEIに対
して、前述のようにタイムスロットを割り当てる際、図
2(a)上段に示すように、TEI間で二重にタイムス
ロットが割り当てられないような管理もまたこのプロセ
ッサによりなされる。
When a processor (not shown) allocates time slots to one TEI as described above, management is performed so that time slots are not allocated twice between TEIs, as shown in the upper part of FIG. 2 (a). Is also done by this processor.

【0060】本実施例に係る装置の立ち上げ時、各TE
Iにおいては、タイムスロット割当制御部270A内の
タイムスロット設定レジスタの1組目、すなわちSSR1,
LER1のみでタイムスロット割当を実施する。これは、は
じめは一つのTEIに対しては一つの連続したタイムス
ロット割当になるようにプロセッサが管理しているため
であり、タイムスロット割当が完了すると、例えば図2
(a)の上段に示すような割当となる。
When the apparatus according to this embodiment is started up, each TE
In I, the first set of time slot setting registers in the time slot allocation control unit 270A, that is, SSR1,
Time slot allocation is performed only by LER1. This is because the processor initially manages one continuous time slot allocation for one TEI, and when the time slot allocation is completed, for example, as shown in FIG.
The allocation is as shown in the upper part of (a).

【0061】次に、本発明によるTEIへのタイムスロ
ット割当の変更制御について詳しく述べる。今、図2
(b)の上段から下段への如く、TEI1のタイムスロ
ット割当数を3から2へ、またTEI3のタイムスロッ
ト割当数を1から3に変更するものとする。
Next, the change control of time slot allocation to TEI according to the present invention will be described in detail. Figure 2 now
It is assumed that the number of timeslots allocated to TEI1 is changed from 3 to 2 and the number of timeslots allocated to TEI3 is changed from 1 to 3 as in the case of (b) from the upper stage to the lower stage.

【0062】従来の技術の欄で説明したように、SS
R,LERが一組しか無い場合、図2(a)上段の様に
連続したタイムスロットの空きエリアが2タイムスロッ
ト分しか残っていない場合、上記要求に際して、TEI
3の変更はその下段に示す如く最大で2までしか割り当
てることができなかった。
As described in the section of the prior art, SS
When there is only one set of R and LER, and when the empty area of continuous time slots for only two time slots remains as shown in the upper part of FIG.
As for the change of 3, the maximum can be allotted to 2 as shown in the lower part.

【0063】本発明によれば、SSR,LERは2組設
けられているため、TEI3へ割り当てることのできる
タイムスロットは、2カ所までの連続したタイムスロッ
トを再割り当てできる。その結果、図2(a)の上段に
示す状態から上記要求を受けた場合、図2(b)下段に
示すように、TEI3に対しては、その要求通り、タイ
ムスロット7単独と、タイムスロット11から12の合
計3つのタイムスロットを割り当てることができるよう
になる。
According to the present invention, since two sets of SSR and LER are provided, up to two consecutive time slots can be reallocated to the TEI3. As a result, when the above request is received from the state shown in the upper part of FIG. 2A, as shown in the lower part of FIG. 2B, the TEI 3 has the time slot 7 alone and the time slot 7 as requested. A total of 3 timeslots 11 to 12 can be assigned.

【0064】従来の技術の欄で述べたように、タイムス
ロットの割当を最も柔軟に行えるようにするには、タイ
ムスロットの数だけタイムスロット設定レジスタを設け
る方法があった(図11参照)。
As described in the section of the prior art, there has been a method of providing time slot setting registers corresponding to the number of time slots in order to make the time slot allocation most flexible (see FIG. 11).

【0065】この方法によれば、図2(b)の空きタイ
ムスロット(タイムスロット3)も、TEI3に割り当
てることが可能になり、一見優れた方法のように見え
る。しかしながら、前述のように、レジスタの数はタイ
ムスロット数分必要となるため、ハードウェアの規模
と、プロセッサがレジスタ設定にかかる時間の増大を免
れなかった。
According to this method, the empty time slot (time slot 3) of FIG. 2 (b) can be assigned to TEI3, which seems to be an excellent method at first glance. However, as described above, since the number of registers is required for the number of time slots, the hardware scale and the time required for the processor to set the registers are unavoidable.

【0066】これに対して、本発明の方法は、タイムス
ロットの数に係わらずレジスタの総数は4個でよいた
め、タイムスロットの数が4を越える場合はハードウェ
ア規模と設定時間については極めて優位になる。
On the other hand, in the method of the present invention, since the total number of registers is 4 regardless of the number of time slots, when the number of time slots exceeds 4, the hardware scale and the set time are extremely large. Take an advantage.

【0067】2カ所の連続したタイムスロットしか設定
できないデメリットもあるが、初期にプロセッサがタイ
ムスロットを割り当てる際に、例えばタイムスロット番
号の若い方から割当を実施するようにすれば、タイムス
ロットの後半部分に空きのタイムスロットが集中するよ
うになるため、タイムスロット割当を変更する時、再割
り当てするタイムスロットは、今まで使用していたタイ
ムスロットのグループと後半の空きエリアのグループを
割り当てれば済むため、2カ所しか指定でき無くとも殆
ど実用上問題は無いと言える。
Although there is a demerit that only two consecutive time slots can be set, when the processor allocates a time slot in the initial stage, if the time slot number is allocated from the younger one, the latter half of the time slot can be set. Since empty time slots will be concentrated in the part, when changing the time slot allocation, the time slots to be reallocated can be allocated by assigning the time slot group that has been used until now and the empty area group in the latter half. Therefore, it can be said that there is practically no problem even if only two locations can be specified.

【0068】[0068]

【発明の効果】以上説明したように本発明によれば、先
頭のタイムスロットを設定するための先頭スロット設定
手段と、そこから連続していくつのタイムスロットを使
用するかを設定するための使用スロット数設定手段を少
なくとも2組設け、全体のタイムスロットの中から最低
2カ所の連続したタイムスロットを指定できるようにし
たため、本制御方法をバス構造を持った交換機及び多重
化装置に適用した場合、最小限のハードウェアの追加で
柔軟なタイムスロット割当の制御が可能となり、設定手
段への設定時間も最小限に抑えつつあくまでも変更の必
要な部分だけを短時間のうちに効率的に変更できるとい
う優れた利点を有する。
As described above, according to the present invention, the head slot setting means for setting the head time slot and the use for setting the number of time slots to be continuously used from the head slot setting means. When at least two sets of slot number setting means are provided so that at least two consecutive time slots can be designated from all the time slots, the present control method is applied to a switch having a bus structure and a multiplexer. , Flexible control of time slot allocation is possible by adding minimum hardware, and it is possible to efficiently change only the part that needs to be changed in a short time while minimizing the setting time to the setting means. It has an excellent advantage.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係るバス型ATM交換機におけるタイ
ムスロット割当制御部の一実施例を示すブロック図。
FIG. 1 is a block diagram showing an embodiment of a time slot allocation control unit in a bus type ATM switch according to the present invention.

【図2】本発明のタイムスロット割当制御方法に基づく
タイムスロット割当変更の一例を示す図。
FIG. 2 is a diagram showing an example of time slot allocation change based on the time slot allocation control method of the present invention.

【図3】バス型ATM交換機の要部概略構成を示す図。FIG. 3 is a diagram showing a schematic configuration of a main part of a bus type ATM switch.

【図4】図3におけるスイッチング回路の詳細構成図。FIG. 4 is a detailed configuration diagram of a switching circuit in FIG.

【図5】図3におけるインタフェース回路のデータ受信
制御部の詳細構成図。
5 is a detailed configuration diagram of a data reception control unit of the interface circuit in FIG.

【図6】図3におけるインタフェース回路のデータ送信
制御部の詳細構成図。
6 is a detailed configuration diagram of a data transmission control unit of the interface circuit in FIG.

【図7】図3におけるスイッチング回路とインタフェー
ス回路間のバス上の各データのタイミングチャート。
7 is a timing chart of each data on the bus between the switching circuit and the interface circuit in FIG.

【図8】図3におけるインタフェース回路間で伝送され
るデータのフォーマットの一例を示す図。
8 is a diagram showing an example of a format of data transmitted between the interface circuits in FIG.

【図9】従来のタイムスロット割当制御方法に基づくタ
イムスロット割当変更の一例を示す図。
FIG. 9 is a diagram showing an example of time slot allocation change based on a conventional time slot allocation control method.

【図10】従来のバス型ATM交換機におけるタイムス
ロット割当制御部の構成図。
FIG. 10 is a configuration diagram of a time slot allocation control unit in a conventional bus type ATM switch.

【図11】従来のバス型ATM交換機におけるタイムス
ロット割当制御部の別の構成例を示す図。
FIG. 11 is a diagram showing another configuration example of the time slot allocation control unit in the conventional bus type ATM switch.

【符号の説明】[Explanation of symbols]

10 スイッチング回路(SW) 110 データ受信部 120 ヘッダ書換部 130 データ送出部 140 変換テーブル 20-1〜20-n インタフェース回路(TEI1 〜TE
In ) 210 受信制御部 220 宛先抽出部 240,250 データバッファ 230,260 バッファ制御部 270 タイムスロット割当制御部 2710,2711 割当先頭タイムスロット記憶レジ
スタ(SSR1 ,2 ) 2730,2731 使用タイムスロット記憶レジスタ
(LER1 ,2 ) 2740,2741 加算器(ADD1,ADD2) 2750 タイムスロットカウンタ 2760,2761 比較回路(COMP.A1 ,COMP.A2 ) 2780,2781 比較回路(COMP.B1 ,COMP.B2 ) 2790 タイムスロットアクセス制御部(SAC)
10 switching circuit (SW) 110 data receiving unit 120 header rewriting unit 130 data sending unit 140 conversion table 20-1 to 20-n interface circuit (TEI1 to TE)
In) 210 reception control unit 220 destination extraction unit 240,250 data buffer 230,260 buffer control unit 270 time slot allocation control unit 2710,2711 allocation start time slot storage register (SSR1,2) 2730,2731 used time slot storage register ( LER1, 2) 2740, 2741 Adder (ADD1, ADD2) 2750 Time slot counter 2760, 2761 Comparison circuit (COMP.A1, COMP.A2) 2780, 2781 Comparison circuit (COMP.B1, COMP.B2) 2790 Time slot access Control unit (SAC)

Claims (15)

【特許請求の範囲】[Claims] 【請求項1】 端末装置を収容可能な複数のインタフェ
ース手段を、複数のタイムスロットを有する時分割バス
を介して、当該タイムスロットの入れ替え動作または多
重化動作を行うスイッチング手段に接続して成る通信装
置において、 前記インタフェース手段は、交換制御を司るプロセッサ
からの指示によりあるタイムスロット位置から連続に使
用可能なタイムスロット区間を少なくとも2区間設定す
る設定手段を具備し、他のインタフェース手段へのデー
タ伝送に際し、全タイムスロット中の最低2カ所の連続
したタイムスロットの割当を行うようにしたことを特徴
とするタイムスロット割当制御方法。
1. Communication in which a plurality of interface means capable of accommodating a terminal device are connected to a switching means for performing a replacing operation or a multiplexing operation of the time slots via a time division bus having a plurality of time slots. In the device, the interface means includes setting means for setting at least two time slot sections that can be continuously used from a certain time slot position according to an instruction from a processor in charge of exchange control, and transmits data to another interface means. At this time, the time slot allocation control method is characterized in that at least two consecutive time slots are allocated among all the time slots.
【請求項2】 タイムスロットの割当変更に際し、割当
変更の不要なインタフェース手段に対するタイムスロッ
トの設定はそのまま維持し、他の割当変更の必要なイン
タフェース手段に対して前記設定手段の設定区間の変更
に応じてタイムスロット再割当を行うことを特徴とする
請求項1記載のタイムスロット割当制御方法。
2. When changing the allocation of time slots, the time slot setting for the interface means that does not need to be changed is maintained as it is, and the setting section of the setting means is changed for other interface means that need to be changed in allocation. The time slot allocation control method according to claim 1, wherein time slot reallocation is performed according to the time slot allocation.
【請求項3】 装置立ち上げ時、前記設定手段の一方の
タイムスロット区間のみを用いてタイムスロット割当を
行うことを特徴とする請求項1または2記載のタイムス
ロット割当制御方法。
3. The time slot allocation control method according to claim 1, wherein the time slot allocation is performed using only one time slot section of the setting means when the apparatus is started up.
【請求項4】 タイムスロット番号の小さい方から順に
割当を行い、タイムスロット番号の最大値近傍の区間に
空きタイムスロットを集中させるようにしたことを特徴
とする請求項3記載のタイムスロット割当制御方法。
4. The time slot allocation control according to claim 3, wherein allocation is performed in order from the smallest time slot number, and empty time slots are concentrated in a section near the maximum value of the time slot number. Method.
【請求項5】 インタフェース手段は、更に公衆網また
は専用線との接続機能を有することを特徴とする請求項
1記載のタイムスロット割当制御方法。
5. The time slot allocation control method according to claim 1, wherein the interface means further has a function of connecting to a public network or a private line.
【請求項6】 端末装置を収容可能な複数のインタフェ
ース手段と、該インタフェース手段間を接続し、複数の
タイムスロットを有する時分割バスと、該時分割バスに
接続され、前記タイムスロットの入れ替え動作または多
重化動作を行うスイッチング手段とを具備し、前記イン
タフェース手段間のデータ伝送に際し、交換制御を司る
プロセッサからの指示に基づき、送信元のインタフェー
ス手段のタイムスロットアクセス制御手段が、必要数の
タイムスロットをあるタイムスロット位置から連続に確
保して割当を行う通信装置において、 前記タイムスロットアクセス制御手段は、データの送出
を開始するタイムスロットの位置を設定するための先頭
スロット設定手段と、該タイムスロットに続いてデータ
を送出できるタイムスロット数を設定するための使用ス
ロット数設定手段とを少なくとも2組具備し、他のイン
タフェース手段へのデータ伝送に際し、全タイムスロッ
ト中の最低2カ所の連続したタイムスロットの割当を行
うようにしたことを特徴とするタイムスロット割当制御
方法。
6. A plurality of interface means capable of accommodating a terminal device, a time division bus connecting the interface means and having a plurality of time slots, and a time division exchange operation connected to the time division bus. Alternatively, when transmitting data between the interface means, the time slot access control means of the interface means of the transmission source is provided with a switching means for performing a multiplexing operation, and based on an instruction from the processor that controls exchange, In a communication device for continuously allocating and allocating slots from a certain time slot position, the time slot access control means includes a leading slot setting means for setting a position of a time slot to start data transmission, and the time slot access control means. Set the number of time slots that can send data following a slot. At least two sets of used slot number setting means for performing the data transfer are provided, and at the time of data transmission to another interface means, at least two consecutive time slots among all time slots are assigned. Time slot allocation control method.
【請求項7】 タイムスロットの割当変更に際し、割当
変更の不要なインタフェース手段に対するタイムスロッ
トの設定はそのまま維持し、他の割当変更の必要なイン
タフェース手段に対して前記2組の設定手段の設定値変
更に応じてタイムスロット再割当を行うことを特徴とす
る請求項6記載のタイムスロット割当制御方法。
7. When changing the allocation of time slots, the setting of the time slot for the interface means that does not need to be changed is maintained as it is, and the setting values of the two sets of setting means for the other interface means that need to be changed. 7. The time slot allocation control method according to claim 6, wherein time slot reallocation is performed according to the change.
【請求項8】 装置立ち上げ時、前記2組の設定手段の
うちの1組のみを用いてタイムスロット割当を行うこと
を特徴とする請求項6または7記載のタイムスロット割
当制御方法。
8. The time slot allocation control method according to claim 6 or 7, wherein when starting up the device, only one of the two sets of setting means is used for time slot allocation.
【請求項9】 タイムスロット番号の小さい方から順に
割当を行い、タイムスロット番号の最大値近傍の区間に
空きタイムスロットを集中させるようにしたことを特徴
とする請求項8記載のタイムスロット割当制御方法。
9. The time slot allocation control according to claim 8, wherein allocation is performed in order from the smallest time slot number, and empty time slots are concentrated in a section near the maximum value of the time slot number. Method.
【請求項10】 インタフェース手段は、更に公衆網あ
るいは専用線との接続機能を有することを特徴とする請
求項6記載のタイムスロット割当制御方法。
10. The time slot allocation control method according to claim 6, wherein the interface means further has a function of connecting to a public network or a private line.
【請求項11】 端末装置を収容可能な複数のインタフ
ェース手段をタイムスロットを複数持つ時分割バスを介
してスイッチング手段に接続して成る通信装置のインタ
フェース手段内に設けられ、データ伝送に際して必要分
のタイムスロットの割当を行うタイムスロット割当制御
装置において、 データの送出を開始するための各々異なるタイムスロッ
ト位置を設定する少なくとも2つの第1のレジスタ手段
と、 該第1のレジスタ手段に対応して設けられ、対応する第
1のレジスタ手段に設定されたタイムスロットに続いて
データを送出できるタイムスロット数を各々設定する第
2のレジスタ手段と、 タイムスロットの数をカウントするカウンタと、 該カウンタのカウント値を前記第1のレジスタ手段及び
第2のレジスタ手段の各設定値と比較する比較手段と、 前記カウント値が前記第1のレジスタ手段の設定値に達
した時に送信許可信号を出力するとともに、更に対応す
る第2のレジスタ手段の設定値に達した時に送信許可信
号の出力を停止し、全タイムスロット中の最低2カ所の
連続したタイムスロットの割当を行うべく制御するタイ
ムスロットアクセス制御手段とを具備することを特徴と
するタイムスロット割当制御装置。
11. An interface means of a communication device, wherein a plurality of interface means capable of accommodating a terminal device are connected to a switching means via a time division bus having a plurality of time slots, and is provided in a necessary amount for data transmission. In a time slot allocation control device for allocating time slots, at least two first register means for setting different time slot positions for starting data transmission, and corresponding to the first register means are provided. Second register means for respectively setting the number of time slots capable of transmitting data following the time slot set in the corresponding first register means, a counter for counting the number of time slots, and a count of the counter A value is compared with each set value of the first register means and the second register means. And a transmission permission signal when the count value reaches the set value of the first register means, and a transmission permission signal is output when the corresponding count value reaches the set value of the second register means. And a time slot access control means for controlling to allocate at least two consecutive time slots in all time slots.
【請求項12】 タイムスロットの割当変更に際し、割
当変更の不要なインタフェース手段に対する前記第1及
び第2のレジスタ手段の設定値はそのまま維持し、他の
割当変更の必要なインタフェース手段に対して前記第1
及び第2のレジスタ手段の設定値の変更に応じてタイム
スロット再割当を行うことを特徴とする請求項11記載
のタイムスロット割当制御装置。
12. When changing the allocation of time slots, the setting values of the first and second register means for the interface means that do not need to be changed are maintained as they are and the interface means that need to be changed for the other interface means are maintained. First
12. The time slot allocation control device according to claim 11, wherein time slot reallocation is performed according to a change in the setting value of the second register means.
【請求項13】 装置立ち上げ時、前記第1のレジスタ
手段と第2のレジスタ手段中の1組のみを用いてタイム
スロット割当を行うことを特徴とする請求項12または
13記載のタイムスロット割当制御装置。
13. The time slot allocation according to claim 12 or 13, wherein only one set of the first register means and the second register means is used when the apparatus is started up. Control device.
【請求項14】 タイムスロット番号の小さい方から順
に割当を行い、タイムスロット番号の最大値近傍の区間
に空きタイムスロットを集中させるようにしたことを特
徴とする請求項13記載のタイムスロット割当制御装
置。
14. The time slot allocation control according to claim 13, wherein allocation is performed in order from the smallest time slot number, and empty time slots are concentrated in a section near the maximum value of the time slot number. apparatus.
【請求項15】 インタフェース手段は、更に公衆網ま
たは専用線との接続機能を有することを特徴とする請求
項11記載のタイムスロット割当制御装置。
15. The time slot allocation control device according to claim 11, wherein the interface means further has a function of connecting to a public network or a private line.
JP32442093A 1993-12-22 1993-12-22 Time slot assignment controlling method and device therefor Pending JPH07183864A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32442093A JPH07183864A (en) 1993-12-22 1993-12-22 Time slot assignment controlling method and device therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32442093A JPH07183864A (en) 1993-12-22 1993-12-22 Time slot assignment controlling method and device therefor

Publications (1)

Publication Number Publication Date
JPH07183864A true JPH07183864A (en) 1995-07-21

Family

ID=18165601

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32442093A Pending JPH07183864A (en) 1993-12-22 1993-12-22 Time slot assignment controlling method and device therefor

Country Status (1)

Country Link
JP (1) JPH07183864A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017532913A (en) * 2014-10-31 2017-11-02 華為技術有限公司Huawei Technologies Co.,Ltd. System, apparatus and method for low jitter communication over a packet switched network

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017532913A (en) * 2014-10-31 2017-11-02 華為技術有限公司Huawei Technologies Co.,Ltd. System, apparatus and method for low jitter communication over a packet switched network
US10404608B2 (en) 2014-10-31 2019-09-03 Huawei Technologies Co., Ltd. Systems, devices, and methods for low-jitter communication over a packet-switched network

Similar Documents

Publication Publication Date Title
EP0630540B1 (en) Communications bus and controller
US4791629A (en) Communications switching system
KR100221160B1 (en) Temporary information storage system comprising a buffer memory storing data structured in fixed or variable length data blocks
FI74863C (en) TIDSUPPDELAD VAEXEL MED FOERDELAD STYRNING.
JP3516684B2 (en) Asynchronous data transmission and source traffic control system
EP0288636A2 (en) Network communications adapter
JPH0319745B2 (en)
US4672604A (en) Time slot polling arrangement for multiple stage time division switch
JPH02150140A (en) Label-switching for asynchronous high-speed packed-switching and control interface
JPH05216688A (en) Decision-logic method for allocating common resource
EP0534493B1 (en) Data transfer system including exchange
EP0419750B1 (en) Distribution mechanism for establishing communications between user interfaces of a communication system
US4633461A (en) Switching control for multiple stage time division switch
JPH07183864A (en) Time slot assignment controlling method and device therefor
JPS62622B2 (en)
JP2865314B2 (en) Packet communication device
JPS5810021B2 (en) Time division multiplex network system
JPS6045864A (en) Transferring of infromation between microcomputers in systememploying no central processing control
JPH10126870A (en) Time slot allocating system
EP2450795A1 (en) Computer device, parallel computer system, and synchronization program
JPS5810022B2 (en) Time division multiplex line allocation control method
JPS5825742A (en) Data transferring method
JPS6282746A (en) Counter control type packet reservation system
JPH1023055A (en) Communication equipment and time slot assignment control method therefor
JPS63107236A (en) Line control method