JPH06175669A - Noise controller - Google Patents

Noise controller

Info

Publication number
JPH06175669A
JPH06175669A JP4325598A JP32559892A JPH06175669A JP H06175669 A JPH06175669 A JP H06175669A JP 4325598 A JP4325598 A JP 4325598A JP 32559892 A JP32559892 A JP 32559892A JP H06175669 A JPH06175669 A JP H06175669A
Authority
JP
Japan
Prior art keywords
signal
reference signal
engine
noise
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4325598A
Other languages
Japanese (ja)
Other versions
JP3506449B2 (en
Inventor
Kazuya Sako
和也 佐古
Masaaki Nagami
正明 永海
Toshitaka Yamato
俊孝 大和
Kazuhiro Sakiyama
和広 崎山
Masahiro Babasaki
正博 馬場崎
Osamu Ishikawa
修 石川
Hideki Kitao
英樹 北尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP32559892A priority Critical patent/JP3506449B2/en
Publication of JPH06175669A publication Critical patent/JPH06175669A/en
Application granted granted Critical
Publication of JP3506449B2 publication Critical patent/JP3506449B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Exhaust Silencers (AREA)
  • Soundproofing, Sound Blocking, And Sound Damping (AREA)

Abstract

PURPOSE:To improve an information transfer method to a main processing part for generating various information expressing the operational condition of a noise source. CONSTITUTION:This noise controller outputting the cancel sound with a an opposite phase and equal sound pressure to the noise is provided with a pulse shaping circuit 100 eliminating the influence of the changes in a DC level and a pulse wave height depending on the number of revolution of an engine from an engine pulse, a reference signal forming circuit 200 forming a reference signal imitating the noise making the engine pulse be a basic signal, the main processing part 300 forming a compensation signal for forming a cancel sound so that an error signal becomes minimum using the reference signal and changing a processing amount according to the number of revolution of the engine, a correction control part 400 correcting the reference signal basing on the error signal and adjusting the tone of a remaining sound and a malfunction prevention circuit 500 interrupting the operation when the number of revolution of the engine becomes a prescribed value or above.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は騒音と逆相等音圧のキャ
ンセル音をスピーカから出力することにより騒音をキャ
ンセルする騒音制御装置に関し、特に本発明では騒音源
から発生する騒音を目的の領域において低減するため、
適応型フィルタ等を用いてキャンセル音(二次音)を発
生する騒音制御装置において、効果的なキャンセル音を
生成する騒音源の動作状態を表現する各種情報の加工
方法、加工回路構成、キャンセル音を生成するため
の主処理部への情報受渡し方法等に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a noise control device for canceling noise by outputting a canceling sound of noise and anti-phase equal sound pressure from a speaker. In particular, the present invention relates to noise generated from a noise source in a target area. To reduce
In a noise control device that generates a cancellation sound (secondary sound) using an adaptive filter, etc., a processing method, processing circuit configuration, and cancellation sound of various information expressing the operating state of a noise source that produces an effective cancellation sound. The present invention relates to a method of passing information to the main processing unit for generating the.

【0002】[0002]

【従来の技術】従来このような分野の技術として、内燃
機関等から発生する騒音を低減するためにマフラ等の受
動的なキャンセル音装置が使用されてきたが、サイズ、
キャンセル音特性等の観点から改善がなされていた。こ
れに対し、音源から発生された騒音と逆位相・等音圧の
補償音をスピーカから出力し、騒音を相殺する能動型の
騒音制御装置が提案されている。ところで、この能動型
の騒音制御装置自体の周波数特性あるいは安定性等が十
分でなく実用化が遅れていた。しかし、近年ディジタル
回路を使用した信号処理技術が発展し取り扱う周波数範
囲も拡大した結果、実用的な騒音制御装置が多数提案さ
れている。このような分野の技術として、特開昭63−
311396号公報に記載されるものがある。これに記
載されるものは、ダクト上流に設置した騒音源用のマイ
クロフォンで騒音を検出し信号処理回路により騒音と逆
位相・等音圧の信号をダクト下流に設置したスピーカか
ら出力し、キャンセルされた結果をキャンセル用のマイ
クロフォンで検出してフィードバックするフィードバッ
ク系と、フィードフォワード系と組み合わせた、いわゆ
る2マイクロフォン・1スピーカ型の能動型騒音制御装
置である。
2. Description of the Related Art Conventionally, as a technique in such a field, a passive canceling sound device such as a muffler has been used to reduce noise generated from an internal combustion engine or the like.
Improvements have been made from the viewpoint of cancellation sound characteristics. On the other hand, there has been proposed an active noise control device that cancels noise by outputting from a speaker a compensating sound having an opposite phase and equal sound pressure to the noise generated from a sound source. By the way, the frequency characteristic or stability of the active noise control device itself is not sufficient, and its practical application has been delayed. However, as a result of the recent development of signal processing technology using digital circuits and expansion of the frequency range to be handled, many practical noise control devices have been proposed. As a technique in such a field, Japanese Patent Laid-Open No. 63-
There is one described in Japanese Patent No. 311396. What is described in this is that noise is detected by a noise source microphone installed upstream of the duct, and a signal processing circuit outputs a signal of opposite phase and equal sound pressure from the speaker installed downstream of the duct and is canceled. This is a so-called two-microphone / one-speaker type active noise control device in which a feedback system for detecting and feeding back the result with a canceling microphone is combined with a feedforward system.

【0003】ところで、この騒音制御装置には、所定の
サンプリング周波数によりアナログ信号が変換されたデ
ィジタル信号を処理するディジタル回路を使用した信号
処理技術としてDSP(Digital Signal Processor) が
使用され、該DSPには主処理を行う適応型フィルタ
(Adaptive Signal Processor)が設けられており、この
適応型フィルタにより騒音をキャンセルための補償音が
形成されている。この騒音制御装置を、例えば、車両に
搭載し車両の騒音を制御する場合にはエンジンの回転パ
ルスから騒音として生じる模擬的信号を形成し前記適応
型フィルタへの参照信号として使用されている。
By the way, this noise control device uses a DSP (Digital Signal Processor) as a signal processing technique using a digital circuit for processing a digital signal in which an analog signal is converted at a predetermined sampling frequency. Is provided with an adaptive filter (Adaptive Signal Processor) that performs main processing, and this adaptive filter forms a compensation sound for canceling noise. When the noise control device is mounted on a vehicle to control the noise of the vehicle, for example, a simulated signal generated as noise from the engine rotation pulse is formed and used as a reference signal to the adaptive filter.

【0004】[0004]

【発明が解決しようとする課題】ところで、従来の騒音
制御装置では、エンジンの回転パルスは、エンジンの回
転に依存してDCレベル、パルス波高等が変動する。例
えば、エンジン回転が高くなるとDCレベルがふわっと
高くなり、パルス波高が小さくなり、パルス波形も矩形
波からサイン波に近くなるといった現象が発生する場合
がある。しかし、回転パルスのDCレベルが変動すると
騒音の周波数が検出できなくなり、パルス波高が変動す
るとジッタが生じ、参照信号の形成に問題があった。さ
らに前記参照信号、参照信号処理の応答性改善、非整数
次の騒音のキャンセル、騒音の音色調整等の課題があ
る。
By the way, in the conventional noise control device, the DC level, pulse wave height, etc. of the engine rotation pulse fluctuate depending on the rotation of the engine. For example, when the engine speed becomes higher, the DC level becomes softer, the pulse wave height becomes smaller, and the pulse waveform may change from a rectangular wave to a sine wave. However, when the DC level of the rotation pulse fluctuates, the noise frequency cannot be detected, and when the pulse wave height fluctuates, jitter occurs, and there is a problem in forming the reference signal. Further, there are problems such as improvement in response of the reference signal and reference signal processing, cancellation of noise of non-integer order, adjustment of tone color of noise.

【0005】したがって本発明は上記問題点に鑑みエン
ジンの回転パルスの検出精度向上、参照信号、参照信号
処理の応答性改善、非整数次の騒音のキャンセル、騒音
の音色調整等が図れる騒音制御装置を提供することを目
的とする。
Therefore, in view of the above problems, the present invention is a noise control device capable of improving the detection accuracy of the engine rotation pulse, improving the responsiveness of the reference signal, the processing of the reference signal, canceling non-integer-order noise, adjusting the tone color of noise, and the like. The purpose is to provide.

【0006】[0006]

【課題を解決するための手段】本発明は前記問題点を解
決するために、エンジンからの騒音と逆相等音圧のキャ
ンセル音を出力するスピーカと、前記キャンセル音によ
り騒音が重畳した結果生じる残留音を捕捉して誤差信号
としてフィートバックするマイクロフォンとを有する騒
音制御装置に、パルス整形回路、参照信号形成回路、主
処理部、補正制御部及び誤動作防止回路を設ける。
SUMMARY OF THE INVENTION In order to solve the above problems, the present invention provides a speaker for outputting a cancel sound of noise from an engine and a reverse phase equal sound pressure, and a residual generated as a result of noise being superposed by the cancel sound. A noise control device having a microphone that captures sound and performs feedback as an error signal is provided with a pulse shaping circuit, a reference signal forming circuit, a main processing unit, a correction control unit, and a malfunction prevention circuit.

【0007】前記パルス整形回路は前記エンジンからの
エンジンパルスに関し、エンジン回転数に依存するDC
レベル、パルス波高の変化の影響を除去するようにして
ある。前記参照信号形成回路は前記パルス整形回路の出
力信号を基本信号としこの整数次のみならず非整数次に
関しても前記エンジンの騒音を模擬した参照信号を形成
し、この参照信号をアナログ信号からディジタル信号に
変換するためにA/D変換器を有するようにしてある。
The pulse shaping circuit relates to the engine pulse from the engine and is a DC depending on the engine speed.
The effect of changes in level and pulse wave height is eliminated. The reference signal forming circuit uses the output signal of the pulse shaping circuit as a basic signal to form a reference signal simulating the noise of the engine not only for the integer order but also for the non-integer order, and the reference signal is converted from an analog signal to a digital signal. An A / D converter is provided for the conversion.

【0008】前記主処理部は前記参照信号を用いて前記
誤差信号が最小になるようにキャンセル音を形成するた
めの補償信号を形成し、前記エンジンの回転数が低くな
る程に処理量を増加するようにしてある。前記補正制御
部は前記誤差信号に基づき前記参照信号形成回路の参照
信号を補正し、前記残留音の音色を調整するようにして
ある。
The main processing unit uses the reference signal to form a compensation signal for forming a cancel sound so that the error signal is minimized, and the processing amount is increased as the engine speed decreases. I am doing it. The correction controller corrects the reference signal of the reference signal forming circuit based on the error signal to adjust the tone color of the residual sound.

【0009】前記誤動作防止回路は前記パルス整形回路
のエンジンパルスに基づき、エンジン回転数が所定以上
なら騒音制御の動作を停止するようにしてある。
The malfunction prevention circuit stops the noise control operation based on the engine pulse of the pulse shaping circuit when the engine speed is equal to or higher than a predetermined value.

【0010】[0010]

【作用】本発明の騒音制御装置によれば、前記エンジン
からのエンジンパルスに関し、エンジン回転数に依存す
るDCレベル、パルス波高の変化の影響を除去すること
により、エンジン回転が変動しても正確にパルスを発生
することができるようになった。前記パルス整形回路の
出力信号を基本信号としこの整数次のみならず非整数次
に関しても前記エンジンの騒音を模擬した参照信号を形
成し、この参照信号をアナログ信号からディジタル信号
に変換するために、例えば、Δ−Σ型A/D変換器を有
し、主処理部では前記Δ−Σ型A/D変換器に用いるサ
ンプリング信号の周波数を分周した分周信号をサンプリ
ング信号として用いることにより群遅延特性の影響を小
さくできるようになった。さらに非整数次の騒音の低減
を図ることができるようになった。前記主処理部は前記
参照信号を用いて前記誤差信号が最小になるようにキャ
ンセル音を形成するための補償信号を形成し、前記エン
ジンの回転数が低くなる程に処理量を増加することによ
り応答性改善と精度向上が図られるようになった。前記
誤差信号に基づき前記参照信号形成回路の参照信号を補
正することにより、出力の成分と入力の成分が対応づけ
らる場合も、出力の成分と入力の成分が対応づけられな
い場合も有効な効果が得られるようになった。自ら形成
した参照信号の周波数分析と、誤差信号の周波数分析と
を対応づけて比較しこの結果により基本信号を分周する
分周比、分周された信号の振幅を前記残留音の音色を調
整することにより騒音低減効果を最大にするだけでなく
音色の調整も可能にする。さらにエンジンパルスに基づ
き、エンジン回転数が所定以上なら騒音制御の動作を停
止することにより騒音制御を無効にする。
According to the noise control device of the present invention, with respect to the engine pulse from the engine, the influence of the change in the DC level and the pulse wave height depending on the engine speed is eliminated, so that the engine speed is accurately maintained even if the engine speed fluctuates. Can now generate pulses. In order to convert the output signal of the pulse shaping circuit to a basic signal to form a reference signal simulating the noise of the engine not only for the integer order but also for the non-integer order, and converting the reference signal from an analog signal to a digital signal, For example, it has a Δ-Σ type A / D converter, and the main processing section uses a divided signal obtained by dividing the frequency of the sampling signal used in the Δ-Σ type A / D converter as a sampling signal. The influence of delay characteristics can be reduced. Furthermore, it has become possible to reduce noise of non-integer order. The main processing unit uses the reference signal to form a compensation signal for forming a cancellation sound so as to minimize the error signal, and increases the processing amount as the engine speed decreases. It has become possible to improve responsiveness and accuracy. By correcting the reference signal of the reference signal forming circuit based on the error signal, it is effective whether the output component and the input component are associated with each other or the output component and the input component are not associated with each other. The effect came to be obtained. The frequency analysis of the reference signal formed by itself and the frequency analysis of the error signal are associated and compared, and the division ratio for dividing the basic signal and the amplitude of the divided signal are used to adjust the timbre of the residual sound. By doing so, not only the noise reduction effect is maximized, but also the tone color can be adjusted. Further, based on the engine pulse, if the engine speed is equal to or higher than a predetermined value, the noise control operation is stopped to invalidate the noise control.

【0011】[0011]

【実施例】以下本発明の実施例について図面を参照して
説明する。図1は本発明の実施例に係る騒音制御装置の
全体構成を示す図である。本図に示す騒音制御装置は、
車両のエンジン1を騒音源として騒音が排気管を経由し
て外部の放出される付近に設けられ、騒音と逆位相・等
音圧のキャンセル音を出力するスピーカ2と、該スピー
カ2の付近に設けられかつ騒音にキャンセル音を重畳し
た結果残留する残留音を捕捉して誤差信号を生成するマ
イクロフォン3と、前記スピーカ2を駆動する電力増幅
器4と、該電力増幅器4に接続され高周波成分を除去す
る低域通過フィルタ5と、該低域通過フィルタ5に接続
され、ディジタル信号をアナログ信号に変換するD/A
変換器6(Digital to AnalogConverter) と、前記マイ
クロフォン3の出力信号を増幅する増幅器7と、該増幅
器7に接続され標本化に伴う折り返しを防止する低域通
過フィルタ8と、該低域通過フィルタ8に接続されアナ
ログ信号をディジタル信号に変換するA/D変換器9
(Analog to Digital Converter)と、エンジン1のエン
ジンパルスを入力しその波形を整形するパルス整形回路
100と、該パルス整形回路100で整形された信号に
基づき騒音の参照信号を形成する参照信号形成回路20
0と、前記A/D変換器9に接続され残留音の誤差信号
により前記参照信号を補正する補正制御部400と、前
記参照信号形成回路200の非制御信号として前記A/
D変換器9からの誤差信号を制御信号としてD/A変換
器6に騒音をキャンセルする補償信号を形成する主処理
部300と、パルス整形回路からの信号に基づき制御帯
域内外を判断し騒音制御を禁止する誤動作防止回路50
0とを具備する。以下順次、本実施例に係る騒音制御装
置の主要構成を説明する。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a diagram showing the overall configuration of a noise control device according to an embodiment of the present invention. The noise control device shown in this figure
A speaker 2 is provided in the vicinity of which noise is emitted to the outside through an exhaust pipe using a vehicle engine 1 as a noise source, and a speaker 2 that outputs a canceling sound having a phase opposite to that of the noise and equal sound pressure, and the vicinity of the speaker 2. A microphone 3 which is provided and captures a residual sound remaining as a result of superimposing a cancel sound on the noise to generate an error signal, a power amplifier 4 for driving the speaker 2, and a high frequency component connected to the power amplifier 4 to remove a high frequency component. Low pass filter 5 and a D / A connected to the low pass filter 5 for converting a digital signal into an analog signal
A converter 6 (Digital to Analog Converter), an amplifier 7 for amplifying the output signal of the microphone 3, a low pass filter 8 connected to the amplifier 7 for preventing aliasing due to sampling, and the low pass filter 8 A / D converter 9 which is connected to and converts an analog signal into a digital signal
(Analog to Digital Converter), a pulse shaping circuit 100 that inputs an engine pulse of the engine 1 and shapes the waveform thereof, and a reference signal forming circuit that forms a noise reference signal based on the signal shaped by the pulse shaping circuit 100. 20
0, a correction controller 400 that is connected to the A / D converter 9 and corrects the reference signal according to the error signal of the residual sound, and the A / D signal as a non-control signal of the reference signal forming circuit 200.
Noise control is performed by determining the inside / outside of the control band based on the signal from the main processing unit 300 that forms a compensation signal for canceling noise in the D / A converter 6 using the error signal from the D converter 9 as a control signal. Malfunction prevention circuit 50 for prohibiting
0 and. The main configuration of the noise control device according to the present embodiment will be sequentially described below.

【0012】図2は本発明に係る騒音制御装置における
パルス整形回路100の第1の例を示す図である。本図
(a)に示すパルス整形回路100はエンジンの回転パ
ルスを入力しインピーダンス変換を行うバッファアンプ
10と、該バッファアンプ10の後段に接続し一定の積
分定数をもつ積分器である低域通過フィルタ11と、前
記バッファアンプ10が非反転入力端子に、前記低域通
過フィルタ11が反転入力端子に接続される比較器12
を具備する。本図(b)は本図(a)のパルス整形回路
の各部信号波形を示す図である。本図(b)に示す入力
信号エに対して、低域通過フィルタ11では予め扱う周
期に応じた積分定数を持つ積分器によって、低域通過フ
ィルタ11の出力信号オのように、入力パルスのDCレ
ベルに応じたスレッショルドレベルが設定される。この
ため、本図(b)に示すように、入力パルスのDC変位
や周期変化の影響を受けない良好なパルス出力信号カが
得られ、これによって良好な騒音低減効果が得られる。
FIG. 2 is a diagram showing a first example of the pulse shaping circuit 100 in the noise control device according to the present invention. The pulse shaping circuit 100 shown in this figure (a) is a buffer amplifier 10 for inputting a rotation pulse of an engine and performing impedance conversion, and a low pass filter which is an integrator connected to the subsequent stage of the buffer amplifier 10 and having a constant integration constant. A filter 11 and a comparator 12 in which the buffer amplifier 10 is connected to a non-inverting input terminal and the low-pass filter 11 is connected to an inverting input terminal.
It is equipped with. This figure (b) is a figure which shows the signal waveform of each part of the pulse shaping circuit of this figure (a). For the input signal d shown in this figure (b), the low-pass filter 11 uses an integrator having an integration constant corresponding to a cycle to be handled in advance, so that the input pulse The threshold level is set according to the DC level. Therefore, as shown in FIG. 6B, a good pulse output signal C that is not affected by the DC displacement or the periodic change of the input pulse can be obtained, and a good noise reduction effect can be obtained.

【0013】図3は本実施例との比較のために従来のパ
スル整形回路との関係を示す図である。本図(a)に示
すように、従来のパルス整形回路ではバッファアンプ1
0と比較器12との間に低域通過フィルタ11がない。
このため本図(b)にしめすようにパルス波高が小さく
なったり、DC入力レベルが変動するとパルスを正確に
得ることができなかった。
FIG. 3 is a diagram showing the relationship with a conventional pulse shaping circuit for comparison with this embodiment. As shown in FIG. 3A, in the conventional pulse shaping circuit, the buffer amplifier 1
There is no low pass filter 11 between 0 and the comparator 12.
For this reason, when the pulse wave height becomes small or the DC input level fluctuates as shown in FIG. 7B, the pulse cannot be accurately obtained.

【0014】図4は本発明の実施例に係る騒音制御装置
におけるパルス整形回路100の第2の例を示す図であ
る。本図のパルス整形回路100の第2の例は前記整形
回路の第1の例の改良をしたものであり、前記整形回路
の第1の例と異なるものは前記低域通過フィルタ11と
前記比較器12の反転入力端子との間に非反転加算部1
3を備える。該非非反転加算部13はその出力が前記比
較器12の反転入力端子に接続するオぺアンプ131
と、該オぺアンプ131の出力と反転入力端子との間に
接続する抵抗132と、前記低域通過フィルタ11の出
力端子と前記オぺアンプ131の反転入力端子との間に
接続される抵抗133と、前記オぺアンプ131の非反
転端子と接地間との間に接続される抵抗134と、前記
オぺアンプ131の非反転入力端子にその一方が接続さ
れる抵抗134とを具備する。
FIG. 4 is a diagram showing a second example of the pulse shaping circuit 100 in the noise control device according to the embodiment of the present invention. The second example of the pulse shaping circuit 100 of the present figure is an improvement of the first example of the shaping circuit, and what is different from the first example of the shaping circuit is the low pass filter 11 and the comparison. The non-inverting adder 1 between the inverting input terminal
3 is provided. The output of the non-non-inverting adder 13 is connected to the inverting input terminal of the comparator 12, which is an operational amplifier 131.
A resistor 132 connected between the output of the operational amplifier 131 and the inverting input terminal, and a resistor connected between the output terminal of the low-pass filter 11 and the inverting input terminal of the operational amplifier 131. 133, a resistor 134 connected between the non-inverting terminal of the operational amplifier 131 and the ground, and a resistor 134, one of which is connected to the non-inverting input terminal of the operational amplifier 131.

【0015】さらに一方が前記抵抗135の他方に接続
され可変の基準電圧部14と、図示しない主制御部の動
作結果(誤差信号)が好ましい方向に変化するように、
該基準電圧14の電圧を制御するレベレ制御部15とが
設けられる。このようにして、第2の例は低域通過フィ
ルタ11の出力電圧を微調整する方法を示すものであ
り、大枠として動作保証と制御効果の改善、両方のメリ
ットを得ることができる構成としている。この場合、積
分器出力変化幅よりもレベル制御部15によって調整さ
れる範囲は小さく設定しておくことでレベル制御部15
によりパルス出力が得られなくなるといった誤動作を防
止することができる。
Further, one side is connected to the other side of the resistor 135 so that the operation result (error signal) of the variable reference voltage section 14 and the main control section (not shown) changes in a preferable direction.
A level control unit 15 for controlling the voltage of the reference voltage 14 is provided. In this way, the second example shows a method of finely adjusting the output voltage of the low-pass filter 11, and is structured so that the advantages of both the operation guarantee and the improvement of the control effect can be obtained as a general outline. . In this case, the range adjusted by the level control unit 15 is set smaller than the change width of the integrator output, so that the level control unit 15
As a result, it is possible to prevent an erroneous operation such that a pulse output cannot be obtained.

【0016】図5は図4の波形整形回路の各部信号波形
を示す図である。本図(a)における入力信号エに対し
て低域通過フィルタ11の出力信号オに対して非反転加
算部13の出力信号オ’のように電圧がかさ上げされ
る。本図(b)は前記低域通過フィルタ11の出力信号
に基づき比較器12により形成されると仮定した場合の
出力信号カを示すものである。これに対して、本図
(c)に示すように非反転加算部13の出力信号オ’に
基づき比較器12により出力信号カ’が形成される。
FIG. 5 is a diagram showing signal waveforms of respective parts of the waveform shaping circuit of FIG. The voltage is increased like the output signal o'of the low-pass filter 11 with respect to the output signal o of the low-pass filter 11 with respect to the input signal d in FIG. FIG. 3B shows the output signal f when it is assumed that the signal is formed by the comparator 12 based on the output signal of the low pass filter 11. On the other hand, as shown in FIG. 3C, the comparator 12 forms the output signal C ′ based on the output signal O ′ of the non-inverting addition unit 13.

【0017】但し低域通過フィルタ11の出力電圧をV
R1、可変の基準電圧部14の電圧をVR2とするとV
R1の変化範囲≫VR2の変化範囲の関係を保ってい
る。以下にレベル制御部15による可変の基準圧14の
調整方法の例を説明する。図6は図4のレベル制御部1
5の調整動作を説明するフローチャートであり、図7は
可変の基準電圧部14の電圧と誤差との関係を説明する
図である。レベル制御部15では、騒音にキャンセル音
を重畳してえられた残留音を誤差信号として主制御部か
ら制御信号として入力している。主制御部はここでは図
示しないが適応型フィルタ等で構成されている。前記誤
差信号と前記基準電圧部14との関係に関し図7に示す
ように特性が単調増減の場合について説明する。レベル
制御部15の電圧を増加する場合にはフラグ1=+と
し、減少する場合にはフラグ=−とし、誤差信号が増加
している場合にはフラグ=0とし、減少している場合に
はフラグ=1とする。図6のステップ1においてフラグ
1=+、フラグ2=0と初期化する。
However, the output voltage of the low-pass filter 11 is V
Let R1 be V2, where the voltage of the variable reference voltage unit 14 is VR2.
Change range of R1 >> The relationship of the change range of VR2 is maintained. An example of a method of adjusting the variable reference pressure 14 by the level control unit 15 will be described below. FIG. 6 shows the level control unit 1 of FIG.
5 is a flowchart for explaining the adjusting operation of No. 5, and FIG. 7 is a diagram for explaining the relationship between the voltage of the variable reference voltage unit 14 and the error. In the level control unit 15, the residual sound obtained by superimposing the cancel sound on the noise is input as an error signal from the main control unit as a control signal. Although not shown here, the main control unit is composed of an adaptive filter or the like. Regarding the relationship between the error signal and the reference voltage section 14, a case where the characteristic is monotonically increased or decreased as shown in FIG. 7 will be described. When the voltage of the level control unit 15 is increased, the flag 1 = + is set, when it is decreased, the flag is set to-, when the error signal is increased, the flag is set to 0, and when the error signal is decreased, the flag is set to 0. Flag = 1. In step 1 of FIG. 6, initialization is performed with flag 1 = + and flag 2 = 0.

【0018】ステップ2において可変基準電圧部14の
レベルを既設定増加分だけ増加してパルスの整形が行わ
れる。ここでレベルの既設定増加分の電圧は、例えば
0.01〜0.001V程度である。ステップ3におい
て、前記ステップ2により整形された信号によりレベル
制御部15では誤差信号が減少したかを判断する。
In step 2, the level of the variable reference voltage section 14 is increased by a preset increase amount to shape the pulse. Here, the voltage for the preset increase of the level is, for example, about 0.01 to 0.001V. In step 3, the level controller 15 determines whether the error signal has decreased based on the signal shaped in step 2.

【0019】ステップ4において、前記ステップでの判
断が「YES」ならフラグ2=1に変更する。ステップ
5において可変基準電圧部4へのレベル設定範囲が上限
かを判断する。ここで上限が図7に示すように設定さ
れ、例えば4Vに設定される。この判断において上限に
達していなければ、ステップ2に戻り上記手順を繰り返
す。
In step 4, if the judgment in the above step is "YES", the flag 2 is changed to 1. In step 5, it is determined whether the level setting range for the variable reference voltage unit 4 is the upper limit. Here, the upper limit is set as shown in FIG. 7, and is set to, for example, 4V. If the upper limit is not reached in this determination, the process returns to step 2 and the above procedure is repeated.

【0020】ステップ6において前記ステップ5で上限
を越えれば、現状レベルを設定する。ステップ7におい
てステップ3での判断が「NO」であるならば、レベル
を既設定増分だけ減少してステップ6に進む。ステップ
8においてフラグ=−、フラグ2=0に設定する。
In step 6, if the upper limit is exceeded in step 5, the current level is set. If the determination in step 3 is "NO" in step 7, the level is decreased by the preset increment and the process proceeds to step 6. In step 8, flag = − and flag 2 = 0 are set.

【0021】ステップ9において可変基準電圧部4のレ
ベルを既設定減少分だけ減少する。ステップ10におい
て誤差信号は減少したかを判断する。ステップ11にお
いて前記ステップ9での判断が「YES」ならフラグ2
=1に変更する。ステップ12ではレベル設定範囲が下
限かを判断する。この判断が「NO」なら前記ステップ
9に戻り上記手順を繰り返す。
In step 9, the level of the variable reference voltage unit 4 is reduced by the preset reduction amount. In step 10, it is judged whether the error signal has decreased. If the determination in step 9 is "YES" in step 11, then flag 2
Change to = 1. In step 12, it is determined whether the level setting range is the lower limit. If this determination is "NO", the process returns to step 9 and the above procedure is repeated.

【0022】ステップ13において前記ステップ12の
判断が「YES」なら現状レベルを可変基準電圧部14
に現在のレベルを設定してステップ1に戻る。ステップ
14において前記ステップ10での判断が「NO」なら
可変基準電圧部14の電圧をレベル既設定増加分だけ増
加してステップ13に進む。以上は誤差信号の特性が単
調増減の場合であったが、複雑な変化をしても調整方法
は複雑になるだけで同様な思想に基づき実現可能であ
る。かくしてレベル制御部15により、誤差信号が図7
に示す最小値に落とし込めることが可能になり、このた
めエンジン回転数によりパルスが変動してもこのパルス
を正確に取り出すことが可能になる。
If the determination in step 12 is "YES" in step 13, the current level is set to the variable reference voltage section 14
Set the current level to and return to step 1. If the determination in step 10 is "NO" in step 14, the voltage of the variable reference voltage unit 14 is increased by the level preset increase amount and the process proceeds to step 13. The above is the case where the characteristic of the error signal is monotonically increasing or decreasing, but even if a complicated change is made, the adjustment method becomes complicated and can be realized based on the same idea. Thus, the level control unit 15 outputs the error signal as shown in FIG.
It becomes possible to reduce the pulse to the minimum value shown in (3), and therefore, even if the pulse varies depending on the engine speed, this pulse can be accurately extracted.

【0023】図8は本発明の実施例に係る騒音制御装置
に於ける参照信号形成回路200を説明する図である。
本図に示す参照信号形成回路200は、パルス整形回路
100からの信号を分岐して入力する複数の分周器20
−1、20−2、…、20−n、前記複数の分周器20
−1、20−2、…、20−nにそれぞれ分周比を設定
する複数の分周比設定手段21−1、21−2、…、2
1−nと、前記分周器20−1、20−2、…、20−
nの後段にそれぞれ設けられた複数の可変乗算器21−
1、21−2、…、21−nと、該可変乗算器22−
1、22−2、…、22−nにそれぞれゲインを設定す
る複数のゲイン設定手段23−1、23−2、…、23
−nと、前記可変乗算器22−1、22−2、…、22
−nの出力を加算する加算器24と、該加算器24の後
段に設けられた乗算器25と、該乗算器25のゲインを
設定するゲイン設定手段26と、前記補正制御部400
からの誤差信号を評価出力として入力し、この評価出力
により前記可変乗算器22−1、22−2、…、22−
n、ゲイン設定手段23−1、23−2、…、23−n
及びゲイン設定手段26を制御する制御手段27と、前
記可変乗算器25の後段に設けられ標本化による折り返
しを防止する低域通過フィルタ28と、該低域通過フィ
ルタ28の後段の設けられるA/D変換器29とを具備
する。かくしてエンジン1からのパルス信号に基づき合
成され、騒音の周波数特性と近似した周波数特性の参照
信号に形成され、この参照信号はA/D変換器29でア
ナログ信号からディジタル信号に変換されて、後段の主
処理部300に出力される。
FIG. 8 is a diagram for explaining the reference signal forming circuit 200 in the noise control device according to the embodiment of the present invention.
The reference signal forming circuit 200 shown in the figure has a plurality of frequency dividers 20 for branching and inputting signals from the pulse shaping circuit 100.
-1, 20-2, ..., 20-n, the plurality of frequency dividers 20
, 20-n, a plurality of frequency division ratio setting means 21-1, 21-2, ...
1-n and the frequency dividers 20-1, 20-2, ..., 20-
a plurality of variable multipliers 21- each provided in the subsequent stage of n
, 21-2, ..., 21-n and the variable multiplier 22-
, 22-n, a plurality of gain setting means 23-1, 23-2 ,.
-N and the variable multipliers 22-1, 22-2, ..., 22
An adder 24 that adds the outputs of −n, a multiplier 25 that is provided after the adder 24, a gain setting unit 26 that sets the gain of the multiplier 25, and the correction control unit 400.
The error signal from is input as an evaluation output, and the variable multipliers 22-1, 22-2, ...
n, gain setting means 23-1, 23-2, ..., 23-n
And a control means 27 for controlling the gain setting means 26, a low-pass filter 28 provided in the latter stage of the variable multiplier 25 to prevent aliasing due to sampling, and an A / which is provided in the latter stage of the low-pass filter 28. And a D converter 29. Thus, the reference signal is synthesized based on the pulse signal from the engine 1 and is formed into a reference signal having a frequency characteristic similar to the frequency characteristic of noise. This reference signal is converted from an analog signal to a digital signal by the A / D converter 29, and the latter stage Is output to the main processing unit 300.

【0024】図9は本実施例との比較のために従来のΔ
−Σ型A/D変換器と主処理部300とのサンプリング
周波数の関係を示す図であり、図10は本実施例に係る
Δ−Δ型A/D変換器と主処理部300とのサンプリン
グ周波数の関係を示す図である。図9に示す前記A/D
変換器29にはΔ−Σ型のA/D変換器が用いられる。
本図に示すように低域通過フィルタ28のカットオフ周
波数はサンプリング周波数をfsとしてfc=fs/2
に設定され、Δ−Σ型のA/D変換器29にはクロッ
ク発生回路30からサンプリング信号が供給され、この
サンプリング周波数が同時に主処理部300のサンプリ
ング信号としも従来は使用されていた。これに対して本
実施例の場合には、図10に示すように、主処理部30
0に対してはクロック発生回路30のクロック出力を1
/nに分周して出力することが異なる。このnは予め選
択したサンプリング周波数が必要なサンプリング周波数
の何倍になるかを示す数値である。ここでクロック発生
回路30からのサンプリング周波数が48KHzの場合
にはn=16に設定される。これにより主処理部300
のサンプリング周波数は3KHzになる。また低域通過
フィルタ28のカットオフ周波数fcは必要な帯域だけ
取り出すように、例えばfc=1.5KHzに設定され
る。なお、これらの例は一例であり、騒音制御において
通常必要な帯域は数百から数KHzであり、実際にはこ
の範囲を考慮して決定される。このように、Δ−Σ型A
/D変換器29のサンプリング周波数を必要帯域を上回
るようにするのは以下の理由による。
FIG. 9 shows a conventional Δ for comparison with this embodiment.
FIG. 10 is a diagram showing the relationship between the sampling frequencies of the −Σ type A / D converter and the main processing unit 300, and FIG. 10 shows the sampling of the Δ−Δ type A / D converter and the main processing unit 300 according to the present embodiment. It is a figure which shows the relationship of a frequency. The A / D shown in FIG.
A Δ-Σ type A / D converter is used as the converter 29.
As shown in the figure, the cutoff frequency of the low-pass filter 28 is fc = fs / 2 with the sampling frequency as fs.
The sampling signal is supplied from the clock generating circuit 30 to the Δ-Σ type A / D converter 29, and this sampling frequency is also used as the sampling signal of the main processing unit 300 at the same time. On the other hand, in the case of the present embodiment, as shown in FIG.
For 0, set the clock output of the clock generation circuit 30 to 1
The difference is that the frequency is divided into / n and output. This n is a numerical value indicating how many times the sampling frequency selected in advance becomes the required sampling frequency. Here, when the sampling frequency from the clock generation circuit 30 is 48 KHz, n = 16 is set. As a result, the main processing unit 300
Will have a sampling frequency of 3 KHz. The cutoff frequency fc of the low-pass filter 28 is set to, for example, fc = 1.5 KHz so that only the necessary band can be taken out. It should be noted that these examples are merely examples, and the band normally required for noise control is several hundreds to several KHz, and in practice, it is determined in consideration of this range. In this way, the Δ-Σ type A
The reason why the sampling frequency of the / D converter 29 exceeds the required band is as follows.

【0025】図11はΔ−Σ型A/D変換器の群遅延時
間とサンプリング時間の関係を示すグラフである。Δ−
Σ型A/D変換器29ではディジタルフィルタを用いる
ため、これに起因する群遅延が生じる。本図に示すよう
に、Δ−Σ型A/D変換器29の群遅延時間はサンプリ
ング時間が大きくなるにしたがって小さくなる。例え
ば、市販のものを例とすると、Δ−Σ型のA/D変換器
29の郡遅延は、一般のオーディオ用のサンプリング周
波数fs=48KHzでは約375μsである。騒音制
御装置で使用する周波数の最大を約1KHzにした時に
は通常使用するサンプリング周波数はfs=3KHzで
ある。騒音制御の信号処理は複雑な場合があり処理量が
多いため上記サンプリング周期の間で処理しなければな
らずこれ以上処理時間を短くできない、すなわちサンプ
リング周波数をこれ以上大きくはできない。しかしなが
らこの前記サンプリング周波数をfs=48KHzから
3KHzまで落とすと、前記群遅延は375μs×48
KHz/3KHz=9.7msになり、これは無視でき
ないほど大きくなり騒音低減上問題となる。図10の本
実施例によれば、Δ−Σ型A/D変換器29を用いた場
合でも必要帯域を上回るサンプリング周波数で動作し群
遅延短縮でき、主処理部300では前記サンプリング周
波数が処理に必要な理論サンプリング周波数まで分周さ
れたサンプリング周波数で信号処理されることになる。
かくして従来と比較して1/nに群遅延を小さくできる
ことになる。
FIG. 11 is a graph showing the relationship between the group delay time and the sampling time of the Δ-Σ type A / D converter. Δ-
Since the Σ-type A / D converter 29 uses a digital filter, a group delay occurs due to this. As shown in the figure, the group delay time of the Δ-Σ type A / D converter 29 decreases as the sampling time increases. For example, taking a commercially available product as an example, the group delay of the Δ-Σ type A / D converter 29 is about 375 μs at a sampling frequency fs = 48 KHz for general audio. When the maximum frequency used in the noise control device is set to about 1 KHz, the sampling frequency normally used is fs = 3 KHz. Since noise control signal processing may be complicated and requires a large amount of processing, processing must be performed during the sampling period, and the processing time cannot be shortened further, that is, the sampling frequency cannot be increased. However, when the sampling frequency is lowered from fs = 48 KHz to 3 KHz, the group delay becomes 375 μs × 48.
KHz / 3KHz = 9.7 ms, which is too large to be ignored and becomes a problem in noise reduction. According to the present embodiment of FIG. 10, even when the Δ-Σ type A / D converter 29 is used, it operates at a sampling frequency exceeding the required band and the group delay can be shortened, and the main processing unit 300 uses the sampling frequency for processing. The signal processing is performed at the sampling frequency divided to the required theoretical sampling frequency.
Thus, the group delay can be reduced to 1 / n as compared with the conventional case.

【0026】次に参照信号形成回路200の変形につい
て説明する。図12は参照信号形成回路200の変形を
示す図である。本図に示す参照信号形成200の構成は
図8の示すものとほぼ同一であるが、各分周器の分周比
の設定、乗算器のゲイン設定は図8のように制御部から
行わなくても、ディップスイッチ等によるもので設定し
てもよい。本参照信号形成200の変形の特徴は、整数
次以外の騒音成分をキャンセルするために、図12に示
すエンジンパルスを分周する手段(1個または複数個)
とその出力の振幅を調整する手段(1個又複数個)とこ
れらの出力(分周しない分も含む)を混合する手段を持
ち、この出力をA/D変換する機能とを有している。こ
の比較的簡単な手法で0.3、0.5、0.6.、0.
9、1.0、1.2、1.5、1.8、2.0、…等基
本波と非整数次の成分の低減が実現できる。
Next, a modification of the reference signal forming circuit 200 will be described. FIG. 12 is a diagram showing a modification of the reference signal forming circuit 200. The configuration of the reference signal formation 200 shown in this figure is almost the same as that shown in FIG. 8, but the setting of the division ratio of each frequency divider and the gain setting of the multiplier are not performed from the control unit as in FIG. Alternatively, it may be set using a dip switch or the like. A feature of the modification of the present reference signal formation 200 is a means (one or more) for dividing the engine pulse shown in FIG. 12 in order to cancel noise components other than the integer order.
And a means (one or more) for adjusting the amplitude of its output and a means for mixing these outputs (including those not divided) and having a function of A / D converting this output. . With this relatively simple technique, 0.3, 0.5, 0.6. , 0.
Reduction of the fundamental wave and non-integer-order components such as 9, 1.0, 1.2, 1.5, 1.8, 2.0, ... Can be realized.

【0027】図12は参照信号形成回路200の各主要
部の信号波形及び非整数次の成分の調整を示す図であ
る。本図(a)に示すように、入力信号アとして周期T
で周波数fのエンジンパルスが入力する。本図(b)に
示すように、各乗算器22−1、22−2、…、22−
nの出力信号は前記入力信号が調整されて、例えば周波
数f/2、f、3f/2、2f、5f/2…等の信号イ
に形成されている。本図(c)に示すように、加算器2
4の出力ウでは前記各乗算器の出力が合成されて、低域
通過フィルタ28の出力エでは高次の信号が除去され
る。かくして非整数次の成分の低減を実現できる。
FIG. 12 is a diagram showing adjustment of signal waveforms and non-integer-order components of each main part of the reference signal forming circuit 200. As shown in FIG. 3A, the input signal
The engine pulse of frequency f is input at. As shown in this figure (b), each multiplier 22-1, 22-2, ..., 22-
The output signal of n is formed by adjusting the input signal to form a signal of frequencies f / 2, f, 3f / 2, 2f, 5f / 2 ... As shown in this figure (c), the adder 2
At the output c of 4, the outputs of the multipliers are combined, and at the output d of the low pass filter 28, the higher order signal is removed. Thus, reduction of non-integer-order components can be realized.

【0028】次に主処理部300について説明する。前
記参照信号形成回路のおける分周器31を利用して主処
理部300での信号処理応答性の改善を行う。すなわち
上記で設定したサンプリングを可変的に用い、例えば、
エンジン回転が低い時には処理量を増やし処理の精度を
向上し、エンジン回転が高回転になったとき処理量を減
らし精度よりも応答性を向上し、系として最適状況によ
り動作を保証する構成を実現する。該主処理部300は
DSP(Digital Signal Processor) で構成され、その
主要部は適応型フィルタ(Aaptive Filter) で形成さ
れ、さらに該適応型フィルタの主要部はFIR(Finite
Impulse Response)で形成れている。
Next, the main processing section 300 will be described. By using the frequency divider 31 in the reference signal forming circuit, the signal processing response in the main processing unit 300 is improved. That is, variably using the sampling set above, for example,
When the engine speed is low, the processing amount is increased to improve the processing accuracy, and when the engine speed is high, the processing amount is reduced to improve the responsiveness rather than the accuracy. To do. The main processing unit 300 is composed of a DSP (Digital Signal Processor), the main part of which is formed by an adaptive filter (Aaptive Filter), and the main part of the adaptive filter is FIR (Finite).
Impulse Response).

【0029】前記参照信号形成回路200において、A
/D変換器29のサンプリング周波数には必要なサンプ
リング周波数を上回るものを用い、低域通過フィルタ2
8のカットオフ周波数により必要な帯域のみを通過させ
ることを前提とする。図14は主処理回路400におけ
る信号処理量とエンジン回転数との関係を示す図であ
る。本図(a)は同期クロックを(サンプリングクロッ
ク)を示す。本図(b)ではエンジンが低回転の場合に
は騒音の周期が長いので4クロック分をサンプリング周
期として処理量をFIRのタップ数を、例えば64とし
て最大にするようにしてある。本図(c)ではエンジン
が中回転の場合には騒音の周期も中ぐらいなので、3ク
ロック分をサンプリング周期とし、処理量としては前記
タップ数32とする。さらにエンジンが高回転の場合に
は2クロック分をサンプリング周期として、処理量は前
記タップ数16とする。従来のものと比較すると、従来
ではエンジンの回転数が変化しても高速回転の場合と同
様に処理量はタップ数16に固定されていた。
In the reference signal forming circuit 200, A
The sampling frequency of the / D converter 29 is higher than the required sampling frequency, and the low pass filter 2
It is assumed that only the necessary band is passed by the cutoff frequency of 8. FIG. 14 is a diagram showing the relationship between the signal processing amount in the main processing circuit 400 and the engine speed. This figure (a) shows a synchronous clock (sampling clock). In this figure (b), since the noise cycle is long when the engine is running at a low speed, the processing amount is set to a maximum by setting the number of FIR taps to, for example, four clocks as the sampling cycle. In the figure (c), since the cycle of noise is medium when the engine is in the middle rotation, the sampling cycle is set to 3 clocks and the tap amount is set to 32. Further, when the engine is rotating at high speed, the sampling amount is 2 clocks, and the processing amount is 16 taps. Compared with the conventional one, in the conventional case, even if the engine speed changes, the processing amount is fixed to 16 taps as in the case of high speed rotation.

【0030】図15はサンプリング周期を可変にするこ
とによる効果を示す図である。本図に示すように、サン
プリング周波数fsを大にすると、応答性が向上し、精
度はやや劣るという特徴がある。これに対しサンプリン
グ周波数fsを小さくすると、応答性がやや劣るが精度
が向上するという特徴がある。図16は低域通過フィル
タ28のカットオフ周波数の決定を説明するための図で
ある。本図に示すように、低域通過フィルタのカットオ
フ周波数は必要な処理帯域以外は予め入力段の低域通過
フィルタ28で除去してあるので、最大の処理時間で、
処理した場合でも折り返しノイズ等の影響で異常動作は
発生しない。例えば、高回転時(周波数変化量の大きい
とき)に必要なサンプリング周波数、この例の場合には
低回転(変化の少ない)場合の周波数の4倍に設定して
おく。
FIG. 15 is a diagram showing the effect of varying the sampling period. As shown in the figure, when the sampling frequency fs is increased, the response is improved and the accuracy is slightly inferior. On the other hand, when the sampling frequency fs is reduced, the response is slightly inferior, but the accuracy is improved. FIG. 16 is a diagram for explaining the determination of the cutoff frequency of the low pass filter 28. As shown in the figure, since the cutoff frequency of the low-pass filter is removed by the low-pass filter 28 of the input stage in advance except for the necessary processing band, the maximum processing time is
Even when processed, abnormal operation does not occur due to the influence of folding noise. For example, the sampling frequency necessary for high rotation (when the amount of frequency change is large) is set to four times the frequency for low rotation (small change) in this example.

【0031】上記処理量の切り換えのエンジンのタイミ
ングとしては、エンジン等機器の回転数、回転数変化
量、トランスミッションのポジション、アクセル開度、
アクセル開度の変化量を用いて行う機器で得るようにし
てもよい。図17は処理量、精度、応答性と処理切り換
えのエンジンパラメータとの関係を示す図である。本図
に示すように、周波数低、周波数変化小、Dレンジ、5
速等のパラメータにより処理量が大きく、高精度が必要
であるがやや応答性が劣ってもよい状態に切り換えられ
るようにする。周波数中、周波数変化中、2レンジ等の
パラメータにより処理量が中ぐらいで、中程度の精度応
答性の状態に切り換えるようにする。さらに周波数高、
周波数変化大、1レンジ、Rレンジ等のパラメータによ
り処理量が小さく、精度がやや劣る状態であるが高い応
答性の状態に切り換えるようにする。
The engine timing for switching the processing amount is as follows: the number of revolutions of equipment such as the engine, the amount of change in the number of revolutions, the position of the transmission, the accelerator opening,
It may be obtained by a device that uses the amount of change in the accelerator opening. FIG. 17 is a diagram showing the relationship among the processing amount, the accuracy, the responsiveness, and the engine parameter for processing switching. As shown in this figure, low frequency, small frequency change, D range, 5
The amount of processing is large depending on parameters such as speed, and high accuracy is required, but it is possible to switch to a state in which responsiveness may be slightly degraded. During the frequency, during the frequency change, the amount of processing is medium, and the precision response is switched to a medium level by parameters such as two ranges. Higher frequency,
With the parameters such as large frequency change, 1 range, and R range, the processing amount is small, and the accuracy is slightly inferior, but the state is switched to the high responsive state.

【0032】図18は主処理部でのエンジンパラメータ
の検出に伴う処理動作の切り換えを説明するフローチャ
ートである。本図のステップ20において前述したエン
ジン等機器の回転数、回転数変化量、トランスミッショ
ンのポジション、アクセル開度、アクセル開度の変化量
を用いて、エンジンパラメータを検出する。ステップ2
1においてエンジンの回転数が低回転かを判断する。
FIG. 18 is a flow chart for explaining the switching of the processing operation accompanying the detection of the engine parameter in the main processing section. In step 20 of this figure, the engine parameter is detected using the rotational speed of the device such as the engine, the rotational speed change amount, the transmission position, the accelerator opening, and the change amount of the accelerator opening. Step two
At 1, it is determined whether the engine speed is low.

【0033】ステップ22において低回転なら低回転用
のフィルタのタップ長、フィルタ係数のアドレスを決定
して主処理を行い、ステップ20に戻る。ステップ23
において前記ステップ21での判断が「NO」なら中回
転かの判断を行う。ステップ24において中回転なら中
回転用のフィルタのタップ長、フィルタ係数のアドレス
を決定して主処理を行い、ステップ20の戻る。
If the rotation speed is low in step 22, the tap length of the filter for low rotation and the address of the filter coefficient are determined, the main processing is performed, and the process returns to step 20. Step 23
If the determination in step 21 is "NO", it is determined whether the rotation is medium rotation. In step 24, if the rotation is in the middle rotation, the tap length of the filter for the middle rotation and the address of the filter coefficient are determined, the main processing is performed, and the process returns to step 20.

【0034】ステップ25において前記ステップ23で
の判断が「NO」なら高回転用のフィルタ長、フィルタ
係数のアドレスを決定して処理を行う。なお、例えば、
低回転での処理を行っている最中に、高回転の処理があ
っても現在行っている処理を終了しなければ次の処理は
行えないようにしてある。これはクロック発生毎にフラ
グをたてこのフラグを管理することに行う。
If the determination in step 23 is "NO" in step 25, the filter length for high rotation and the address of the filter coefficient are determined and the processing is performed. Note that, for example,
Even if there is a high rotation process while the low rotation process is being performed, the next process cannot be performed unless the currently performed process is completed. This is done by setting a flag for each clock generation and managing this flag.

【0035】次に補正制御部400の説明を行う。図1
9は補正制御部400の第1の構成例を説明する図であ
り、図20は図19の周波数分析手段による参照信号形
成回路の制御部27への制御信号の形成を説明する図で
ある。本図に示すように、補正制御部400はA/D変
換器9からの残留音を評価出力とする誤差信号を入力し
周波数分析を行って、その出力を前記参照信号形成回路
200の制御部27に制御信号として出力する周波数分
析手段31からなる。この周波数分析手段31はバンド
パスフィルタ群または高速フーリェ変換部(Fast Fourie
r Transformation) 等で構成するようにしてもよい。図
20に示すように、周波数分析手段の31の解析する周
波数帯は、例えば、入力信号の周波数は制御部27を介
して前記周波数分周器設定手段21−1、21−2、
…、21−nにより設定されるものと一致させておく。
そして前記周波数分析手段31により抽出された周波数
成分の基づき、例えば、図20に示すように、0.6
f、f、1.5fの信号の振幅に対してそれぞれ0.
2、1.0、0.5の係数を掛けた信号を形成し、この
ように調整した制御信号を前記制御部27に出力し、ゲ
イン設定手段23−1、23−2、…、23−nのゲイ
ン設定を制御する。本実施例によれば、出力の成分と入
力の成分が対応づけられる場合に最適の制御出力が得ら
れる。
Next, the correction controller 400 will be described. Figure 1
9 is a diagram illustrating a first configuration example of the correction control unit 400, and FIG. 20 is a diagram illustrating formation of a control signal to the control unit 27 of the reference signal forming circuit by the frequency analysis unit of FIG. As shown in the figure, the correction control unit 400 inputs an error signal from the A / D converter 9 having the residual sound as an evaluation output, performs frequency analysis, and outputs the output from the control unit of the reference signal forming circuit 200. It comprises frequency analysis means 31 for outputting to 27 as a control signal. The frequency analyzing means 31 is a band pass filter group or a fast Fourier transform unit (Fast Fourier Transform).
r Transformation) or the like. As shown in FIG. 20, the frequency band analyzed by the frequency analysis means 31, for example, the frequency of the input signal is the frequency divider setting means 21-1, 21-2, via the control unit 27.
... Make it match with what is set by 21-n.
Then, based on the frequency components extracted by the frequency analysis means 31, for example, as shown in FIG.
f, f, and 1.5f for signal amplitudes of 0.
A signal multiplied by a coefficient of 2, 1.0, and 0.5 is formed, and the control signal adjusted in this way is output to the control unit 27, and gain setting means 23-1, 23-2, ..., 23-. Control the gain setting for n. According to the present embodiment, the optimum control output can be obtained when the output component and the input component are associated with each other.

【0036】図21は補正制御部400の第2の構成例
を示す図であり、図22は図21の周波数分析により参
照信号形成回路の制御部27への制御信号の形成を説明
する図である。図21に示すように、補正制御部400
は前記同様にA/D変換器9からの評価出力を入力する
周波数分析手段31と、前記参照信号形成回路200の
A/D変換器29からの信号を周波数分析する周波数分
析手段32と、該周波数分析手段32により抽出された
各周波数の成分に一定の係数を乗算する複数の乗算器3
3と、該複数の乗算器33の出力とこの周波数成分が同
一であり前記周波数分析手段32により抽出された周波
数成分とを乗算する複数の乗算器34と、該複数の乗算
部34の出力に一定の係数kn(i=1,2,…,n)
を乗算する複数の乗算器35とを具備する。本第2の構
成例によれば、本図(a)及び(b)に示すように、周
波数分析手段31及び32によりエンジンパルス入力と
残留音の解析結果を対応して比較し、この結果に基づ
き、本図(c)に示すように、良好な出力が得られるよ
うに主処理部300の入力成分が調整される。第1の構
成例と比較すると、分周器23−1、23−2、…、2
3−nのゲイン設定では、例えば、入力が小さく残留音
が多いところでは大きく、逆は小さくし、出力成分と入
力の成分が対応づけられない場合も有効な効果が得られ
る。
FIG. 21 is a diagram showing a second configuration example of the correction control unit 400, and FIG. 22 is a diagram for explaining formation of a control signal to the control unit 27 of the reference signal forming circuit by the frequency analysis of FIG. is there. As shown in FIG. 21, the correction controller 400
Is a frequency analysis means 31 for inputting the evaluation output from the A / D converter 9, and a frequency analysis means 32 for frequency-analyzing the signal from the A / D converter 29 of the reference signal forming circuit 200. A plurality of multipliers 3 for multiplying each frequency component extracted by the frequency analysis means 32 by a constant coefficient.
3 and a plurality of multipliers 34 for multiplying the outputs of the plurality of multipliers 33 and the frequency component having the same frequency component extracted by the frequency analysis means 32, and the outputs of the plurality of multipliers 34. Constant coefficient kn (i = 1, 2, ..., N)
And a plurality of multipliers 35 for multiplying by. According to the second configuration example, as shown in FIGS. 7A and 7B, the engine pulse input and the analysis result of the residual sound are correspondingly compared by the frequency analysis means 31 and 32, and the result is compared. Based on this, the input component of the main processing unit 300 is adjusted so as to obtain a good output, as shown in FIG. Compared with the first configuration example, the frequency dividers 23-1, 23-2, ..., 2
With the gain setting of 3-n, for example, when the input is small and the residual sound is large, the gain is large, and vice versa, the effective effect is obtained even when the output component and the input component are not associated with each other.

【0037】図23は参照信号形成回路200内に設け
られた音色調整部201の第1の構成例を示す図であ
る。本図に示す音色調整部201は前記A/D変換器2
9からの参照信号を入力しディジタルフィルタからなり
帯域を可変にできる複数のバンドパスフィルタ40を具
備する。ここに、バンドパスフィルタ40のDF1は一
次の信号を通過させ、DF2は二次の信号と通過させ、
…、DFnはn次の信号を通過させるものである。
FIG. 23 is a diagram showing a first configuration example of the tone color adjusting section 201 provided in the reference signal forming circuit 200. The tone color adjusting unit 201 shown in the figure is the A / D converter 2
A plurality of band-pass filters 40, each of which is made up of a digital filter and is capable of varying the band, is provided with the reference signal from the input terminal 9. Here, DF1 of the bandpass filter 40 passes a primary signal and DF2 passes a secondary signal,
..., DFn is for passing an nth-order signal.

【0038】さらに、音色調整部201は該バンドパス
フィルタ40の後段に設けられる複数の可変乗算器41
と、さらに該複数の可変乗算器41の後段に設けられる
複数の可変乗算器42と、該複数の可変乗算器42の出
力を加算し、その加算信号を主処理部300に出力する
加算器43と、A/D変換器29の信号から元のエンジ
ンパルスをカウントし、そのカウントが周期に対応する
ようにしてある周期算出手段44と、該周期算出手段4
4により前記乗算器42の係数を設定する係数選択手段
45とを含む。
Further, the tone color adjusting section 201 is provided with a plurality of variable multipliers 41 provided after the band pass filter 40.
And a plurality of variable multipliers 42 provided in the subsequent stage of the plurality of variable multipliers 41 and an adder 43 that adds the outputs of the plurality of variable multipliers 42 and outputs the addition signal to the main processing unit 300. And the cycle calculating means 44 for counting the original engine pulses from the signal of the A / D converter 29 and making the count correspond to the cycle, and the cycle calculating means 4
4 includes coefficient selection means 45 for setting the coefficient of the multiplier 42.

【0039】ここで前記乗算器41の係数は補正制御部
400の出力により設定する。本図に補正制御400の
構成を示すようにA/D変換器9の誤差信号を入力し、
その構成が前記バンドフィルタ40と同様な構成のバン
ドパスフィルタ38と、該バンドパスフィルタ38の各
帯域のレベルに応じて前記乗算器41の係数を設定する
係数調整手段39とからなる。
Here, the coefficient of the multiplier 41 is set by the output of the correction controller 400. Input the error signal of the A / D converter 9 as shown in the configuration of the correction control 400 in this figure,
The configuration includes a bandpass filter 38 having the same configuration as the bandpass filter 40, and a coefficient adjusting unit 39 for setting the coefficient of the multiplier 41 according to the level of each band of the bandpass filter 38.

【0040】さらに係数選択手段45及び係数調整手段
39に供給する係数を記憶する係数メモリ46が設けら
れる。図24は図23の係数メモリ46に記憶される係
数群、ゲイン群を説明する図である。本図(a)に示す
ように、バンドパスフィルタ40、38、乗算器42に
設定するものは周期算出手段44でのカウント数C01、
C02、…、C0mに対してC1 、C2 、…、Cm の帯域を
有する係数群及びゲインgS1、gS2、…、gSmのゲイン
群である。さらに、本図(b)に示すように、乗算器4
1に設定するものはバンドパスフィルタ38の出力レベ
ルに対してゲインgL1、gL2、…、gLmを有するゲイン
群である。
Further, a coefficient memory 46 for storing the coefficients supplied to the coefficient selecting means 45 and the coefficient adjusting means 39 is provided. FIG. 24 is a diagram for explaining the coefficient group and the gain group stored in the coefficient memory 46 of FIG. As shown in this figure (a), what is set in the band pass filters 40, 38 and the multiplier 42 is the count number C01 in the cycle calculating means 44,
, Cm for C02, ..., C0m, and a group of gains gS1, gS2, ..., GSm. Further, as shown in FIG.
What is set to 1 is a gain group having gains gL1, gL2, ..., GLm for the output level of the bandpass filter 38.

【0041】図25は図23の音色調整部を構成するバ
ンドパス等の特性を示す図である。本図(a)に示すよ
うに、エンジンの回転周波数f1が周期算出手段により
算出されると、この周波数f1に対する整数次の周波数
はf2=f1×2、f3=f1×3、…、fn=f1×
nとして得られ、本図(b)、(c)に示すように、こ
の整数次のバンドパスフィルタ40、38、のDF1、
DF2、…、DFn特性、乗算器42のgS1、gS2、
…、gSm特性は、係数メモリ45に記憶されている係数
データの内挿又は外挿から選択される。
FIG. 25 is a diagram showing characteristics such as band pass which constitutes the tone color adjusting section of FIG. As shown in this figure (a), when the engine rotation frequency f1 is calculated by the cycle calculating means, integer-order frequencies with respect to this frequency f1 are f2 = f1 × 2, f3 = f1 × 3, ..., Fn = f1x
DF1 of the integer-order bandpass filters 40 and 38, obtained as n, as shown in FIGS.
DF2, ..., DFn characteristics, gS1, gS2 of the multiplier 42,
The gSm characteristic is selected from the interpolation or extrapolation of the coefficient data stored in the coefficient memory 45.

【0042】かくして音色調整部201及び補正制御4
00により騒音低減効果を最大にするだけでなく音色の
調整が可能になる。最後に誤動作防止回路500を説明
する。図26は誤動作防止回路500の第1の例を示す
図である。本図(a)に示す誤動作防止回路500は前
記パルス整形回路100のバッファアンプ10からのエ
ンジンパルスをカウントするカウンタ回路60と、しき
い値保持部61と、前記カウンタ60からのカウンタ値
aとしきい値保持部61とのしきい値bとの大小を判断
する比較器62とを具備する。本図(b)に示すように
カウンタ値はエンジン回転数が大きくなるにともない小
さくなるのが一般的である。本図(b)に示すように、
カウンタ値aがしきい値bよりも大きいときは制御帯域
内であると判断されるがしきい値bよりも小さいときは
制御帯域外と判断される。これはしきい値以上では主処
理が有効に行われないからである。制御帯域外と判断さ
れると、比較器62からの禁止信号により参照信号形成
回路内でのサンプリング信号を形成するクロック発生回
路30の動作を停止し、又は主処理部300に入力する
A/D変換器9からの誤差信号を零にして騒音制御自体
の動作を停止する。
Thus, the tone color adjusting section 201 and the correction control 4
With 00, not only the noise reduction effect is maximized, but also the timbre can be adjusted. Finally, the malfunction prevention circuit 500 will be described. FIG. 26 is a diagram showing a first example of the malfunction prevention circuit 500. The malfunction prevention circuit 500 shown in FIG. 4A uses a counter circuit 60 that counts engine pulses from the buffer amplifier 10 of the pulse shaping circuit 100, a threshold value holding unit 61, and a counter value a from the counter 60. A threshold value holding unit 61 and a comparator 62 for judging the magnitude of the threshold value b are provided. As shown in this figure (b), the counter value generally decreases as the engine speed increases. As shown in this figure (b),
When the counter value a is larger than the threshold value b, it is judged to be within the control band, and when it is smaller than the threshold value b, it is judged to be outside the control band. This is because the main processing is not performed effectively above the threshold value. When it is determined that the signal is out of the control band, the operation of the clock generation circuit 30 that forms the sampling signal in the reference signal formation circuit is stopped by the inhibition signal from the comparator 62, or the A / D input to the main processing unit 300 is input. The error signal from the converter 9 is set to zero and the operation of the noise control itself is stopped.

【0043】図27は誤動作防止回路500の第2の例
を示す図である。本図に示す誤動作防止開500はバッ
ファアンプ10の後段に積分器63を設け、積分器63
の出力と基準電圧とを比較する比較器64とを含む。エ
ンジンの回転数の増加とともに積分器63の出力Vin
は増加する。この回路は前記回路をアナログ形にしたも
ので、回路の機能は前記回路と全く同一である。
FIG. 27 is a diagram showing a second example of the malfunction prevention circuit 500. The malfunction prevention circuit 500 shown in the figure is provided with an integrator 63 at the subsequent stage of the buffer amplifier 10,
Comparator 64 for comparing the output of the above-mentioned and the reference voltage. The output Vin of the integrator 63 increases as the engine speed increases.
Will increase. This circuit is an analog type of the circuit, and the function of the circuit is exactly the same as that of the circuit.

【0044】[0044]

【発明の効果】以上説明したように本発明によれば、エ
ンジン回転が変動しても正確にパルスを発生することが
でき、群遅延特性を伴うA/D変換器の場合にはその影
響を小さくでき、非整数次の騒音の低減をでき、応答性
改善と精度向上が図られ、出力の成分と入力の成分が対
応づけらる場合も、出力の成分と入力の成分が対応づけ
られない場合も有効な効果が得られるようになり、音色
の調整も可能になり、さらに動作外では騒音制御を無効
にできるようになった。
As described above, according to the present invention, it is possible to accurately generate a pulse even if the engine rotation fluctuates, and in the case of an A / D converter having a group delay characteristic, its influence is reduced. It can be made smaller, noise of non-integer order can be reduced, responsiveness and accuracy can be improved, and even when the output component and the input component are associated with each other, the output component and the input component cannot be associated with each other. In this case, the effective effect can be obtained, the tone color can be adjusted, and the noise control can be disabled outside the operation.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施例に係る騒音制御装置の全体構成
を示す図である。
FIG. 1 is a diagram showing an overall configuration of a noise control device according to an embodiment of the present invention.

【図2】本発明の実施例に係る騒音制御装置に於けるパ
ルス整形回路100の第1の例を示す図である。
FIG. 2 is a diagram showing a first example of a pulse shaping circuit 100 in a noise control device according to an embodiment of the present invention.

【図3】本実施例との比較のために従来のパルス整形回
路との関係を示す図である。
FIG. 3 is a diagram showing a relationship with a conventional pulse shaping circuit for comparison with the present embodiment.

【図4】本発明の実施例に係る騒音制御装置に於けるパ
ルス整形回路100の第2の例を示す図である。
FIG. 4 is a diagram showing a second example of the pulse shaping circuit 100 in the noise control device according to the embodiment of the present invention.

【図5】図4のパルス整形回路の各部信号波形を示す図
である。
5 is a diagram showing signal waveforms of respective parts of the pulse shaping circuit of FIG.

【図6】図4のレベル制御部15の調整動作を説明する
フローチャートである。
FIG. 6 is a flowchart illustrating an adjusting operation of the level control unit 15 in FIG.

【図7】可変の基準電圧部14の電圧と誤差との関係を
説明する図である。
FIG. 7 is a diagram illustrating a relationship between a voltage of a variable reference voltage unit 14 and an error.

【図8】本発明の実施例に係る騒音制御装置における参
照信号形成回路200を示す図である。
FIG. 8 is a diagram showing a reference signal forming circuit 200 in the noise control device according to the embodiment of the present invention.

【図9】本実施例との比較のために従来のΔ−Σ型A/
D変換器と主処理部とのサンプリング周波数の関係を示
す図である。
FIG. 9 is a conventional Δ-Σ type A / for comparison with the present embodiment.
It is a figure which shows the relationship of the sampling frequency of a D converter and a main processing part.

【図10】本実施例に係るΔ−Σ型A/D変換器と主処
理部とのサンプリング周波数の関係を示す図である。
FIG. 10 is a diagram showing a relationship between sampling frequencies of a Δ-Σ type A / D converter and a main processing unit according to the present embodiment.

【図11】Δ−Σ型A/D変換器の群遅延時間とサンプ
リング周波数との関係を示すグラフを示す図である。
FIG. 11 is a diagram showing a graph showing the relationship between the group delay time and the sampling frequency of the Δ-Σ type A / D converter.

【図12】参照信号形成回路200の変形を示す図であ
る。
FIG. 12 is a diagram showing a modification of the reference signal forming circuit 200.

【図13】図12の参照信号形成回路200の各主処理
部の信号波形及び非整数次の成分の調整を示す図であ
る。
13 is a diagram showing adjustment of signal waveforms and non-integer-order components of each main processing unit of the reference signal forming circuit 200 of FIG.

【図14】主処理回路400における信号処理量とエン
ジン回転数との関係を示す図である。
FIG. 14 is a diagram showing a relationship between a signal processing amount in the main processing circuit 400 and an engine speed.

【図15】サンプリング周期を可変にすることによる効
果を示す図である。
FIG. 15 is a diagram showing the effect of varying the sampling period.

【図16】低域通過フィルタ28のカットオフ周波数の
決定を説明するめの図である。
16 is a diagram for explaining determination of a cutoff frequency of the low pass filter 28. FIG.

【図17】処理量、精度、応答性と処理切り換えのエン
ジンパラメータとの関係を示す図である。
FIG. 17 is a diagram showing a relationship among a processing amount, accuracy, responsiveness, and engine parameters for processing switching.

【図18】主処理部でのエンジンパラメータの検出に伴
う処理動作の切り換えを説明するフローチャートであ
る。
FIG. 18 is a flowchart illustrating switching of processing operation associated with detection of an engine parameter in the main processing unit.

【図19】補正制御部400の第1の構成例を説明する
図である。
FIG. 19 is a diagram illustrating a first configuration example of the correction control unit 400.

【図20】図19の周波数分析手段による参照信号回路
の制御部27への制御信号の形成を説明する図である。
20 is a diagram for explaining formation of a control signal to the control unit 27 of the reference signal circuit by the frequency analysis means of FIG.

【図21】補正制御部400の第2の構成例を示す図で
ある。
21 is a diagram showing a second configuration example of the correction control unit 400. FIG.

【図22】図21の周波数分析による参照信号形成回路
の制御部27への制御信号の形成を説明する図である。
22 is a diagram illustrating formation of a control signal to the control unit 27 of the reference signal forming circuit by the frequency analysis of FIG. 21.

【図23】参照信号形成回路200内に設けられた音色
調整部201の構成例を示す図である。
FIG. 23 is a diagram showing a configuration example of a tone color adjusting section 201 provided in the reference signal forming circuit 200.

【図24】図23の係数メモリ46に記憶される係数
群、ゲイン群を説明する図である。
24 is a diagram illustrating a coefficient group and a gain group stored in the coefficient memory 46 of FIG.

【図25】図23の音色調整部を構成するバンドパスフ
ィルタ等の特性を示す図である。
FIG. 25 is a diagram showing characteristics of a bandpass filter or the like which constitutes the tone color adjusting section of FIG.

【図26】誤動作防止回路500の第1の例を示す図で
ある。
26 is a diagram showing a first example of the malfunction prevention circuit 500. FIG.

【図27】誤動作防止回路500の第2の例を示す図で
ある。
27 is a diagram showing a second example of the malfunction prevention circuit 500. FIG.

【符号の説明】[Explanation of symbols]

1…エンジン 2…スピーカ 3…マイクロフォン 100…パルス形成回路 200…参照信号形成回路 300…主処理部 400…補正制御部 500…誤動作防止回路 DESCRIPTION OF SYMBOLS 1 ... Engine 2 ... Speaker 3 ... Microphone 100 ... Pulse forming circuit 200 ... Reference signal forming circuit 300 ... Main processing part 400 ... Correction control part 500 ... Malfunction prevention circuit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 崎山 和広 兵庫県神戸市兵庫区御所通1丁目2番28号 富士通テン株式会社内 (72)発明者 馬場崎 正博 兵庫県神戸市兵庫区御所通1丁目2番28号 富士通テン株式会社内 (72)発明者 石川 修 兵庫県神戸市兵庫区御所通1丁目2番28号 富士通テン株式会社内 (72)発明者 北尾 英樹 兵庫県神戸市兵庫区御所通1丁目2番28号 富士通テン株式会社内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Kazuhiro Sakiyama 1-2-2 Goshodori, Hyogo-ku, Kobe-shi, Hyogo Within Fujitsu Ten Limited (72) Inventor Masahiro Babasaki 1 Gosho-dori, Hyogo-ku, Kobe 2-28 Fujitsu Ten Co., Ltd. (72) Inventor Osamu Ishikawa 1-2-2 Goshodori, Hyogo-ku, Kobe, Hyogo Prefecture (2-72) Inside Fujitsu Ten Co., Ltd. (72) Hideki Kitao Gosho, Kobe, Hyogo Prefecture Fujitsu 1-22 FUJITSU TEN CORPORATION

Claims (11)

【特許請求の範囲】[Claims] 【請求項1】 エンジン(1)からの騒音と逆相等音圧
のキャンセル音を出力するスピーカ(2)と、前記キャ
ンセル音により騒音が重畳した結果生じる残留音を捕捉
して誤差信号としてフィートバックするマイクロフォン
(3)とを有する騒音制御装置であって、 前記エンジン(1)からのエンジンパルスに関し、エン
ジン回転数に依存するDCレベル、パルス波高の変化の
影響を除去するためのパルス整形回路(100)と、 前記パルス整形回路の出力信号を基本信号として前記エ
ンジン(1)の騒音を模擬した参照信号を形成し、この
参照信号をアナログ信号からディジタル信号に変換する
ためにA/D変換器を有する参照信号形成回路(20
0)と、 前記参照信号を用いて前記誤差信号が最小になるように
キャンセル音を形成するための補償信号を形成し、前記
エンジン(1)の回転数に応じて処理量が変化する主処
理部(300)とを備えることを特徴とする騒音制御装
置。
1. A speaker (2) for outputting a cancellation sound of noise and an anti-phase equal sound pressure from an engine (1), and a residual sound generated as a result of superposition of the noise by the cancellation sound is captured as an error signal. A noise control device having a microphone (3) for controlling the engine pulse from the engine (1), the pulse shaping circuit for removing the influence of changes in DC level and pulse wave height depending on the engine speed ( 100) and a reference signal simulating the noise of the engine (1) with the output signal of the pulse shaping circuit as a basic signal, and an A / D converter for converting the reference signal from an analog signal to a digital signal. A reference signal forming circuit (20)
0) and the reference signal to form a compensating signal for forming a cancellation sound so that the error signal is minimized, and the main processing in which the processing amount changes according to the rotation speed of the engine (1). And a section (300).
【請求項2】 請求項1において、前記誤差信号に基づ
き前記参照信号形成回路(200)の参照信号を補正
し、前記残留音の音色を調整する補正制御部(400)
を備えることを特徴とする騒音制御装置。
2. A correction control unit (400) according to claim 1, which corrects a reference signal of the reference signal forming circuit (200) based on the error signal to adjust a tone color of the residual sound.
A noise control device comprising:
【請求項3】 請求項1において、前記パルス整形回路
(100)のエンジンパルスに基づき、エンジン回転数
が所定以上なら騒音制御の動作を停止する誤動作防止回
路(500)とを備えることを特徴する騒音制御装置。
3. The malfunction prevention circuit (500) according to claim 1, further comprising: a malfunction prevention circuit (500) for stopping the noise control operation when the engine speed is equal to or higher than a predetermined value based on the engine pulse of the pulse shaping circuit (100). Noise control device.
【請求項4】 前記パルス整形回路(100)ではエン
ジンパルスを任意の積分定数で積分し、この積分値と入
力パルスとを比較する請求項1記載の騒音制御装置。
4. The noise control device according to claim 1, wherein the pulse shaping circuit (100) integrates the engine pulse with an arbitrary integration constant and compares the integrated value with the input pulse.
【請求項5】 前記主処理部(300)で用いる最も低
いサンプリング信号の周波数と合わせて、不要帯域を除
去する帯域制限フィルタを前記A/D変換器の前に配置
し、更に前記主処理部(300)では前記A/D変換器
に用いるサンプリング信号の周波数を分周した分周信号
をサンプリング信号として用いる請求項1記載の騒音制
御装置。
5. A band limiting filter that removes an unnecessary band together with the frequency of the lowest sampling signal used in the main processing unit (300) is arranged in front of the A / D converter, and the main processing unit The noise control device according to claim 1, wherein in (300), a divided signal obtained by dividing the frequency of the sampling signal used in the A / D converter is used as the sampling signal.
【請求項6】 前記主処理部(300)では必要な周波
数帯域のみ通過したした参照信号に関し、少なくともエ
ンジン回転数、回転数変化量の計測手段、トランスミッ
ションのポジション、アクセル開度、開度の変化量の計
測手段により、エンジン回転数が低い時には処理量を増
やし、エンジン回転数が高い時には処理量を減らすよう
に前記分周されたサンプリング周波数の分周比を制御す
る請求項1記載の騒音制御装置。
6. The main processing unit (300) relates to a reference signal that has passed only a required frequency band, and at least an engine speed, a rotational speed change amount measuring means, a transmission position, an accelerator opening, and a change in opening. The noise control according to claim 1, wherein the amount measuring means controls the frequency division ratio of the divided sampling frequency so as to increase the processing amount when the engine speed is low and decrease the processing amount when the engine speed is high. apparatus.
【請求項7】 前記参照信号形成回路(200)では前
記パルス整形回路の出力信号を基本信号として基本信号
を分周し振幅を調整して非整数次の成分を有する参照信
号を形成する請求項1記載の騒音制御装置。
7. The reference signal forming circuit (200) forms a reference signal having a non-integer-order component by dividing the basic signal by using the output signal of the pulse shaping circuit as a basic signal and adjusting the amplitude. 1. The noise control device according to 1.
【請求項8】 前記補正制御部(400)では、誤差信
号を周波数分析しこれによって抽出された結果に基づ
き、前記参照信号回路(200)での基本信号を分周す
る分周比、分周された信号の振幅を補正する請求項1記
載の騒音制御装置。
8. The correction controller (400) frequency-analyzes the error signal, and based on the result extracted thereby, divides the basic signal in the reference signal circuit (200) by a frequency division ratio and frequency division. The noise control device according to claim 1, wherein the amplitude of the generated signal is corrected.
【請求項9】 前記参照信号形成回路(200)では自
ら形成した参照信号の周波数分析と、補正制御部(40
0)で誤差信号の周波数分析とを対応づけて比較しこの
結果により参照信号形成回路(200)に入力する基本
信号を分周する分周比、分周された信号の振幅を調整す
る請求項1記載の騒音制御装置。
9. The reference signal forming circuit (200) analyzes a frequency of a reference signal formed by itself and a correction control unit (40).
0) Correspondingly compared with the frequency analysis of the error signal and adjusting the frequency division ratio for dividing the basic signal input to the reference signal forming circuit (200) and the amplitude of the divided signal according to the result. 1. The noise control device according to 1.
【請求項10】 前記参照信号形成回路(200)で
は、予め定められた範囲内でかつ予め決定された音色の
範囲内で自動的に参照信号の音色を調整する請求項1記
載の騒音制御装置。
10. The noise control device according to claim 1, wherein the reference signal forming circuit (200) automatically adjusts the tone color of the reference signal within a predetermined range and within a predetermined tone color range. .
【請求項11】 前記誤動作防止回路(500)では前
記誤差信号を強制的に零にするか又はサンプリング周波
数を発生するクロックを停止する請求項記載1の騒音制
御装置。
11. The noise control device according to claim 1, wherein the malfunction prevention circuit (500) forcibly sets the error signal to zero or stops a clock for generating a sampling frequency.
JP32559892A 1992-12-04 1992-12-04 Noise control device Expired - Fee Related JP3506449B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32559892A JP3506449B2 (en) 1992-12-04 1992-12-04 Noise control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32559892A JP3506449B2 (en) 1992-12-04 1992-12-04 Noise control device

Publications (2)

Publication Number Publication Date
JPH06175669A true JPH06175669A (en) 1994-06-24
JP3506449B2 JP3506449B2 (en) 2004-03-15

Family

ID=18178671

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32559892A Expired - Fee Related JP3506449B2 (en) 1992-12-04 1992-12-04 Noise control device

Country Status (1)

Country Link
JP (1) JP3506449B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179781A (en) * 1994-12-26 1996-07-12 Fujitsu Ten Ltd Noise control device
JP2009533921A (en) * 2006-04-12 2009-09-17 ウォルフソン・マイクロエレクトロニクス・ピーエルシー Digital circuit device for environmental noise reduction
JP2009257326A (en) * 2008-04-16 2009-11-05 Robert Bosch Gmbh Device and method for active noise cancellation in exhaust gas channel of internal combustion engine
CN112328949A (en) * 2020-10-26 2021-02-05 中科上声(苏州)电子有限公司 Method and device for generating reference signal of active noise reduction system of automobile engine

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52123673A (en) * 1976-04-07 1977-10-18 Bosch Gmbh Robert Circuit system for detecting position of rotative part
JPS6088148U (en) * 1983-11-24 1985-06-17 三菱自動車工業株式会社 Vehicle vibration reduction device
JPS6199900U (en) * 1984-12-05 1986-06-26
JPH01501344A (en) * 1986-10-07 1989-05-11 アダプティブ コントロール リミテッド Active vibration control devices or related improvements
JPH03204354A (en) * 1989-12-29 1991-09-05 Nissan Motor Co Ltd Active type noise control device
JPH03203491A (en) * 1989-12-29 1991-09-05 Nissan Motor Co Ltd Active type noise controller
JPH04140451A (en) * 1990-10-01 1992-05-14 Mitsubishi Electric Corp Rotational angle detector
JPH04203406A (en) * 1990-11-30 1992-07-24 Sango:Kk Active cancel muffler
JPH04318897A (en) * 1991-04-18 1992-11-10 Mitsubishi Heavy Ind Ltd Active acoustic attenuator

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52123673A (en) * 1976-04-07 1977-10-18 Bosch Gmbh Robert Circuit system for detecting position of rotative part
JPS6088148U (en) * 1983-11-24 1985-06-17 三菱自動車工業株式会社 Vehicle vibration reduction device
JPS6199900U (en) * 1984-12-05 1986-06-26
JPH01501344A (en) * 1986-10-07 1989-05-11 アダプティブ コントロール リミテッド Active vibration control devices or related improvements
JPH03204354A (en) * 1989-12-29 1991-09-05 Nissan Motor Co Ltd Active type noise control device
JPH03203491A (en) * 1989-12-29 1991-09-05 Nissan Motor Co Ltd Active type noise controller
JPH04140451A (en) * 1990-10-01 1992-05-14 Mitsubishi Electric Corp Rotational angle detector
JPH04203406A (en) * 1990-11-30 1992-07-24 Sango:Kk Active cancel muffler
JPH04318897A (en) * 1991-04-18 1992-11-10 Mitsubishi Heavy Ind Ltd Active acoustic attenuator

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08179781A (en) * 1994-12-26 1996-07-12 Fujitsu Ten Ltd Noise control device
JP2009533921A (en) * 2006-04-12 2009-09-17 ウォルフソン・マイクロエレクトロニクス・ピーエルシー Digital circuit device for environmental noise reduction
JP2009257326A (en) * 2008-04-16 2009-11-05 Robert Bosch Gmbh Device and method for active noise cancellation in exhaust gas channel of internal combustion engine
CN112328949A (en) * 2020-10-26 2021-02-05 中科上声(苏州)电子有限公司 Method and device for generating reference signal of active noise reduction system of automobile engine
CN112328949B (en) * 2020-10-26 2024-02-27 中科上声(苏州)电子有限公司 Reference signal generation method and device for active noise reduction system of automobile engine

Also Published As

Publication number Publication date
JP3506449B2 (en) 2004-03-15

Similar Documents

Publication Publication Date Title
US7289637B2 (en) Method for automatically adjusting the filter parameters of a digital equalizer and reproduction device for audio signals for implementing such a method
US7254242B2 (en) Acoustic signal processing apparatus and method, and audio device
US5442712A (en) Sound amplifying apparatus with automatic howl-suppressing function
JP2882170B2 (en) Active noise control device
JP3471370B2 (en) Active vibration control device
US8155343B2 (en) Engine sound processing system
US5293578A (en) Noise reducing device
US9558732B2 (en) Active noise control system
US5319715A (en) Noise sound controller
EP0671610B1 (en) Apparatus for diagnosing sound source and vibration source
JP3506449B2 (en) Noise control device
CA2021244C (en) Noise reducing device
EP0492680A2 (en) Method and apparatus for attenuating noise
JPH09511081A (en) Time domain adaptive control system
KR20060073484A (en) Three-channel state-variable compressor circuit
JP2001285986A (en) Howling suppression device utilizing adaptive notch filter
JP3414426B2 (en) Noise control device
JPH05313672A (en) Noise controller
JPH01140199A (en) Quasi exhaust sound generator for automobile
JPH05308697A (en) Howling controlling device
JP2000316199A (en) Howling preventing device
JPH05209563A (en) Intake sound control device
Wang et al. An improved parallel narrowband active noise control system with local on-line secondary-path modeling equipped with frequency estimation algorithm
JPH06149270A (en) Noise controller
JP2635496B2 (en) Noise control device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20031118

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20031216

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071226

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081226

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091226

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees