JPH06102290A - Signal waveform display - Google Patents

Signal waveform display

Info

Publication number
JPH06102290A
JPH06102290A JP25100492A JP25100492A JPH06102290A JP H06102290 A JPH06102290 A JP H06102290A JP 25100492 A JP25100492 A JP 25100492A JP 25100492 A JP25100492 A JP 25100492A JP H06102290 A JPH06102290 A JP H06102290A
Authority
JP
Japan
Prior art keywords
data
waveform
memory
signal
superposition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25100492A
Other languages
Japanese (ja)
Inventor
Genichiro Ota
現一郎 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP25100492A priority Critical patent/JPH06102290A/en
Publication of JPH06102290A publication Critical patent/JPH06102290A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a signal waveform display in which contrast of natural brightness can be provided at the superposed part of waveform. CONSTITUTION:An A/D converter 3 outputs digital data of observing signal where sampling frequency is subjected to frequency division of at least two- phase, and the digital data is fed through a data buffer 4 to a memory 5. Data is eventually read out from the memory 5 and a comparator 7 compares previous data with current one. A degree of superposition managing circuit 8 counts the degree of superposition and the resultant data of counting is then stored while being distributed to parts other than the waveform data areas of continuous memory rows, not larger in number than the number of phases subjected to frequency division of the A/D converter 3, with reference to a predetermined address of the memory 5. Waveform data and degree of superposition data are fed from the memory 5 to D/A converters 10, 12 for vertical axis and luminance control thus producing a luminance control signal 13.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、物理現象を観測するた
めに用いる信号波形表示装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a signal waveform display device used for observing a physical phenomenon.

【0002】[0002]

【従来の技術】一般にオシロスコープなどの信号波形観
測装置は、CRT上に波形を繰り返して表示するが、こ
れを高速に繰り返すことにより、人間の目には波形の重
なり合った部分が他の部分より明るく見え、観測者は多
重性や信号波形の識別を自然に行うことができる。
2. Description of the Related Art Generally, a signal waveform observing device such as an oscilloscope repeatedly displays a waveform on a CRT, but by repeating this at high speed, the portion where the waveforms overlap is brighter than other portions to the human eye. It is visible and allows the observer to naturally identify multiplicity and signal waveforms.

【0003】ところで、近年、ディジタル化が進み、観
測波形はいったんディジタルデータ化され、メモリに格
納されるようになった。
By the way, in recent years, digitization has progressed, and observed waveforms have once been digitized and stored in a memory.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、ディジ
タルデータを用いる従来の信号波形観測装置では、メモ
リの中における重なり合う点が同じ一つのものとしか認
識されず、波形上の他の点と同じ回数で表示されること
になる。したがって、観測者は明るさの差による情報を
得ることができず、明るさの差により識別できたこれま
での観測情報量を失う結果となっている。この様子を図
10に示す。
However, in the conventional signal waveform observing device using digital data, only one overlapping point in the memory is recognized and the same number of times as other points on the waveform are recognized. Will be displayed. Therefore, the observer cannot obtain the information based on the difference in brightness, resulting in the loss of the amount of observed information that can be identified by the difference in brightness. This state is shown in FIG.

【0005】図10(a)は波形AとBとCとが点X
1、X2、X3、X4で重なり合っている状態を示して
いる。図10(b)はこのうちの点X1の部分を拡大し
たものである。図11はこの同じ波形表示が期待される
べき重畳部分X1、X2、X3、X4の輝度上昇を説明
するための図である。図11(b)の波形表示線の重な
り部分X1では、本来、輝度が高くなるはずである。こ
の例のような少ない本数の波形では、輝度差のない場合
の弊害は判りにくいが、波形の密度が高い場合には波形
の区別が全くできなくなる。図12にその例を示す。図
12(a)と(b)は1つのテレビジョン波形の中に含
まれる異なる波形の例を示したものである。この2つの
波形は、通常、同一同期信号上にあるので、観測波形は
重なって見える。もし、重なった部分の輝度に差がつか
ないと、図12(c)のようになるので、クロミネンス
部分の識別は全くできなくなる。図12(d)はこの部
分に輝度差を付加したものであり、2種類の信号の存在
を確認することができる。
In FIG. 10 (a), the waveforms A, B, and C have points X.
1, X2, X3, and X4 overlap each other. FIG. 10B is an enlarged view of the portion of the point X1. FIG. 11 is a diagram for explaining the increase in the brightness of the superimposed portions X1, X2, X3, and X4 where the same waveform display should be expected. In the overlapping portion X1 of the waveform display lines in FIG. 11B, the brightness should originally be high. With such a small number of waveforms as in this example, it is difficult to understand the adverse effect when there is no brightness difference, but when the waveform density is high, the waveforms cannot be distinguished at all. FIG. 12 shows an example thereof. 12A and 12B show examples of different waveforms contained in one television waveform. Since these two waveforms are usually on the same synchronization signal, the observed waveforms appear to overlap. If there is no difference in the brightness of the overlapped portion, the result is as shown in FIG. 12C, and the chrominance portion cannot be identified at all. In FIG. 12D, a luminance difference is added to this portion, and the existence of two types of signals can be confirmed.

【0006】上記問題を解決するために、プログラムソ
フトウエアを用いて輝度情報を発生させる方法がある。
しかしながら、高速信号の観測には処理速度が追い付か
ないという問題がある。
In order to solve the above problem, there is a method of generating brightness information using program software.
However, there is a problem that the processing speed cannot catch up with the observation of high-speed signals.

【0007】また、一般にディジタル化された信号波形
表示装置の平均、若しくは最大輝度は固定化されてお
り、波形の種類によっては観測に支障となる場合があ
る。この問題に対し、従来の対策はもっぱら測定者が手
動で輝度調整を行う方法に頼っていた。しかし、頻繁に
波形が変化する場合には手動操作による対応が困難であ
った。
Further, generally, the average or maximum luminance of a digitized signal waveform display device is fixed, which may hinder observation depending on the type of waveform. To deal with this problem, the conventional measures have relied solely on the method in which the measurer manually adjusts the brightness. However, when the waveform changes frequently, it is difficult to handle it manually.

【0008】本発明は、上記のような従来の問題を解決
するものであり、回路規模を大きくすることなく、しか
も、プログラムソフトウェアをほとんど必要とすること
なく、ディジタル化された観測信号波形から表示される
波形の重なり部分に自然な明るさを与えて観測波形の分
離認識を可能とし、したがって、信頼性、高速処理によ
る作業性、経済性等を向上させることができるようにし
た信号波形表示装置を提供し、また、上記目的に加え、
表示される観測波形の輝度の平均レベル、若しくは最大
値を自動的に制御し得るようにした信号波形表示装置を
提供することを目的とするものである。
The present invention solves the above-mentioned conventional problems and displays from a digitized observed signal waveform without increasing the circuit scale and requiring almost no program software. Signal waveform display device capable of providing natural brightness to overlapping portions of waveforms to be observed and separating and recognizing observed waveforms, thus improving reliability, workability by high-speed processing, economical efficiency, etc. In addition to the above purpose,
It is an object of the present invention to provide a signal waveform display device capable of automatically controlling the average level or the maximum value of the brightness of an observed waveform displayed.

【0009】[0009]

【課題を解決するための手段】上記目的を達成するため
の本発明の技術的手段は、サンプリング周波数を少なく
とも2相で分周し、観測信号のディジタルデータを出力
するA/D変換手段と、このA/D変換手段から上記の
相数でデータを受けるデータバッファと、このデータバ
ッファからデータを受けるメモリと、このメモリに格納
された対応アドレスのデータを読み出す手段と、この同
一アドレスの前回データと今回データを比較する手段
と、この比較手段の出力をもって前回データと今回デー
タが同一の場合の重畳度数を計数し、この計数結果のデ
ータを、上記メモリの所定アドレスを基準に上記の分周
相数を最大個とする連続したメモリ列の波形データエリ
ア以外の部分に分配して記憶させるために出力する手段
と、上記メモリからデータを読み出し、上記重畳度数に
見合った波形表示のための信号を生成する手段とを備え
たものである。
The technical means of the present invention for achieving the above object is an A / D conversion means for dividing a sampling frequency by at least two phases and outputting digital data of an observation signal. A data buffer that receives data from the A / D conversion means in the number of phases described above, a memory that receives data from the data buffer, a means that reads the data of the corresponding address stored in this memory, and the previous data of this same address. And the current data are compared, and the output of this comparison means is used to count the superposition frequency when the previous data and the current data are the same, and the count result data is divided into the above-mentioned frequency divisions based on a predetermined address in the memory. A means for outputting the data to be distributed and stored in a portion other than the waveform data area of the continuous memory row having the maximum number of phases; It reads over data, in which a means for generating a signal for waveform display commensurate with the superimposition frequency.

【0010】上記目的を達成するための本発明の他の技
術的手段は、サンプリング周波数を少なくとも2相で分
周し、観測信号のディジタルデータを出力するA/D変
換手段と、このA/D変換手段から上記の相数でデータ
を受けるデータバッファと、このデータバッファからデ
ータを受けるメモリと、このメモリに格納された対応ア
ドレスのデータを読み出す手段と、この同一アドレスの
前回データと今回データを比較する手段と、この比較手
段の出力をもって前回データと今回データが同一の場合
の重畳度数を計数し、この計数結果のデータを、上記メ
モリの所定アドレスを基準に上記の分周相数を最大個と
する連続したメモリ列の波形データエリア以外の部分に
分配して記憶させるために出力する手段と、上記重畳度
数データと制御信号により出力レベルを制御する手段
と、この制御された出力レベルに対応して波形表示のた
めの信号を生成する手段とを備えたものである。
Another technical means of the present invention for achieving the above object is an A / D conversion means for dividing a sampling frequency by at least two phases and outputting digital data of an observation signal, and this A / D conversion means. A data buffer that receives data in the above-mentioned number of phases from the conversion means, a memory that receives data from this data buffer, a means that reads the data of the corresponding address stored in this memory, and the previous data and the current data of this same address. The means for comparing and the output of this comparing means are used to count the superposition frequency when the previous data and the present data are the same, and the data of this counting result is used to maximize the frequency division phase number based on the predetermined address of the memory. Means for outputting the data to be distributed and stored in a portion other than the waveform data area of a continuous memory row, the superposition frequency data and the control signal. Means for controlling the output level by, in which a means for generating a signal for the waveform displayed corresponding to the controlled output level.

【0011】上記目的を達成するための本発明の更に他
の技術的手段は、サンプリング周波数を少なくとも2相
で分周し、観測信号のディジタルデータを出力するA/
D変換手段と、このA/D変換手段から上記の相数でデ
ータを受けるデータバッファと、このデータバッファか
らデータを受けるメモリと、このメモリに格納された対
応アドレスのデータを読み出す手段と、この同一アドレ
スの前回データと今回データを比較する手段と、この比
較手段の出力をもって前回データと今回データが同一の
場合の重畳度数を計数し、この計数結果のデータを、上
記メモリの所定アドレスを基準に上記の分周相数を最大
個とする連続したメモリ列の波形データエリア以外の部
分に分配して記憶させるために出力する手段と、上記重
畳度数の最大値を検出する手段と、上記重畳度数データ
と上記最大値検出手段の出力データを用いた制御信号に
より出力レベルを制御する手段と、この制御された出力
レベルに対応して波形表示のための信号を生成する手段
とを備えたものである。
Yet another technical means of the present invention for achieving the above object is to divide the sampling frequency into at least two phases and output digital data of an observation signal.
D conversion means, a data buffer that receives data from the A / D conversion means in the number of phases described above, a memory that receives data from the data buffer, a means that reads data at the corresponding address stored in the memory, A means for comparing the previous data and the current data at the same address, and the output of this comparison means is used to count the superposition frequency when the previous data and the current data are the same, and the data of this counting result is used as a reference for the predetermined address of the memory. Means for outputting to store in a portion other than the waveform data area of the continuous memory row having the maximum number of frequency division phases, the means for detecting the maximum value of the superimposition frequency, and the superimposing means. A means for controlling the output level by a control signal using the frequency data and the output data of the maximum value detecting means, and corresponding to the controlled output level It is obtained by a means for generating a signal for display type.

【0012】[0012]

【作用】したがって、本発明によれば、波形の重畳度数
を計測し、重畳度数に対応した電気信号を発生させるの
で、ディジタル化された信号波形画像に波形重なり部分
の輝度差を付加することが可能となる。また、A/D変
換手段からサンプリング周波数を少なくとも2相で分周
した観測信号のディジタルデータを出力し、データバッ
ファを介してメモリに入力し、メモリに格納された対応
アドレスデータを読み出し、この同一アドレスの前回デ
ータと今回データを比較手段で比較し、重畳度数計数手
段で比較手段の出力をもって前回データと今回データが
同一の場合の重畳度数を計数し、この計数結果のデータ
を、上記メモリの所定アドレスを基準に上記の分周相数
を最大個とする連続したメモリ列の波形データエリア以
外の部分に分配して記憶させるようにしているので、メ
モリ規模を大きくすることなく、高速動作させることが
できる。
Therefore, according to the present invention, since the superposition frequency of the waveform is measured and the electric signal corresponding to the superposition frequency is generated, it is possible to add the luminance difference of the waveform overlapping portion to the digitized signal waveform image. It will be possible. Further, the A / D conversion means outputs the digital data of the observation signal obtained by dividing the sampling frequency by at least two phases, inputs the digital data to the memory via the data buffer, reads the corresponding address data stored in the memory, and outputs the same. The previous data of the address and the present data are compared by the comparison means, and the superposition frequency counting means counts the superposition frequency when the previous data and the present data are the same with the output of the comparison means, and the data of this counting result is stored in the memory. Since the memory is distributed and stored in a portion other than the waveform data area of the continuous memory row having the maximum number of frequency division phases based on the predetermined address, it can be operated at high speed without increasing the memory scale. be able to.

【0013】また、重畳度数データと制御信号により制
御する出力レベルに対応して波形表示のための信号を生
成することにより、表示される波形の輝度の平均レベ
ル、若しくは最大値を制御することができる。
Further, by generating a signal for waveform display corresponding to the output level controlled by the superposition frequency data and the control signal, it is possible to control the average level or maximum value of the luminance of the displayed waveform. it can.

【0014】[0014]

【実施例】【Example】

(実施例1)以下、本発明の第1の実施例について図面
を参照しながら説明する。
(Embodiment 1) Hereinafter, a first embodiment of the present invention will be described with reference to the drawings.

【0015】図1は本発明の第1の実施例における信号
波形表示装置を示す概略ブロック図である。
FIG. 1 is a schematic block diagram showing a signal waveform display device in a first embodiment of the present invention.

【0016】図1に示すように、入力端子1から被観測
信号を観測信号増幅回路2に供給する。観測信号増幅回
路2はその出力をA/D変換回路3に供給する。A/D
変換回路3で得たディジタル出力をデータバッファ4に
送出する。データバッファ4はその出力をメモリ5と重
畳性検出用比較器7に供給する。メモリ5の読み出し出
力は波形読み出しバッファ6と表示用データバッファ9
に供給される。重畳性検出用比較器7は波形読み出しバ
ッファ6から比較データを得てこのデータがデータバッ
ファ4の情報と一致するか否かについて判定し、判定出
力を重畳度管理回路8に伝える。重畳度管理回路8は波
形読み出しバッファ6から重畳度前回データを得て重畳
度データ更新値を生成する。この重畳度更新値データは
データバッファ4に供給され、これらの処理が完了した
時点でメモリ5に格納される。表示用データバッファ9
は、メモリ5から供給された波形データを垂直軸用D/
A変換器10に供給するとともに、メモリ5から供給さ
れた重量度データを輝度制御用D/A変換器12に供給
する。垂直軸用D/A変換器10は波形データをCRT
などで表示するための垂直軸信号波形表示信号11に変
換する。輝度制御用D/A変換器12は重畳度データを
CRTなどで表示するための輝度制御用信号13に変換
して輝度制御回路14へ供給する。これらの順序はCP
Uを含む制御回路15によって制御され、この制御回路
15により制御されるメモリアドレスカウンタ16はそ
の出力をメモリ5と水平軸表示用データバッファ17等
に供給する。水平軸用D/A変換器18は水平軸表示用
データバッファ17の出力から水平軸信号19を生成す
る。観測信号増幅回路2は出力の一部を同期回路20に
供給し、同期回路20は同期信号出力をメモリアドレス
カウンタ16に伝え、メモリ5に格納される信号波形デ
ータの位置の管理を行う。
As shown in FIG. 1, the observed signal is supplied from the input terminal 1 to the observed signal amplifier circuit 2. The observation signal amplification circuit 2 supplies its output to the A / D conversion circuit 3. A / D
The digital output obtained by the conversion circuit 3 is sent to the data buffer 4. The data buffer 4 supplies its output to the memory 5 and the superimposition detection comparator 7. The read output of the memory 5 is the waveform read buffer 6 and the display data buffer 9
Is supplied to. The superimposition detecting comparator 7 obtains the comparison data from the waveform read buffer 6 and determines whether this data matches the information in the data buffer 4, and sends the determination output to the superposition degree management circuit 8. The superposition degree management circuit 8 obtains previous superposition degree data from the waveform reading buffer 6 and generates a superposition degree data update value. This superimposition degree update value data is supplied to the data buffer 4 and stored in the memory 5 when these processes are completed. Display data buffer 9
Is the waveform data supplied from the memory 5 for vertical axis D /
The weight data supplied from the memory 5 is supplied to the A converter 10 and the D / A converter 12 for brightness control. The vertical axis D / A converter 10 converts the waveform data into a CRT.
And the like are converted into a vertical axis signal waveform display signal 11 for display. The brightness control D / A converter 12 converts the superimposition degree data into a brightness control signal 13 for displaying on a CRT or the like and supplies the signal to the brightness control circuit 14. The order of these is CP
The memory address counter 16 controlled by the control circuit 15 including U, supplies its output to the memory 5, the horizontal axis display data buffer 17 and the like. The horizontal axis D / A converter 18 generates a horizontal axis signal 19 from the output of the horizontal axis display data buffer 17. The observation signal amplifying circuit 2 supplies a part of the output to the synchronizing circuit 20, the synchronizing circuit 20 transmits the synchronizing signal output to the memory address counter 16, and manages the position of the signal waveform data stored in the memory 5.

【0017】図2は図1における重畳度管理回路8等の
具体例を示し、図3は図2に示す重畳度管理回路8を用
いた場合の表示用データバッファ9と輝度制御用D/A
変換器12の具体例を示す。
FIG. 2 shows a concrete example of the superposition degree management circuit 8 and the like in FIG. 1, and FIG. 3 shows a display data buffer 9 and a brightness control D / A when the superposition degree management circuit 8 shown in FIG. 2 is used.
A specific example of the converter 12 will be shown.

【0018】図2において、観測信号増幅回路2を通じ
てA/D変換回路3に入った観測信号は、2相のディジ
タル出力に変換され、2個のデータバッファ41と42
に供給される。今、41を奇数アドレス出力のADC用
データバッファとし、42を偶数アドレス出力のADC
用データバッファとする。データバッファ41、42の
それぞれの出力端子は波形メモリ51と52および重畳
性検出用比較器71と72に接続される。51を奇数ア
ドレス側波形メモリとし、52を偶数アドレス側波形メ
モリとする。71を奇数アドレス側重畳性検出用比較器
とし、72を偶数アドレス側重畳性検出用比較器とす
る。波形メモリ51と52の読み出し出力は、波形読み
出しバッファ61と62に接続されるとともに、バスラ
イン55により表示用データバッファ9に接続される。
61を奇数アドレス側波形読み出しバッファとし、62
を偶数アドレス側波形読み出しバッファとする。波形読
み出しバッファ61と62の出力は、重畳性検出用比較
器71と72に接続されるとともに、重畳度管理回路8
の重畳度累進加算器81に接続される。重畳性検出用比
較器71と72の出力は、論理積回路73を通じて重畳
性検出出力となり、重畳度累進加算器81の累進入力端
子に接続される。重畳度累進加算器81の出力は、デー
タラッチ回路82を経てデータバッファ41と42の重
畳度数用データ入力部に接続される。なお、85は重畳
度数の最大値を検出する回路で、最大輝度レベルを自動
的に制御する際に使用する。56はそのデータ出力線で
ある。
In FIG. 2, the observation signal that has entered the A / D conversion circuit 3 through the observation signal amplification circuit 2 is converted into a two-phase digital output, and two data buffers 41 and 42 are provided.
Is supplied to. Now, 41 is an odd address output ADC data buffer, and 42 is an even address output ADC
For data buffer. The output terminals of the data buffers 41 and 42 are connected to the waveform memories 51 and 52 and the superposition detection comparators 71 and 72, respectively. 51 is an odd address side waveform memory, and 52 is an even address side waveform memory. Reference numeral 71 is an odd address side superimposition detection comparator, and 72 is an even address side superposition detection comparator. The read outputs of the waveform memories 51 and 52 are connected to the waveform read buffers 61 and 62, and are also connected to the display data buffer 9 by the bus line 55.
61 is the odd address side waveform read buffer, and 62
Is the even-address-side waveform read buffer. The outputs of the waveform read buffers 61 and 62 are connected to the superimposition detection comparators 71 and 72, and the superposition degree management circuit 8
Connected to the superimposition degree progressive adder 81. The outputs of the superposition detection comparators 71 and 72 become superposition detection outputs through the AND circuit 73, and are connected to the progressive input terminal of the superposition degree progressive adder 81. The output of the superposition degree progressive adder 81 is connected to the superposition degree data input section of the data buffers 41 and 42 via the data latch circuit 82. Reference numeral 85 is a circuit for detecting the maximum value of the superposition frequency, which is used when automatically controlling the maximum brightness level. 56 is the data output line.

【0019】図3において、バスライン55により波形
メモリ51、52から波形データを得る表示用データバ
ッファ9は、表示用データレジスタ本体部90と、その
出力用バッファ91、92とから成り、出力用バッファ
91、92から垂直軸データ部分をデータバス98によ
り垂直軸用D/A変換器10に伝え、重畳度データを輝
度制御用D/A変換器12に供給する。91を奇数アド
レス側データ出力用バッファとし、92を偶数アドレス
側データ出力用バッファとする。
In FIG. 3, the display data buffer 9 for obtaining the waveform data from the waveform memories 51 and 52 by the bus line 55 comprises a display data register main body 90 and output buffers 91 and 92 thereof. The vertical axis data part is transmitted from the buffers 91 and 92 to the vertical axis D / A converter 10 through the data bus 98, and the superimposition degree data is supplied to the brightness control D / A converter 12. Reference numeral 91 is an odd address side data output buffer, and 92 is an even address side data output buffer.

【0020】1波形(1画面)取込み時間は、取込み1
回当りの波形抽出点を1,000点とすると、サンプル
レート100MS/sでは10ns×1k=10μsと
なり、100回/秒の波形表示を行う場合には、表示1
回当りの波形重なり回数は、最高、10ms÷(10n
s×1000)=1000となり、約10ビットの度数
メモリが必要になる。しかし、リアルタイムに、かつ高
速に動作するメモリは、コストが高いだけでなく、電力
消費も大きい。また、波形の重なりが生じる頻度は信号
によってはゼロに近い場合もあり、表示点すべてにわた
って10ビットの度数メモリを設けることはあまり意味
がないといえる。一方、波形重畳度数の管理のために
は、一般に波形の輝度差がそれほど厳格に精度を要求さ
れる場合はないと考えて、10ビットのデータを3ビッ
ト化することは不可能ではないが、本発明の目的がリア
ルタイム動作による高速性能の実現にあるため、度数が
あくまで更新数1の上に成り立たなければならない。し
たがって、単なる精度切上げの方法では解決できない。
すなわち、計数の更新単位は1であり、しかも、できる
だけ大きな数を扱うことができるような方法が必要であ
る。
1 waveform (1 screen) acquisition time is 1 acquisition
Assuming that the number of waveform extraction points per time is 1,000, it becomes 10 ns x 1 k = 10 µs at a sample rate of 100 MS / s.
The maximum number of overlapping waveforms is 10ms ÷ (10n
s × 1000) = 1000, which requires a frequency memory of about 10 bits. However, a memory that operates in real time and at high speed is not only costly, but also consumes a large amount of power. In addition, the frequency of overlapping of waveforms may be close to zero depending on the signal, and it can be said that it is meaningless to provide a 10-bit frequency memory over all display points. On the other hand, in order to manage the waveform superimposition frequency, it is not impossible to convert 10-bit data into 3 bits, considering that there is generally no case where the luminance difference between the waveforms is required to be so strict. Since the purpose of the present invention is to realize high-speed performance by real-time operation, the frequency must be established on the basis of the update number of one. Therefore, it cannot be solved by the method of rounding up the precision.
That is, the update unit of the count is 1, and a method capable of handling the largest possible number is required.

【0021】今、波形メモリ51、52の余り部分を利
用することを考える。標準的なメモリ構造としてメモリ
幅が16ビットである場合を考える。このメモリを用い
て波形データを10ビットで格納するとすれば、余り部
分は6ビットとなる。波形の付加情報のために3ビット
を充てるとすれば、波形重畳度数管理のために利用でき
るメモリ幅は3ビットになる。3ビットでは最大重畳度
数1,000に対し、ほとんど管理できない容量であ
る。そこで、次のように双方に制限を加える。
Now, let's consider using the remaining portions of the waveform memories 51 and 52. Consider a case where the memory width is 16 bits as a standard memory structure. If the waveform data is stored in 10 bits using this memory, the remaining portion is 6 bits. If 3 bits are allotted for the additional information of the waveform, the memory width that can be used for the waveform superposition frequency management is 3 bits. With 3 bits, the maximum superposition degree is 1,000, but the capacity is almost unmanageable. Therefore, restrictions are imposed on both sides as follows.

【0022】図4は人間の感覚強度と、それを与える物
理的刺激の大きさを示したものである。図4において、
A1、A2、A3、A4、A5はそれぞれ距離が指数的
に増加した状態を有することを示したものである。各物
理的強度A1〜A5のそれぞれに対応する人間の感覚
は、ほぼ直線的に増加している。すなわち、人間の感覚
は刺激強度に対して対数的に反応する。例えば、聴覚の
音量に対する強度は対数で表現できる。同様に、視覚感
覚も受光量に対して対数的に反応する。このことから、
図4の物理的強度A4以上の情報を切り捨てて図中の太
い破線の状態にしたとしても、人間の識別領域はわずか
に20%が狭まるだけになる。すなわち、1〜10の領
域幅と10,000〜100,000の領域幅は人間にと
っては同じ差として処理されるので、物理的意義が大き
い方が1〜10の領域である場合には、10,000〜
100,000の領域を犠牲にすることに意味があると
いえる。本発明においては、正にこの解釈を適用する。
FIG. 4 shows the human sense intensity and the magnitude of the physical stimulus that gives it. In FIG.
A1, A2, A3, A4, and A5 indicate that the distance has an exponentially increased state. The human senses corresponding to the respective physical intensities A1 to A5 increase almost linearly. That is, the human sense responds logarithmically to the stimulus intensity. For example, the intensity with respect to the volume of hearing can be expressed in logarithm. Similarly, the visual sense also logarithmically responds to the amount of light received. From this,
Even if the information having the physical strength A4 or higher in FIG. 4 is cut off to be in the state of the thick broken line in the figure, the human identification area is narrowed by only 20%. That is, since the region width of 1 to 10 and the region width of 10,000 to 100,000 are treated as the same difference for human beings, if the region having the larger physical significance is the region of 1 to 10, 1,000 ~
It may be worthwhile to sacrifice 100,000 areas. In the present invention, this interpretation is exactly applied.

【0023】次に、輝度の視覚分解能について図5を用
いて説明する。図5(a)は図11の2波形A、Bの重
畳部分X2を示し、図5(b)はこれをCRTの輝点で
表示した様子を示している。図5(b)の輝点Yの直径
は、通常、約0.2ミリメートルである。これに対し、
輝点Yの間隔は前述の1,000点表示の場合で最小0.
1ミリメートルである。すなわち、輝点Yは隣接する輝
点Yと半分近く重なっていることになる。また、輝度を
高めると輝点YはハレーションZを生じて更に直径が大
きくなるので、図5(b)の波形Aと波形Bとの交点に
隣接する輝点Yは交点の輝点に覆われてしまう。したが
って、交点に隣接する輝点Yの輝度は結果的に高められ
てしまうため、輝度情報における分解能は輝点個々のレ
ベルまでは維持されない。
Next, the visual resolution of luminance will be described with reference to FIG. FIG. 5A shows a superposed portion X2 of the two waveforms A and B in FIG. 11, and FIG. 5B shows a state in which this is displayed by the bright spot of the CRT. The diameter of the bright spot Y in FIG. 5B is usually about 0.2 mm. In contrast,
The interval between the bright spots Y is at least 0 in the case of displaying 1,000 points as described above.
It is 1 millimeter. That is, the bright spot Y almost overlaps with the adjacent bright spot Y by almost half. Further, when the brightness is increased, the bright point Y causes halation Z and the diameter further increases. Therefore, the bright point Y adjacent to the intersection of the waveform A and the waveform B in FIG. 5B is covered by the bright point of the intersection. Will end up. Therefore, the brightness of the bright points Y adjacent to the intersections is increased as a result, so that the resolution in the brightness information is not maintained up to the level of each bright point.

【0024】以上の理由から本発明実施例においては、
図6に示す方法で輝度、すなわち、波形重畳度数のため
のメモリを構築した。図6を用い、本発明実施例の図2
における波形メモリ51、52の使用方法について説明
する。図6はメモリ内部の時刻t−6、t−5、t−
4、t−3、t−2、t−1、t0、t+1、t+2、
t+3、t+4に対応する波形データであり、それぞれ
10ビットの波形振幅データエリアと3ビットの輝度デ
ータエリアと3ビットの添付データエリアの計16ビッ
トから成り立つことを示している。ここにおいて、波形
データについては、時刻t−6、t−5、t−4、t−
3、t−2、t−1、t0、t+1、t+2、t+3、
t+4に対応した独立の数値を入れる。一方、波形重畳
度数データについては、隣接するメモリを用い、メモリ
2個で1つの波形重畳度数データを格納することとす
る。この方式により波形重畳度数に対するデータ幅は3
ビットプラス3ビットとなり、カスケードに用いれば6
ビットデータ、すなわち、10進の64までを計数でき
ることになる。これは本来必要とされる最大度数1,0
00をカバーするデータ幅に対して15.6分の1とな
るが、10進数で、ほぼ1桁分と呼べる範囲の挟まりで
済む。もちろん、1波形データ当りの波形重畳度数デー
タエリアを4ビット幅にできる場合には、8ビット、す
なわち、256となり、最大度数1,000に対して4
分の1まで近づくことができる。
For the above reasons, in the embodiment of the present invention,
A memory for the luminance, that is, the waveform superposition frequency was constructed by the method shown in FIG. 2 of the embodiment of the present invention with reference to FIG.
The method of using the waveform memories 51 and 52 in FIG. FIG. 6 shows times t-6, t-5, t- in the memory.
4, t-3, t-2, t-1, t0, t + 1, t + 2,
It is waveform data corresponding to t + 3 and t + 4, and is shown to be composed of a waveform amplitude data area of 10 bits, a luminance data area of 3 bits, and an attached data area of 3 bits, for a total of 16 bits. Here, regarding the waveform data, time t-6, t-5, t-4, t-.
3, t-2, t-1, t0, t + 1, t + 2, t + 3,
Enter an independent value corresponding to t + 4. On the other hand, for the waveform superimposition frequency data, adjacent memories are used, and one memory stores the waveform superimposition frequency data. With this method, the data width for the waveform superposition frequency is 3
Bit plus 3 bits, 6 if used in cascade
Bit data, that is, up to 64 decimal can be counted. This is the originally required maximum frequency of 1.0
It is 15.6 times smaller than the data width that covers 00, but it can be narrowed down to a range that can be called approximately one digit in decimal. Of course, if the waveform superposition frequency data area per waveform data can be set to a 4-bit width, it becomes 8 bits, that is, 256, which is 4 for the maximum frequency of 1,000.
You can approach up to one-third.

【0025】図6を更に詳しく説明する。波形重畳度数
データは2点で1つ分を構成するため、ずれのない組合
せが必要となる。図6においては、時刻t0とt+1を
1つの組にした状態で前後を組み合わせているが、実際
には時刻t0を特定の信号によるものとしなければなら
ない。
FIG. 6 will be described in more detail. Since the waveform superposition frequency data constitutes one data item with two points, a combination without deviation is required. In FIG. 6, the times t0 and t + 1 are combined as one set, but the times t0 and t + 1 are actually combined, but the time t0 must actually be a specific signal.

【0026】図2に戻って具体的な回路で説明する。増
幅回路2から出力された観測信号はA/D変換回路3で
ディジタル情報に変換されるが、一般に高速のA/D変
換回路は出力が2相になっている。これは出力を受ける
後続の回路に高速の動作をさせずに済むように配慮した
ためである。図2においてもA/D変換回路3は2相出
力の方式を採っており、出力はADC用データバッファ
41、42に交互に現われる。上記の例にならい、サン
プリング周波数を100MS/sとすれば、出力の周波
数は50MHzになる。この50MHzはバッファ41
と42では位相が180度異なる。そこで、一方の出力
(ここではバッファ41側)を基準となるように設定す
れば、波形メモリ51、52のアドレスでは奇数側に指
定することができる。ここで、バッファ41と42の下
部3ビットは重畳度数データに充てているので、バッフ
ァ41の下部3ビットを重畳度数データの上位3ビット
とし、バッファ42の下部3ビットを重畳度数データの
下位3ビットとすることが可能である。図2はこの状態
に設定したものである。したがって、図6の時刻t0と
t+1は、それぞれ奇数アドレスと偶数アドレスに対応
する。波形メモリ51、52の内部においても、奇数ア
ドレス側波形メモリ51に重畳度数データの上位3ビッ
トが格納され、偶数アドレス波形メモリ52に重畳度数
データの下位3ビットが格納される。更に、波形読み出
しバッファ61、62においても、奇数アドレス側波形
読み出しバッファ61に重畳度数データの上位3ビット
が出力され、偶数アドレス側波形読み出しバッファ62
に重畳度数データの下位3ビットが出力される。
Returning to FIG. 2, a specific circuit will be described. The observation signal output from the amplifier circuit 2 is converted into digital information by the A / D conversion circuit 3, but the output of a high-speed A / D conversion circuit is generally in two phases. This is because consideration is given to the fact that the subsequent circuit that receives the output does not have to operate at high speed. In FIG. 2 as well, the A / D conversion circuit 3 adopts a two-phase output method, and the output appears alternately in the ADC data buffers 41 and 42. According to the above example, if the sampling frequency is 100 MS / s, the output frequency will be 50 MHz. This 50MHz is the buffer 41
And 42 are 180 degrees out of phase. Therefore, if one output (here, the buffer 41 side) is set as a reference, it is possible to specify the odd number side in the addresses of the waveform memories 51 and 52. Here, since the lower 3 bits of the buffers 41 and 42 are allotted to the superposition frequency data, the lower 3 bits of the buffer 41 are the upper 3 bits of the superposition frequency data, and the lower 3 bits of the buffer 42 are the lower 3 bits of the superposition frequency data. It can be a bit. FIG. 2 is set in this state. Therefore, times t0 and t + 1 in FIG. 6 correspond to odd addresses and even addresses, respectively. Even in the waveform memories 51 and 52, the upper 3 bits of the superposition frequency data are stored in the odd address side waveform memory 51, and the lower 3 bits of the superposition frequency data are stored in the even address waveform memory 52. Further, in the waveform read buffers 61 and 62 as well, the upper 3 bits of the superposition frequency data are output to the odd address side waveform read buffer 61 and the even address side waveform read buffer 62.
The lower 3 bits of the superposition frequency data are output to.

【0027】次に、図2に示した回路の動作について説
明する。観測信号増幅回路2から観測信号の供給を受け
たA/D変換回路3は、サンプリングクロックCLKに
より時刻t0に観測信号のサンプリングを行い、引き続
き、奇数アドレス出力のADC用データバッファ41に
対してディジタルデータを出力する。サンプリングクロ
ックCLKの次のサイクルは、時刻t+1に発生してA
/D変換回路3に観測信号のサンプリングを行わせる
が、サンプリングクロックはA/D変換回路3の内部に
おいて2分の1の周波数に分周されるために、時刻t+
1に発生したディジタルデータは偶数アドレス出力のA
DC用データバッファ42に供給される。この2つのデ
ィジタルデータは重畳性検出用比較器71、72に出力
されるが、同時に奇数アドレス側波形メモリ51と偶数
アドレス側波形メモリ52からそれぞれのアドレスに対
応した前回のサンプリングデータが奇数アドレス側波形
読み出しバッファ61と偶数アドレス側波形読み出しバ
ッファ62を通じて重畳性検出用比較器71、72に出
力される。重畳性検出用比較器71、72は排他的論理
和回路を核とする論理比較回路であり、波形データの前
回値と今回値が一致した場合にのみ、重畳性検出出力用
論理積回路73を通じて高電位レベル出力を発生する。
今、前回値と今回値が一致したとすると、重畳性検出出
力用論理積回路73の高電位レベル出力が重畳度累進加
算器81の累進入力に加わり、波形読み出しバッファ6
1、62の下位3ビットを得て6ビットデータを成した
前回重畳度数データを1つ更新する。重畳度累進加算器
81は6ビット入力と1ビット入力の全加算器(Ful
l Adder)回路を構成している。こうして更新さ
れた重畳度数データは、データラッチ回路82を経てA
DC用データバッファ41、42の下位3ビットに供給
され、波形データ今回値とともに波形メモリ51、52
の内容を書き改める。波形データ読み出しサイクルにお
いては、同時にバスライン55を通じて波形データと重
畳度数データの両方が表示用データバッファ9(図1、
図3参照)へ送られている。また、重畳度数最大値検出
回路85は、常時、重畳度数を監視し、その最大値を検
出している。
Next, the operation of the circuit shown in FIG. 2 will be described. The A / D conversion circuit 3 receiving the supply of the observation signal from the observation signal amplification circuit 2 samples the observation signal at the time t0 by the sampling clock CLK, and then digitally outputs to the ADC data buffer 41 of odd address output. Output the data. The next cycle of the sampling clock CLK is generated at time t + 1 and A
The / D conversion circuit 3 is caused to sample the observation signal, but since the sampling clock is divided into a frequency of ½ inside the A / D conversion circuit 3, the time t +
The digital data generated at 1 is A for even address output.
It is supplied to the DC data buffer 42. These two digital data are output to the superposition detection comparators 71 and 72. At the same time, the previous sampling data corresponding to the respective addresses from the odd-numbered address side waveform memory 51 and the even-numbered address side waveform memory 52 is the odd-numbered address side. It is output to the superimposition detection comparators 71 and 72 through the waveform read buffer 61 and the even address side waveform read buffer 62. The superposition detection comparators 71 and 72 are logic comparison circuits having an exclusive OR circuit as a core, and the superposition detection output AND circuit 73 is used only when the previous value and the current value of the waveform data match. Generates high potential level output.
Now, assuming that the previous value and the current value match, the high potential level output of the AND circuit 73 for superimposition detection output is added to the progressive input of the superposition degree progressive adder 81, and the waveform read buffer 6
The lower 3 bits of 1 and 62 are obtained, and the previous superposition frequency data, which is 6-bit data, is updated by one. The superposition degree progressive adder 81 is a full adder (Ful) having 6-bit input and 1-bit input.
l Adder) circuit. The superposition frequency data updated in this way is passed through the data latch circuit 82 to A
It is supplied to the lower 3 bits of the DC data buffers 41 and 42, and the waveform memories 51 and 52 together with the current waveform data value.
Rewrite the contents of. In the waveform data read cycle, both the waveform data and the superposition frequency data are simultaneously sent through the bus line 55 to the display data buffer 9 (see FIG. 1,
(See FIG. 3). The superimposition frequency maximum value detection circuit 85 constantly monitors the superimposition frequency and detects the maximum value.

【0028】なお、図2にはサンプリングクロック信号
以外の動作タイミング制御信号を図示していないが、前
述の順序に従ったタイミング制御信号が図1のCPUを
含む制御回路15およびメモリアドレスカウンタ16に
より発生し、供給されている。
Although operation timing control signals other than the sampling clock signal are not shown in FIG. 2, the timing control signals according to the above-described sequence are generated by the control circuit 15 including the CPU of FIG. 1 and the memory address counter 16. Has occurred and is being supplied.

【0029】次に、このようにして所期の機能を実現し
た図2に回路を核とする本発明実施例の装置全体の動作
について図1を用いて説明する。
Next, the operation of the entire apparatus according to the embodiment of the present invention, which has a circuit as the core, will be described with reference to FIG. 1 in which the intended function is realized in this way.

【0030】図1のメモリアドレスカウンタ16は、観
測信号増幅回路2から同期信号を得た同期回路20によ
り同期時刻を示す同期パルスが供給される。この同期パ
ルスを受けたメモリアドレスカウンタ16は波形データ
とメモリ内部のアドレス位置を決定するタイミング信号
を発生し、メモリ5のアドレス制御を行う。表示用デー
タバッファ9は波形データ部分を垂直軸用D−A変換器
10に供給し、CRTなどに波形を表示するための信号
の一つである垂直軸信号波形表示信号11に変換する。
また、表示用データバッファ9は重畳度数データ部分を
輝度制御用D/A変換器12に供給し、重畳度数に見合
った輝度制御用信号13に変換する。メモリアドレスカ
ウンタ16からのアドレス制御信号は水平軸表示用デー
タバッファ17にも供給され、水平位置情報として水平
軸用D/A変換器18により水平軸信号19に変換され
る。
The memory address counter 16 of FIG. 1 is supplied with a synchronization pulse indicating a synchronization time by the synchronization circuit 20 which has obtained the synchronization signal from the observation signal amplification circuit 2. The memory address counter 16 which receives the synchronizing pulse generates waveform data and a timing signal for determining an address position inside the memory, and controls the address of the memory 5. The display data buffer 9 supplies the waveform data portion to the vertical axis D / A converter 10 and converts it into a vertical axis signal waveform display signal 11 which is one of the signals for displaying the waveform on the CRT or the like.
Further, the display data buffer 9 supplies the superimposition frequency data portion to the brightness control D / A converter 12 and converts it into a brightness control signal 13 corresponding to the superimposition frequency. The address control signal from the memory address counter 16 is also supplied to the horizontal axis display data buffer 17, and is converted into a horizontal axis signal 19 by the horizontal axis D / A converter 18 as horizontal position information.

【0031】図3を用いて垂直軸信号波形表示信号11
と輝度制御用信号13の出力部の具体例について説明す
る。輝度制御用D/A変換器12は表示用データバッフ
ァ9を通じ、メモリ5から得た波形データを波形重畳度
数に見合う輝度信号差を輝度制御用信号13に変換す
る。すなわち、表示用データバッファ9の内部では表示
用データレジスタ本体部90から引き出した出力をアド
レスの奇数、偶数に振り分け、奇数アドレス側重畳度数
データ出力用バッファ91と偶数アドレス側重畳度数デ
ータ出力用バッファ92に出力する。奇数アドレス側重
畳度数データ出力用バッファ91の下部3ビットは重畳
度数データの上位3ビットが出力され、偶数アドレス側
重畳度数データ出力用バッファ92の下部3ビットは重
畳度数データの下位3ビットが出力されているので、合
わせて6ビットとして構成される重畳度数データがここ
で復元される。この6ビットデータは輝度制御用D/A
変換器12によりアナログ信号に変換される。図3のD
/A変換器12は簡単な等価回路で示したものである。
6ビットの重畳度数データは6本の指数的に重みづけさ
れた抵抗R1、R2、R3、R4、R5、R6にそれぞ
れ接続される。一般に抵抗はR1=R2×2=R3×4
=R4×8=R5×16=R6×32のように設定され
る。したがって、上位ビットほど抵抗を流れる電流が大
きく、出力に及ぼす影響力が大きい。こうして、重畳度
に見合った電気信号が発生し、輝度制御用信号13とし
て用いられる。
A vertical axis signal waveform display signal 11 will be described with reference to FIG.
A specific example of the output unit of the brightness control signal 13 will be described. The brightness control D / A converter 12 converts the waveform data obtained from the memory 5 into a brightness control signal 13 corresponding to the waveform superposition frequency through the display data buffer 9. That is, inside the display data buffer 9, the output extracted from the display data register body 90 is divided into odd and even addresses, and the odd address side superposition frequency data output buffer 91 and the even address side superposition frequency data output buffer are output. To 92. The lower 3 bits of the odd number address side superposition frequency data output buffer 91 output the upper 3 bits of the superposition frequency data, and the lower 3 bits of the even address side superposition frequency data output buffer 92 output the lower 3 bits of the superposition frequency data. Therefore, the superposition frequency data configured as 6 bits in total is restored here. This 6-bit data is a brightness control D / A
It is converted into an analog signal by the converter 12. 3D
The / A converter 12 is shown by a simple equivalent circuit.
The 6-bit superposition frequency data is connected to six exponentially weighted resistors R1, R2, R3, R4, R5, R6, respectively. Generally, the resistance is R1 = R2 × 2 = R3 × 4
= R4 × 8 = R5 × 16 = R6 × 32 Therefore, the higher the bit, the larger the current flowing through the resistor and the greater the influence on the output. In this way, an electric signal corresponding to the superimposition degree is generated and used as the brightness control signal 13.

【0032】図3に示す奇数アドレス側重畳度数データ
出力用バッファ91と偶数アドレス側重畳度数データ出
力用バッファ92の波形データ部分は波形の振幅や電圧
を示すデータとしデータバス98を通じて垂直軸用D/
A変換器10に伝えられる。
The waveform data portions of the odd number address side superimposition frequency data output buffer 91 and the even address side superimposition frequency data output buffer 92 shown in FIG. 3 are data indicating the amplitude and voltage of the waveform and are supplied to the vertical axis D through the data bus 98. /
It is transmitted to the A converter 10.

【0033】このように本実施例によれば、波計メモリ
51、52の余剰部分を利用し、波形の重なりを計数し
て記憶することができ、そのデータに基づき、波形の表
示に重なりの度合いに対応して輝度を制御することがで
きる。
As described above, according to the present embodiment, the excess portions of the wavemeter memories 51 and 52 can be used to count and store the overlap of the waveforms, and based on the data, the overlap of the waveforms can be displayed. The brightness can be controlled according to the degree.

【0034】(実施例2)以下、本発明の第2の実施例
について図面を参照しながら説明する。
(Second Embodiment) A second embodiment of the present invention will be described below with reference to the drawings.

【0035】図7ないし図9は本発明の第2の実施例に
おける信号波形表示装置を示し、図7は表示用データバ
ッファと輝度制御用D/A変換器の具体例を示す構成
図、図8は輝度安定化回路の具体例を示す構成図、図9
は最大値検出回路の具体例を示す構成図である。
7 to 9 show a signal waveform display device according to a second embodiment of the present invention, and FIG. 7 is a block diagram showing a concrete example of a display data buffer and a brightness control D / A converter. 8 is a configuration diagram showing a specific example of the luminance stabilizing circuit, and FIG.
FIG. 3 is a configuration diagram showing a specific example of a maximum value detection circuit.

【0036】本実施例においては、上記第1の実施例と
は異なる構成について説明する。図7において、バスラ
イン55により波形メモリ51、52(図2参照)から
波形データを得る表示用データバッファ9は、表示用デ
ータレジスタ本体部90と、その出力用バッファ91、
92と、波形の重畳度数、あるいは観測者の意図により
最高輝度を制御するデータオフセット回路93と、オフ
セット処理をされた出力を輝度制御用D/A変換器12
に供給するための緩衝用レジスタ94とから構成されて
いる。出力用バッファ91、92からは垂直軸データ部
分をデータバス98により垂直軸用D/A変換器10に
伝えるようになっている。91を奇数アドレス側重畳度
数データ出力用バッファとし、92を偶数アドレス側重
畳度数データ出力用バッファとする。95、96はオフ
セット量を制御するオフセット入力で、図7の例では、
3ビットのオフセットを可能にするために制御線は2ビ
ットになっている。95は下位ビット制御入力、96は
上位ビット制御入力である。97は緩衝用レジスタ94
の内容更新を行うための制御線である。
In this embodiment, a structure different from that of the first embodiment will be described. In FIG. 7, a display data buffer 9 for obtaining waveform data from the waveform memories 51 and 52 (see FIG. 2) by a bus line 55 includes a display data register main body 90 and an output buffer 91 thereof.
92, a data offset circuit 93 for controlling the maximum brightness depending on the superposition degree of the waveform or the observer's intention, and the output subjected to the offset processing to the brightness control D / A converter 12
And a buffer register 94 for supplying to the. The vertical axis data portion from the output buffers 91 and 92 is transmitted to the vertical axis D / A converter 10 through the data bus 98. Reference numeral 91 is an odd address side superposition frequency data output buffer, and 92 is an even address side superposition frequency data output buffer. Reference numerals 95 and 96 are offset inputs for controlling the offset amount. In the example of FIG.
The control lines are 2 bits to allow a 3 bit offset. Reference numeral 95 is a lower bit control input, and 96 is an upper bit control input. 97 is a buffer register 94
It is a control line for updating the contents of.

【0037】D/A変換器12は8ビットの入力構造に
してあり、図7はこれを簡単な等価回路で示したもので
ある。今、6ビットの重畳度数データが6本の指数的に
重みづけされた抵抗R1、R2、R3、R4、R5、R
6の6本に接続される場合と、抵抗R3、R4、R5、
R6、R7、R8の6本に接続される場合とについて考
える。
The D / A converter 12 has an 8-bit input structure, and FIG. 7 shows this by a simple equivalent circuit. Now, the 6-bit superposition frequency data is six exponentially weighted resistors R1, R2, R3, R4, R5, R.
6 connected to 6 and resistors R3, R4, R5,
Consider a case where six R6, R7, and R8 are connected.

【0038】一般に抵抗は、R1=R2×2=R3×4
=R4×8=R5×16=R6×32=R7×64=R
8×128のように設定される。したがって、上位ビッ
トほど抵抗を流れる電流が大きく、出力に及ぼす影響力
が大きい。すなわち、抵抗R1、R2、R3、R4、R
5、R6の6本に接続される場合と、抵抗R3、R4、
R5、R6、R7、R8の6本に接続される場合との6
ビットの影響力は、R6:R8、すなわち、1:4の開
きになる。しかも、レベル自体の違いに結びつくので、
結果として、オフセットを施した状態を生み出す。図7
の例では、このオフセットが3通りに選べることになる
から、このオフセットを他の信号で制御すれば、常に最
高輝度、または最低輝度を自動的に一定に保つことがで
きる。
Generally, the resistance is R1 = R2 × 2 = R3 × 4
= R4 × 8 = R5 × 16 = R6 × 32 = R7 × 64 = R
It is set as 8 × 128. Therefore, the higher the bit, the larger the current flowing through the resistor and the greater the influence on the output. That is, the resistors R1, R2, R3, R4, R
When connected to 6 of 5, R6 and resistors R3, R4,
6 when connected to 6 of R5, R6, R7, R8
The influence of bits is R6: R8, that is, a difference of 1: 4. Moreover, because it leads to the difference in the level itself,
The result is an offset condition. Figure 7
In this example, the offset can be selected in three ways. Therefore, if this offset is controlled by another signal, the maximum brightness or the minimum brightness can always be automatically kept constant.

【0039】図7ではオフセットの量を制御線95と9
6の2ビットで加減できるようにした。この2ビットの
値により、奇数アドレス側データ出力用バッファ91と
偶数アドレス側データ出力用バッファ92からの6ビッ
トは抵抗R1、R2、R3、R4、R5、R6の6本に
接続される場合と、抵抗R2、R3、R4、R5、R
6、R7の6本に接続される場合と、R3、R4、R
5、R6、R7、R8の6本に接続される場合とを作り
出すことができる。重畳度数最大値検出回路85の出力
56を図8に示す輝度安定化回路86を経由して図7の
オフセット量制御線95と96に接続した場合について
説明する。今、図8の出力101と102は重畳度数最
大値検出回路85の出力6ビットが次の4段階に区分し
て状態を変える。まず、重畳度数最大値検出回路85の
出力Q1、Q2、Q3、Q4、Q5、Q6がいずれもL
レベルの場合には、出力線101、102ともにLレベ
ルになる。すなわち、“00”を示す。重畳度数最大値
検出回路85の出力Q1、Q2だけのいずれかがHレベ
ルに達した場合には、出力線101がHレベルになる。
すなわち、“01”を示す。次に、重畳度数最大値検出
回路85の出力Q3、Q4のいずれかがHレベルに達し
た場合には、出力線102がHレベルになる。すなわ
ち、“10”を示す。最後に重畳度数最大値検出回路8
5の出力Q5、Q6のいずれかがHレベルに達した場合
には、出力線101、102がHレベルになる。すなわ
ち“11”を示す。したがって、出力線101、102
を制御入力95、96にそれぞれ対応して接続すると、
重畳度数最大値が大きくなるほど平均輝度が高くなる。
逆に、出力線101を制御入力96に、出力線102を
制御入力95に接続すると最大輝度が安定化される。
In FIG. 7, the amount of offset is represented by control lines 95 and 9
It can be adjusted with 2 bits of 6. According to the 2-bit value, 6 bits from the odd address side data output buffer 91 and the even address side data output buffer 92 are connected to six resistors R1, R2, R3, R4, R5 and R6. , Resistors R2, R3, R4, R5, R
When connected to 6 of R6, R7, and R3, R4, R
5, R6, R7, and R8 can be connected. A case in which the output 56 of the superimposition frequency maximum value detection circuit 85 is connected to the offset amount control lines 95 and 96 of FIG. 7 via the brightness stabilization circuit 86 shown in FIG. 8 will be described. Now, the outputs 101 and 102 of FIG. 8 are changed in state by dividing the 6-bit output of the superposition frequency maximum value detection circuit 85 into the following four stages. First, the outputs Q1, Q2, Q3, Q4, Q5 and Q6 of the superposition frequency maximum value detection circuit 85 are all L.
In the case of the level, both the output lines 101 and 102 become the L level. That is, "00" is indicated. When either one of the outputs Q1 and Q2 of the superposition frequency maximum value detection circuit 85 reaches the H level, the output line 101 becomes the H level.
That is, "01" is indicated. Next, when one of the outputs Q3 and Q4 of the superposition frequency maximum value detection circuit 85 reaches the H level, the output line 102 becomes the H level. That is, "10" is indicated. Finally, the superposition frequency maximum value detection circuit 8
When either of the outputs Q5 and Q6 of No. 5 reaches the H level, the output lines 101 and 102 become the H level. That is, "11" is indicated. Therefore, the output lines 101, 102
Connect to control inputs 95 and 96 respectively,
The larger the maximum value of the superposition frequency, the higher the average brightness.
Conversely, connecting output line 101 to control input 96 and output line 102 to control input 95 stabilizes maximum brightness.

【0040】図9は重畳度最大値検出回路85の具体例
である。データラッチ回路82から得られる今回値デー
タ121を図9に示すように、排他的論理和回路122
に入力する。他方、重畳度最大値を保持するフリップフ
ロップ回路123の出力をバッファレジスタ124を介
して前述の排他的論理和回路122の他の入力とする。
もしも、2つの入力が異なっていれば、そのときの最大
値はHでなければならないので、排他的論理和回路12
2の出力がHレベルになることを用いてフリップフロッ
プ回路123のCLEAR端子をHレベルにして出力を
Hにする。また、2つの入力が同一であれば、そのとき
の最大値は入力と同一でなければならないので、入力レ
ベルをD端子に供給してクロックの到来で出力が入力レ
ベルと同一になるようにする。このとき、クロックで制
御しなくてもフリップフロップ回路123の出力は2つ
の入力と同一のレベルにあるはずであるが、このように
常にデータを書き直す理由はパワーON時の初期設定を
容易にするためと、ノイズの混入によるデータの誤りが
短い時間で訂正されるように配慮したためである。こう
して、重畳度に見合った電気信号が発生し、輝度制御用
信号13として用いられる。
FIG. 9 shows a specific example of the superimposition degree maximum value detection circuit 85. The current value data 121 obtained from the data latch circuit 82 is converted into the exclusive OR circuit 122 as shown in FIG.
To enter. On the other hand, the output of the flip-flop circuit 123 holding the maximum value of the superimposition degree is used as another input of the exclusive OR circuit 122 via the buffer register 124.
If the two inputs are different, the maximum value at that time must be H, so the exclusive OR circuit 12
The CLEAR terminal of the flip-flop circuit 123 is set to the H level and the output is set to the H level by using the output of H level 2. If the two inputs are the same, the maximum value at that time must be the same as the input. Therefore, the input level is supplied to the D terminal so that the output becomes the same as the input level when the clock arrives. . At this time, the output of the flip-flop circuit 123 should be at the same level as that of the two inputs even if it is not controlled by the clock, but the reason for constantly rewriting the data is to facilitate the initial setting when the power is turned on. This is because the data error due to the mixing of noise is corrected in a short time. In this way, an electric signal corresponding to the superimposition degree is generated and used as the brightness control signal 13.

【0041】図7に示す奇数アドレス側重畳度数データ
出力用バッファ91と偶数アドレス側重畳度数データ出
力用バッファ92の波形データ部分は波形の振幅や電圧
を示すデータとしデータバス98を通じて垂直軸用D/
A変換器10に伝えられる。
The waveform data portions of the odd address side superimposition frequency data output buffer 91 and the even address side superimposition frequency data output buffer 92 shown in FIG. 7 are data indicating the amplitude and voltage of the waveform and are used for vertical axis D through the data bus 98. /
It is transmitted to the A converter 10.

【0042】このように本実施例によれば、波形メモリ
の余剰部分を利用し、波形の重なりを計数して記憶する
ことができ、そのデータに基づき、波形の表示に重なり
の度合いに対応して輝度を制御することができることが
明らかである。また、表示装置に表示される波形の重な
り部分に自然な明るさの差を与え、かつ輝度の平均レベ
ル、若しくは最大値を自動的に制御し得ることも明らか
である。これらの回路は、この処理動作の最中において
はソフトウエアの介入なく実行し、したがって、高速の
信号観測にも対応することができることも明らかとなっ
た。
As described above, according to the present embodiment, it is possible to count and store the overlap of the waveforms by utilizing the surplus portion of the waveform memory, and based on the data, the degree of the overlap of the waveforms can be displayed. It is clear that the brightness can be controlled by It is also clear that a natural brightness difference can be given to the overlapping portion of the waveforms displayed on the display device, and the average level or maximum value of the brightness can be automatically controlled. It has also been shown that these circuits execute during this processing operation without software intervention and are therefore capable of high-speed signal observation.

【0043】なお、上記実施例ではA/D変換器3を2
分の1の分周で出力させるように説明したが、3分の1
や、4分の1の分周でも可能であることはあえて図示す
るまでもなく明らかであるので省略する。また、4分の
1の分周では重畳度数データを4メモリ列に分配できる
が、それだけ輝度分解能が低下するので、4分の1のA
/D変換器でも重畳度数データを2メモリ列に分配する
にとどめることもある。これについても図示するまでも
なく明らかであるので省略する。本発明は、このほか、
その基本的技術思想を逸脱しない範囲で種々設計変更す
ることができる。
In the above embodiment, the A / D converter 3 is replaced by 2
It was explained that the output is performed with a frequency division of 1/3, but it is 1/3.
It is obvious that it is also possible to divide the frequency by 1/4, without needing to show it in the drawings, and therefore the description thereof is omitted. In addition, the superposition frequency data can be distributed to the four memory columns by the frequency division of 1/4, but since the luminance resolution is reduced by that much, the A of 1/4
Even in the / D converter, the superposition frequency data may be distributed only to two memory columns. This is also apparent without needing to be shown in the figure, and will be omitted. The present invention is
Various design changes can be made without departing from the basic technical idea.

【0044】[0044]

【発明の効果】以上説明したように本発明によれば、波
形の重畳度数を計測し、重畳度数に対応した電気信号を
発生させるので、ディジタル化された信号波形画像に波
形重なり部分の輝度差を付加することが可能となる。こ
れにより、従来の波形表示装置の大きな欠点であった波
形重なり部分の輝度情報の欠落が解決し、重なり合った
波形の分離認識が可能になる。また、A/D変換手段か
らサンプリング周波数を少なくとも2相で分周した観測
信号のディジタルデータを出力し、データバッファを介
してメモリに入力し、メモリから読み出した同一アドレ
スの前回データと今回データを比較手段で比較し、重畳
度計数手段で比較手段の出力をもって前回データと今回
データが同一の場合の重畳度数を計数し、この計数結果
のデータを、上記メモリの所定アドレスを基準に上記の
分周相数を最大個とする連続したメモリ列の波形データ
エリア以外の部分に分配して記憶させるようにしている
ので、メモリ回路の規模を大きくすることなく、しか
も、高速動作に適し、かつ回路制御用のプログラムソフ
トウエアをほとんど必要としないという優れた経済性、
信頼性を実現したものである。
As described above, according to the present invention, the superposition frequency of waveforms is measured and an electric signal corresponding to the superposition frequency is generated, so that the luminance difference of the waveform overlapping portion is digitized in the digitized signal waveform image. Can be added. As a result, the lack of the luminance information in the overlapping portions of the waveform, which is a major drawback of the conventional waveform display device, can be solved, and the overlapping waveforms can be separately recognized. Also, the A / D conversion means outputs the digital data of the observation signal obtained by dividing the sampling frequency by at least two phases, inputs the digital data to the memory via the data buffer, and reads the previous data and the present data of the same address read from the memory. The comparison means compares, and the superposition degree counting means counts the superposition degree in the case where the previous data and the present data are the same with the output of the comparison means. Since the memory is distributed and stored in a portion other than the waveform data area of the continuous memory row having the maximum number of cycles, it is suitable for high-speed operation without increasing the scale of the memory circuit. Excellent economy, requiring almost no control program software,
It is a reliable product.

【0045】また、重畳度数データと制御信号により制
御する出力レベルに対応して波形表示のための信号を生
成することにより、表示される波形の輝度の平均レベ
ル、若しくは最大値を自動的に制御することができる。
Further, by generating a signal for waveform display corresponding to the output level controlled by the superposition frequency data and the control signal, the average level or maximum value of the brightness of the displayed waveform is automatically controlled. can do.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施例における信号波形表示装
置を示す概略ブロック図
FIG. 1 is a schematic block diagram showing a signal waveform display device according to a first embodiment of the present invention.

【図2】同信号波形表示装置の重畳度管理回路の具体例
を示す回路図
FIG. 2 is a circuit diagram showing a specific example of a superposition degree management circuit of the signal waveform display device.

【図3】同信号波形表示装置の表示用データバッファと
輝度制御用D/A変換器の具体例を示す構成図
FIG. 3 is a configuration diagram showing a specific example of a display data buffer and a brightness control D / A converter of the signal waveform display device.

【図4】人間の感覚強度と物理的強度の関係を示す説明
FIG. 4 is an explanatory diagram showing a relationship between human sense intensity and physical intensity.

【図5】(a)は信号波形の重畳部分の説明図 (b)は信号波形の輝点と重畳部分のハレーションの説
明図
FIG. 5A is an explanatory diagram of a superimposed portion of a signal waveform, and FIG. 5B is an explanatory diagram of halation of a bright spot and a superimposed portion of the signal waveform.

【図6】本発明実施例に用いる波形メモリの説明図FIG. 6 is an explanatory diagram of a waveform memory used in an embodiment of the present invention.

【図7】本発明の第2の実施例における信号波形表示装
置の表示用データバッファと輝度制御用D/A変換器の
具体例を示す構成図
FIG. 7 is a configuration diagram showing a specific example of a display data buffer and a brightness control D / A converter of a signal waveform display device according to a second embodiment of the present invention.

【図8】同信号波形表示装置の輝度安定化回路の具体例
を示す構成図
FIG. 8 is a configuration diagram showing a specific example of a brightness stabilizing circuit of the signal waveform display device.

【図9】同信号波形表示装置の最大値検出回路の具体例
を示す構成図
FIG. 9 is a configuration diagram showing a specific example of a maximum value detection circuit of the signal waveform display device.

【図10】(a)は信号波形の説明図 (b)は信号波形の重畳部分の説明図10A is an explanatory diagram of a signal waveform, and FIG. 10B is an explanatory diagram of a superimposed portion of the signal waveform.

【図11】(a)は波形表示が期待されるべき重畳部分
の輝度上昇の説明図 (b)は輝度が高くなるはずの波形表示線の重なり部分
を示す説明図
FIG. 11A is an explanatory diagram of a brightness increase of a superposed portion where waveform display is expected, and FIG. 11B is an explanatory view showing an overlapping portion of waveform display lines where the brightness should be high.

【図12】(a)、(b)はそれぞれ1つのテレビジョ
ン波形の中に含まれる異なる波形の例を示す図 (c)は重畳部分の輝度に差がつかない場合にクロミネ
ンス部分の識別は全くできなくなることを示す説明図 (d)は重畳部分に輝度差を付加した説明図
12A and 12B show examples of different waveforms contained in one television waveform, respectively. FIG. 12C shows chrominance portion identification when there is no difference in luminance of the superposed portion. Explanatory diagram showing that it can not be done at all (d) is an explanatory diagram in which the brightness difference is added to the overlapping part

【符号の説明】[Explanation of symbols]

3 A/D変換回路 4 データバッファ 5 メモリ 6 読み出しバッファ 7 重畳性検出用比較器 8 重畳度管理回路 9 表示用データバッファ 10 垂直軸用D/A変換器 11 垂直軸信号波形表示信号 12 輝度制御用D/A変換器 13 輝度制御信号 17 水平軸表示用データバッファ 18 水平軸用D/A変換器 19 水平軸信号 41 奇数アドレス出力のADC用データバッファ 42 偶数アドレス出力のADC用データバッファ 51 奇数アドレス側波形メモリ 52 偶数アドレス側波形メモリ 61 奇数アドレス側波形読み出しバッファ 62 偶数アドレス側波形読み出しバッファ 71 奇数アドレス側重畳性検出用比較器 72 偶数アドレス側重畳性検出用比較器 73 重畳性検出出力用論理積回路 81 重畳度累進加算器 82 データラッチ回路 85 重畳度数最大値検出回路 90 表示用データレジスタ本体部 91 奇数アドレス側重畳度数データ出力用バッファ 92 偶数アドレス側重畳度数データ出力用バッファ 93 オフセット回路 95 制御入力 96 制御入力 3 A / D conversion circuit 4 Data buffer 5 Memory 6 Read buffer 7 Superimposition detection comparator 8 Superposition degree management circuit 9 Display data buffer 10 Vertical axis D / A converter 11 Vertical axis signal waveform display signal 12 Brightness control D / A converter 13 Luminance control signal 17 Horizontal axis display data buffer 18 Horizontal axis D / A converter 19 Horizontal axis signal 41 Odd address output ADC data buffer 42 Even address output ADC data buffer 51 Odd Address side waveform memory 52 Even address side waveform memory 61 Odd address side waveform read buffer 62 Even address side waveform read buffer 71 Odd address side superimposition detection comparator 72 72 Even address side superposition detection comparator 73 Superposition detection output AND circuit 81 Superposition degree progressive adder 82 Data latch Circuit 85 Superimposition frequency maximum value detection circuit 90 Display data register main body 91 Odd address side superposition frequency data output buffer 92 Even address side superposition frequency data output buffer 93 Offset circuit 95 Control input 96 Control input

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 サンプリング周波数を少なくとも2相で
分周し、観測信号のディジタルデータを出力するA/D
変換手段と、このA/D変換手段から上記の相数でデー
タを受けるデータバッファと、このデータバッファから
データを受けるメモリと、このメモリに格納された対応
アドレスのデータを読み出す手段と、この同一アドレス
の前回データと今回データを比較する手段と、この比較
手段の出力をもって前回データと今回データが同一の場
合の重畳度数を計数し、この計数結果のデータを、上記
メモリの所定アドレスを基準に上記の分周相数を最大個
とする連続したメモリ列の波形データエリア以外の部分
に分配して記憶させるために出力する手段と、上記メモ
リからデータを読み出し、上記重畳度数に見合った波形
表示のための信号を生成する手段とを備えた信号波形表
示装置。
1. An A / D that divides a sampling frequency into at least two phases and outputs digital data of an observation signal.
The conversion means, the data buffer that receives data from the A / D conversion means in the number of phases described above, the memory that receives the data from the data buffer, and the means that reads the data of the corresponding address stored in the memory A means for comparing the previous data of the address and the present data, and the output of this comparing means, the superposition frequency when the previous data and the present data are the same is counted, and the data of this counting result is used as a reference for the predetermined address of the memory. Means for outputting the data for distribution and storage in a portion other than the waveform data area of the continuous memory row having the maximum number of frequency division phases and the waveform display corresponding to the superposition frequency Waveform display device having means for generating a signal for.
【請求項2】 サンプリング周波数を少なくとも2相で
分周し、観測信号のディジタルデータを出力するA/D
変換手段と、このA/D変換手段から上記の相数でデー
タを受けるデータバッファと、このデータバッファから
データを受けるメモリと、このメモリに格納された対応
アドレスのデータを読み出す手段と、この同一アドレス
の前回データと今回データを比較する手段と、この比較
手段の出力をもって前回データと今回データが同一の場
合の重畳度数を計数し、この計数結果のデータを、上記
メモリの所定アドレスを基準に上記の分周相数を最大個
とする連続したメモリ列の波形データエリア以外の部分
に分配して記憶させるために出力する手段と、上記重畳
度数データと制御信号により出力レベルを制御する手段
と、この制御された出力レベルに対応して波形表示のた
めの信号を生成する手段とを備えた信号波形表示装置。
2. An A / D that divides a sampling frequency into at least two phases and outputs digital data of an observation signal.
The conversion means, the data buffer that receives data from the A / D conversion means in the number of phases described above, the memory that receives the data from the data buffer, and the means that reads the data of the corresponding address stored in the memory A means for comparing the previous data of the address and the present data, and the output of this comparing means, the superposition frequency when the previous data and the present data are the same is counted, and the data of this counting result is used as a reference for the predetermined address of the memory. Means for distributing and storing the data in a portion other than the waveform data area of the continuous memory column having the maximum number of frequency division phases, and means for controlling the output level by the superposition frequency data and the control signal , A signal waveform display device having means for generating a signal for waveform display corresponding to the controlled output level.
【請求項3】 サンプリング周波数を少なくとも2相で
分周し、観測信号のディジタルデータを出力するA/D
変換手段と、このA/D変換手段から上記の相数でデー
タを受けるデータバッファと、このデータバッファから
データを受けるメモリと、このメモリに格納された対応
アドレスのデータを読み出す手段と、この同一アドレス
の前回データと今回データを比較する手段と、この比較
手段の出力をもって前回データと今回データが同一の場
合の重畳度数を計数し、この計数結果のデータを、上記
メモリの所定アドレスを基準に上記の分周相数を最大個
とする連続したメモリ列の波形データエリア以外の部分
に分配して記憶させるために出力する手段と、上記重畳
度数の最大値を検出する手段と、上記重畳度数データと
上記最大値検出手段の出力データを用いた制御信号によ
り出力レベルを制御する手段と、この制御された出力レ
ベルに対応して波形表示のための信号を生成する手段と
を備えた信号波形表示装置。
3. An A / D that divides a sampling frequency into at least two phases and outputs digital data of an observation signal.
The conversion means, the data buffer that receives data from the A / D conversion means in the number of phases described above, the memory that receives the data from the data buffer, and the means that reads the data of the corresponding address stored in the memory A means for comparing the previous data of the address and the present data, and the output of this comparing means, the superposition frequency when the previous data and the present data are the same is counted, and the data of this counting result is used as a reference for the predetermined address of the memory. Means for distributing and storing in a portion other than the waveform data area of the continuous memory row having the maximum number of frequency division phases, means for detecting the maximum value of the superposition frequency, and the superposition frequency A means for controlling the output level by a control signal using the data and the output data of the maximum value detecting means, and a wave corresponding to the controlled output level. Signal waveform display device and means for generating a signal for display.
JP25100492A 1992-09-21 1992-09-21 Signal waveform display Pending JPH06102290A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25100492A JPH06102290A (en) 1992-09-21 1992-09-21 Signal waveform display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25100492A JPH06102290A (en) 1992-09-21 1992-09-21 Signal waveform display

Publications (1)

Publication Number Publication Date
JPH06102290A true JPH06102290A (en) 1994-04-15

Family

ID=17216214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25100492A Pending JPH06102290A (en) 1992-09-21 1992-09-21 Signal waveform display

Country Status (1)

Country Link
JP (1) JPH06102290A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100703138B1 (en) * 1998-06-05 2007-04-05 텍트로닉스 인코포레이티드 Detection of unusual waveforms

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100703138B1 (en) * 1998-06-05 2007-04-05 텍트로닉스 인코포레이티드 Detection of unusual waveforms

Similar Documents

Publication Publication Date Title
US4425559A (en) Method and apparatus for generating line segments and polygonal areas on a raster-type display
JP3637516B2 (en) Video signal conversion device and display device having the same
KR0162529B1 (en) Device and method for controlling display of multi-sync.correspondence crystal display device
US3739369A (en) Historical data display
US5440676A (en) Raster scan waveform display rasterizer with pixel intensity gradation
US4559531A (en) Color video generator
EP0120142B1 (en) Graphic display system
EP0123381B1 (en) Logic waveform display apparatus
JPS60249185A (en) Display controller
JP4093380B2 (en) Liquid crystal display device having display mode conversion function
JPH06102290A (en) Signal waveform display
KR940003423B1 (en) Device for generating memory address in a display memory
JPS5946397B2 (en) Variable precision trend graph display device
JPH04144382A (en) Liquid crystal display device with digital gamma correction circuit
JPH04305160A (en) Trigger generating method using buffer memory
JPS61294374A (en) Waveform display device
JP3092392B2 (en) Digital oscilloscope
EP0159589A2 (en) Display system for a measuring instrument
JPH06266842A (en) Method and device for displaying picture
NL8004331A (en) METHOD OF DISPLAYING LOGIC SIGNALS.
EP0245915A2 (en) Logic signal state and timing display
EP0163177B1 (en) Window borderline generating circuit for crt display
JP3234046B2 (en) Color graphics device
KR100250147B1 (en) Screen divide signal generator
JP2628590B2 (en) Scan line position detector