JPH0575199B2 - - Google Patents

Info

Publication number
JPH0575199B2
JPH0575199B2 JP62233672A JP23367287A JPH0575199B2 JP H0575199 B2 JPH0575199 B2 JP H0575199B2 JP 62233672 A JP62233672 A JP 62233672A JP 23367287 A JP23367287 A JP 23367287A JP H0575199 B2 JPH0575199 B2 JP H0575199B2
Authority
JP
Japan
Prior art keywords
slot
printed board
printed
slots
detection system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62233672A
Other languages
Japanese (ja)
Other versions
JPS6477996A (en
Inventor
Kazuhiko Iwasaki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PFU Ltd
Original Assignee
PFU Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PFU Ltd filed Critical PFU Ltd
Priority to JP23367287A priority Critical patent/JPS6477996A/en
Publication of JPS6477996A publication Critical patent/JPS6477996A/en
Publication of JPH0575199B2 publication Critical patent/JPH0575199B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Mounting Of Printed Circuit Boards And The Like (AREA)

Description

【発明の詳細な説明】 〔概要〕 プリント板誤挿入検出システムに関し、 プリント板が所定のスロツトに実装されなかつ
たときに、これを検出することを目的とし、 各々複数の接点を有する複数のプリント板と、
各々が前記プリント板の複数の接点と接続可能な
複数の接点を有し前記複数のプリント板と接続さ
れる複数のスロツトとを有してなる回路システム
において、前記スロツトの各々は、前記複数の接
点の一部から各スロツト個有の識別コードを出力
し、前記複数のプリント板の各々は、前記スロツ
トの1つと接続されるとき、該スロツト個有の識
別コードを受け、該識別コードが接続すべきスロ
ツトの識別コードか否かを判断する接続スロツト
判断部を有するように構成する。
[Detailed Description of the Invention] [Summary] A printed board misinsertion detection system is aimed at detecting when a printed board is not mounted in a predetermined slot. board and
In a circuit system comprising a plurality of slots, each of which has a plurality of contacts connectable to the plurality of contacts of the printed board, and which is connected to the plurality of printed boards, each of the slots is connected to the plurality of contacts of the printed board. An identification code unique to each slot is output from a portion of the contact, and when each of the plurality of printed boards is connected to one of the slots, it receives an identification code unique to the slot, and the identification code is output when the plurality of printed boards are connected to one of the slots. The connection slot determination unit is configured to include a connection slot determination unit that determines whether or not the identification code is of a slot to be connected.

〔産業上の利用分野〕[Industrial application field]

本発明はプリント板誤挿入検出システムに関す
る。
The present invention relates to a printed board erroneous insertion detection system.

コンピユータ・システム等において機能拡張を
行ないたい場合は用途によりオプシンヨンプリン
ト板を追加しなければならない。その場合プリン
ト板によつては発熱量が多大なものが有りエアー
フロー等を考慮するとスロツト位置が規定されて
しまうことがある。その場合スロツトを誤つて実
装し長時間使用すると動作を保障できなくなる。
When it is desired to expand the functionality of a computer system, etc., it is necessary to add an optional printed board depending on the purpose. In this case, some printed boards generate a large amount of heat, and the slot position may have to be determined in consideration of air flow, etc. In that case, if the slot is installed incorrectly and used for a long time, operation cannot be guaranteed.

そのため、プリント板の誤挿入を確実に検出す
る技術が要望されていた。
Therefore, there has been a need for a technology that can reliably detect incorrect insertion of a printed board.

〔従来の技術、および発明が解決しようとする問題点〕[Prior art and problems to be solved by the invention]

従来はスロツト制限のあるプリント板の実装に
関してはマニユアル等に明記するのみで、実際に
正しいスロツトに実装されているかどうかの確認
は本体のカバーを外して見なければわからないと
いう問題を有していた。
Previously, the mounting of printed circuit boards with slot restrictions was only specified in manuals, etc., and there was a problem in that it was impossible to check whether the board was actually mounted in the correct slot without removing the cover of the main unit. .

本発明は上記の問題点に鑑み、なされたもの
で、プリント板が所定のスロツトに実装されなか
つたときに、これを検出するプリント板誤挿入検
出システムを提供することを目的とするものであ
る。
The present invention has been made in view of the above problems, and an object of the present invention is to provide a printed board misinsertion detection system that detects when a printed board is not mounted in a predetermined slot. .

〔問題点を解決するための手段〕[Means for solving problems]

本発明によるプリント板誤挿入検出システム
は、各々複数の接点を有する複数のプリント板2
,22,……と、各々が前記プリント板の複数の
接点と接続可能な複数の接点を有し前記複数のプ
リント板と接続される複数のスロツト11,12
……とを有してなる回路システムにおいて、前記
スロツト11,12,……の各々は、前記複数の接
点の一部から各スロツト11,12,……個有の識
別コードID1,ID2,……を出力し、前記複数の
プリント板21,22,……の各々は、前記スロツ
ト11,12,……の1つに接続されるとき、該ス
ロツト11,12,……個有の識別コードID1
ID2,……を受け、前記回路システムは、該識別
コードID1,ID2,……が接続すべきスロツトの
識別コードか否かを判断する接続スロツト判断部
3,4,5,7,8を有する。
The printed board erroneous insertion detection system according to the present invention includes a plurality of printed boards 2 each having a plurality of contacts.
1 , 2 2 , ... and a plurality of slots 1 1 , 1 2 , each having a plurality of contacts connectable to the plurality of contacts of the printed board and connected to the plurality of printed boards.
In the circuit system comprising: each of the slots 1 1 , 1 2 , . . . , each of the slots 1 1 , 1 2 , . 1 , ID 2 , . . . , and each of the plurality of printed boards 2 1 , 2 2 , . . . when connected to one of the slots 1 1 , 1 2 , . 1 , 1 2 , ... Unique identification code ID 1 ,
ID 2 , . . . , the circuit system includes connection slot determination units 3 , 4 , 5 , 7 , which determine whether or not the identification codes ID 1 , ID 2 , . . . are the identification codes of the slots to be connected. It has 8.

〔作用〕[Effect]

接続スロツト判断部3は、プリント板の各々が
接続されたスロツトから入力した各スロツト個有
の識別コードIDに基づいて、該プリント板が接
続されるべきスロツトか否かを判断することによ
り、該プリント板が接続されるべきスロツトに正
しく接続されたか否かを検出する。
The connection slot determination unit 3 determines whether or not the printed board is to be connected to the slot based on the identification code ID unique to each slot inputted from the slot to which each printed board is connected. It is detected whether the printed board is correctly connected to the slot to which it should be connected.

〔実施例〕〔Example〕

図は本発明のプリント板誤挿入検出システムの
実施例の構成図である。本図において、11,12
〜,9はスロツト、21,22〜,10はプリント
板、3はデコーダ、4は接続スロツト・レジス
タ、5はセレクタ、5aはセレクタ制御線、5b
はセレクタ出力データ線、6はバツクプレーンバ
ス、7はCPU、8はメモリ、そして、11はデ
イスプレイ装置である。
The figure is a configuration diagram of an embodiment of the printed board erroneous insertion detection system of the present invention. In this figure, 1 1 , 1 2
~, 9 are slots, 2 1 , 2 2 ~, 10 are printed boards, 3 is a decoder, 4 is a connection slot register, 5 is a selector, 5a is a selector control line, 5b
1 is a selector output data line, 6 is a backplane bus, 7 is a CPU, 8 is a memory, and 11 is a display device.

スロツト11,12,……は、バツクパネル上に
複数設けられ、それぞれプリント板の一端に設け
られた複数の接点と接続可能な複数のピン接点を
有し、プリント板上の回路をバツクプレーンバス
6に接続することができるように設けられてい
る。本発明により各スロツトの複数のピン接点の
うち3本は、それぞれのスロツト固有の識別コー
ドID1,ID2,……、例えばTTLレベルの“010”、
“110”等の3ビツトのコードを示す電位に保たれ
ている。
A plurality of slots 1 1 , 1 2 , ... are provided on the back panel, and each has a plurality of pin contacts that can be connected to a plurality of contacts provided at one end of the printed board, and the slots 1 1 , 1 2 , etc. It is provided so that it can be connected to the bus 6. According to the present invention, three of the plurality of pin contacts of each slot are assigned identification codes ID 1 , ID 2 , etc. unique to each slot, for example, "010" at the TTL level,
It is maintained at a potential indicating a 3-bit code such as "110".

プリント板21,22,……の各々の上には、本
発明により、デコーダ3、接続スロツト・レジス
タ4、およびセレクタ5が設けられ、デコーダ3
の2つの入力端子は、前記のスロツトの各々にお
ける識別コードを示す3本のピン接点と接続され
るプリント板の3つの接点に接続されている。こ
うして、各プリント板21,22,……が1つのス
ロツトに接続されると、そのスロツトの3ビツト
の識別コードが該プリント板上のデコーダ3の3
つの入力端子に印加される。デコーダ3の各出力
端子はそれぞれ個有の識別コードを有するスロツ
トに対応しており、接続されたスロツトの識別コ
ードが該デコーダ3に入力されると該スロツトに
対応する出力端子からの出力が“1”となる。デ
コーダ3の全ての出力端子は接続スロツト・レジ
スタ4の各ビツトに入力、保持される。
A decoder 3, a connection slot register 4, and a selector 5 are provided according to the invention on each of the printed circuit boards 2 1 , 2 2 , . . .
The two input terminals are connected to three contacts on the printed circuit board which are connected to three pin contacts representing the identification code in each of the slots. In this way, when each printed board 2 1 , 2 2 , . . . is connected to one slot, the 3-bit identification code of that slot is transferred to the
applied to two input terminals. Each output terminal of the decoder 3 corresponds to a slot with a unique identification code, and when the identification code of the connected slot is input to the decoder 3, the output from the output terminal corresponding to the slot will be " 1”. All output terminals of the decoder 3 are input to and held in each bit of the connection slot register 4.

ここで本実施例では、接続スロツト・レジスタ
4は、該プリント板が何れかのスロツトに接続さ
れたか否かを示すビツトとして接続フラグ41を
有している。このビツトには、接続されたスロツ
トのピン接点の1つから供給される電源電圧が印
加される。
In this embodiment, the connection slot register 4 has a connection flag 41 as a bit indicating whether or not the printed board is connected to any slot. This bit is supplied with a supply voltage supplied by one of the pin contacts of the connected slot.

セレクタ5は上記接続スロツト・レジスタ5の
各ビツトの内容を後述するセンター・ボードの
CPU7が順に読出すために設けられ、該CPU7
からの選択信号をセレクタ制御線5aを介して受
け、該接続スロツト・レジスタ5の選択されたビ
ツトの内容を出力データ線5bを介して該CPU
7へ送る。
The selector 5 inputs the contents of each bit of the connection slot register 5 of the center board, which will be described later.
A CPU 7 is provided for sequential reading, and the CPU 7
The CPU receives a selection signal from the CPU via the selector control line 5a, and outputs the contents of the selected bit of the connection slot register 5 via the output data line 5b.
Send to 7.

センター・ボード10上には上記のCPU7お
よびメモリ8が設けられており、CPU7は、各
スロツト11,12,……にプリント板が接続され
たか否かを各プリント板上の前記接続フラグ41
の内容により監視しており、1つのプリント板に
ついて接続を確認すると、制御線7aより選択信
号を送出してセレクタ5を制御し、接続スロツ
ト・レジスタ4の各ビツトの内容を順にデータ線
7bを介して読出して該プリント板がどのスロツ
トに接続されたかを認識する。メモリ8には各プ
リント板が接続されるべきスロツトが記憶されて
おり、CPU7はメモリ8よりこれを読出して該
プリント板が接続されるべきスロツトに接続され
ているか否かを判断する。
The above-mentioned CPU 7 and memory 8 are provided on the center board 10, and the CPU 7 checks whether or not a printed board is connected to each slot 1 1 , 1 2 , . . . using the connection flag on each printed board. 41
When the connection is confirmed for one printed board, a selection signal is sent from the control line 7a to control the selector 5, and the contents of each bit of the connection slot register 4 are sequentially transferred to the data line 7b. It is possible to recognize which slot the printed circuit board is connected to. Memory 8 stores slots to which each printed board should be connected, and CPU 7 reads this from memory 8 to determine whether the printed board is connected to the slot to which it should be connected.

前述の接続スロツト判断部は、以上のデコーダ
3、接続スロツト・レジスタ4、セレクタ5、
CPU7、そしてメモリ8からの構成に対応する。
The connection slot determination section described above includes the decoder 3, connection slot register 4, selector 5,
It corresponds to a configuration consisting of a CPU 7 and a memory 8.

デイスプレイ装置は前記の判断結果によつて
CPU7から出力される指示に応じて、例えば
「……カードの実装位置は正常です。」、あるいは
また、「……カードをスロツト4からスロツト3
へ変更して下さい。」等のメツセージを表示する。
CPU7は、上記プリント板が何であるか(……
カード)、接続されたスロツトが正しいか否か、
そして該スロツトが正しくなければ、その誤つて
接続されたスロツト(上記メツセージ中の“4”)
および正しいスロツト(上記メツセージ中の
“3”)をデイスプレイ装置11に入力する。通常
のパーソナル・コンピユータ等に用いられている
ような公知の構成のデイスプレイ装置を用いれ
ば、上記のような指示入力によつて前記のような
メツセージをユーザに示すことは容易である。
The display device is determined based on the above judgment result.
Depending on the instructions output from the CPU 7, for example, "...The card mounting position is normal." or, alternatively, "...Move the card from slot 4 to slot 3."
Please change to. ” etc. will be displayed.
For CPU7, what is the above printed board (...
card), whether the connected slot is correct or not,
If the slot is not correct, the incorrectly connected slot (“4” in the above message)
and input the correct slot ("3" in the above message) into the display device 11. By using a display device of a known configuration, such as that used in ordinary personal computers, it is easy to show the above-mentioned message to the user by inputting the above-mentioned instructions.

また、プリント板が接続されたスロツトの位置
は問題にならないが何故接続されたかが問題とな
る、すなわちプリント板の枚数制限のあるシステ
ムにおいても、図の構成を用いることができ、こ
の場合は接続フラグ・レジスタ4のうち必要なの
は接続フラグ41みのである。このときCPU7
は“1”となつた接続フラグ41の数を計数し
て、制限枚数に達したか否かをデイスプレイ装置
11に表示させる。
In addition, the configuration shown in the figure can be used even in systems where the position of the slot to which the printed board is connected does not matter, but why it is connected does matter, that is, the number of printed boards is limited. In this case, the connection flag - Of the registers 4, only the connection flag 41 is required. At this time, CPU7
counts the number of connection flags 41 that have become "1" and causes the display device 11 to display whether or not the limit number has been reached.

〔発明の効果〕〔Effect of the invention〕

本発明のプリント板誤挿入検出システムによれ
ば、プリント板が所定のスロツトに実装されなか
つたときに、これを検出することが可能となる。
According to the printed board erroneous insertion detection system of the present invention, it is possible to detect when a printed board is not mounted in a predetermined slot.

【図面の簡単な説明】[Brief explanation of drawings]

図は、本発明のプリント板誤挿入検出システム
の実施例の構成図である。 (符号の説明)、11,12〜,9……スロツト、
1,22〜,21′,22′〜,10……プリント板、
3……デコーダ、4……接続スロツト・レジス
タ、5……セレクタ、5a……セレクタ制御線、
5b……セレクタ出力データ線、6……バツクプ
レーンバス、7……CPU、8……メモリ、41
……接続フラグ。
The figure is a configuration diagram of an embodiment of the printed board erroneous insertion detection system of the present invention. (Explanation of symbols), 1 1 , 1 2 ~, 9...slot,
2 1 , 2 2 ~, 2 1 ', 2 2 ' ~, 10... printed board,
3...Decoder, 4...Connection slot register, 5...Selector, 5a...Selector control line,
5b...Selector output data line, 6...Backplane bus, 7...CPU, 8...Memory, 41
...Connection flag.

Claims (1)

【特許請求の範囲】 1 各々複数の接点を有する複数のプリント板2
,22,……と、各々が前記プリント板の複数の
接点と接続可能な複数の接点を有し前記複数のプ
リント板と接続される複数のスロツト11,12
……とを有してなる回路システムにおいて、 前記スロツト11,12,……の各々は、前記複
数の接点の一部から各スロツト11,12,……個
有の識別コードID1,ID2,……を出力し、 前記複数のプリント板21,22,……の各々
は、前記スロツト11,12,……の1つに接続さ
れるとき、該スロツト11,12,……個有の識別
コードID1,ID2,……を受け、 前記回路システムは、該識別コードID1,ID2
……が接続すべきスロツトの識別コードか否かを
判断する接続スロツト判断部7,8を有してなる
ことを特徴とするプリント板誤挿入検出システ
ム。 2 前記複数のプリント板21,22……の各々は
それぞれ前記識別コードを解読するデコード3を
有する特許請求の範囲第1項記載のプリント板誤
挿入検出システム。 3 前記複数のプリント板21,22,……の各々
は前記デコーダ3の各出力を保持する接続スロツ
ト・レジスタ4を有する特許請求の範囲第2項記
載のプリント板誤挿入検出システム。 4 前記接続スロツト・レジスタ4は、該プリン
ト板が何れかのスロツトに接続されたか否かを示
す接続フラグ41を有する特許請求の範囲第3項
記載のプリント板誤挿入検出システム。 5 前記複数のプリント板21,22,……の各々
は、前記接続スロツト・レジスタ4の出力のうち
1ビツトを選択するセレクタ5を有する特許請求
の範囲第3または4項記載のプリント板誤挿入検
出システム。 6 前記接続スロツト判断部7,8はCPU7と、
前記接続すべきスロツトの識別コードを記憶する
メモリ8とを有する特許請求の範囲第1項記載の
プリント板誤挿入検出システム。 7 前記CPU7の出力の1つはデイスプレイ装
置11に接続され、 該CPU7は、前記接続された1つのスロツト
が該接続すべきスロツトか否かを判断し、もし接
続すべきスロツトであればその旨を、あるいは接
続すべきスロツトでなければ何れのスロツトに接
続されており接続すべきスロツトは何であるかを
該デイスプレイ装置にて表示するように指示する
特許請求の範囲第6項記載のプリント板誤挿入検
出システム。
[Claims] 1. A plurality of printed boards 2 each having a plurality of contacts.
1 , 2 2 , ... and a plurality of slots 1 1 , 1 2 , each having a plurality of contacts connectable to the plurality of contacts of the printed board and connected to the plurality of printed boards.
In a circuit system comprising: each of the slots 1 1 , 1 2 , . . . , each of the slots 1 1 , 1 2 , . 1 , ID 2 , ..., and when each of the plurality of printed boards 2 1 , 2 2 , ... is connected to one of the slots 1 1 , 1 2 , ..., the slot 1 1 , 1 2 , ... upon receiving the unique identification codes ID 1 , ID 2 , ..., the circuit system receives the identification codes ID 1 , ID 2 , ...
. . . is the identification code of the slot to be connected or not. . . . is the identification code of the slot to be connected. 2. The printed board erroneous insertion detection system according to claim 1, wherein each of the plurality of printed boards 2 1 , 2 2 . . . has a decoder 3 for decoding the identification code. 3. The printed board erroneous insertion detection system according to claim 2, wherein each of the plurality of printed boards 2 1 , 2 2 , . . . has a connection slot register 4 for holding each output of the decoder 3. 4. The printed board erroneous insertion detection system according to claim 3, wherein the connection slot register 4 includes a connection flag 41 indicating whether or not the printed board is connected to any slot. 5. The printed board according to claim 3 or 4, wherein each of the plurality of printed boards 2 1 , 2 2 , . . . has a selector 5 for selecting one bit from among the outputs of the connection slot register 4. Misinsertion detection system. 6 The connection slot determination units 7 and 8 are connected to the CPU 7,
2. The printed board erroneous insertion detection system according to claim 1, further comprising a memory 8 for storing an identification code of the slot to be connected. 7 One of the outputs of the CPU 7 is connected to the display device 11, and the CPU 7 determines whether the connected one slot is the slot to be connected, and if it is the slot to be connected, the CPU 7 determines whether or not the connected slot is the slot to be connected. or if it is not the slot to which it should be connected, which slot it is connected to and what slot it should be connected to on the display device. Insertion detection system.
JP23367287A 1987-09-19 1987-09-19 System for detecting erroneous insertion of printed board Granted JPS6477996A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23367287A JPS6477996A (en) 1987-09-19 1987-09-19 System for detecting erroneous insertion of printed board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23367287A JPS6477996A (en) 1987-09-19 1987-09-19 System for detecting erroneous insertion of printed board

Publications (2)

Publication Number Publication Date
JPS6477996A JPS6477996A (en) 1989-03-23
JPH0575199B2 true JPH0575199B2 (en) 1993-10-20

Family

ID=16958722

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23367287A Granted JPS6477996A (en) 1987-09-19 1987-09-19 System for detecting erroneous insertion of printed board

Country Status (1)

Country Link
JP (1) JPS6477996A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2775958B2 (en) * 1990-02-27 1998-07-16 富士通株式会社 Device for preventing incorrect insertion of printed circuit boards
JPH087648B2 (en) * 1990-06-08 1996-01-29 富士通株式会社 Printed board matching detection method
JPH10285890A (en) * 1997-03-31 1998-10-23 Mitsuhiro Fukada Permanent magnet type generator

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58159397A (en) * 1982-03-02 1983-09-21 テレフオンアクチ−ボラゲツト・エル・エム・エリクソン Device for automatically operating device on printed board assembly

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58159397A (en) * 1982-03-02 1983-09-21 テレフオンアクチ−ボラゲツト・エル・エム・エリクソン Device for automatically operating device on printed board assembly

Also Published As

Publication number Publication date
JPS6477996A (en) 1989-03-23

Similar Documents

Publication Publication Date Title
RU2009539C1 (en) Extension board for computer system
KR870004382A (en) Portable electronics
CA1206619A (en) Electronic postage meter having redundant memory
EP0041406B1 (en) Component identification in computer system
US5027313A (en) Apparatus for determining maximum usable memory size
US4916623A (en) Electronic postage meter having redundant memory
JPH0575199B2 (en)
JPH0567028A (en) Information processor
CN1368677A (en) Information processing system with debug function on initializing and its method
US5786885A (en) Image processing system
ES2201659T3 (en) SMART CARD.
JP2548995B2 (en) Terminal for portable semiconductor memory device
EP0231452A2 (en) Microprocessor systems for electronic postage arrangements
JP2916073B2 (en) Device to prevent forgetting to set socket lever in ROM writer
EP0556138A1 (en) A bus for connecting extension cards to a data processing system and test method
JPS63153690A (en) Ic card connection discriminating device for electronic device
JPH05189303A (en) Information processor
KR0139932Y1 (en) Dma number tester of computer system
KR900006547B1 (en) Device for composing of computer memory
JPH0443417A (en) Printed board coincidence detection system
JPH0296853A (en) System for checking holding main storage capacity
JPH0542518Y2 (en)
EP0482527A2 (en) A normal to spare switching control system
KR920006865A (en) Shared terminal management system and management method using memory card
JPS5937882Y2 (en) error display device