JPH0559533U - ROM switching device for IPL of information processing device - Google Patents

ROM switching device for IPL of information processing device

Info

Publication number
JPH0559533U
JPH0559533U JP453492U JP453492U JPH0559533U JP H0559533 U JPH0559533 U JP H0559533U JP 453492 U JP453492 U JP 453492U JP 453492 U JP453492 U JP 453492U JP H0559533 U JPH0559533 U JP H0559533U
Authority
JP
Japan
Prior art keywords
rom
ipl
internal
external
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP453492U
Other languages
Japanese (ja)
Inventor
豊文 大関
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP453492U priority Critical patent/JPH0559533U/en
Publication of JPH0559533U publication Critical patent/JPH0559533U/en
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】 IPLが不具合となりシステムが立ち上がら
なくなった時、外部ROMを接続しシステムを立ち上
げ、不具合となったIPL用ROMの内容を書き換える
ことにより、煩雑なIPL用ROMの交換作業をしなく
て済ませることを特徴としたIPL用ROM切換装置を
提供すること。 【構成】 主メモリ101、内部IPL用ROM10
2、補助記憶装置103を具備し、電源ON又はリセッ
ト操作にて自動的にシステムを立ち上げることの出来る
情報処理装置のIPL用ROM切換装置において、電気
的に書換可能な内部IPL用ROM102と、内部IP
L用ROM102と同じアドレスにマッピングした外部
ROM107を接続できるインタフェ−ス106と、起
動開始時に内部IPL用ROM106か外部ROM10
7の何れを使用するかを選択するスイッチ105及びR
OM切換部104と、外部ROM107が選択されて起
動された場合ソフトで内部IPL用ROM106を書換
可能とする。
(57) [Abstract] [Purpose] When an IPL malfunctions and the system does not start up, an external ROM is connected to start up the system, and the contents of the defective IPL ROM are rewritten so that a complicated IPL ROM can be stored. (EN) Provided is an IPL ROM switching device characterized by eliminating the need for replacement work. [Configuration] Main memory 101, internal IPL ROM 10
2. In the IPL ROM switching device of the information processing device, which is equipped with the auxiliary storage device 103 and can automatically start up the system by power ON or reset operation, an electrically rewritable internal IPL ROM 102, Internal IP
An interface 106 to which an external ROM 107 mapped to the same address as the L ROM 102 can be connected, and an internal IPL ROM 106 or an external ROM 10 at the start of activation.
Switch 105 and R for selecting which of 7 to use
When the OM switching unit 104 and the external ROM 107 are selected and activated, the internal IPL ROM 106 can be rewritten by software.

Description

【考案の詳細な説明】[Detailed description of the device]

【0001】[0001]

【産業上の利用分野】[Industrial applications]

本考案は、パ−ソナルコンピュ−タやワ−ドプロセッサなどのマイクロコンピ ュ−タを内蔵し電源ON又は、リセット操作で自動的にシステムが立ち上がる情 報処理装置のIPL用ROM切換装置に関するものである。 The present invention relates to an IPL ROM switching device for an information processing device, which has a built-in microcomputer such as a personal computer or a word processor and whose system is automatically started by a power ON or a reset operation. Is.

【0002】[0002]

【従来技術】[Prior art]

従来この種の装置は、電源ON又はリセット・スイッチ押下等のリセット操作 によってIPL(イニシャル・プログラム・ロ−ダ)用ROMのプログラムが実 行されシステムが立ち上がる。これはCPUが実行する最初の命令アドレスが決 まっており、そこにIPL用ROMがマッピングされているからである。 Conventionally, in this type of device, a program for an IPL (initial program loader) ROM is executed by a reset operation such as power-on or pressing of a reset switch to start the system. This is because the first instruction address to be executed by the CPU is determined, and the IPL ROM is mapped there.

【0003】 図4は、従来のIPL部ブロック構成図を示す。CPU401、アドレスバス 402、デ−タバス403、メモリリ−ド信号404、アドレスデコ−ダ405 、IPL用ROM406で構成される。図5はメモリのアドレス空間の説明図で ある。メモリは通常の主メモリ空間500、IPL用ROM空間501、未実装 のメモリ空間502で構成される。FIG. 4 shows a block diagram of a conventional IPL unit. It comprises a CPU 401, an address bus 402, a data bus 403, a memory read signal 404, an address decoder 405, and an IPL ROM 406. FIG. 5 is an explanatory diagram of the address space of the memory. The memory is composed of a normal main memory space 500, an IPL ROM space 501, and an unmounted memory space 502.

【0004】 電源ON又はリセット操作直後には、図5に示すスタ−トアドレスに配置され たIPL用ROMの内容がCPU401(図4)に読み込まれ、IPLの命令が 順次実行される。以後はIPLのプログラムが実行され補助記憶装置内のシステ ムプログラムが主メモリにロ−ドされそこに制御が移りシステムが立ち上がる。Immediately after the power is turned on or the reset operation is performed, the contents of the IPL ROM arranged at the start address shown in FIG. 5 are read into the CPU 401 (FIG. 4), and the IPL commands are sequentially executed. After that, the IPL program is executed, the system program in the auxiliary storage device is loaded into the main memory, control is transferred to the main memory, and the system starts up.

【0005】[0005]

【考案が解決しようとする課題】[Problems to be solved by the device]

しかしながら、上記構成の装置では、IPL用ROM406のプログラム内容 に不具合が発見され内容を修正する場合や、バ−ジョンアップの為にその内容を 変更するためにはIPL用ROM406自体を交換する必要がある。これはIP L用ROM406自体が書換不可能だったり、書換のため専用のROM書き込み 装置を必要とするためである。IPL用ROM406を交換するためには、装置 を分解しROMを交換した後に装置の再組立てなど多くの工数を必要とし、専門 の作業者を必要とし、場合によっては装置を工場へ持込み対応する必要さえ生ず る場合がある。 However, in the apparatus having the above configuration, it is necessary to replace the IPL ROM 406 itself when a defect is found in the program content of the IPL ROM 406 and the content is corrected, or in order to change the content for version up. is there. This is because the IPL ROM 406 itself cannot be rewritten or a dedicated ROM writing device is required for rewriting. Replacing the IPL ROM 406 requires a lot of man-hours such as disassembling the device, replacing the ROM, and then reassembling the device, requiring a specialized worker, and depending on the case, bringing the device to the factory for handling. It may even occur.

【0006】 最近、電気的に書換可能な大容量ROM(フラッシュEPROM)が開発され 、これを使用することによってROM交換によらず内容を変えることが可能とな る。しかし装置に実装された状態でIPL用ROM406の内容を書き換えるに は、そのためのIPL書換プログラムはFDD等の補助記憶装置より主メモリに ロ−ドし実行する。このためにはIPL用ROM406の書換以前にシステムが 立ち上がることが必要である。未書き込みのROMが実装されている場合や、I PLプログラムに不具合が生じた場合はシステムが立ち上がらず書換も出来ない という問題がある。Recently, an electrically rewritable large-capacity ROM (flash EPROM) has been developed, and by using this, the contents can be changed regardless of ROM replacement. However, in order to rewrite the contents of the IPL ROM 406 in the state where it is installed in the device, the IPL rewriting program for that purpose is loaded from the auxiliary storage device such as FDD to the main memory and executed. For this purpose, it is necessary to start up the system before rewriting the IPL ROM 406. If an unwritten ROM is mounted or if a problem occurs in the IPL program, there is a problem that the system will not start and rewriting will not be possible.

【0007】 本考案は上述の点に鑑みてなされたもので、上記問題点を除去し、IPLが不 具合となりシステムが立ち上がらなくなった時、外部ROMを接続しシステムを 立ち上げ、不具合となったIPL用ROMの内容を書き換えることにより、煩雑 なIPL用ROMの交換作業をしなくて済ませるIPL用ROM切換装置を提供 することを目的とする。The present invention has been made in view of the above points, and when the above problems are eliminated and the system is unable to start up due to an improper IPL, an external ROM is connected to start up the system, resulting in a problem. An object of the present invention is to provide an IPL ROM switching device by rewriting the contents of the IPL ROM, thereby eliminating the need for complicated IPL ROM replacement work.

【0008】[0008]

【課題を解決するための手段】[Means for Solving the Problems]

上記課題を解決するため本考案は、図1又は図6に示すようなシステムにおい て、電気的に書換可能な内部IPL用ROM102の他に、これに代わるROM を外部に接続できるインタフェ−ス106を介して接続し、システム起動時に内 部IPL用ROM102で立ち上がるか又は外部ROM107で立ち上がるかを 選択する手段と、外部ROMが選択されて起動された場合はIPL書換プログラ ムを用意し、内部IPL用ROMを書換可能とする手段を設けたものである。 In order to solve the above problems, the present invention provides an interface 106 capable of connecting an electrically rewritable internal IPL ROM 102 and an alternative ROM to the outside in a system as shown in FIG. 1 or 6. A means for selecting whether to boot the internal IPL ROM 102 or the external ROM 107 when the system is started up, and an IPL rewriting program when the external ROM is selected and booted. The means for rewriting the ROM for use is provided.

【0009】[0009]

【作用】 本考案では、内部IPL用ROM102に電気的に書換可能なROMを使い、 一方、外部ROMにシステムを立ち上げるプログラム(IPL)を納め、上記選 択手段で外部ROMを選択しシステムを立ち上げる。運転状態で用意しているI PL書換プログラムで内部IPL用ROMを容易に書き換えることが可能となる 。In the present invention, an electrically rewritable ROM is used as the internal IPL ROM 102, while a program (IPL) for booting the system is stored in the external ROM, and the external ROM is selected by the selecting means to select the system. Launch. It is possible to easily rewrite the internal IPL ROM with the IPL rewriting program prepared in the operating state.

【0010】[0010]

【実施例】【Example】

以下、本考案の実施例を図面に基づいて説明する。 実施例1 図1は請求項1の実施例を示す構成図である。主メモリ101、内部IPL用 ROM102、補助記憶装置103、インタフェ−ス106は各々CPU100 に接続される。外部ROM107は内部IPL用ROM102の内容がシステム を立ち上げるに必要なプログラムを格納していない場合に接続されるもので、イ ンタフェ−ス106を通してCPU100に接続される。ROM切換部104に はスイッチ105が接続され、内部IPL用ROM102及びインタフェ−ス1 06を介して外部ROM107に接続される。補助記憶装置103にはIPL書 換プログラム108が格納されている。 Embodiments of the present invention will be described below with reference to the drawings. Embodiment 1 FIG. 1 is a block diagram showing an embodiment of claim 1. The main memory 101, the internal IPL ROM 102, the auxiliary storage device 103, and the interface 106 are each connected to the CPU 100. The external ROM 107 is connected when the contents of the internal IPL ROM 102 do not store the program necessary for booting the system, and is connected to the CPU 100 through the interface 106. A switch 105 is connected to the ROM switching unit 104, and is connected to the external ROM 107 via the internal IPL ROM 102 and the interface 106. An IPL rewriting program 108 is stored in the auxiliary storage device 103.

【0011】 図2は図1のROM切換部104の構成を示す回路図である。スイッチ200 、ORゲ−ト201、フリップフロップ202、内部IPL用ROMを選択する I/O命令の為のデコ−ダ203、ROMのアドレスデコ−ダ204、ANDゲ −ト205−1,205−2で構成される。FIG. 2 is a circuit diagram showing the configuration of the ROM switching unit 104 shown in FIG. A switch 200, an OR gate 201, a flip-flop 202, a decoder 203 for selecting an internal IPL ROM, an address decoder 204 for the ROM, AND gates 205-1 and 205- It consists of two.

【0012】 図3は本実施例1におけるメモリアドレスマップであり、主メモリ空間300 、内部IPL用ROM空間301、外部ROM空間302で構成され、内部IP L用ROM空間301と外部ROM空間302は同じアドレスにマッピングされ 、図2に示すフリップフロップ202の状態によって内部IPL用ROM空間3 01か外部ROM空間302の何れかが選択される。FIG. 3 is a memory address map in the first embodiment, which is composed of a main memory space 300, an internal IPL ROM space 301, and an external ROM space 302. The internal IPL ROM space 301 and the external ROM space 302 are Mapped to the same address, either the internal IPL ROM space 301 or the external ROM space 302 is selected depending on the state of the flip-flop 202 shown in FIG.

【0013】 先ず始めに通常の立ち上げ即ち内部IPL用ROM102による立ち上げの動 作について説明する。図2においてスイッチがA側となっているときの動作がこ れである。装置に電源ONされた場合またはリセット操作が行われるとRESE T−N206が”L”(レベル)となりフリップフロップ202がセットされる 。First, the normal startup operation, that is, the startup operation by the internal IPL ROM 102 will be described. This is the operation when the switch is on the A side in FIG. When the device is powered on or when a reset operation is performed, the RESET T-N 206 becomes "L" (level) and the flip-flop 202 is set.

【0014】 次に、RESET−N206が”H”(レベル)になり、CPU100が動作 を開始し、プログラムスタ−ト番地の命令を実行するためROMのアドレスを出 力する。デコ−ダ204は、これをデコ−ドし出力信号を出す。ANDゲ−ト2 05−1はフリップフロップ202がセット状態であるため内部IPL用ROM 選択信号210を有効とすることにより、内部IPL用ROMが選択される。Next, the RESET-N 206 becomes "H" (level), the CPU 100 starts its operation, and outputs the address of the ROM to execute the instruction of the program start address. The decoder 204 decodes this and outputs an output signal. Since the flip-flop 202 of the AND gate 205-1 is in the set state, the internal IPL ROM selection signal 210 is validated to select the internal IPL ROM.

【0015】 次に外部ROM107から立ち上げの場合について説明する。図2において、 スイッチがB側になっており、且つ外部ROM107がインタフェ−ス106に 接続され、正しいIPLプログラムが外部ROM107に書き込まれている必要 がある。Next, the case of booting from the external ROM 107 will be described. In FIG. 2, the switch must be on the B side, the external ROM 107 must be connected to the interface 106, and the correct IPL program must be written in the external ROM 107.

【0016】 電源ON又はリセット動作により、RESET−N206が”L”になると、 フリップフロップ202がリセットされる。次にRESET−N206が”H” になりCPU100が動作を開始するが、フリップフロップ202がリセット状 態のため外部ROM選択信号211が”H”となり、外部ROMによるIPL動 作が実行される。The flip-flop 202 is reset when the RESET-N 206 becomes “L” due to power-on or reset operation. Next, the RESET-N 206 becomes "H" and the CPU 100 starts operating, but the external ROM selection signal 211 becomes "H" because the flip-flop 202 is in the reset state, and the IPL operation by the external ROM is executed.

【0017】 IPL動作が実行されシステムが立ち上がった後、補助記憶装置103よりI PL書換プログラム108が主メモリ101にロ−ドされ、内部IPL用ROM 102を書き換える。内部IPL用ROM102を書き換えるため内部IPL用 ROM102をマッピングする必要があるため、I/O−WR−N208を通し てフリップフロップ202をセットするI/O命令を発行する。After the IPL operation is executed and the system is started up, the IPL rewriting program 108 is loaded from the auxiliary storage device 103 into the main memory 101 to rewrite the internal IPL ROM 102. Since it is necessary to map the internal IPL ROM 102 in order to rewrite the internal IPL ROM 102, an I / O instruction for setting the flip-flop 202 is issued through the I / O-WR-N 208.

【0018】 なお、外部ROMインタフェ−ス106は装置が通常持っている拡張I/Oス ロットに必要な信号を追加することで用意できる。又スイッチ200に関しても 外部ROM107の接続ピンの一部を利用し、外部ROM107を装着すると連 動させてスイッチ200をBに切換える。The external ROM interface 106 can be prepared by adding necessary signals to the expansion I / O slot that the device normally has. As for the switch 200, some of the connection pins of the external ROM 107 are used, and when the external ROM 107 is mounted, the switch 200 is switched to B by operating the external ROM 107.

【0019】 実施例2 以下本考案の実施例2を図面に基づいて詳細に説明する。図6はこの考案の実 施例を示す構成図である。主メモリ601、IPL用ROM602、補助記憶装 置603、インタフェ−ス606は各々CPU600に接続される。外部ROM 607は内部IPL用ROM602の内容がシステムを立ち上げるのに必要なプ ログラムを格納していない場合又は、不具合な場合に接続されるものでインタフ ェ−ス606を通してCPU600に接続される。アドレス変換部604にはス イッチ605が接続されアドレスバスのA16(図7参照、アドレスバスの16 番目のラインの信号)を制御する。補助記憶装置603にはIPL書換プログラ ム608が格納されている。Second Embodiment A second embodiment of the present invention will be described in detail below with reference to the drawings. FIG. 6 is a block diagram showing an embodiment of the present invention. The main memory 601, the IPL ROM 602, the auxiliary storage device 603, and the interface 606 are each connected to the CPU 600. The external ROM 607 is connected when the contents of the internal IPL ROM 602 does not store the program necessary for booting the system or when there is a problem, and is connected to the CPU 600 through the interface 606. A switch 605 is connected to the address conversion unit 604 and controls A16 of the address bus (see FIG. 7, the signal of the 16th line of the address bus). An IPL rewriting program 608 is stored in the auxiliary storage device 603.

【0020】 図7は図6のアドレス変換部604の構成を示す回路図である。スイッチ70 0、ORゲ−ト701−1,701−2、フリップフロップ702、アドレス変 換を解除するI/O命令の為のデコ−ダ703、アンドゲ−ト704で構成され る。FIG. 7 is a circuit diagram showing a configuration of the address conversion unit 604 of FIG. It is composed of a switch 700, OR gates 701-1 and 701-2, a flip-flop 702, a decoder 703 for an I / O instruction for releasing an address conversion, and an AND gate 704.

【0021】 図8はメモリアドレスマップで、主メモリ空間800、内部IPL用ROM空 間801、インタフェ−ス部606を介して接続される外部ROM空間802( 外部ROMを実装した場合のメモリ空間)で構成される。FIG. 8 is a memory address map, which is a main memory space 800, an internal IPL ROM space 801, and an external ROM space 802 connected via an interface unit 606 (a memory space when an external ROM is mounted). Composed of.

【0022】 先ず始めに通常の立ち上げ、即ち内部IPL用ROMによる立ち上げの動作、 図7においてスイッチがA側となっているときの動作を説明する。電源ONされ た場合またはリセット操作が行われるとRESET−N706が”L”(レベル )となりフリップフロップ702がセットされる。First, a normal start-up operation, that is, a start-up operation by the internal IPL ROM, and an operation when the switch is on the A side in FIG. 7, will be described. When the power is turned on or when a reset operation is performed, the RESET-N 706 becomes "L" (level) and the flip-flop 702 is set.

【0023】 ANDゲ−ト704の一方の入力にはフリップフロップ702のQ出力が接続 されている。フリップフロップ702はセット状態の為アンドゲ−ト704の入 力は”H”(レベル)となり、もう一方の入力はそのまま出力信号となりアドレ スバスA16はCPU600が出力したものと同じになる。The Q output of the flip-flop 702 is connected to one input of the AND gate 704. Since the flip-flop 702 is in the set state, the input of the AND gate 704 becomes "H" (level), the other input becomes an output signal as it is, and the address bus A16 becomes the same as that output by the CPU 600.

【0024】 そのためRESET−Nが”H”に回復しCPU600が動作を開始した後も CPU600が出力するアドレスはなんの影響も受けず、スタ−トアドレスにマ ッピングされた内部IPL用ROM602の命令が最初に実行されシステムを立 ち上げることが出来る。Therefore, even after the RESET-N is restored to “H” and the CPU 600 starts operating, the address output by the CPU 600 is not affected at all and the instruction of the internal IPL ROM 602 mapped to the start address. Can be run first to bring up the system.

【0025】 次に外部ROM607からの立ち上げの場合について説明する。図7のスイッ チ700がB側になっているときの動作である。この場合外部ROM607が接 続され、その中にシステムを立ち上げるのに必要なプログラムが格納されている ことが必要である。電源ON又はリセットによりRESET−N706が”L” になりフリップフロップ702がリセットされる。RESET−N706が回復 し”H”になるとCPU600が動作を開始する。フリップフロップ702はリ セット状態の為アンドゲ−ト704の一方の入力は”L”と成り、その出力は” L”固定となる。Next, the case of booting from the external ROM 607 will be described. This is the operation when the switch 700 in FIG. 7 is on the B side. In this case, it is necessary that the external ROM 607 is connected and the program necessary for starting up the system is stored therein. When the power is turned on or reset, RESET-N 706 becomes "L", and the flip-flop 702 is reset. When the RESET-N 706 recovers and becomes "H", the CPU 600 starts the operation. Since the flip-flop 702 is in the reset state, one input of the AND gate 704 is "L" and its output is fixed to "L".

【0026】 アドレスバス707のA16がこのアンドゲ−トの働きで常に”L”となるた めスタ−トアドレスFFFF0(16進数)をドライブしてもEFFF0に変わ ってしまう。図8に示した通り外部ROMアドレスをE××××(16進数)に 設定しているため外部ROM空間802の命令が実行され外部ROM607によ りシステムを立ち上げることが出来る。Since A16 of the address bus 707 is always "L" due to the action of this gate, even if the start address FFFF0 (hexadecimal number) is driven, it changes to EFFF0. Since the external ROM address is set to EXXXXX (hexadecimal number) as shown in FIG. 8, the instruction of the external ROM space 802 is executed and the system can be started by the external ROM 607.

【0027】 次にIPL用ROM602を書き換える場合の動作を説明する。IPLが実行 されシステムが立ち上がった後、補助記憶装置603よりIPL用ROM書換プ ログラム608が主メモリ601にロ−ドされる。立ち上げ後は、フリップフロ ップ702がリセットされているため、これをセットするI/O命令をI/O− WR−N708を通して発行する。この命令をデコ−ダ703がデコ−ドしフリ ップフロップ702をセットすることにより、ANDゲ−ト704の出力はA1 6となり内部IPL用ROM空間801をアクセスすることが可能となり内部I PL用ROM602の内容を書き換えることが出来る。Next, the operation of rewriting the IPL ROM 602 will be described. After the IPL is executed and the system is started up, the IPL ROM rewriting program 608 is loaded from the auxiliary storage device 603 to the main memory 601. Since the flip-flop 702 has been reset after the start-up, the I / O command to set it is issued through the I / O-WR-N 708. When the decoder 703 decodes this instruction and sets the flip-flop 702, the output of the AND gate 704 becomes A16 so that the internal IPL ROM space 801 can be accessed and the internal IPL ROM 602 can be accessed. You can rewrite the contents of.

【0028】[0028]

【考案の効果】[Effect of the device]

以上、詳細に説明したように本考案によれば、下記のような効果が期待される 。 内部IPL用ROMを電気的に書換可能なROMを使い、一方インタフェ− スを介して接続する外部ROMにシステムを立ち上げるプログラム(IPL)を 納め、その何れかを選択する選択手段で外部ROMを選択することにより内部I PL用ROMが不具合の場合でも容易にシステムを立ち上げることが出来る。ま た用意しているROM書換プログラムで内部IPL用ROMを容易に書き換える ことが可能となりIPLの不良で立ち上げが出来なくなったときROM交換の必 要がなくなる。 As described in detail above, according to the present invention, the following effects are expected. An electrically rewritable ROM is used as the internal IPL ROM, while a program (IPL) for starting the system is stored in an external ROM connected via the interface, and the external ROM is selected by a selecting means for selecting one of them. By selecting it, the system can be started up easily even if the internal IPL ROM is defective. Moreover, the ROM for internal IPL can be easily rewritten by the prepared ROM rewriting program, and the ROM replacement becomes unnecessary when the startup is not possible due to the defective IPL.

【図面の簡単な説明】[Brief description of drawings]

【図1】本考案の実施例1によるシステム構成図であ
る。
FIG. 1 is a system configuration diagram according to a first embodiment of the present invention.

【図2】本考案の実施例1によるROM切換回路を示す
図である。
FIG. 2 is a diagram showing a ROM switching circuit according to a first embodiment of the present invention.

【図3】本考案の実施例1によるメモリアドレスマップ
例を示す図である。
FIG. 3 is a diagram showing an example of a memory address map according to the first embodiment of the present invention.

【図4】従来のIPL部ブロック構成図である。FIG. 4 is a block diagram of a conventional IPL unit.

【図5】従来のメモリアドレスマップ例を示す図であ
る。
FIG. 5 is a diagram showing an example of a conventional memory address map.

【図6】本考案の実施例2によるシステム構成図であ
る。
FIG. 6 is a system configuration diagram according to a second embodiment of the present invention.

【図7】本考案の実施例2によるアドレス変換部の回路
図である。
FIG. 7 is a circuit diagram of an address conversion unit according to a second embodiment of the present invention.

【図8】本考案の実施例2によるメモリアドレスマップ
を示す図である。
FIG. 8 is a diagram showing a memory address map according to a second embodiment of the present invention.

【符号の説明】[Explanation of symbols]

100 CPU 101 主メモリ 102 IPL用ROM 103 補助記憶装置 104 ROM切換部 105 スイッチ 106 インタフェ−ス 107 外部ROM 108 IPL書換プログラム 100 CPU 101 Main Memory 102 IPL ROM 103 Auxiliary Storage Device 104 ROM Switching Unit 105 Switch 106 Interface 107 External ROM 108 IPL Rewriting Program

Claims (2)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】 電源ON又はリセット操作にて自動的に
システムを立ち上げることの出来る情報処理装置のIP
L用ROM切換装置において、 電気的に書換可能な内部IPL用ROMと、前記内部I
PL用ROMと同じアドレスにマッピングした外部RO
Mを接続できるインタフェ−スを具備し、 起動開始時に前記内部IPL用ROMか前記外部ROM
の何れを使用するかを選択するスイッチ及びROM切換
部と、前記外部ROMが選択されて起動された場合ソフ
トで内部IPL用ROMを書換可能とする手段を有する
ことを特徴とする情報処理装置のIPL用ROM切換装
置。
1. An IP of an information processing apparatus capable of automatically starting up a system by turning on or resetting a power source.
In the L ROM switching device, an electrically rewritable internal IPL ROM and the internal IL
External RO mapped to the same address as the ROM for PL
An interface capable of connecting M, and the internal IPL ROM or the external ROM at the start of activation.
And a ROM switching unit for selecting which of the two is to be used, and means for rewriting the internal IPL ROM by software when the external ROM is selected and activated. ROM switching device for IPL.
【請求項2】 電源ON又はリセット操作にて自動的
にシステムを立ち上げることの出来る情報処理装置のI
PL用ROM切換装置において、 電気的に書換可能な内部IPL用ROMと、内部IPL
用ROMと異なったアドレスにマッピングした外部RO
Mを接続できるインタフェ−スを具備し、 起動開始時に前記内部IPL用ROMアドレス空間か前
記外部ROMアドレス空間の何れを使用するかを選択す
るスイッチ及びアドレス変換部と、前記外部ROMアド
レス空間が選択されて起動された場合ソフトで内部IP
L用ROMを書換可能とする手段を有することを特徴と
する情報処理装置のIPL用ROM切換装置。
2. An information processing apparatus capable of automatically starting up a system by turning on or resetting a power source.
In the PL ROM switching device, an electrically rewritable internal IPL ROM and an internal IPL
External RO mapped to a different address from the ROM
An interface capable of connecting M, and a switch and an address conversion unit for selecting whether to use the internal IPL ROM address space or the external ROM address space at the start of startup, and the external ROM address space are selected. Internal IP with software
An IPL ROM switching device for an information processing apparatus, characterized in that it has means for rewriting the L ROM.
JP453492U 1992-01-10 1992-01-10 ROM switching device for IPL of information processing device Pending JPH0559533U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP453492U JPH0559533U (en) 1992-01-10 1992-01-10 ROM switching device for IPL of information processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP453492U JPH0559533U (en) 1992-01-10 1992-01-10 ROM switching device for IPL of information processing device

Publications (1)

Publication Number Publication Date
JPH0559533U true JPH0559533U (en) 1993-08-06

Family

ID=11586716

Family Applications (1)

Application Number Title Priority Date Filing Date
JP453492U Pending JPH0559533U (en) 1992-01-10 1992-01-10 ROM switching device for IPL of information processing device

Country Status (1)

Country Link
JP (1) JPH0559533U (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023230539A1 (en) * 2022-05-25 2023-11-30 Advanced Micro Devices, Inc. Automatic mirrored rom

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023230539A1 (en) * 2022-05-25 2023-11-30 Advanced Micro Devices, Inc. Automatic mirrored rom

Similar Documents

Publication Publication Date Title
KR101602360B1 (en) System fast booting apparatus and method
EP1028371A2 (en) Personal computer using flash memory as BIOS-ROM
JP4810172B2 (en) Control device, version upgrade method, and program
KR100223844B1 (en) Option circuit
WO2022199622A1 (en) Method for running startup program of electronic device, and electronic device
JPH0559533U (en) ROM switching device for IPL of information processing device
JP2000293376A (en) Circuit and method for switching boot program
JP4735765B2 (en) Linux program startup system
JP2001344156A (en) Device with flash memory and data rewriting method
JP3498028B2 (en) Boot program rewriting system
JP3431880B2 (en) Reset method of board and processor
JP2001273143A (en) Electronic controller
JPH08161160A (en) Method for updating firmware of optical disk reproducing device
JP2853593B2 (en) Download device
JPH07239786A (en) Data processing system
JPH0496122A (en) Information processor
JPH11184683A (en) Electronic equipment
JPH1050086A (en) Microcomputer having eeprom and its rewriting method
JPH08101794A (en) Rewriting system for firmware program
JPH10333913A (en) Software boot control system
JP2001134543A (en) Electronic equipment
JP3481666B2 (en) Method and apparatus for controlling memory access of processor
JPH11194934A (en) Method and device for information processing
JPH1139151A (en) Information processor
JPS6137661B2 (en)