JPH05327489A - Digital control phase synchronizing oscillator - Google Patents

Digital control phase synchronizing oscillator

Info

Publication number
JPH05327489A
JPH05327489A JP4132989A JP13298992A JPH05327489A JP H05327489 A JPH05327489 A JP H05327489A JP 4132989 A JP4132989 A JP 4132989A JP 13298992 A JP13298992 A JP 13298992A JP H05327489 A JPH05327489 A JP H05327489A
Authority
JP
Japan
Prior art keywords
digital
signal
digital control
phase difference
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4132989A
Other languages
Japanese (ja)
Inventor
Hiroshi Muto
宏 武藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4132989A priority Critical patent/JPH05327489A/en
Publication of JPH05327489A publication Critical patent/JPH05327489A/en
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

PURPOSE:To prevent the unnecessary phase vibration from being generated at the time of starting even by constituting a phase synchronizing oscillator employing a digital control oscillators whose central frequency is different from the nominal frequency. CONSTITUTION:A digital phase comparator 2 outputs the digital phase difference signal corresponding to the phase difference of both a reference clock signal inputted to an input terminal 1 and an output clock signal of a digital control oscillator 6. An arithmetic unit 3 receives the digital phase difference signal, and outputs a 1st digital control signal proportional to the phase difference from a proportionality control term 31. By adding the same digital phase difference signal to an integral control term 32, an integrated 2nd digital control signal integrated after multiplying a very small coefficient by a digital phase difference signal is outputted. a second digital control signal is stored in a nonvolatile memory 4. An adder 5 adds the output from the nonvolatile memory 4 to the 1st digital control signal from the arithmetic unit 3, then outputs a control signal to the digital control oscillator 6.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、ネットワーク全体の同
期を確立する目的で設置される網同期装置等で多用され
るディジタル制御位相同期発振器に関し、特に、ディジ
タル制御発振器の個体差及び経時変化を自動的に補償し
得るディジタル制御位相同期発振器に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digitally controlled phase locked oscillator which is frequently used in a network synchronizer or the like installed for the purpose of establishing synchronization of the entire network. The present invention relates to a digitally controlled phase locked oscillator capable of automatically compensating.

【0002】[0002]

【従来の技術】図2は、従来のディジタル制御位相同期
発振器の構成を示すブロック図である。図2において、
1は、本ディジタル制御位相同期発振器に基準クロック
信号を与える入力端子、7は、本ディジタル制御位相同
期発振器の出力端子である。また、2は、入力端子1よ
り与えられた基準クロック信号と出力端子7より出力さ
れる本ディジタル制御位相同期発振器の出力信号の位相
を比較し、両信号の位相差に応じたディジタル位相差信
号を発生するディジタル位相比較器であり、例えば、通
常のアナログ形位相同期発振器に用いられる位相比較器
と適当なA・D変換器により構成される。8は、このデ
ィジタル位相差信号に予め定めた演算処理を加え、ディ
ジタル制御信号を発生する演算器で、通常、マイクロプ
ロセッサ等により実現されている。ここで、演算器8
は、通常のアナログ位相同期発振器におけるループフィ
ルタに相当する部分で、位相同期発振器に求められる特
性に応じて種々定めることができる。例えば、ディジタ
ル制御位相同期発振器の特性を1次ループ特性とする場
合は、演算器8において受信したディジタル位相差信号
に必要な係数を乗ずることにより、入力ディジタル位相
差信号に比例したディジタル制御信号が生成される。ま
た、ディジタル制御位相同期発振器を2次ループ特性と
する場合は、入力ディジタル位相差信号を加算積分する
ことにより、ディジタル制御信号を生成することができ
る。6は、与えられたディジタル制御信号に応じた周波
数の出力信号を発生するディジタル制御発振器で、例え
ば、適当なD・A変換器と通常の電圧制御発振器より構
成される。
2. Description of the Related Art FIG. 2 is a block diagram showing the configuration of a conventional digitally controlled phase locked oscillator. In FIG.
Reference numeral 1 is an input terminal for supplying a reference clock signal to the digitally controlled phase locked oscillator, and 7 is an output terminal of the digitally controlled phase locked oscillator. Reference numeral 2 denotes a phase difference between the reference clock signal given from the input terminal 1 and the output signal of the present digitally controlled phase locked oscillator outputted from the output terminal 7, and a digital phase difference signal corresponding to the phase difference between the two signals. Is a digital phase comparator for generating a signal, and is composed of, for example, a phase comparator used in a normal analog type phase locked oscillator and an appropriate A / D converter. Reference numeral 8 denotes an arithmetic unit that adds predetermined arithmetic processing to the digital phase difference signal to generate a digital control signal, and is usually realized by a microprocessor or the like. Here, the computing unit 8
Is a portion corresponding to a loop filter in a normal analog phase-locked oscillator, and can be variously determined according to the characteristics required of the phase-locked oscillator. For example, when the characteristic of the digital control phase locked oscillator is the primary loop characteristic, the digital control signal proportional to the input digital phase difference signal is obtained by multiplying the digital phase difference signal received by the calculator 8 by a necessary coefficient. Is generated. When the digital control phase locked oscillator has a secondary loop characteristic, the digital control signal can be generated by adding and integrating the input digital phase difference signals. Reference numeral 6 denotes a digital control oscillator for generating an output signal having a frequency corresponding to a given digital control signal, which is composed of, for example, an appropriate D / A converter and an ordinary voltage control oscillator.

【0003】上記の説明から明らかなように、ディジタ
ル制御位相同期発振器は一般の位相同期発振器のループ
フィルタに相当する部分をディジタル演算処理により実
現したものであり、この点を除き、一般のアナログ位相
同期発振器と同等の動作を行う。このように、ディジタ
ル制御位相同期発振器では、演算部の演算処理により位
相同期特性を任意に定めることができる特徴を有してい
るため、高度な演算処理により、アナログ位相同期発振
器では実現が困難な複雑な特性を実現する手段として用
いられており、例えば、網同期装置等で必要となる超高
安定位相同期発振器の場合は、図2の演算器8内に波線
で示すように、位相差信号に比例した制御を行う比例制
御項81と、ディジタル制御発振器の経時変化を補償す
る目的で位相差信号に非常に小さい係数を乗じて積分し
た積分制御項82を演算し、両者を加算してディジタル
制御信号を生成しており、この結果、引き込み等の過渡
特性やジッタ抑圧特性は1次フィルタを有する位相同期
発振器とほぼ等しく、ディジタル制御発振器の中心周波
数が公称周波数と異なる場合にも、定常位相誤差を発生
させない等、定常特性は2次以上の高次フィルタを有す
る位相同期発振器の特徴を有するディジタル制御位相同
期発振器を実現している。
As is clear from the above description, the digitally controlled phase locked oscillator is a part of the general phase locked oscillator which is equivalent to the loop filter realized by digital arithmetic processing. Performs the same operation as a synchronous oscillator. As described above, the digitally controlled phase-locked oscillator has a feature that the phase-locking characteristic can be arbitrarily determined by the calculation process of the calculation unit, and therefore it is difficult to realize with the analog phase-locked oscillator due to the advanced calculation process. It is used as a means for realizing complicated characteristics. For example, in the case of an ultra-stable phase-locked oscillator required for a network synchronizer or the like, a phase difference signal as indicated by a broken line in the calculator 8 of FIG. And a proportional control term 81 for performing control proportional to the digital control oscillator, and an integral control term 82 obtained by multiplying the phase difference signal by a very small coefficient for integration for the purpose of compensating for a change with time of the digitally controlled oscillator, and adding the two to obtain a digital control term. The control signal is generated, and as a result, the transient characteristics such as pull-in and the jitter suppression characteristics are almost the same as those of the phase-locked oscillator having the first-order filter. Even when the wave number is different from the nominal frequency, such as not to generate a steady phase error, the steady-state characteristic is realized digitally controlled phase locked oscillator having the features of the phase-locked oscillator having a second- or higher-order filter.

【0004】[0004]

【発明が解決しようとする課題】このような従来のディ
ジタル制御位相同期発振器では、積分制御項の初期値
は、予め固定値、例えば「0」に定められており、しか
も、非常に小さな係数が乗じられているため、ディジタ
ル位相比較器より得られたディジタル位相差信号を長時
間積分しなければ有効な積分制御項が生成されない構成
となっている。すなわち、起動初期に生成されるディジ
タル制御信号は、積分制御項がほとんど「0」となって
おり、結果的に比例制御項とほぼ等しく、定常特性の改
善を目的として付加されている積分制御項の効果が得ら
れないことを意味している。したがって、ディジタル制
御発振器の中心周波数が公称周波数と正確に一致してい
る場合には、大きな定常位相誤差は発生しないものの、
製造後長い時間が経過し、ディジタル制御発振器の中心
周波数と公称周波数との差が大きくなった場合には、再
起動直後の積分制御項の効果が得られない期間は、一
旦、基準入力信号の周波数とディジタル制御発振器の中
心周波数の差に応じた大きな定常位相誤差が発生し、積
分制御項が生成されるにつれて、この定常位相誤差が減
少する動作となることが避けられなかった。したがっ
て、このような従来のディジタル制御位相同期発振器で
は、制御を起動する度に、上記のような位相変動が発生
するという問題点があり、このようなディジタル制御位
相同期発振器を用いた網同期装置では、起動の度に、網
内の基準クロック位相を変動させてしまうという問題点
を有していた。
In such a conventional digitally controlled phase locked oscillator, the initial value of the integral control term is preset to a fixed value, for example, "0", and a very small coefficient is used. Since it is multiplied, the effective integral control term is not generated unless the digital phase difference signal obtained from the digital phase comparator is integrated for a long time. That is, in the digital control signal generated at the initial stage of startup, the integral control term is almost “0”, and as a result, it is almost equal to the proportional control term, and the integral control term added for the purpose of improving the steady-state characteristic. It means that the effect of cannot be obtained. Therefore, when the center frequency of the digitally controlled oscillator exactly matches the nominal frequency, a large steady phase error does not occur, but
If the difference between the center frequency of the digitally controlled oscillator and the nominal frequency increases after a long time has passed since the manufacture, the period of the reference input signal It is unavoidable that a large steady phase error occurs depending on the difference between the frequency and the center frequency of the digitally controlled oscillator, and this steady phase error decreases as the integral control term is generated. Therefore, in such a conventional digitally controlled phase locked oscillator, there is a problem that the phase fluctuation as described above occurs every time the control is activated, and a network synchronization device using such a digitally controlled phase locked oscillator is encountered. However, there is a problem that the reference clock phase in the network is changed each time it is activated.

【0005】また、ディジタル制御発振器は一般に個々
に特性が異なるが、従来のディジタル制御位相同期発振
器では、起動初期の定常位相誤差をできる限り小さくす
るため、全てのディジタル制御発振器の中心周波数を正
確に公称周波数に一致させていた。このため、個々のデ
ィジタル制御発振器にそれぞれ異なる厳密な調整を行う
ことが必要となり、製造に多大な時間を要するばかりで
なく、大量生産が著しく困難なため、製造コストが高価
になってしまうという問題点を有していた。
Although the characteristics of the digitally controlled oscillators are generally different from each other, in the conventional digitally controlled phase locked oscillators, the center frequencies of all the digitally controlled oscillators are accurately measured in order to minimize the steady phase error in the initial stage of startup. It matched the nominal frequency. For this reason, it is necessary to make different strict adjustments for each digitally controlled oscillator, which not only takes a lot of time for manufacturing, but also mass production is extremely difficult, resulting in high manufacturing cost. Had a point.

【0006】本発明の目的は、経時変化や個体差により
中心周波数が公称周波数と異なるディジタル制御発振器
を用いて位相同期発振器を構成しても、起動時に不要な
位相変動が発生しないようにすることにある。
An object of the present invention is to prevent unnecessary phase fluctuation at the time of start-up even if a phase-locked oscillator is constructed using a digitally controlled oscillator whose center frequency is different from the nominal frequency due to aging or individual difference. It is in.

【0007】[0007]

【課題を解決するための手段】上記目的を達成するため
に、本発明は、外部より与えられる入力信号と出力信号
の位相を比較し両信号の位相差に応じたディジタル位相
差信号を発生するディジタル位相比較器と、ディジタル
位相差信号に比例した第1のディジタル制御信号を生成
する演算処理と同じディジタル位相差信号を積分した第
2のディジタル制御信号を生成する演算処理とを行う演
算器と、第2のディジタル制御信号を記憶する不揮発性
メモリと、第1のディジタル制御信号と不揮発性メモリ
の出力信号とを加算しディジタル制御発振器の制御信号
を発生する加算器と、この制御信号に応じた周波数のク
ロック信号を発生するディジタル制御発振器とを設けた
ものである。
To achieve the above object, the present invention compares the phases of an input signal and an output signal given from the outside and generates a digital phase difference signal according to the phase difference between the two signals. A digital phase comparator, and an arithmetic unit that performs an arithmetic process for generating a first digital control signal proportional to the digital phase difference signal and an arithmetic process for generating a second digital control signal by integrating the same digital phase difference signal A non-volatile memory for storing the second digital control signal, an adder for adding the first digital control signal and the output signal of the non-volatile memory to generate a control signal for the digitally controlled oscillator, and an adder for responding to the control signal. And a digitally controlled oscillator for generating a clock signal of different frequency.

【0008】更に、上記目的を達成するために、本発明
は、演算器の積分演算の初期値を、不揮発性メモリの出
力信号としたものである。
Further, in order to achieve the above-mentioned object, the present invention uses the initial value of the integral operation of the arithmetic unit as the output signal of the non-volatile memory.

【0009】[0009]

【実施例】以下、本発明について、図面を参照して説明
する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below with reference to the drawings.

【0010】図1は、本発明のディジタル制御位相同期
発振器の一実施例の構成を示すブロック図である。図中
の各構成要素のうち、1,2,6,7の各要素は、それ
ぞれ従来の位相同期発振器の構成として、図2に示した
同一番号の要素と同一の機能を有する。なお、本実施例
ではディジタル位相比較器2は、入力された2つの信号
の位相差に応じた大きさの自然2進数を発生するものと
し、入力された2つの信号の位相が一致している場合に
「0」を、入力端子1より与えられた基準入力信号より
も出力端子7より出力される信号の位相が遅れている場
合に正の値のディジタル位相差信号を、また、逆に出力
信号が進んでいる場合には、負の値のディジタル位相差
信号を発生するものとする。
FIG. 1 is a block diagram showing the configuration of an embodiment of a digitally controlled phase locked oscillator according to the present invention. Among the constituent elements in the figure, the elements 1, 2, 6 and 7 have the same functions as the elements with the same numbers shown in FIG. 2 as the configuration of the conventional phase locked oscillator. In this embodiment, the digital phase comparator 2 is assumed to generate a natural binary number having a magnitude corresponding to the phase difference between the two input signals, and the two input signals have the same phase. In this case, "0" is output, and when the phase of the signal output from the output terminal 7 lags behind the reference input signal given from the input terminal 1, the digital phase difference signal having a positive value is output, and vice versa. If the signal is leading, it shall generate a negative digital phase difference signal.

【0011】3は、ディジタル位相比較器2で発生した
ディジタル位相差信号を比例制御項31に加えることに
より、ディジタル位相差信号に比例した第1のディジタ
ル制御信号と、同じディジタル位相差信号を積分制御項
32に加えることにより、ディジタル位相差信号に非常
に小さな係数を乗じてから積分した第2のディジタル制
御信号を別々に生成する演算器である。また、4は、積
分制御項32から出力された第2のディジタル制御信号
を記憶する不揮発性メモリであり、書き込まれた信号は
書き込み直後から常時出力されており、電源を切った状
態で放置してもその内容は消滅しない。なお、製造時に
は予め定めた値が書き込まれており、本実施例では
「0」が書き込まれているものとする。また、演算器3
は、ディジタル制御位相同期発振器が起動され、演算処
理を開始する際は、不揮発性メモリ4に記憶されている
第2のディジタル制御信号を読出し、この値を積分制御
項32の初期値として演算を開始する。5は、演算器3
で発生した第1のディジタル制御信号と前記の不揮発性
メモリ4に記憶された第2のディジタル制御信号を加算
し、ディジタル制御発振器6の制御信号を生成する加算
器である。
3 adds the digital phase difference signal generated by the digital phase comparator 2 to the proportional control term 31 to integrate the first digital control signal proportional to the digital phase difference signal and the same digital phase difference signal. By adding to the control term 32, it is a computing unit that separately generates a second digital control signal obtained by multiplying the digital phase difference signal by a very small coefficient and then integrating. Reference numeral 4 denotes a non-volatile memory that stores the second digital control signal output from the integral control term 32. The written signal is always output immediately after writing, and is left in a state where the power is turned off. However, the contents do not disappear. It is assumed that a predetermined value is written at the time of manufacturing, and "0" is written in this embodiment. Also, the computing unit 3
When the digital control phase-locked oscillator is started and the arithmetic processing is started, the second digital control signal stored in the non-volatile memory 4 is read out, and this value is used as the initial value of the integral control term 32 for the arithmetic operation. Start. 5 is a computing unit 3
This is an adder that adds the first digital control signal generated in step 2 and the second digital control signal stored in the nonvolatile memory 4 to generate the control signal of the digital control oscillator 6.

【0012】次に、本発明のディジタル制御位相同期発
振器の動作について説明する。入力端子1より与えられ
た基準クロック信号とディジタル制御発振器6の出力ク
ロック信号、すなわち、出力端子7より出力される本デ
ィジタル制御位相同期発振器の出力信号は、ディジタル
位相比較器2によりその位相が比較され、両信号の位相
差に応じたディジタル位相差信号が発生される。演算器
3では、このディジタル位相差信号を受信し、この信号
の平均値演算等を行い、比例制御項31により位相差に
比例した第1のディジタル制御信号を出力し、同じディ
ジタル位相差信号を積分制御項32に加えることによ
り、ディジタル位相差信号に非常に小さな係数を乗じて
積分した第2のディジタル制御信号を出力する。ここ
で、積分演算の初期値は前述のように不揮発性メモリ4
に記憶されている値を読み出してこれに当てるが、製造
後、最初に演算を開始した場合、その値は「0」となっ
ている。演算器3より出力された第2のディジタル制御
信号は直ちに不揮発性メモリ4に記憶されるとともに、
加算器5に与えられる。加算器5は、この不揮発性メモ
リ4からの第2のディジタル制御信号と演算器3からの
第1のディジタル制御信号を加算し、ディジタル制御発
振器6の制御信号を発生する。ここで、実際に、ディジ
タル制御発振器6に与えられる制御信号は、比例制御項
31と積分制御項32とから出力された信号が加算され
たものであるから、上述の従来のディジタル制御位相同
期発振器のディジタル制御発振器6に与えられる制御信
号と全く同じ値となっている。
Next, the operation of the digitally controlled phase locked oscillator of the present invention will be described. The reference clock signal supplied from the input terminal 1 and the output clock signal of the digital control oscillator 6, that is, the output signal of the digital control phase locked oscillator output from the output terminal 7 are compared in phase by the digital phase comparator 2. Then, a digital phase difference signal corresponding to the phase difference between the two signals is generated. The arithmetic unit 3 receives this digital phase difference signal, calculates the average value of this signal, and outputs the first digital control signal proportional to the phase difference by the proportional control term 31 to output the same digital phase difference signal. By adding to the integral control term 32, the digital phase difference signal is multiplied by a very small coefficient and integrated to output a second digital control signal. Here, the initial value of the integral calculation is the nonvolatile memory 4 as described above.
The value stored in is read and applied to it, but when the calculation is first started after manufacturing, the value is “0”. The second digital control signal output from the computing unit 3 is immediately stored in the non-volatile memory 4, and
It is given to the adder 5. The adder 5 adds the second digital control signal from the nonvolatile memory 4 and the first digital control signal from the arithmetic unit 3 to generate a control signal for the digital control oscillator 6. Here, since the control signal actually given to the digital control oscillator 6 is the sum of the signals output from the proportional control term 31 and the integral control term 32, the above-mentioned conventional digital control phase locked oscillator. It has exactly the same value as the control signal given to the digitally controlled oscillator 6 of FIG.

【0013】一般に、ディジタル制御発振器6の中心周
波数は、公称周波数と厳密に一致していないので、起動
直後は、この周波数差に応じて、両信号の位相が変化し
て行く。したがって、ディジタル位相比較器2はその都
度、位相差に応じた正(または負)のディジタル位相差
信号を出力し、演算器3では、この値をもとに、前述の
演算を行い、第1、第2のディジタル制御信号を生成す
る。ここで、前述したように演算器3で行う積分演算の
初期値は「0」であり、且つ、非常に小さな係数が乗じ
られらているので、起動当初の第2のディジタル制御信
号はほぼ「0」となっている。したがって、制御を開始
しても、両信号の位相差は直ちに「0」とはならず、定
常位相誤差に応じたディジタル位相差信号が継続的に出
力される。この結果、演算器3内の積分制御項32は徐
々に蓄積され、第2のディジタル制御信号は徐々に増加
(または減少)して行く。上述のように、実際に、ディ
ジタル制御発振器6に与えられる制御信号は、第1、第
2のディジタル制御信号が加算された信号であるから、
ディジタル制御発振器6の周波数誤差が一定であれば、
第2のディジタル制御信号が増加(または減少)するに
つれて、第1のディジタル制御信号は減少(または増
加)していく。このような動作は、ディジタル位相比較
器2に加えられる2つの信号の位相が一致し、「0」な
るディジタル位相差信号が発生されるまで続けられ、第
1のディジタル制御信号が「0」となり、第2のディジ
タル制御信号のみが周波数誤差に応じた値となって定常
状態となる。もちろん、この状態で基準入力信号に位相
変動が発生すれば、その変動量に応じて、第1のディジ
タル制御信号は変化するが、第2のディジタル制御信号
は非常に小さな係数が乗じられているため、短時間の位
相変動では、ほとんどその値は変化しない。しかし、デ
ィジタル制御発振器6の経時変化のように、徐々に周波
数が変化していく場合は、積分制御項32から出力され
た信号、すなわち、第2のディジタル制御信号も、周波
数変化に応じて変化していくことになる。このように、
本発明のディジタル制御位相同期発振器では、積分制御
項32の係数を適切に定めることにより、基準入力信号
の短時間の変動に対応する制御は、第1のディジタル制
御信号により行い、ディジタル制御発振器6の経時変化
等の定常的な変化に対応する制御だけを第2のディジタ
ル制御信号により行うことができる。
Generally, since the center frequency of the digitally controlled oscillator 6 does not exactly match the nominal frequency, the phases of both signals change according to the frequency difference immediately after the start-up. Therefore, the digital phase comparator 2 outputs a positive (or negative) digital phase difference signal according to the phase difference each time, and the calculator 3 performs the above calculation based on this value, , Generate a second digital control signal. Here, as described above, the initial value of the integral calculation performed by the calculator 3 is "0", and since it is multiplied by a very small coefficient, the second digital control signal at the beginning of activation is almost " It is "0". Therefore, even if the control is started, the phase difference between the two signals does not immediately become "0", and the digital phase difference signal corresponding to the steady phase error is continuously output. As a result, the integral control term 32 in the arithmetic unit 3 is gradually accumulated, and the second digital control signal gradually increases (or decreases). As described above, since the control signal actually given to the digitally controlled oscillator 6 is a signal obtained by adding the first and second digital control signals,
If the frequency error of the digitally controlled oscillator 6 is constant,
As the second digital control signal increases (or decreases), the first digital control signal decreases (or increases). Such an operation is continued until the phases of the two signals applied to the digital phase comparator 2 coincide with each other and a digital phase difference signal of "0" is generated, and the first digital control signal becomes "0". , The second digital control signal only has a value corresponding to the frequency error and is in a steady state. Of course, if a phase fluctuation occurs in the reference input signal in this state, the first digital control signal changes according to the fluctuation amount, but the second digital control signal is multiplied by a very small coefficient. Therefore, the value hardly changes with the phase fluctuation in a short time. However, when the frequency is gradually changed like the time-dependent change of the digitally controlled oscillator 6, the signal output from the integral control term 32, that is, the second digital control signal is also changed according to the frequency change. Will be done. in this way,
In the digitally controlled phase locked oscillator of the present invention, by appropriately determining the coefficient of the integral control term 32, the control corresponding to the short-term fluctuation of the reference input signal is performed by the first digital control signal. Only the control corresponding to the steady change such as the change with time can be performed by the second digital control signal.

【0014】次に、ディジタル制御発振器6が製造後長
い時間を経過し、その中心周波数と公称周波数との差が
大きくなった場合に、再起動した場合の動作について説
明する。この場合も、上記の製造直後に起動した場合と
全く同様の動作を行うが、過去の制御により演算された
第2のディジタル制御信号が、既に不揮発性メモリ4に
記憶されているため、この値を積分制御項32の初期値
とすることにより、中心周波数の誤差を補償するのに充
分な信号が積分制御項32から直ちに生成され、再起動
直後から定常状態と等しいディジタル制御信号が得られ
ることになる。
Next, the operation when the digitally controlled oscillator 6 is restarted when a long time has passed after the manufacturing and the difference between the center frequency and the nominal frequency becomes large will be described. In this case as well, the same operation as in the case of starting immediately after manufacturing is performed, but since the second digital control signal calculated by the past control is already stored in the nonvolatile memory 4, this value Is set as the initial value of the integral control term 32, a signal sufficient to compensate the error of the center frequency is immediately generated from the integral control term 32, and a digital control signal equal to the steady state is obtained immediately after restarting. become.

【0015】[0015]

【発明の効果】以上の説明から明らかなように、本発明
のディジタル制御位相同期発振器では、一定期間動作さ
せた後であれば、ディジタル制御発振器の周波数偏差を
補償するのに充分な制御信号が起動直後から生成するこ
とができ、経時変化等により中心周波数が大きく変化し
たディジタル制御発振器を用いても、再起動時に不要な
位相変動を発生させない効果がある。また、個々のディ
ジタル制御発振器の経時変化特性が異なっている場合で
も、ディジタル制御発振器とその周波数偏差を補償する
ための制御信号が物理的に一体の構造となっているた
め、常に個々のディジタル制御発振器に対応する制御信
号が発生でき、ディジタル制御発振器を交換しても不要
な位相変動が発生しない効果がある。さらに、製造時点
でディジタル制御発振器の中心周波数が個々に異なって
いても、一定時間動作させることにより、個々のディジ
タル制御発振器の周波数誤差を補償する制御信号が自動
的に生成、記憶されるため、ディジタル制御発振器個別
に、それぞれ異なる厳密な調整を行う必要がなく、短時
間に多量に生産することが可能となる効果がある。
As is apparent from the above description, in the digitally controlled phase locked oscillator of the present invention, a control signal sufficient for compensating the frequency deviation of the digitally controlled oscillator is provided after the operation for a certain period. Even if a digitally controlled oscillator that can be generated immediately after start-up and whose center frequency changes greatly due to changes over time is used, there is an effect that unnecessary phase fluctuations do not occur at restarting. Even if the characteristics of the time-dependent changes of the individual digitally controlled oscillators are different, the digitally controlled oscillators and the control signals for compensating for the frequency deviation are physically integrated, so that the individual digitally controlled oscillators are always controlled. A control signal corresponding to the oscillator can be generated, and there is an effect that unnecessary phase fluctuation does not occur even if the digital control oscillator is replaced. Furthermore, even if the center frequencies of the digitally controlled oscillators are different at the time of manufacture, a control signal that compensates for the frequency error of each digitally controlled oscillator is automatically generated and stored by operating for a certain period of time. There is an effect that it is not necessary to make different strict adjustments individually for each digitally controlled oscillator, and a large amount can be produced in a short time.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明のディジタル制御位相同期発振器の一実
施例の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an embodiment of a digitally controlled phase locked oscillator of the present invention.

【図2】従来のディジタル制御位相同期発振器の構成を
示すブロック図である。
FIG. 2 is a block diagram showing a configuration of a conventional digitally controlled phase locked oscillator.

【符号の説明】[Explanation of symbols]

1 入力端子 2 ディジタル位相比較器 3 演算器 31 比例制御項 32 積分制御項 4 不揮発性メモリ 5 加算器 6 ディジタル制御発振器 7 出力端子 1 Input Terminal 2 Digital Phase Comparator 3 Arithmetic Unit 31 Proportional Control Term 32 Integral Control Term 4 Nonvolatile Memory 5 Adder 6 Digitally Controlled Oscillator 7 Output Terminal

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】外部より与えられる入力信号と出力信号の
位相を比較し両信号の位相差に応じたディジタル位相差
信号を発生するディジタル位相比較器と、ディジタル位
相差信号に比例した第1のディジタル制御信号を生成す
る演算処理と同じディジタル位相差信号を積分した第2
のディジタル制御信号を生成する演算処理とを行う演算
器と、第2のディジタル制御信号を記憶する不揮発性メ
モリと、第1のディジタル制御信号と不揮発性メモリの
出力信号とを加算しディジタル制御発振器の制御信号を
発生する加算器と、この制御信号に応じた周波数のクロ
ック信号を発生するディジタル制御発振器とより成るこ
とを特徴とするディジタル制御位相同期発振器。
1. A digital phase comparator for comparing the phases of an input signal and an output signal given from the outside to generate a digital phase difference signal according to the phase difference between both signals, and a first phase proportional to the digital phase difference signal. The second which integrates the same digital phase difference signal as the arithmetic processing for generating the digital control signal
And a non-volatile memory for storing a second digital control signal, a first digital control signal and an output signal of the non-volatile memory, and a digital control oscillator. And a digital control oscillator for generating a clock signal having a frequency according to the control signal.
【請求項2】演算器の積分演算の初期値を、不揮発性メ
モリの出力信号とする請求項1記載のディジタル制御位
相同期発振器。
2. The digitally controlled phase-locked oscillator according to claim 1, wherein an initial value of the integral operation of the arithmetic unit is an output signal of the non-volatile memory.
JP4132989A 1992-05-26 1992-05-26 Digital control phase synchronizing oscillator Pending JPH05327489A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4132989A JPH05327489A (en) 1992-05-26 1992-05-26 Digital control phase synchronizing oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4132989A JPH05327489A (en) 1992-05-26 1992-05-26 Digital control phase synchronizing oscillator

Publications (1)

Publication Number Publication Date
JPH05327489A true JPH05327489A (en) 1993-12-10

Family

ID=15094184

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4132989A Pending JPH05327489A (en) 1992-05-26 1992-05-26 Digital control phase synchronizing oscillator

Country Status (1)

Country Link
JP (1) JPH05327489A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6801093B2 (en) 2001-05-29 2004-10-05 Nec Corporation Frequency synchronous apparatus and frequency synchronous control method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6801093B2 (en) 2001-05-29 2004-10-05 Nec Corporation Frequency synchronous apparatus and frequency synchronous control method

Similar Documents

Publication Publication Date Title
US6483361B1 (en) Lock detector for determining phase lock condition in PLL on a period-by-period basis according to desired phase error
US5349310A (en) Digitally controlled fractional frequency synthesizer
WO2003061129A1 (en) Clock generating circuit
US6320424B1 (en) Method of providing and circuit for providing phase lock loop frequency overshoot control
JP2006191372A (en) Dual loop pll and multiplication clock generation apparatus
US6559696B1 (en) Circuit arrangement for generating a clock-pulse signal having a frequency synchronous with a reference clock-pulse signal
JP2008042810A (en) Pll circuit
JPH05327489A (en) Digital control phase synchronizing oscillator
JP2616701B2 (en) High-speed pull-in control circuit for clock-dependent synchronizer.
JPH07143000A (en) Synchronous clock production method using controllable oscillator circuit
JP3296297B2 (en) Synchronous control method
JP3328218B2 (en) PLL circuit
TW201836278A (en) Phase control oscillator
JP2007049345A (en) Clock generation circuit
JP2963552B2 (en) Frequency synthesizer
JP2885662B2 (en) PLL circuit
JPH0884074A (en) Pll circuit
JP3147487B2 (en) Synchronous signal generator
JPS5846586Y2 (en) Circuit with phase locked loop
US5406229A (en) Phase locked loop frequency synthesizer with fast frequency switching
JP2745787B2 (en) PLL frequency synthesizer
JP2697361B2 (en) Phase locked oscillator
JPH09311734A (en) Phase-locked circuit
JPH02174421A (en) Pll circuit
JPH11150475A (en) Synthesizer

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees