JPH05273934A - マトリクス配列表示装置の制御回路 - Google Patents

マトリクス配列表示装置の制御回路

Info

Publication number
JPH05273934A
JPH05273934A JP7117392A JP7117392A JPH05273934A JP H05273934 A JPH05273934 A JP H05273934A JP 7117392 A JP7117392 A JP 7117392A JP 7117392 A JP7117392 A JP 7117392A JP H05273934 A JPH05273934 A JP H05273934A
Authority
JP
Japan
Prior art keywords
data
display
chip microcomputer
display device
display data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7117392A
Other languages
English (en)
Inventor
Katsuya Tsuji
勝也 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP7117392A priority Critical patent/JPH05273934A/ja
Publication of JPH05273934A publication Critical patent/JPH05273934A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【目的】 少ない部品点数で構成することができるマト
リクス配列表示装置の制御回路を提供することを目的と
する。 【構成】 ワンチップマイクロコンピュータ1で、マト
リクススイッチ3を通して指定される表示内容を解読し
て表示データと走査データをそれぞれメモリ2B、2A
に書き込み、読出し回路6の信号で、メモリ2B、2A
から表示データと走査データをそれぞれ読み出して表示
装置に与えることを特徴とする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、マトリクス配列表示装
置の制御回路に関する。
【0002】
【従来の技術】図6は走査電極とデータ電極を持つ表示
素子をマトリクス配列してなる表示ユニットからなる1
6×16ドットの表示装置を示している。この表示装置
の各表示ユニットは図7に示す如くデューティ1/4の
周期的走査信号X1〜X4と表示データ信号(AD〜D
D)を受けて数字等の画像を表示する。図4はこのよう
な表示装置の制御回路を示したもので、同図において、
11は表示装置で表示する表示データ(点灯か消灯かの
データ)を格納するROM、12は切換スイッチ、13
はラッチ回路、14は基準周波数を発振する水晶発振
器、15はカウンタ、16は表示データを並べ替えるラ
ッチ回路、17はラッチ回路16の出力を制御するデコ
ーダ、18はセレクタ、19はバッファ、20は上記走
査信号を作るためのデコーダである。
【0003】ROM11は、1つのアドレスに所定ビッ
トの点灯/消灯のデータを格納するもので、図5に示す
ように32のアドレスを有している。切換スイッチ12
はROM11のアドレスラインに接続され、表示データ
を1ユニット単位で切り換える。カウンタ15は水晶発
振器14が発振する基準周波数を分周してROM11に
表示データの読出しアドレスを供給する。ラッチ回路1
3は表示装置へ表示データを4ライン(AD〜DD)で
送出するため4系統に分ける。ラッチ回路16は4系統
の表示データのビットを送出順に並べ替える。この並べ
替えられた表示データはセレクタ18、バッファ19を
通してデータ電極ヘ出力される。デコーダ20は上記分
周された基準周波数に基づきデューティ1/4の走査信
号を送出する。
【0004】
【発明が解決しようとする課題】この従来の制御回路で
は、各ラインの各々に対してラッチ回路13と16を設
けるので、部品点数が多く、回路基板の面積が大きくな
るので、回路が大形化するという問題があった。
【0005】本発明はこの問題を解消するためになされ
たもので、従来に比し部品点数を大幅に低減することが
できるマトリクス配列表示装置の制御回路を提供するこ
とを目的とする。
【0006】
【課題を解決するための手段】本発明は上記目的を達成
するために、表示装置の表示内容を指定するマトリクス
スイッチ、指定された表示内容を解読して表示データと
走査データをそれぞれ表示データ用メモリ及び走査デー
タ用メモリに書込み制御するワンチップマイクロコンピ
ュータ、読み出しアドレス信号を上記両メモリに与える
読出し回路、読み出された表示データと走査データをそ
れぞれ表示データ信号と走査信号として上記読出し回路
の出力に同期して上記表示装置へ送出するバッファとを
備える構成とした。
【0007】
【作用】本発明では、ワンチップマイクロコンピュータ
がマトリクススイッチで指定された表示内容を解読して
表示データと走査データをメモリに書き込み制御するの
で、前記従来の表示ライン毎にラッチ回路等を設ける場
合に比して部品点数は大幅に低減する。
【0008】
【実施例】以下、本発明の1実施例を図面を参照して説
明する。
【0009】図1において、1はワンチップマイクロコ
ンピュータμP、2A、2Bは2ポートメモリ、3はマ
トリクススイッチ、4A、4Bはバッアァ、5は水晶発
振器、6はカウンタからなる読出し回路、7はリセット
回路である。カウンタ6は水晶発振器が発振する基準周
波数を分周する。
【0010】この構成において、ワンチップマイクロコ
ンピュータμPは、マトリクススイッチ3により指定さ
れる表示内容を解読して、走査データ及び表示データを
2ポートメモリ2A、2Bへ書き込む。
【0011】図2はワンチップマイクロコンピュータμ
Pの走査データに関するフローチャートわ示したもので
ある。図6に示す表示装置の場合、走査信号はデューテ
ィ1/4の周期的な信号であるから4つのパターンから
構成される。ワンチップマイクロコンピュータμPはそ
のパターンをXカウントし、1から始める。ワンチップ
マイクロコンピュータμPが2ポートメモリ2Aへデー
タを書く前にチップセレクトCSを「L」にする。次
に、0番地からデータを書き込むので、0に設定する。
2ポートメモリ2A、2Bのアドレス数は64であり、
1つのパターンのデータの書き込まれるアドレス数は1
6である。そのアドレス数をXループカウントして1か
ら始める。ワンチップマイクロコンピュータμPが2ポ
ートメモリ2A、2Bへ書き込むデータを図2に示す。
X2はX1を1ビットたけ、X3はX1を2ビットた
け、X4はX1を3ビットたけ左へシフトしたものであ
るから、Xカウントの値から1を引いた数だけシフトし
て、2ポートメモリ2Aへ書き込む走査データXBIT
を作る。2ポートメモリ2A、2Bには、ワンチップマ
イクロコンピュータμPが作る書き込みアドレスとカウ
ンタ6が出力する読み出しアドレスが与えられ、書き込
み動作を行ないながら読み出しが行なわれる。この制御
は2つのアドレスが一致した時にLレベルになるBUS
Y信号を見てワンチップマイクロコンピュータμPが行
なう。データの書き込みは1ラインづつ行ない、Xルー
プカウントが17以上になると、1を加算し、この処理
を、Xカウントが5になるまで行なう。表示データとし
ては、4ドット分の点灯/消灯のデータを2ポートメモ
リ2Bに書き込む。バッファ4A、4Bはカウンタ6か
らタイミング信号を受けて、それぞれ2ポートメモリ2
A、2Bから読み出された走査データ、表示データを走
査信号、表示データ信号として図7の表示装置へ送出す
る。
【0012】本実施例では、ワンチップマイクロコンピ
ュータμPがマトリクススイッチ3で指定された表示内
容を解読して表示データと走査データをメモリに書き込
み制御するので、前記従来の表示ライン毎にラッチ回路
13、16を設ける場合に比して部品点数は大幅に低減
する。
【0013】
【発明の効果】本発明は以上説明した通り、ワンチップ
マイクロコンピュータを用い、該ワンチップマイクロコ
ンピュータがマトリクススイッチで指定された表示内容
を解読して表示データと走査データをメモリに書き込み
制御する構成としたので、従来に比し、部品点数の数を
少なくすることができ、制御回路を小形化・低廉化する
ことができる。
【図面の簡単な説明】
【図1】本発明の実施例を示すブロック図である。
【図2】上記実施例の動作を説明するためのフローチャ
ートである。
【図3】上記実施例における走査データと表示データの
例を示す図である。
【図4】従来の制御回路のブロック図である。
【図5】上記従来例におけるROMの1例を示す図であ
る。
【図6】マトリクス配列表示装置の配列例を示す図であ
る。
【図7】マトリクス配列表示装置の構成を示す図であ
る。
【符号の説明】
1 ワンチップマイクロコンピュータ 2A、2B 2ポートメモリ 3 マトリクススイッチ 4A、4B バッファ 5 水晶発振器 6 カウンタ
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成5年6月8日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0011
【補正方法】変更
【補正内容】
【0011】図2はワンチップマイクロコンピュータμ
Pの走査データに関するフローチャート示したもので
ある。図6に示す表示装置の場合、走査信号はデューテ
ィ1/4の周期的な信号であるから4つのパターンから
構成される。ワンチップマイクロコンピュータμPはそ
のパターンをXカウントし、1から始める。ワンチップ
マイクロコンピュータμPが2ポートメモリ2Aへデー
タを書く前にチップセレクトCSを「L」にする。次
に、0番地からデータを書き込むので、0に設定する。
2ポートメモリ2A、2Bのアドレス数は64であり、
1つのパターンのデータの書き込まれるアドレス数は1
6である。そのアドレス数をXループカウントして1か
ら始める。ワンチップマイクロコンピュータμPが2ポ
ートメモリ2A、2Bへ書き込むデータを図2に示す。
X2はX1を1ビットけ、X3はX1を2ビット
け、X4はX1を3ビットけ左へシフトしたものであ
るから、Xカウントの値から1を引いた数だけシフトし
て、2ポートメモリ2Aへ書き込む走査データXBIT
を作る。2ポートメモリ2A、2Bには、ワンチップマ
イクロコンピュータμPが作る書き込みアドレスとカウ
ンタ6が出力する読み出しアドレスが与えられ、書き込
み動作を行ないながら読み出しが行なわれる。この制御
は2つのアドレスが一致した時にLレベルになるBUS
Y信号を見てワンチップマイクロコンピュータμPが行
なう。データの書き込みは1ラインづつ行ない、Xルー
プカウントが17以上になると、1を加算し、この処理
を、Xカウントが5になるまで行なう。表示データとし
ては、4ドット分の点灯/消灯のデータを2ポートメモ
リ2Bに書き込む。バッファ4A、4Bはカウンタ6か
らタイミング信号を受けて、それぞれ2ポートメモリ2
A、2Bから読み出された走査データ、表示データを走
査信号、表示データ信号として図7の表示装置へ送出す
る。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 データ電極と走査電極を有する表示素子
    をマトリクス配列してなる表示装置の表示内容を指定す
    るマトリクススイッチ、指定された表示内容を解読して
    表示データと走査データをそれぞれ表示データ用メモリ
    及び走査データ用メモリに書込み制御するワンチップマ
    イクロコンピュータ、読み出しアドレス信号を上記両メ
    モリに与える読出し回路、読み出された表示データと走
    査データをそれぞれ表示データ信号と走査信号として上
    記読出し回路の出力に同期して上記表示装置へ送出する
    バッファとを備えることを特徴とするマトリクス配列表
    示装置の制御回路。
JP7117392A 1992-03-27 1992-03-27 マトリクス配列表示装置の制御回路 Pending JPH05273934A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7117392A JPH05273934A (ja) 1992-03-27 1992-03-27 マトリクス配列表示装置の制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7117392A JPH05273934A (ja) 1992-03-27 1992-03-27 マトリクス配列表示装置の制御回路

Publications (1)

Publication Number Publication Date
JPH05273934A true JPH05273934A (ja) 1993-10-22

Family

ID=13453008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7117392A Pending JPH05273934A (ja) 1992-03-27 1992-03-27 マトリクス配列表示装置の制御回路

Country Status (1)

Country Link
JP (1) JPH05273934A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415028B1 (ko) * 2000-09-29 2004-01-13 세이코 엡슨 가부시키가이샤 표시 제어 방법, 표시 제어기, 표시 유닛 및 전자 기기

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415028B1 (ko) * 2000-09-29 2004-01-13 세이코 엡슨 가부시키가이샤 표시 제어 방법, 표시 제어기, 표시 유닛 및 전자 기기

Similar Documents

Publication Publication Date Title
US4511965A (en) Video ram accessing system
US4388621A (en) Drive circuit for character and graphic display device
US4839638A (en) Programmable circuit for controlling a liquid crystal display
JPS5834836B2 (ja) デ−タヒヨウジセイギヨホウシキ
JPH0612863A (ja) デュアルポートdram
JPH0128955B2 (ja)
KR100347852B1 (ko) 표시용 콘트롤러 드라이버와 표시부의 구동 방법
JPH05273934A (ja) マトリクス配列表示装置の制御回路
JP2004258212A (ja) 画面表示装置
KR970003090B1 (ko) 표시 데이터 기입제어장치
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
US4707690A (en) Video display control method and apparatus having video data storage
EP0242139B1 (en) Display controller
JPS60134292A (ja) 液晶駆動装置とそれを用いた液晶表示装置
JPS63131176A (ja) 画像表示装置
JPH03116194A (ja) ディスブレイ制御装置
JPH075834A (ja) 液晶表示装置
JPS63292494A (ja) 半導体メモリ
JPS61272784A (ja) 表示制御装置
JPH10198320A (ja) 液晶表示装置
JPH0227677B2 (ja)
JPH0713913A (ja) シリアルデータ転送方法
JPH10333660A (ja) 映像信号ライン遅延回路
JPH0213317B2 (ja)
JP2001195226A (ja) 表示方法及び表示ドライバ装置