JPH05183884A - Video signal processing circuit - Google Patents

Video signal processing circuit

Info

Publication number
JPH05183884A
JPH05183884A JP4000756A JP75692A JPH05183884A JP H05183884 A JPH05183884 A JP H05183884A JP 4000756 A JP4000756 A JP 4000756A JP 75692 A JP75692 A JP 75692A JP H05183884 A JPH05183884 A JP H05183884A
Authority
JP
Japan
Prior art keywords
video signal
signal
supplied
circuit
scanning line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4000756A
Other languages
Japanese (ja)
Other versions
JP3398396B2 (en
Inventor
Shigeo Fujishiro
茂夫 藤代
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP00075692A priority Critical patent/JP3398396B2/en
Publication of JPH05183884A publication Critical patent/JPH05183884A/en
Application granted granted Critical
Publication of JP3398396B2 publication Critical patent/JP3398396B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PURPOSE:To prevent the loss of resolution and the deviation of an image due to erroneous movement detection when a scanning line conversion processing is executed for television-cinema video signal formed in 2-3 pull-down system, for example. CONSTITUTION:The scanning line conversion is made of an input video signal Vin in order by a scanning line conversion means consisting of field memories 8 and 9 and a switch circuit 10. A difference signal SDF between one frame to be formed by field memories 3 and 4 a subtractor 2, is supplied to a detection circuit 5 for the television-cinema video signal in the 2-3 pull-down system. When the video signal Vin is the television-cinema video signal, a signal STC is supplied to a control signal generation circuit 7 by the detection circuit 5. At this time, the video signal converted into a scanning line in order which is outputted by a switch circuit 11 is supplied to a scanning line conversion circuit 12 via the switch circuit 11, and the scanning line conversion is made by means of a still picture processing without performing movement detection at all times. When the video signal Vin is the television-cinema video signal, since the movement detection is not conducted, the loss of resolution and the deviation of the image due to the erroneous movement detection can be avoided.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は、映画フィルムより2
−3プルダウン方式で形成されたテレシネ映像信号に対
して複数の走査線信号を使用した処理をするのに適用し
て好適な映像信号処理回路に関する。
BACKGROUND OF THE INVENTION This invention is more than a motion picture film.
The present invention relates to a video signal processing circuit suitable for application to processing using a plurality of scanning line signals for a telecine video signal formed by a -3 pulldown method.

【0002】[0002]

【従来の技術】現行のテレビジョン方式(NTSC方
式)では、飛び越し走査により1フレームを2フィール
ドに分けて伝送しており、毎秒30フレーム(60フィ
ールド)の像数である。これに対して、16mmや35
mm等の標準映画フィルムは毎秒24コマである。この
映画フィルムより映像信号(テレシネ映像信号)を形成
する方式として、従来2−3プルダウン方式が知られて
いる。
2. Description of the Related Art In the current television system (NTSC system), one frame is divided into two fields and transmitted by interlaced scanning, and the number of images is 30 frames (60 fields) per second. On the other hand, 16mm and 35
A standard motion picture film such as mm has 24 frames per second. As a method of forming a video signal (telecine video signal) from this motion picture film, the 2-3 pull-down method is conventionally known.

【0003】2−3プルダウン方式においては、n番目
のフィルムについては3フィールド(3/60秒)毎に
コマ送りされ、n+1番目のフィルムについては2フィ
ールド(2/60秒)毎にコマ送りされ、フィルム2コ
マと映像信号の5フィールドとが対応させられる。その
ため、2−3プルダウン方式で形成されたテレシネ映像
信号は、同一フィルムから形成された3フィールドの映
像信号と2フィールドの映像信号が交互に繰り返された
ものとなる。
In the 2-3 pull-down system, the nth film is frame-fed every 3 fields (3/60 seconds), and the n + 1th film is frame-fed every 2 fields (2/60 seconds). , 2 frames of film and 5 fields of a video signal are associated with each other. Therefore, the telecine video signal formed by the 2-3 pull-down method is an alternating repetition of the video signal of 3 fields and the video signal of 2 fields formed from the same film.

【0004】例えば、図11に示すように、第1コマよ
りNo.1〜3のフィールドが形成され、第2コマより
No.4,5のフィールドが形成され、第3コマよりN
o.6〜8のフィールドが形成され、第4コマよりN
o.9,10のフィールドが形成される。以下、これの
繰り返しとなる。
For example, as shown in FIG. Fields 1 to 3 are formed, and No. 2 from the second frame. 4 and 5 fields are formed, and from the third frame, N
o. 6-8 fields are formed, and from the 4th frame, N
o. 9 and 10 fields are formed. Hereinafter, this is repeated.

【0005】ところで、高品位テレビジョン方式とし
て、いわゆるハイビジョン方式が提案されている。ハイ
ビジョン方式においては、走査線数が1125本/フレ
ーム、フィールド周波数が60Hz、インターレース比
が2:1、アスペクト比が16:9である。これに対し
て、NTSC方式においては、走査線数が525本/フ
レーム、フィールド周波数が60Hz、インターレース
比が2:1、アスペクト比が4:3である。
A so-called high-definition system has been proposed as a high-definition television system. In the high-definition system, the number of scanning lines is 1125 lines / frame, the field frequency is 60 Hz, the interlace ratio is 2: 1, and the aspect ratio is 16: 9. On the other hand, in the NTSC system, the number of scanning lines is 525 lines / frame, the field frequency is 60 Hz, the interlace ratio is 2: 1, and the aspect ratio is 4: 3.

【0006】ここで、ハイビジョンのプログラムを現行
のテレビ放送(例えばNTSC方式)で使用するケース
も考えられる。そこで従来、例えばハイビジョン方式か
らNTSC方式への方式変換が提案されている。この方
式変換における走査線変換(ダウンコンバート)の一例
について説明する。
[0006] Here, there may be a case where a high-definition program is used in the current television broadcasting (for example, NTSC system). Therefore, conventionally, for example, system conversion from the high-definition system to the NTSC system has been proposed. An example of scanning line conversion (down conversion) in this system conversion will be described.

【0007】静止画であるときには、図12Aに示すよ
うな562.5本/フィールドのハイビジョン方式の奇
偶フィールドの映像信号の双方を使用して、同図Bに示
すような1125本/フレームの順次走査方式の映像信
号が形成される。この1125本/フレームの映像信号
より重み付け処理によって、同図Cに示すような525
本/フレームの順次走査方式の映像信号が形成される。
そして、この525本/フレームの映像信号より同図D
に示すような262.5本/フィールドのNTSC方式
の奇偶フィールドの映像信号が形成される。この場合、
ハイビジョン方式の奇偶フィールドの映像信号の双方を
使用してNTSC方式の奇偶フィールドの映像信号が形
成され、高解像度の映像信号が得られる。
When the image is a still image, both of the video signals of the even-odd field of the high definition system of 562.5 lines / field as shown in FIG. 12A are used, and 1125 lines / frame as shown in FIG. A scanning type video signal is formed. Weighting processing is performed on the video signal of 1125 lines / frame to obtain 525 as shown in FIG.
A video signal of a book / frame progressive scanning method is formed.
Then, from the video signal of 525 lines / frame
The video signal of the even-odd field of the NTSC system of 262.5 lines / field as shown in FIG. in this case,
The video signal of the even-odd field of the NTSC system is formed by using both the video signals of the odd-even field of the high-definition system, and a high-resolution video signal is obtained.

【0008】これに対して、動画であるときは、図13
Aに示すような562.5本/フィールドのハイビジョ
ン方式の映像信号の奇偶フィールドの映像信号をそれぞ
れ重み付け処理することで、同図Bに示すような26
2.5本/フィールドのNTSC方式の奇偶フィールド
の映像信号が形成される。この場合、ハイビジョン方式
の奇偶フィールドの映像信号のそれぞれを使用してNT
SC方式の奇偶フィールドの映像信号が形成され、画像
ずれが防止される。
On the other hand, when it is a moving image, it is shown in FIG.
By weighting the odd-even field video signals of the 562.5 lines / field high-definition video signal as shown in FIG.
An image signal of an odd-even field of the NTSC system of 2.5 lines / field is formed. In this case, each of the high-definition odd-even field video signals is used for NT.
A video signal of an even-odd field of the SC system is formed, and image shift is prevented.

【0009】[0009]

【発明が解決しようとする課題】ところで、上述したよ
うに画像が静止画であるか動画であるかによってダウン
コンバートの処理を違えるには画像の動きを検出する必
要がある。誤った動き検出をするときには、静止画の映
像信号に動画処理をして解像度を劣化させたり、あるい
は動画の映像信号に静止画処理をして画像ずれを発生さ
せたりする不都合があった。このことは、ハイビジョン
方式の映像信号が上述した2−3プルダウン方式で形成
されたテレシネ映像信号であっても同様であった。
By the way, as described above, it is necessary to detect the motion of an image in order to make a difference in the down conversion process depending on whether the image is a still image or a moving image. When erroneous motion detection is performed, there is an inconvenience that moving image processing is performed on a still image video signal to deteriorate resolution, or still image processing is performed on a moving image video signal to cause image shift. This was the same even when the high-definition video signal was the telecine video signal formed by the 2-3 pull-down system.

【0010】そこで、この発明では、例えば2−3プル
ダウン方式で形成されたテレシネ映像信号に対する走査
線変換処理をする際、誤った動き検出による解像度低下
や画像ずれ等の画質劣化を防止するものである。
Therefore, according to the present invention, when the scanning line conversion processing is performed on the telecine video signal formed by, for example, the 2-3 pull-down method, it is possible to prevent the deterioration of the image quality such as the resolution reduction and the image shift due to the false motion detection. is there.

【0011】[0011]

【課題を解決するための手段】この発明は、入力映像信
号が映画フィルムより2−3プルダウン方式で形成され
たテレシネ映像信号であるか否かを判別する信号判別手
段と、入力映像信号を順次走査方式に変換する順次走査
変換手段と、複数の走査線信号を使用した処理を行なう
信号処理手段とを備え、信号判別手段で上記テレシネ映
像信号であると判別されるとき、入力映像信号を順次走
査変換手段で順次走査方式に変換した後に信号処理手段
に供給するものである。
SUMMARY OF THE INVENTION According to the present invention, a signal discriminating means for discriminating whether or not an input video signal is a telecine video signal formed by a 2-3 pulldown system from a motion picture film, and the input video signal are sequentially supplied. A progressive scan conversion means for converting into a scanning system and a signal processing means for performing processing using a plurality of scanning line signals are provided, and when the signal discrimination means discriminates the telecine video signal, the input video signals are sequentially transmitted. The signal is supplied to the signal processing means after being converted into the progressive scanning method by the scanning conversion means.

【0012】[0012]

【作用】上述構成においては、入力映像信号が2−3プ
ルダウン方式で形成されたテレシネ映像信号であるとき
は、入力映像信号が順次走査方式の映像信号とされて信
号処理手段に供給される。そのため、信号処理手段で例
えば走査線変換処理が行なわれるときは、画像の動きを
検出することなく、従来静止画に対して行なわれていた
と同様の処理を行なうことができ、誤った動き検出によ
る解像度低下や画像ずれ等の画質劣化を回避し得る。
In the above construction, when the input video signal is a telecine video signal formed by the 2-3 pull-down system, the input video signal is supplied as a progressive scanning system video signal to the signal processing means. Therefore, for example, when the scanning processing is performed by the signal processing means, the same processing as that conventionally performed for a still image can be performed without detecting the movement of the image, which may cause an erroneous movement detection. It is possible to avoid deterioration of image quality such as resolution deterioration and image shift.

【0013】この場合、順次走査変換手段において、映
画フィルムの同一コマより形成された奇偶フィールドの
映像信号より順次走査方式の映像信号が形成されるもの
とすれば、動画であっても走査線変換処理によって画像
ずれが生じることはない。
In this case, if the progressive scan conversion means forms the video signal of the progressive scan system from the video signal of the odd-even field formed from the same frame of the motion picture film, the scan line conversion is performed even for the moving picture. No image shift occurs due to the processing.

【0014】[0014]

【実施例】以下、図1を参照しながら、この発明の一実
施例について説明する。本例は、ハイビジョン方式から
NTSC方式に走査線変換(ダウンコンバート)する例
である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to FIG. This example is an example of scanning line conversion (down conversion) from the high definition system to the NTSC system.

【0015】同図において、入力端子1にはハイビジョ
ン方式の映像信号Vinが供給される。映像信号Vinは直
接減算器2に供給されると共に、遅延回路(1フレーム
期間の遅延時間)を構成するフィールドメモリ3,4の
直列回路を介して減算器2に供給される。減算器2より
出力される1フレーム間差信号SDFは、2−3プルダウ
ン方式のテレシネ映像信号の検出回路5に供給される。
なお、フィールドメモリ3,4の代わりにフレームメモ
リを使用してもよい。
In FIG. 1, an input terminal 1 is supplied with a high definition video signal Vin. The video signal Vin is directly supplied to the subtractor 2 and is also supplied to the subtractor 2 via the series circuit of the field memories 3 and 4 forming a delay circuit (delay time of one frame period). The one-frame difference signal SDF output from the subtracter 2 is supplied to the 2-3 pull-down type telecine video signal detection circuit 5.
A frame memory may be used instead of the field memories 3 and 4.

【0016】また、入力端子1に供給される映像信号V
inは、タイミング発生回路6に供給される。タイミング
発生回路6は同期分離回路やPLL回路等を有して構成
され、映像信号Vin より分離された同期信号等に基づ
いてクロックCK、奇偶ラインに対応したライン同期信
号LO/E、フィールドパルスVP、フレームパルスFP
が形成される。タイミング発生回路6より上述した検出
回路5には、フィールドパルスVPが供給される。
The video signal V supplied to the input terminal 1
in is supplied to the timing generation circuit 6. The timing generation circuit 6 is configured to have a sync separation circuit, a PLL circuit, etc., and based on the sync signal separated from the video signal Vin, the clock CK, the line sync signal LO / E corresponding to the odd / even line, and the field pulse VP. , Frame pulse FP
Is formed. The field pulse VP is supplied from the timing generation circuit 6 to the detection circuit 5 described above.

【0017】図2は、テレシネ映像信号の検出回路5の
具体構成を示している。同図において、減算器2からの
1フレーム間差信号SDFは、絶対値回路21で絶対値が
取られた後に積算回路22に供給されて積算される。積
算回路22における積算値は、フィールドパルスVPの
立ち上がりエッジでリセットされる。
FIG. 2 shows a specific configuration of the detection circuit 5 for the telecine video signal. In the figure, the one-frame difference signal SDF from the subtractor 2 is supplied to the integrating circuit 22 and integrated after the absolute value is taken by the absolute value circuit 21. The integrated value in the integrating circuit 22 is reset at the rising edge of the field pulse VP.

【0018】積算回路22からの積算出力はコンパレー
タ23に供給されて所定の閾値Vthと比較される。コン
パレータ23の比較出力は、積算出力が閾値Vthより小
さいときは“0”となり、一方積算出力が閾値Vth以上
となるときは“1”となる。
The integrated output from the integrating circuit 22 is supplied to the comparator 23 and compared with a predetermined threshold value Vth. The comparison output of the comparator 23 is “0” when the integrated output is smaller than the threshold Vth, and is “1” when the integrated output is equal to or larger than the threshold Vth.

【0019】コンパレータ23からの比較出力は、レジ
スタ(Dフリップフロップ)24〜28の直列回路に供
給される。レジスタ24〜28には、フィールドパルス
VPがクロックとして供給される。レジスタ24〜28
の出力信号はオアゲート29に供給される。
The comparison output from the comparator 23 is supplied to a series circuit of registers (D flip-flops) 24-28. The field pulse VP is supplied to the registers 24-28 as a clock. Register 24-28
Is output to the OR gate 29.

【0020】そして、オアゲート29の出力信号、レジ
スタ28の出力信号をインバータ30で反転した信号お
よびレジスタ24〜27の出力信号はアンドゲート31
に供給され、このアンドゲート31の出力信号が検出回
路5の出力信号とされる。
The output signal of the OR gate 29, the signal obtained by inverting the output signal of the register 28 by the inverter 30, and the output signal of the registers 24 to 27 are the AND gate 31.
And the output signal of the AND gate 31 is used as the output signal of the detection circuit 5.

【0021】上述したように2−3プルダウン方式で形
成されたテレシネ映像信号は、No.1とNo.3のフ
ィールド、No.6とNo.8のフィールドが等しいも
のとなっている(図11参照)。そのため、入力端子1
に供給される映像信号Vinが2−3プルダウン方式で形
成されたテレシネ映像信号であるときは、No.1,6
フィールドでアンドゲート31の入力信号が全て“1”
となり、アンドゲート31の出力信号は“1”となる
(図3Cに図示)。図3Aは映像信号Vinを示してい
る。
The telecine video signal formed by the 2-3 pull-down system as described above is No. 1 and No. No. 3 field, no. 6 and No. The eight fields are the same (see FIG. 11). Therefore, input terminal 1
No. when the video signal Vin supplied to No. 2 is a telecine video signal formed by the 2-3 pull-down system. 1,6
Input signal of AND gate 31 is all "1" in the field
And the output signal of the AND gate 31 becomes "1" (illustrated in FIG. 3C). FIG. 3A shows the video signal Vin.

【0022】図1に戻って、検出回路5の出力信号はテ
レシネカット信号STCとして制御信号発生回路7に供給
される。制御信号発生回路7には、タイミング発生回路
6よりクロックCK、ライン同期信号LO/E、フィール
ドパルスVP、フレームパルスFPが供給される。
Returning to FIG. 1, the output signal of the detection circuit 5 is supplied to the control signal generation circuit 7 as the telecine cut signal STC. The control signal generating circuit 7 is supplied with the clock CK, the line synchronizing signal LO / E, the field pulse VP, and the frame pulse FP from the timing generating circuit 6.

【0023】また、入力端子1に供給される映像信号V
inはフィールドメモリ8,9に供給される。これらメモ
リ8,9には、制御信号発生回路7より書き込み制御信
号W1,W2および読み出し制御信号R1,R2が供給
される。
The video signal V supplied to the input terminal 1
in is supplied to the field memories 8 and 9. The write control signals W1 and W2 and the read control signals R1 and R2 are supplied from the control signal generation circuit 7 to these memories 8 and 9.

【0024】制御信号W1,W2、R1,R2は、奇偶
フィールドを示すフィールド同期信号FO/E等を使用し
て形成される。
The control signals W1, W2, R1 and R2 are formed by using a field sync signal F0 / E or the like indicating an odd / even field.

【0025】まず、図5を使用して、制御信号発生回路
7内のフィールド同期信号FO/Eの発生器について説明
する。
First, the generator of the field synchronizing signal F0 / E in the control signal generating circuit 7 will be described with reference to FIG.

【0026】同図において、フレームパルスFP(図6
Bに図示)はインバータ41を介して所定段数のシフト
レジスタ42に供給される。シフトレジスタ42のシフ
トクロックとしてクロックCK(同図Aに図示)が供給
される。シフトレジスタ42の出力信号はレジスタ(D
フリップフロップ)43,44の直列回路に供給され
る。
In the figure, the frame pulse FP (see FIG.
(Shown in B) is supplied to a predetermined number of shift registers 42 via an inverter 41. A clock CK (illustrated in FIG. A) is supplied as the shift clock of the shift register 42. The output signal of the shift register 42 is the register (D
It is supplied to a series circuit of flip-flops 43 and 44.

【0027】また、フィールドパルスVP(同図Cに図
示)は、インバータ45を介してレジスタ43にクロッ
クとして供給されると共に、直接レジスタ44にクロッ
クとして供給される。
The field pulse VP (shown in FIG. 6C) is supplied to the register 43 as a clock via the inverter 45 and directly to the register 44 as a clock.

【0028】以上の構成において、シフトレジスタ42
の出力信号はフレームパルスFPが反転され、かつ所定
時間だけ遅延された信号となり(図6Dに図示)、レジ
スタ43の出力信号は同図Eに示すようになる。そし
て、レジスタ44からは、奇数フィールドで“0”とな
り、偶数フィールドで“1”となるフィールド同期信号
FO/Eが出力される(図6F、図3Bに図示)。
In the above configuration, the shift register 42
Output signal is a signal in which the frame pulse FP is inverted and delayed by a predetermined time (shown in FIG. 6D), and the output signal of the register 43 becomes as shown in FIG. Then, the register 44 outputs a field synchronization signal F0 / E which becomes "0" in the odd field and "1" in the even field (shown in FIGS. 6F and 3B).

【0029】次に、図7を使用して、制御信号発生回路
7内の書き込み制御信号W1,W2の発生器について説
明する。
Next, the generators of the write control signals W1 and W2 in the control signal generation circuit 7 will be described with reference to FIG.

【0030】同図において、クロックCK(図8Aに図
示)はアンドゲート61,62に供給される。また、フ
ィールド同期信号FO/E(同図Bに図示)は、直接アン
ドゲート61に供給されると共に、インバータ63を介
してアンドゲート62に供給される。また、テレシネカ
ット信号STC(同図Dに図示)は、インバータ64を介
してアンドゲート61,62に供給される。
In the figure, a clock CK (shown in FIG. 8A) is supplied to AND gates 61 and 62. Further, the field synchronization signal F0 / E (shown in FIG. 9B) is directly supplied to the AND gate 61 and also to the AND gate 62 via the inverter 63. Further, the telecine cut signal STC (shown in FIG. 4D) is supplied to the AND gates 61 and 62 via the inverter 64.

【0031】以上の構成において、インバータ63の出
力信号はフィールド同期信号FO/Eが反転された信号と
なり(図8Cに図示)、インバータ64の出力信号はテ
レシネカット信号STCが反転された信号となる(同図E
に図示)。
In the above structure, the output signal of the inverter 63 is a signal obtained by inverting the field sync signal F0 / E (shown in FIG. 8C), and the output signal of the inverter 64 is a signal obtained by inverting the telecine cut signal STC. (Fig. E
(Illustrated in).

【0032】そのため、アンドゲート61からは、2−
3プルダウン方式で形成されるテレシネ映像信号の上述
した10フィールドの周期(以下、「テレシネ周期」と
いう)のNo.3、No.5、No.7、No.9のフ
ィールドでクロックCKがゲートされ、書き込み制御信
号W1として出力される(同図Fに図示)。また、アン
ドゲート62からは、テレシネ周期のNo.2、No.
4、No.8、No.10のフィールドでクロックCK
がゲートされ、書き込み制御信号W2として出力される
(同図Gに図示)。
Therefore, from the AND gate 61, 2-
No. of the above-mentioned 10-field cycle (hereinafter referred to as "telecine cycle") of the telecine video signal formed by the 3 pulldown system. 3, No. 5, No. 7, No. The clock CK is gated in the field of 9 and is output as the write control signal W1 (shown in FIG. 4F). Further, from the AND gate 62, the No. of the telecine cycle is displayed. 2, No.
4, No. 8, No. Clock CK in 10 fields
Are gated and output as a write control signal W2 (shown in FIG. 7G).

【0033】なお、テレシネカット信号STCが“1”と
なるテレシネ周期のNo.1、No.6のフィールドで
は、制御信号W1,W2のいずれも出力されない(図8
F,Gに破線図示)。
The telecine cycle No. 1 in which the telecine cut signal STC becomes "1". 1, No. In the field of No. 6, neither of the control signals W1 and W2 is output (FIG. 8).
(Dashed lines are shown in F and G).

【0034】次に、図9を使用して、制御信号発生回路
7内の読み出し制御信号R1,R2の発生器について説
明する。
Next, the generator of the read control signals R1 and R2 in the control signal generation circuit 7 will be described with reference to FIG.

【0035】同図において、クロックCK(図10Aに
図示、同図Bにはフィールド同期信号FO/Eを図示)は
アンドゲート71に供給される。また、テレシネカット
信号STC(同図Cに図示)はレジスタ(Dフリップフロ
ップ)72に供給される。レジスタ72には、フィール
ドパルスVP(同図Dに図示)がクロックとして供給さ
れる。レジスタ72の出力信号は反転されてアンドゲー
ト71に供給される。
In the figure, a clock CK (illustrated in FIG. 10A and field synchronization signal F0 / E in FIG. 10B) is supplied to an AND gate 71. Further, the telecine cut signal STC (shown in FIG. 6C) is supplied to the register (D flip-flop) 72. The field pulse VP (shown in FIG. 4D) is supplied to the register 72 as a clock. The output signal of the register 72 is inverted and supplied to the AND gate 71.

【0036】アンドゲート71の出力信号はアンドゲー
ト74,75に供給される。また、ライン同期信号LO/
Eは、直接アンドゲート74に供給されると共に、イン
バータ76を介してアンドゲート75に供給される。ラ
イン同期信号LO/Eは、上述せずも奇数フィールドで
“1”となり、偶数フィールドで“0”となる信号であ
る。
The output signal of the AND gate 71 is supplied to the AND gates 74 and 75. Also, the line sync signal LO /
E is directly supplied to the AND gate 74 and is also supplied to the AND gate 75 via the inverter 76. The line synchronization signal LO / E is a signal which becomes "1" in the odd field and "0" in the even field, which is not described above.

【0037】以上の構成において、レジスタ72の出力
信号の反転された信号は、テレシネカット信号STCが反
転され、かつ1フィールド期間遅延された信号となる
(図10Eに図示)。アンドゲート71からは、テレシ
ネ周期のNo.1、No.3〜6、No.8〜10のフ
ィールドでクロックCKがゲートされて出力される(同
図Fに図示)。そのため、アンドゲート74および75
からは、それぞれテレシネ周期のNo.1、No.3〜
6、No.8〜10のフィールドの奇数および偶数ライ
ンでクロックCKがゲートされ、読み出し制御信号R1
およびR2として出力される。
In the above structure, the inverted signal of the output signal of the register 72 is a signal in which the telecine cut signal STC is inverted and delayed by one field period (shown in FIG. 10E). From the AND gate 71, the No. of the telecine cycle is displayed. 1, No. 3-6, No. The clock CK is gated and output in the fields of 8 to 10 (shown in FIG. 4F). Therefore, AND gates 74 and 75
From the No. of the telecine cycle. 1, No. 3-
6, No. The clock CK is gated by the odd and even lines of the fields 8 to 10, and the read control signal R1
And R2.

【0038】図1に戻って、制御信号発生回路7からは
上述したように書き込み制御信号W1,W2が出力され
るので、メモリ8にはテレシネ周期のNo.3、No.
5、No.7、No.9のフィールドの映像信号が順次
書き込まれ(図3Dに図示)、メモリ9にはテレシネ周
期のNo.2、No.4、No.8、No.10のフィ
ールドの映像信号が順次書き込まれる(同図Fに図
示)。
Returning to FIG. 1, since the control signal generation circuit 7 outputs the write control signals W1 and W2 as described above, the memory 8 receives the No. of the telecine cycle. 3, No.
5, No. 7, No. The video signals of the field of No. 9 are sequentially written (shown in FIG. 3D), and the memory 9 has the No. 2, No. 4, No. 8, No. The video signals of the ten fields are sequentially written (shown in FIG. F).

【0039】また、制御信号発生回路7からは上述した
ように読み出し制御信号R1,R2が出力されるので、
メモリ8からはテレシネ周期のNo.3,4のフィール
ドの奇数ラインでNo.3のフィールドの映像信号が、
No.5,6のフィールドの奇数ラインでNo.5のフ
ィールドの映像信号が、No.8,9のフィールドの奇
数ラインでNo.7のフィールドの映像信号が、No.
10,1のフィールドの奇数ラインでNo.9のフィー
ルドの映像信号が読み出され(図3E,図4Aに図
示)、メモリ9からはテレシネ周期のNo.3,4のフ
ィールドの偶数ラインでNo.2のフィールドの映像信
号が、No.5,6のフィールドの偶数ラインでNo.
4のフィールドの映像信号が、No.8,9のフィール
ドの偶数ラインでNo.8のフィールドの映像信号が、
No.10,1のフィールドの偶数ラインでNo.10
のフィールドの映像信号が読み出される(図3G,図4
Bに図示)。なお、図4において付された数字は、それ
ぞれライン番号を示している。
Since the control signal generating circuit 7 outputs the read control signals R1 and R2 as described above,
From the memory 8, the No. of the telecine cycle is displayed. No. in odd lines of fields 3 and 4 The video signal of the 3rd field is
No. No. in the odd lines of fields 5 and 6 The video signal of the field of No. 5 is No. No. in the odd lines of the fields 8 and 9. The video signal of the field of No. 7 is No.
No. in the odd lines of the fields of 10 and 1. The video signal of the field of No. 9 is read (illustrated in FIGS. 3E and 4A), and the No. of the telecine cycle is read from the memory 9. No. in even lines of fields 3 and 4. The video signal of the second field is No. No. in even lines of fields 5 and 6
The video signal of the field of No. 4 is No. No. in even lines of fields 8 and 9. The video signal of 8 fields
No. No. in the even lines of the fields of 10 and 1. 10
The video signal of the field is read out (see FIGS. 3G and 4).
(Shown in B). The numbers attached in FIG. 4 indicate line numbers.

【0040】メモリ8,9の読み出し信号はスイッチ回
路10に供給される。スイッチ回路10には、制御信号
発生回路7より切換制御信号(図4Cに図示)が供給さ
れ、メモリ8が読み出し状態となる奇数ラインではメモ
リ8側が選択され、一方メモリ9が読み出し状態となる
偶数ラインではメモリ9側が選択される。
The read signals of the memories 8 and 9 are supplied to the switch circuit 10. A switching control signal (shown in FIG. 4C) is supplied from the control signal generation circuit 7 to the switch circuit 10, and the memory 8 side is selected in the odd line in which the memory 8 is in the read state, while the memory 9 is in the read state. In the line, the memory 9 side is selected.

【0041】そのため、スイッチ回路10からは、テレ
シネ周期のNo.3,4のフィールドではNo.3およ
びNo.2のフィールドの各ラインの映像信号が交互
に、No.5,6のフィールドではNo.5およびN
o.4のフィールドの各ラインの映像信号が交互に、N
o.8,9のフィールドではNo.8およびNo.7の
フィールドの各ラインの映像信号が交互に、No.1
0,1のフィールドではNo.10およびNo.9のフ
ィールドの各ラインの映像信号が交互に読み出される
(図3H,図4Dに図示)。
Therefore, from the switch circuit 10, the telecine cycle No. In fields 3 and 4, No. 3 and No. The video signals of each line of the field of No. 2 are alternately displayed. In the fields of 5 and 6, No. 5 and N
o. The video signals of each line in the 4th field alternate,
o. In the fields 8 and 9, No. 8 and No. The video signal of each line of the field of No. 7 alternates with No. 1
In the fields 0 and 1, No. 10 and No. The video signals of each line of the 9 fields are alternately read (illustrated in FIGS. 3H and 4D).

【0042】すなわち、スイッチ回路10からは、順次
走査化された映像信号が出力される。この場合、順次走
査化された1フレーム分の映像信号が2フィールド期間
をもって出力される。
That is, the switch circuit 10 outputs video signals which are sequentially scanned. In this case, the video signal for one frame which is sequentially scanned is output in two field periods.

【0043】スイッチ回路10より出力される順次走査
化された映像信号はスイッチ回路11に供給される。ま
た、スイッチ回路11には、メモリ4より出力される映
像信号Vinが1フレーム期間遅延された映像信号が供給
される。スイッチ回路11には制御信号発生回路7より
切換制御信号が供給される。入力端子1に供給される映
像信号Vinが2−3プルダウン方式で形成されたテレシ
ネ映像信号であり、検出回路5より制御信号発生回路7
にテレシネカット信号STCが供給されるときは、スイッ
チ回路11ではスイッチ回路10より出力される順次走
査化された映像信号が選択され、その他のときはメモリ
4より出力される映像信号が選択される。
The progressively scanned video signal output from the switch circuit 10 is supplied to the switch circuit 11. Further, the switch circuit 11 is supplied with the video signal Vin output from the memory 4 delayed by one frame period. A switching control signal is supplied from the control signal generation circuit 7 to the switch circuit 11. The video signal Vin supplied to the input terminal 1 is a telecine video signal formed by the 2-3 pull-down method, and the control signal generation circuit 7 is supplied from the detection circuit 5.
When the telecine cut signal STC is supplied to the switch circuit 11, the switch circuit 11 selects the sequentially scanned video signal output from the switch circuit 10, and in other cases, the video signal output from the memory 4 is selected. ..

【0044】スイッチ回路11より出力される映像信号
は、ハイビジョン方式からNTSC方式に走査線変換
(ダウンコンバート)を行なう走査線変換回路12に供
給される。走査線変換回路12には制御信号発生回路7
より制御信号が供給されて、その動作が制御される。
The video signal output from the switch circuit 11 is supplied to a scanning line conversion circuit 12 which performs scanning line conversion (down conversion) from the high definition system to the NTSC system. The scanning line conversion circuit 12 includes a control signal generation circuit 7
A control signal is supplied by the control signal to control its operation.

【0045】すなわち、入力端子1に供給される映像信
号Vinが2−3プルダウン方式で形成されたテレシネ映
像信号であり、検出回路5より制御信号発生回路7にテ
レシネカット信号STCが供給される場合と、映像信号V
inが通常の映像信号である場合とで、走査線変換回路1
2における処理動作が異なるようにされる。
That is, when the video signal Vin supplied to the input terminal 1 is a telecine video signal formed by the 2-3 pull-down method and the detection circuit 5 supplies the telecine cut signal STC to the control signal generation circuit 7. And the video signal V
When in is a normal video signal, the scanning line conversion circuit 1
The processing operation in 2 is made different.

【0046】映像信号Vinが通常の映像信号であるとき
には、上述したように走査線変換回路12に内蔵された
動き検出回路(図示せず)で画像の動きが検出されて、
その検出結果に応じて静止画処理(図12参照)、ある
いは動画処理(図13参照)が行なわれる。
When the video signal Vin is a normal video signal, the motion of the image is detected by the motion detection circuit (not shown) incorporated in the scanning line conversion circuit 12 as described above,
Depending on the detection result, still image processing (see FIG. 12) or moving image processing (see FIG. 13) is performed.

【0047】一方、映像信号Vinが2−3プルダウン方
式で形成されたテレシネ映像信号であるときは、走査線
変換回路12には既に順次走査化された映像信号として
供給される(図12のBの状態に相当)。そのため、走
査線変換回路12では、画像の動きを検出することな
く、常に静止画処理(図12参照)が行なわれる。
On the other hand, when the video signal Vin is a telecine video signal formed by the 2-3 pull-down system, it is supplied to the scanning line conversion circuit 12 as a video signal which has already been sequentially scanned (B in FIG. 12). Equivalent to the state). Therefore, the scanning line conversion circuit 12 always performs the still image processing (see FIG. 12) without detecting the movement of the image.

【0048】走査線変換回路12からは、ハイビジョン
方式からNTSC方式に走査線変換された飛び越し走査
方式の映像信号Voutが出力され、この映像信号Voutは
出力端子13に導出される。
The scanning line conversion circuit 12 outputs a video signal Vout of the interlaced scanning system whose scanning line is converted from the high-definition system to the NTSC system, and the video signal Vout is led to the output terminal 13.

【0049】このように本例においては、入力端子1に
供給される映像信号Vinが2−3プルダウン方式で形成
されたテレシネ映像信号であるときは、スイッチ回路1
0より出力される順次走査化された映像信号が走査線変
換回路12に供給され、走査線変換回路12では画像の
動きを検出することなく常に静止画処理が行なわれる。
そのため、誤った動き検出によって解像度低下や画像ず
れ等の画質劣化が生じることがなくなる。
As described above, in this example, when the video signal Vin supplied to the input terminal 1 is a telecine video signal formed by the 2-3 pulldown system, the switch circuit 1
The sequentially scanned video signal output from 0 is supplied to the scanning line conversion circuit 12, and the scanning line conversion circuit 12 always performs still image processing without detecting the movement of the image.
Therefore, the image quality deterioration such as the resolution reduction and the image shift does not occur due to the incorrect motion detection.

【0050】この場合、メモリ8,9およびスイッチ回
路10で構成される順次走査変換手段では、映画フィル
ムの奇偶フィールドの映像信号を使用して順次走査方式
の映像信号を形成するようにしているので、動画であっ
ても走査線変換処理によって画像ずれが生じることはな
い。
In this case, since the progressive scan conversion means composed of the memories 8 and 9 and the switch circuit 10 uses the odd-even field video signal of the movie film to form the progressive scan video signal. Even in the case of a moving image, the image shift does not occur due to the scanning line conversion processing.

【0051】なお、上述実施例においては、信号処理手
段が走査線変換回路12である例を示したが、この発明
は信号処理手段が動きベクトル検出回路や離散コサイン
変換回路(DCT変換回路)等の複数の走査線信号を使
用した処理(フィールド内、フレーム内、フレーム間等
の処理)をするその他の回路であっても同様に適用する
ことができる。例えば、動きベクトル検出回路であると
きに動きベクトルをより細かに検出することができ、ま
たDCT変換回路であるとき垂直解像度の劣化を低減す
ることができる。
Although the signal processing means is the scanning line conversion circuit 12 in the above embodiment, the signal processing means is a motion vector detection circuit or a discrete cosine conversion circuit (DCT conversion circuit) in the present invention. The same can be applied to other circuits that perform processing using a plurality of scanning line signals (processing within a field, within a frame, between frames, etc.). For example, the motion vector detection circuit can detect the motion vector more finely, and the DCT conversion circuit can reduce the deterioration of the vertical resolution.

【0052】また、上述実施例においては、検出回路5
を5個のレジスタ24〜28を使用して構成したもので
あるが、レジスタの段数を増加することで、通常映像信
号でアンドゲート31より“1”の信号が出力される誤
りを少なくすることができる。
Further, in the above embodiment, the detection circuit 5
Is configured by using five registers 24 to 28. However, by increasing the number of stages of the registers, it is possible to reduce the error that the "1" signal is output from the AND gate 31 in the normal video signal. You can

【0053】[0053]

【発明の効果】この発明によれば、入力映像信号が2−
3プルダウン方式で形成されたテレシネ映像信号である
ときは、入力映像信号が順次走査方式の映像信号とされ
て信号処理手段に供給されるため、信号処理手段で例え
ば走査線変換処理が行なわれるときは画像の動きを検出
することなく従来静止画に対して行なわれていたと同様
の処理を行なうことができ、誤った動き検出による解像
度低下や画像ずれ等の画質劣化を回避できる。
According to the present invention, the input video signal is 2-
In the case of a telecine video signal formed by the 3 pull-down system, the input video signal is converted into a video signal of the progressive scanning system and supplied to the signal processing means, so that, for example, scanning line conversion processing is performed by the signal processing means. Can perform the same processing as that conventionally performed on a still image without detecting the motion of the image, and can avoid the image quality deterioration such as the resolution reduction and the image shift due to the incorrect motion detection.

【0054】この場合、順次走査変換手段において、映
画フィルムの同一コマより形成された奇偶フィールドの
映像信号より順次走査方式の映像信号が形成すること
で、動画であっても走査線変換処理によって画像ずれが
生じることはない。
In this case, in the progressive scan conversion means, the video signal of the progressive scan system is formed from the video signal of the odd-even field formed from the same frame of the motion picture film, so that even a moving image is scanned by the scan line conversion process. There is no deviation.

【図面の簡単な説明】[Brief description of drawings]

【図1】実施例の構成を示すブロック図である。FIG. 1 is a block diagram showing a configuration of an embodiment.

【図2】テレシネ映像信号の検出回路を示すブロック図
である。
FIG. 2 is a block diagram showing a detection circuit for a telecine video signal.

【図3】実施例の動作を示すタイミングチャートであ
る。
FIG. 3 is a timing chart showing the operation of the embodiment.

【図4】実施例の動作を示すタイミングチャートであ
る。
FIG. 4 is a timing chart showing the operation of the embodiment.

【図5】フィールド同期信号の発生器を示す接続図であ
る。
FIG. 5 is a connection diagram showing a generator of a field synchronization signal.

【図6】フィールド同期信号の発生器の動作を示すタイ
ミングチャートである。
FIG. 6 is a timing chart showing the operation of the field synchronization signal generator.

【図7】書き込み制御信号の発生器を示す接続図であ
る。
FIG. 7 is a connection diagram showing a generator of a write control signal.

【図8】書き込み制御信号の発生器の動作を示すタイミ
ングチャートである。
FIG. 8 is a timing chart showing the operation of the write control signal generator.

【図9】読み出し制御信号の発生器を示す接続図であ
る。
FIG. 9 is a connection diagram showing a generator of a read control signal.

【図10】読み出し制御信号の発生器の動作を示すタイ
ミングチャートである。
FIG. 10 is a timing chart showing the operation of the read control signal generator.

【図11】2−3プルダウン方式の説明のための図であ
る。
FIG. 11 is a diagram for explaining a 2-3 pulldown method.

【図12】ダウンコンバート(静止画処理)の説明のた
めの図である。
FIG. 12 is a diagram for explaining down conversion (still image processing).

【図13】ダウンコンバート(動画処理)の説明のため
の図である。
FIG. 13 is a diagram for explaining down conversion (moving image processing).

【符号の説明】[Explanation of symbols]

1 入力端子 2 減算器 3,4,8,9 フィールドメモリ 5 テレシネ映像信号の検出回路 6 タイミング発生回路 7 制御信号発生回路 10,11 スイッチ回路 12 走査線変換回路 13 出力端子 1 Input Terminal 2 Subtractor 3, 4, 8, 9 Field Memory 5 Telecine Video Signal Detection Circuit 6 Timing Generation Circuit 7 Control Signal Generation Circuit 10, 11 Switch Circuit 12 Scan Line Conversion Circuit 13 Output Terminal

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 入力映像信号が映画フィルムより2−3
プルダウン方式で形成されたテレシネ映像信号であるか
否かを判別する信号判別手段と、 上記入力映像信号を順次走査方式に変換する順次走査変
換手段と、 複数の走査線信号を使用した処理を行なう信号処理手段
とを備え、 上記信号判別手段で上記テレシネ映像信号であると判別
されるとき、上記入力映像信号を上記順次走査変換手段
で順次走査方式に変換した後に上記信号処理手段に供給
することを特徴とする映像信号処理回路。
1. The input video signal is 2-3 from a movie film.
A signal discriminating means for discriminating whether or not it is a telecine video signal formed by a pull-down system, a progressive scan converting means for converting the input video signal into a progressive scanning system, and a process using a plurality of scanning line signals. Signal processing means, and when the signal determining means determines that the telecine image signal is the telecine image signal, the input image signal is converted to a progressive scanning method by the progressive scan converting means and then supplied to the signal processing means. Video signal processing circuit characterized by.
【請求項2】 上記順次走査変換手段においては、上記
映画フィルムの同一コマより形成された奇偶フィールド
の映像信号より順次走査方式の映像信号を形成すること
を特徴とする請求項1記載の映像信号処理回路。
2. The video signal according to claim 1, wherein the progressive scan conversion means forms a progressive scan video signal from a video signal of an odd-even field formed from the same frame of the motion picture film. Processing circuit.
JP00075692A 1992-01-07 1992-01-07 Video signal processing circuit Expired - Fee Related JP3398396B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP00075692A JP3398396B2 (en) 1992-01-07 1992-01-07 Video signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00075692A JP3398396B2 (en) 1992-01-07 1992-01-07 Video signal processing circuit

Publications (2)

Publication Number Publication Date
JPH05183884A true JPH05183884A (en) 1993-07-23
JP3398396B2 JP3398396B2 (en) 2003-04-21

Family

ID=11482537

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00075692A Expired - Fee Related JP3398396B2 (en) 1992-01-07 1992-01-07 Video signal processing circuit

Country Status (1)

Country Link
JP (1) JP3398396B2 (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6037990A (en) * 1997-05-23 2000-03-14 Kabushiki Kaisha Toshiba Video signal processor for generating a progressive scanning format signal
JP2003078926A (en) * 2001-08-31 2003-03-14 Pioneer Electronic Corp Detector for telecine conversion method of video signal
JP2005522951A (en) * 2002-04-09 2005-07-28 ゾラン コーポレイション 2: 2 and 3: 2 pull-down detection techniques
JP2005295134A (en) * 2004-03-31 2005-10-20 Pioneer Electronic Corp Adaptive frame synchronization system
US7106379B2 (en) 2001-11-02 2006-09-12 Matsushita Electric Industrial Co., Ltd. Scan conversion apparatus
JP2007228620A (en) * 1993-11-02 2007-09-06 Texas Instr Inc <Ti> Film-to-video format for digital television
JP2008236137A (en) * 2007-03-19 2008-10-02 Renesas Technology Corp Video interface conversion device
DE102015013863A1 (en) 2014-11-07 2016-05-12 Mitutoyo Corporation Measurement correction method, computer-readable recording medium and measuring device

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4293963B2 (en) * 2004-09-27 2009-07-08 三菱電機株式会社 Video signal processing device, video signal processing method, and video signal display device
JP4506882B2 (en) * 2008-06-27 2010-07-21 ソニー株式会社 Image processing apparatus and method, and program

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007228620A (en) * 1993-11-02 2007-09-06 Texas Instr Inc <Ti> Film-to-video format for digital television
US6037990A (en) * 1997-05-23 2000-03-14 Kabushiki Kaisha Toshiba Video signal processor for generating a progressive scanning format signal
JP2003078926A (en) * 2001-08-31 2003-03-14 Pioneer Electronic Corp Detector for telecine conversion method of video signal
JP4538174B2 (en) * 2001-08-31 2010-09-08 パイオニア株式会社 Telecine conversion system detector for video signal
US7106379B2 (en) 2001-11-02 2006-09-12 Matsushita Electric Industrial Co., Ltd. Scan conversion apparatus
JP2005522951A (en) * 2002-04-09 2005-07-28 ゾラン コーポレイション 2: 2 and 3: 2 pull-down detection techniques
US7612829B2 (en) 2002-04-09 2009-11-03 Zoran Corporation 2:2 and 3:2 pull-down detection techniques
JP2005295134A (en) * 2004-03-31 2005-10-20 Pioneer Electronic Corp Adaptive frame synchronization system
JP2008236137A (en) * 2007-03-19 2008-10-02 Renesas Technology Corp Video interface conversion device
DE102015013863A1 (en) 2014-11-07 2016-05-12 Mitutoyo Corporation Measurement correction method, computer-readable recording medium and measuring device

Also Published As

Publication number Publication date
JP3398396B2 (en) 2003-04-21

Similar Documents

Publication Publication Date Title
JPH0783466B2 (en) Progressive scan display
US20050001929A1 (en) Video signal converting apparatus and method
JPH09181967A (en) Telecine signal conversion method and up-converter
JP4772562B2 (en) Pull-down signal detection device, pull-down signal detection method, progressive scan conversion device, and progressive scan conversion method
JPH05183884A (en) Video signal processing circuit
US5831684A (en) Subpicture image signal vertical compression circuit
JP5241632B2 (en) Image processing circuit and image processing method
JPH04137892A (en) Signal detection circuit
JP2007129400A (en) Film mode detector and video display
JP4074306B2 (en) 2-2 pull-down signal detection device and 2-2 pull-down signal detection method
JP2002369156A (en) Video signal converter
US7139030B2 (en) Video signal processing apparatus
JP3259628B2 (en) Scanning line converter
JPH0795441A (en) Television signal processing system
JP2530387B2 (en) Synchronizer
JP4230903B2 (en) Video signal processing apparatus and video signal processing method
US20050046742A1 (en) Image signal processing circuit
JPH0951490A (en) Vertical compression circuit for sub image video signal
JP2603938B2 (en) Vertical synchronization judgment circuit
JP3043198B2 (en) Scan conversion circuit
JPH07212647A (en) Picture processor
JPH0698275A (en) Video signal converter
JPH05183807A (en) Video signal transmission device
JPH08331454A (en) Digital video signal processor
JPH07123289B2 (en) Video signal processor

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees