JPH0487423U - - Google Patents
Info
- Publication number
- JPH0487423U JPH0487423U JP13009890U JP13009890U JPH0487423U JP H0487423 U JPH0487423 U JP H0487423U JP 13009890 U JP13009890 U JP 13009890U JP 13009890 U JP13009890 U JP 13009890U JP H0487423 U JPH0487423 U JP H0487423U
- Authority
- JP
- Japan
- Prior art keywords
- signal
- voltage
- output signal
- adder
- amplifies
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Indication And Recording Devices For Special Purposes And Tariff Metering Devices (AREA)
Description
第1図は本考案の実施例を示す回路図、第2図
は第1図に示す回路の動作を示す波形図、第3図
は従来の信号処理回路を示す回路図、第4図は第
3図に示す回路の動作を示す波形図である。 図中、1……センサ部、2……差動増幅部、6
……反転増幅部、R1,R2……抵抗、C2……
コンデンサ。
は第1図に示す回路の動作を示す波形図、第3図
は従来の信号処理回路を示す回路図、第4図は第
3図に示す回路の動作を示す波形図である。 図中、1……センサ部、2……差動増幅部、6
……反転増幅部、R1,R2……抵抗、C2……
コンデンサ。
Claims (1)
- 【実用新案登録請求の範囲】 信号源からの出力信号の交流成分を増幅する信
号処理回路において、 電源の電圧を分圧して基準電圧を発生する分圧
手段と、 該分圧手段が発生する基準電圧と入力端子から
与えられる入力信号とを加算して加算信号を出力
する加算器と、 前記出力信号を増幅すると共に、前記加算信号
が接地電位として与えられて、前記加算信号によ
つてそれ自身の出力信号が抑制される増幅器と、 該増幅器の出力信号に含まれる交流成分を通過
させて、前記加算器の入力端子へ与える容量手段
とを備え、 前記加算信号を信号処理回路の出力信号とする
ようにしたことを特徴とする信号処理回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13009890U JP2516501Y2 (ja) | 1990-11-30 | 1990-11-30 | 信号処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13009890U JP2516501Y2 (ja) | 1990-11-30 | 1990-11-30 | 信号処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0487423U true JPH0487423U (ja) | 1992-07-29 |
JP2516501Y2 JP2516501Y2 (ja) | 1996-11-06 |
Family
ID=31877467
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13009890U Expired - Fee Related JP2516501Y2 (ja) | 1990-11-30 | 1990-11-30 | 信号処理回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2516501Y2 (ja) |
-
1990
- 1990-11-30 JP JP13009890U patent/JP2516501Y2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2516501Y2 (ja) | 1996-11-06 |
Similar Documents
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |