JPH0443392U - - Google Patents
Info
- Publication number
- JPH0443392U JPH0443392U JP8364290U JP8364290U JPH0443392U JP H0443392 U JPH0443392 U JP H0443392U JP 8364290 U JP8364290 U JP 8364290U JP 8364290 U JP8364290 U JP 8364290U JP H0443392 U JPH0443392 U JP H0443392U
- Authority
- JP
- Japan
- Prior art keywords
- switching element
- main
- capacitor
- transformer
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 5
- 238000010521 absorption reaction Methods 0.000 claims description 2
- 238000004804 winding Methods 0.000 claims 8
- 238000009499 grossing Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Dc-Dc Converters (AREA)
Description
第1図は本考案に係るDC−DCコンバータの
実施例を示す回路図、第2図は従来のDC−DC
コンバータを示す回路図である。 C1,C2……コンデンサ、D1乃至D4……
ダイオード、G……ゲートドライブ回路、T1,
T3……メイントランス、LT1,LT3……リ
ーケージインダクタンス、T2……共振用フライ
バツクトランス、Q1,Q2……FET、S……
スナバー吸収回路。
実施例を示す回路図、第2図は従来のDC−DC
コンバータを示す回路図である。 C1,C2……コンデンサ、D1乃至D4……
ダイオード、G……ゲートドライブ回路、T1,
T3……メイントランス、LT1,LT3……リ
ーケージインダクタンス、T2……共振用フライ
バツクトランス、Q1,Q2……FET、S……
スナバー吸収回路。
Claims (1)
- 【実用新案登録請求の範囲】 一次巻線及び二次巻線を有するメイントランス
と、該メイントランスの一次巻線に直列に挿入さ
れるメインスイツチング素子と、前記二次巻線側
に接続された整流平滑回路とを有するシングルフ
オワード回路を用いたDC−DCコンバータにお
いて、 ダイオードとコンデンサとから成るスナバー吸
収回路を前記メインスイツチング素子に並列に接
続し、フライバツクトランスの一次巻線とサブス
イツチング素子との直列回路を前記コンデンサに
並列に接続して前記コンデンサと前記フライバツ
クトランスの一次巻線とで共振回路を構成し、前
記フライバツクトランスの二次巻線をダイオード
を介して前記メイントランスの二次巻線側に接続
し、 前記サブスイツチング素子は前記メインスイツ
チング素子に同期したスイツチング動作を行うこ
とを特徴とするDC−DCコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8364290U JPH0443392U (ja) | 1990-08-09 | 1990-08-09 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8364290U JPH0443392U (ja) | 1990-08-09 | 1990-08-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0443392U true JPH0443392U (ja) | 1992-04-13 |
Family
ID=31631476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8364290U Pending JPH0443392U (ja) | 1990-08-09 | 1990-08-09 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0443392U (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012111070A1 (ja) * | 2011-02-14 | 2012-08-23 | 富士通株式会社 | 力率改善回路 |
EP2884646A3 (en) * | 2013-12-13 | 2015-08-05 | LG Innotek Co., Ltd. | Multiple-output DC/DC converter and power supply having the same |
-
1990
- 1990-08-09 JP JP8364290U patent/JPH0443392U/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012111070A1 (ja) * | 2011-02-14 | 2012-08-23 | 富士通株式会社 | 力率改善回路 |
JP5729395B2 (ja) * | 2011-02-14 | 2015-06-03 | 富士通株式会社 | 力率改善回路 |
US9166480B2 (en) | 2011-02-14 | 2015-10-20 | Fujitsu Limited | Insulation-type power factor correction circuit |
EP2884646A3 (en) * | 2013-12-13 | 2015-08-05 | LG Innotek Co., Ltd. | Multiple-output DC/DC converter and power supply having the same |
US9490708B2 (en) | 2013-12-13 | 2016-11-08 | Lg Innotek Co., Ltd. | Multiple-output DC/DC converter and power supply having the same |