JPH0442080U - - Google Patents
Info
- Publication number
- JPH0442080U JPH0442080U JP8463690U JP8463690U JPH0442080U JP H0442080 U JPH0442080 U JP H0442080U JP 8463690 U JP8463690 U JP 8463690U JP 8463690 U JP8463690 U JP 8463690U JP H0442080 U JPH0442080 U JP H0442080U
- Authority
- JP
- Japan
- Prior art keywords
- hybrid
- board
- utility
- scope
- input signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 description 1
Description
第1図乃至第3図は本考案の一実施例を示して
おり、第1図はハイブリツドICの平面図、第2
図は同正面図、第3図はハイブリツドICを搭載
した主回路基板の平面図である。第4図は従来型
のハイブリツドICを搭載した主回路基板の平面
図である。 11……ハイブリツドIC、12……基板、1
4…クリツプ端子、15a……ソケツト、15b
……プラグ。
おり、第1図はハイブリツドICの平面図、第2
図は同正面図、第3図はハイブリツドICを搭載
した主回路基板の平面図である。第4図は従来型
のハイブリツドICを搭載した主回路基板の平面
図である。 11……ハイブリツドIC、12……基板、1
4…クリツプ端子、15a……ソケツト、15b
……プラグ。
Claims (1)
- 基板上に入力信号用のコネクタを固設したこと
を特徴とするハイブリツドIC。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8463690U JPH0442080U (ja) | 1990-08-10 | 1990-08-10 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8463690U JPH0442080U (ja) | 1990-08-10 | 1990-08-10 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0442080U true JPH0442080U (ja) | 1992-04-09 |
Family
ID=31633247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8463690U Pending JPH0442080U (ja) | 1990-08-10 | 1990-08-10 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0442080U (ja) |
-
1990
- 1990-08-10 JP JP8463690U patent/JPH0442080U/ja active Pending