JPH04330893A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPH04330893A
JPH04330893A JP13047591A JP13047591A JPH04330893A JP H04330893 A JPH04330893 A JP H04330893A JP 13047591 A JP13047591 A JP 13047591A JP 13047591 A JP13047591 A JP 13047591A JP H04330893 A JPH04330893 A JP H04330893A
Authority
JP
Japan
Prior art keywords
index
circuit
signal
level
crt
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP13047591A
Other languages
English (en)
Inventor
Koji Kanbayashi
神林 宏次
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP13047591A priority Critical patent/JPH04330893A/ja
Publication of JPH04330893A publication Critical patent/JPH04330893A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ビームインデックス管
に用いて好適な画像表示装置に関する。
【0002】
【従来の技術】ビームインデッスク管においては、図6
に断面図を示すように、CRT10の前面にガードバン
ド11とR,G,Bの色蛍光体13とが交互に配列され
ている。ガードバンド11の内側(図中下側)には、イ
ンデックス蛍光体12が配置されている。このインデッ
クス蛍光体12には、R,G,Bの色蛍光体13の位置
情報が記録されている。従って電子ビームにより、この
インデッスク蛍光体12を走査することにより、色蛍光
体13のR,G,Bの各色を判別することが出来る。こ
れにより、例えば電子ビームがRの色蛍光体13を走査
しているタイミングにおいては、Rの成分に対応する電
子ビームが走査されるようになされる。同様にGまたは
Bの色蛍光体13を走査するタイミングにおいては、電
子ビームがGまたはBの色成分に対応して走査されるこ
とになる。このようにして、画面にカラー画像を表示す
ることが出来る。
【0003】インデックス蛍光体12を走査して色蛍光
体13の位置情報を検出し、その位置情報に対応して色
蛍光体13を走査するには、インデックス蛍光体12を
走査するタイミングにおいては、電子ビームをインデッ
クス信号(ID)信号に対応させ、色蛍光体13を走査
するタイミングにおいては、R,G,Bの映像信号に対
応させる必要がある。そして、このID信号は黒色の画
像を表示する場合においても検出されなければならない
。このため最低のビーム電流を常に確保する必要が生じ
る。
【0004】従来この最低の電子ビーム電流を保持する
ため、ランイン(Run−In)部4を形成するように
していた。このランイン部4は図5に示すように画面1
のうち有効画面2の外周に形成される無効画面3の一方
の端部に形成されていた。このランイン部4で上記した
インデックス信を検出し、そのレベルが一定になるよう
に制御していた。
【0005】
【発明が解決しようとする課題】しかしながら、このよ
うにランイン部4を設ける方式は、ランイン部4を形成
するためスペースを必要とする。従って、例えば図7に
示すように画面1を複数の小画面15で構成し、この複
数の小画面15により全体として1つの画像を表示する
ような場合、適用することが困難であった。
【0006】また、インデックス信号と映像信号のレベ
ルを別々にコントロールすることができず、コントラス
トが低下する課題があった。
【0007】本発明は、このような状況に鑑みてなされ
たものであり、複数の小画面で1つの大きな画像を表示
するような場合にも用いることが可能な装置を提供する
ものである。
【0008】
【課題を解決するための手段】本発明の画像表示装置は
、カラー画像を表示するための色蛍光体とその位置を示
すインデックス素子とが交互に配置されたCRTの、色
蛍光体とインデックス素子を電子ビームで走査し、画像
を表示する画像表示装置において、色蛍光体を走査する
とき映像信号を、インデックス素子を走査するときイン
デックス信号を、それぞれCRTに供給する信号供給手
段と、インデックス信号に対応して走査されたインデッ
クス素子からの信号を検出する検出手段と、検出手段の
出力に対応してインデックス信号のレベルを制御するレ
ベル制御手段とを備えることを特徴とする。
【0009】
【作用】上記構成の画像表示装置においては、インデッ
クス信号に対応してスキャンされたインデックス素子か
らの信号を検出し、その検出出力に対応してインデック
ス信号のレベルを制御するようにした。従って複数の小
画面により、1つの大きな画面を表示するような場合に
おいても適用が可能となる。
【0010】
【実施例】図1は本発明の画像表示装置の一実施例の構
成を示すブロックである。端子31乃至33には、それ
ぞれ図示せぬ回路からR,G,Bの各映像信号が入力さ
れており、端子34には同期信号が入力されている。 R,G,B信号は、それぞれ対応するA/D変換器35
乃至37によりA/D変換された後、フィールドメモリ
38に入力されている。端子34より入力された同期信
号は、内部にPLL回路を内蔵するタイミング回路39
に入力されている。タイミング回路39より出力された
種々のタイミング信号は、フィールドメモリ38を駆動
するカウンタ40に供給されるとともに、ブロック51
に供給されている。
【0011】図1にはブロック51を1つのみ示してい
るが、本実施例においては図3に示すように複数(実施
例の場合12個)のセル21により、1つの画面20が
構成されるようになされており、ブロック51は、この
セル21の数に対応して設けられる(すなわち12個設
けられる)。
【0012】ブロック51はフィールドメモリ38から
供給されるデータが記憶されるセルメモリ52を有して
いる。セルメモリ52に記憶されたデータは、ミックス
回路60より供給されるアドレスに対応して読み出され
、D/A変換器53によりD/A変換された後、パッフ
ァアンプ54を介してミックス回路55に供給される。 ミックス回路55より出力された信号は、さらにビデオ
アンプ56を介して図3に示したセル21を構成するC
RT22に供給される。
【0013】CRT22の底部には集光板61が設けら
れており、後述するインデックス信号を検出するように
なされている。集光板61の出力はバントパスフィルタ
57を介して最適入力制御回路71に入力されるととも
に、IDアンプ58を介してIDメモリ59に入力され
ている。最適入力制御回路71は、バントパスフィルタ
57の出力の絶対値を検出し、積分回路73に出力する
絶対値回路72と、積分回路73の出力を、基準電圧発
生回路74が出力する基準電圧と比較する比較回路75
と、タイミング回路39より入力されるインデックス信
号を比較回路75からの入力に対応して所定のレベルに
制御して、ミックス回路77に出力するレベル制御回路
76とを有している。
【0014】図2はCRT22の一実施例の構成を示し
ている。同図に示すようにCRT22には色蛍光体が配
列された列C1乃至C8が形成され、各色蛍光体の列C
1乃至C8の間にはインデックス素子が配列された列I
1乃至I7が形成されている。各色蛍光体の列C1乃至
C8においては、3原色の色蛍光体がB,R,Gの順に
繰り返し配置されている。そして列I1乃至I7のイン
デックス素子は、これらの色蛍光体の位置に対応して配
置されている。
【0015】このCRT22は次のようにして走査され
る。即ち、最初にインデックス素子の列I1が図中上か
ら下に向けて最初の走査S1により走査される。これに
より次に走査する色蛍光体の位置情報を読み取る。そし
て、次に列I1の下から列C1の上方に移動し、列C1
を第2の走査S2により図中上から下に走査する。次に
走査ビームは列C1の下方から列I1の上方に戻り、再
び列I1を第3番目の走査S3により走査する。この第
3番目の走査S3により位置情報を読み取り、その位置
情報に対応して次に列C2を第4番目の走査S4により
走査する。以下、同様にしてインデックス素子の列Ii
を読み取り、その位置情報に対応して次の色蛍光体の列
Ciを走査する。
【0016】最後の列C8を上から下に走査した後、列
C8の下から列I1の上に戻り、再び前述した場合と同
様の走査を繰り返す。
【0017】このように列I1を2回走査するのは、列
C1の位置情報を示すインデックス素子の列がその前に
存在しないからである。即ち、CRT22は図3に示す
ように、複数個が組み合わされて1つの画面を形成する
ようになされているため、その端部に空間を設けること
ができない。そこで、CRT22の端部には左および右
側両方とも、インデックス素子の列ではなく、色蛍光体
の列が配置されている。このため列I1が列C2の位置
情報を示すものとして走査されるだけでなく、列C1の
位置情報を示すものとしても走査されることになるので
ある。
【0018】次に図1の実施例について、その動作を説
明する。図示せぬ回路から供給されたR,G,B信号は
A/D変換器35乃至37によりA/D変換された後、
フィールドメモリ38に記憶される。フィールドメモリ
38に記憶されたデータは本実施例の場合12個の表示
領域毎に区分され、各領域ごとに用意されたブロック5
1のセルメモリ52に供給され記憶される。即ち、セル
メモリ52は対応するセルに表示する画像のデータを記
憶する。
【0019】タイミング回路39は、同期信号に同期し
たクロックを生成し、このクロックをカウンタ40とミ
ックス回路60に出力する。カウンタ40はこのクロッ
クをカウントし、その計数値に対応するアドレスを発生
してフィールドメモリ38に供給している。また、ミッ
クス回路60はタイミング回路39より入力されるクロ
ックに同期して、アドレスを発生しセルメモリ52に出
力している。
【0020】セルメモリ52に記録されたデータは、ミ
ックス回路60より供給されるアドレスに対応して読み
出され、D/A変換器53によりD/A変換された後、
バッファアンプ54を介してミックス回路55に供給さ
れる。ミックス回路55は最適入力制御回路71のミッ
クス回路77より入力されるインデックス信号と、バッ
ファアンプ54より入力される映像信号とを時分割多重
し、ビデオアンプ56を介してCRT22のカソードに
供給する。
【0021】即ち、図2において説明したように、ミッ
クス回路55は図2の色蛍光体の列C1乃至C8を走査
するタイミングにおいては映像信号を出力し、インデッ
クス素子の列I1乃至I7を走査するタイミングにおい
ては、ミックス回路77より入力されるインデックス信
号を出力する。
【0022】次に、このインデックス信号について図4
を参照して説明する。タイミング回路39は同期信号に
同期して図4(a)に示すようなタイミングパルスを生
成する。このパルスは図2に示すインデックス素子の列
I1乃至I7を走査するタイミングのとき高レベルとさ
れ、色蛍光体の列C1乃至C7を走査するタイミングの
とき低レベルとされる。また、タイミング回路39は充
分高い周波数(例えば、2.7MHz)のインデックス
信号用キャリア(図4((b))を発生し、このキャリ
アを図4(c)に示すように、インデックス素子の列I
1乃至I7を走査しているタイミングのとき、レベル制
御回路76に出力する。
【0023】レベル制御回路76により所定のレベルに
調整されたこのインデックス信号(図4(c))は、ミ
ックス回路77に供給され、タイミング回路39より出
力されるブランキング信号(図2において走査ビームを
各列の下から隣の列の上に移動させるための信号)とミ
ックスされる。ミックス回路77によりブランキング信
号とミックスされたインデックス信号は、ミックス回路
55、ビデオアンプ56を介してCRT22に供給され
る。
【0024】各インデックス素子の内側の面(電子ビー
ムが入射される方の面)は、電子ビームを反射するよう
に形成されており、そこで反射された電子ビームが集光
板61に入射するようになされている。集光板61はイ
ンデックス素子を走査した電子ビームに対応する光を発
生し、その光に対応する電気信号を発生する。この電気
信号は、バントパスフィルタ57に入力される。バント
パスフィルタ57はインデックス信号のキャリア周波数
成分を分離、抽出する。バントパスフィルタ57の出力
は、IDアンプ58を介してIDメモリ59に入力され
、記憶される。即ち、このIDメモリ59には、走査し
たインデックス素子の列の位置情報が記憶されることに
なる。
【0025】IDメモリ5に記憶されたこの位置情報は
、タイミング回路39より供給されるクロックに対応し
て読み出され、ミックス回路60に供給される。ミック
ス回路60はIDメモリ59より入力されるデータに対
応して、電子ビームがRの色蛍光体を走査するタイミン
グにおいては、Rの映像信号を読み出すように制御する
。同様にしてGまたはBの色蛍光体が走査されるタイミ
ングにおいては、GまたはBの映像信号が読み出される
ようになされる。
【0026】このようにしてCRT22には、所定の画
像が表示されることになる。
【0027】このCRT22に表示される画像は、フィ
ールドメモリ38に記憶された画像の一部であり、図3
に示すように12個のセル21(CRT22)の画像が
1つの画像として合成されて初めて元の画像を再現する
ことが可能となる。
【0028】一方、最適入力制御回路71の絶対値回路
72は、バントパスフィルタ57が出力するインデック
ス信号の絶対値を検出する。積分回路73は、この絶対
値回路72の出力を積分し、比較回路75に出力する。 比較回路75は積分回路73より入力されたインデック
ス信号の積分値を、基準電圧発生回路74が出力する基
準電圧と比較し、その誤差信号を出力する。レベル制御
回路76は、比較回路75より入力される誤差信号に対
応して、タイミング回路39より入力されるインデック
ス信号のレベルを制御する。このようにしてレベル制御
回路76から、ミックス回路77に出力されるインデッ
クス信号のレベルは、基準電圧発生回路74が設定する
基準電圧に対応するレベルになるように、サーボがかけ
られることになる。
【0029】このようにして、各インデックス素子の列
を走査するタイミングにおけるインデックス信号のレベ
ルが、所定のレベルに制御される。これに対して、映像
信号のレベルはインデックス信号が、走査されないタイ
ミングにおけるレベルであるから、インデックス信号と
は独立してそのレベルを調整することが可能となる。
【0030】従って、インデックス信号の感度を上げて
も、黒レベルの浮きが発生したり、コントラストが低下
したりするようなことが防止される。
【0031】
【発明の効果】以上の如く本発明の画像表示装置によれ
ば、インデックス信号に対応して走査されたインデック
ス素子からの信号を検出し、その検出出力に対応してイ
ンデックス信号のレベルを制御するようにしたので、従
来の場合のようなランイン部が必要なくなり、複数の小
画面により1つの画面を構成するような場合にも適用が
可能となる。
【0032】また、インデックス信号と映像信号の感度
を別々に調整することが出来る。さらに、CRTのエミ
ッションの低下、グリッドG2の電圧、カットオフ電圧
等の変動があったとしても、この変動を抑圧し、画質の
劣化を抑制することが出来る。また、インデックス信号
の感度を向上させても、黒レベルの浮きが発生したり、
コントラストが悪化したりすることが防止される。
【図面の簡単な説明】
【図1】本発明の画像表示装置の一実施例の構成を示す
ブロック図
【図2】図1の実施例におけるCRT22の一実施例の
構成を示す正面図
【図3】図1の実施例のCRT22を組み合わせて大き
な画面を構成した状態を説明する図
【図4】図1の実施例の動作を説明するタイミングチャ
ート
【図5】従来の画像表示装置のCRTの一例の構成を示
す裏面図
【図6】図5の例におけるCRTの一部を拡大して示す
断面図
【図7】図5の例における課題を説明するための図
【符号の説明】
1  画面 2  有効画面 3  無効画面 4  ランイン部 10  CRT 11  ガードバンド 12  インデックス蛍光体 13  色蛍光体 20  画面 21  セル 22  CRT 38  フィールドメモリ 39  タイミング回路 51  ブロック 52  セルメモリ 55  ミックス回路(信号供給手段)61  集光板
(検出手段) 71  最適入力制御回路 72  絶対値回路 73  積分回路 74  基準電圧発生回路 75  比較回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  カラー画像を表示するための色蛍光体
    とその位置を示すインデックス素子とが交互に配置され
    たCRTの、前記色蛍光体とインデックス素子を電子ビ
    ームで走査し、画像を表示する画像表示装置において、
    前記色蛍光体を走査するとき映像信号を、前記インデッ
    クス素子を走査するときインデックス信号を、それぞれ
    前記CRTに供給する信号供給手段と、前記インデック
    ス信号に対応して走査された前記インデックス素子から
    の信号を検出する検出手段と、前記検出手段の出力に対
    応して前記インデックス信号のレベルを制御するレベル
    制御手段とを備えることを特徴とする画像表示装置。
JP13047591A 1991-05-02 1991-05-02 画像表示装置 Withdrawn JPH04330893A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13047591A JPH04330893A (ja) 1991-05-02 1991-05-02 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13047591A JPH04330893A (ja) 1991-05-02 1991-05-02 画像表示装置

Publications (1)

Publication Number Publication Date
JPH04330893A true JPH04330893A (ja) 1992-11-18

Family

ID=15035139

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13047591A Withdrawn JPH04330893A (ja) 1991-05-02 1991-05-02 画像表示装置

Country Status (1)

Country Link
JP (1) JPH04330893A (ja)

Similar Documents

Publication Publication Date Title
US3943281A (en) Multiple beam CRT for generating a multiple raster display
CA2039143C (en) Convergence control system for multiple vertical formats
US4729028A (en) Television receiver with multipicture display
CA1173954A (en) Television receiver including a circuit for doubling line scanning frequency
US4760455A (en) Picture output device
US5010413A (en) Method and apparatus for displaying an enlarged image on multiple monitors to form a composite image
US5729300A (en) Double-screen simultaneous viewing circuit of a wide-television
EP0326152B1 (en) Digital convergence correcting apparatus
JPH06141351A (ja) 信号発生装置
KR20000069502A (ko) 표시장치, 마커신호 구성방법, 마커신호 검출회로 및 제어신호 발생회로
US5021887A (en) Method and circuit for composing still image of picture-in-picture
US4752823A (en) Image recording apparatus for generating a still image from a video signal
KR930011968B1 (ko) 디지탈 수직 비임 랜딩 보정 회로
US4305092A (en) Video projection apparatus
US5398119A (en) Photoelectric conversion device's shading correction circuit
GB2262407A (en) Television display apparatus for screen and video signals with different aspect ratios
US5635988A (en) Apparatus and method for maintaining synchronism between a picture signal and a matrix scanned array
US5301021A (en) Display with vertical scanning format transformation
JPH04330893A (ja) 画像表示装置
US5894332A (en) Scanning circuit structure of a television receiver
EP0387911B1 (en) CRT- matrix type video display system
US4763048A (en) Method and circuit for controlling the operating point of a video amplifier
EP0463028A1 (en) Stereo signal monitoring
US5764303A (en) Vertical deflection control circuit and television receiver using such vertical deflection control circuit
JP3550302B2 (ja) 往復偏向式映像信号表示装置

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19980806