JPH04309092A - Video signal processing unit - Google Patents
Video signal processing unitInfo
- Publication number
- JPH04309092A JPH04309092A JP3074857A JP7485791A JPH04309092A JP H04309092 A JPH04309092 A JP H04309092A JP 3074857 A JP3074857 A JP 3074857A JP 7485791 A JP7485791 A JP 7485791A JP H04309092 A JPH04309092 A JP H04309092A
- Authority
- JP
- Japan
- Prior art keywords
- data
- interpolation
- chroma
- sampling
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000002123 temporal effect Effects 0.000 claims 1
- 238000005070 sampling Methods 0.000 abstract description 24
- 238000011084 recovery Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 12
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Complex Calculations (AREA)
- Color Television Systems (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Description
【0001】0001
【産業上の利用分野】本発明は、テレビジョン色信号を
ディジタル処理する映像信号処理装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal processing apparatus for digitally processing television color signals.
【0002】0002
【従来の技術】図6は、従来の映像信号処理装置のブロ
ック回路図で、1はサンプリング回路で、クロマ入力信
号を色副搬送波周波数Fscを4逓倍したサンプリング
周波数でもって標本化する。2はディジタル色信号処理
回路、3はD/A変換器、4はアナログ・ローパスフィ
ルタ(以下、「LPF」という)である。2. Description of the Related Art FIG. 6 is a block circuit diagram of a conventional video signal processing apparatus. Reference numeral 1 denotes a sampling circuit which samples a chroma input signal at a sampling frequency that is four times the color subcarrier frequency Fsc. 2 is a digital color signal processing circuit, 3 is a D/A converter, and 4 is an analog low-pass filter (hereinafter referred to as "LPF").
【0003】図7および図8は、ディジタル色信号処理
回路2およびD/A変換器3における信号の様子を説明
するため図である。図において、7はクロマ入力信号で
、NTSC方式では3.579545MHzのキャリア
信号を、2つの色差信号(R−Y,B−Y)で直角平衡
変調した搬送色信号である。8はクロマ信号7を標本化
するサンプリングポイント、9はD/A変換した結果得
られるクロマ信号である。FIGS. 7 and 8 are diagrams for explaining the state of signals in the digital color signal processing circuit 2 and the D/A converter 3. In the figure, 7 is a chroma input signal, which in the NTSC system is a carrier color signal obtained by orthogonally balanced modulating a 3.579545 MHz carrier signal with two color difference signals (R-Y, B-Y). 8 is a sampling point for sampling the chroma signal 7, and 9 is a chroma signal obtained as a result of D/A conversion.
【0004】次に、動作について説明する。クロマ信号
7は、サンプリング回路1で色副搬送波周波数Fscを
4逓倍した周波数で標本化され、各サンプリングポイン
ト8の標本化デ−タA〜Dが得られる。こうして得られ
たディジタルデ−タA〜DをそのままD/A変換すると
、図7のようなクロマ信号9が得られる。また、サンプ
リングポイント8とクロマ入力信号7との位相差が、図
8の場合には、図8のようなクロマ信号9となる。次い
でクロマ信号9は、LPF4を通ってクロマ出力信号1
0に復元される。Next, the operation will be explained. The chroma signal 7 is sampled by the sampling circuit 1 at a frequency obtained by multiplying the color subcarrier frequency Fsc by four, and sampled data A to D at each sampling point 8 are obtained. When the digital data A to D thus obtained are directly D/A converted, a chroma signal 9 as shown in FIG. 7 is obtained. Further, when the phase difference between the sampling point 8 and the chroma input signal 7 is as shown in FIG. 8, the chroma signal 9 as shown in FIG. 8 is obtained. Next, the chroma signal 9 passes through the LPF 4 and becomes the chroma output signal 1.
Restored to 0.
【0005】[0005]
【発明が解決しようとする課題】従来の映像信号処理装
置は、出力クロマ信号を正弦波に復元するために、かな
り複雑なフィルタを設計しなければならず、現実には、
どうしても色相ズレや色濃度ムラがでる等の不具合があ
った。また、サンプル周波数そのものを高くとるという
手段もあるが、信号処理速度そのものが高くなるため、
実現が困難であった。[Problems to be Solved by the Invention] Conventional video signal processing devices have to design quite complex filters in order to restore output chroma signals to sine waves.
There were unavoidable problems such as hue shift and uneven color density. Another option is to increase the sampling frequency itself, but this increases the signal processing speed itself, so
It was difficult to realize this.
【0006】本発明は、上記のような問題点を解消する
ためになされたもので、サンプル周波数を上げることな
く、クロマ出力信号をクロマ入力信号に近づけることが
できるとともに、色相ズレや色濃度ムラを抑えることが
できる映像信号処理装置を得ることを目的とする。The present invention has been made to solve the above-mentioned problems, and it is possible to bring the chroma output signal closer to the chroma input signal without increasing the sampling frequency, and also to eliminate hue shift and color density unevenness. An object of the present invention is to obtain a video signal processing device that can suppress the noise.
【0007】[0007]
【課題を解決するための手段】本発明に係る映像信号処
理装置は、クロマ信号が正弦波であることから、三角関
数を用いてディジタル信号の補間を行い、もとのディジ
タルデ−タと補間したデ−タとから出力クロマ信号を復
元するようにしたものである。[Means for Solving the Problem] Since the chroma signal is a sine wave, the video signal processing device according to the present invention interpolates the digital signal using trigonometric functions, and interpolates the original digital data and the interpolated signal. The output chroma signal is restored from the received data.
【0008】[0008]
【作用】本発明におけるディジタルデ−タの補間は、デ
ィジタル処理において4Fscにより標本化されたクロ
マ信号を、三角関数の関係によって補間を行って8Fs
cのサンプリングデ−タとし、このデ−タをクロマ信号
に復元する。このため、より正確な復元を行うことがで
きる。[Operation] In the interpolation of digital data in the present invention, a chroma signal sampled by 4Fsc in digital processing is interpolated using the relationship of trigonometric functions to obtain 8Fs.
c sampling data, and restore this data to a chroma signal. Therefore, more accurate restoration can be performed.
【0009】[0009]
【実施例】図1は、本発明の一実施例のブロック回路図
である。図において、5は三角関数の演算を行う演算回
路、6は演算で算出したデ−タを元のデ−タの間に補間
する補間回路である。DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a block circuit diagram of an embodiment of the present invention. In the figure, 5 is an arithmetic circuit for calculating trigonometric functions, and 6 is an interpolation circuit for interpolating the data calculated by the calculation between the original data.
【0010】図2,図3,図4および図5は、本実施例
におけるクロマ入力信号7とクロマ信号9の様子を説明
するための図で、以下、最もよく行なわれているキャリ
ア周波数fscの4倍でサンプリングを行ない、こうし
て得られたデ−タを、fscの8倍の周波数でキャリア
復元を行なう場合について説明する。図において、10
はデ−タの補間を行なう補間ポイントである。FIGS. 2, 3, 4, and 5 are diagrams for explaining the state of the chroma input signal 7 and the chroma signal 9 in this embodiment. A case will be described in which sampling is performed at four times the frequency and carrier restoration is performed on the data thus obtained at a frequency eight times fsc. In the figure, 10
is an interpolation point at which data is interpolated.
【0011】次に、動作について説明する。クロマ入力
信号7から、色副搬送波周波数Fscを4逓倍した周波
数で標本化することで、各サンプリングポイント8の標
本化デ−タA〜Dが得られる。演算回路5は、得られた
ディジタルデ−タA〜Dから、各デ−タ間の補間デ−タ
a〜dを算出し、補間回路6は、各補間ポイン10にお
いて算出した補間デ−タa〜dを補間し、従来の2倍の
デ−タ量にした上で、D/A変換器3でアナログのクロ
マ信号9に変換し、LPF4でキャリア復元を行うこと
でクロマ出力信号10が得られる。Next, the operation will be explained. By sampling the chroma input signal 7 at a frequency obtained by multiplying the color subcarrier frequency Fsc by four, sampled data A to D at each sampling point 8 are obtained. The arithmetic circuit 5 calculates interpolation data a to d between each data from the obtained digital data A to D, and the interpolation circuit 6 calculates the interpolation data a to d calculated at each interpolation point 10. After interpolating a to d to double the amount of data compared to the conventional one, the D/A converter 3 converts it to an analog chroma signal 9, and the LPF 4 performs carrier restoration to create the chroma output signal 10. can get.
【0012】ここで、ディジタルデ−タA〜Dの補間方
法について説明する。クロマ信号の波形は、常に正弦波
で表されることから、補間する点は三角関数によって求
めることができる。すなわち、標本化デ−タAのある位
相を0とすると、標本化デ−タBの位相は90°、補間
デ−タaの位相は45°であることから、標本化デ−タ
A=αsinθ
とおくと、デ−タB,aは、それぞれ
B=αsin(θ+90°)=αcosθ
a=αsin(θ+45°)=(1/√2)(αsin
θ+αcosθ) =(1/√2)(A
+B)と表わすことができる。[0012] Here, a method of interpolating digital data A to D will be explained. Since the waveform of the chroma signal is always represented by a sine wave, the interpolation points can be determined using trigonometric functions. That is, if a certain phase of sampled data A is 0, the phase of sampled data B is 90°, and the phase of interpolated data a is 45°, so that sampled data A= When αsinθ is set, data B and a are respectively B=αsin(θ+90°)=αcosθ
a=αsin(θ+45°)=(1/√2)(αsin
θ+αcosθ) = (1/√2)(A
+B).
【0013】同様にして、b,c,dのデ−タも求める
ことができる。具体的には
1/√2=0.707106・・・=0.
5+0.125+0.0625
+・・・
‥‥‥■となるため、具現化しやすい演算回路5として
、■式第1項までの近似を求めることにすると、図2ま
たは図3のようになり、項数を多くした場合、つまり、
係数が1/√2の場合には、図3または図4のようにな
る。Similarly, data b, c, and d can also be obtained. Specifically, 1/√2=0.707106...=0.
5+0.125+0.0625
+...
‥‥‥■ Therefore, if we determine the approximation up to the first term of the ■ expression as an arithmetic circuit 5 that is easy to implement, the result will be as shown in Fig. 2 or 3, and when the number of terms is increased, that is,
When the coefficient is 1/√2, the result is as shown in FIG. 3 or 4.
【0014】なお、上記の実施例では、キャリア復元の
周波数に8Fscを使用したが、より高い周波数を使用
し、補間デ−タを増やすことで、さらに復元精度を高め
ることができる。また、三角関数の関係から、各補間の
ポイント10の補間デ−タa〜dを求める■式の係数を
1/√2としたが、、近似値であれば充分な効果を奏す
る。In the above embodiment, 8Fsc is used as the carrier restoration frequency, but the restoration accuracy can be further improved by using a higher frequency and increasing the amount of interpolation data. Further, from the relationship of trigonometric functions, the coefficient of formula (2) for obtaining the interpolated data a to d at point 10 of each interpolation was set to 1/√2, but an approximation value will have a sufficient effect.
【0015】[0015]
【発明の効果】以上のように、本発明によれば、サンプ
リングポイント8と補間ポイント10との位相関係にも
とづく三角関数を用いて補間デ−タを求めているので、
標本化するクロマ入力信号とサンプリングクロックとの
位相差によってクロマ出力信号は変形することなく正弦
波形で出力されるので、色相および飽和度の変化が抑制
できる効果がある。As described above, according to the present invention, interpolated data is obtained using trigonometric functions based on the phase relationship between the sampling point 8 and the interpolation point 10.
Since the chroma output signal is output in a sinusoidal waveform without being deformed due to the phase difference between the chroma input signal to be sampled and the sampling clock, changes in hue and saturation can be suppressed.
【図1】本発明の一実施例のブロック回路図である。FIG. 1 is a block circuit diagram of an embodiment of the present invention.
【図2】本実施例のクロマ入力信号の波形図である。FIG. 2 is a waveform diagram of a chroma input signal in this embodiment.
【図3】本実施例のサンプリングポイントおよび補間ポ
イントを示す図である。FIG. 3 is a diagram showing sampling points and interpolation points in this embodiment.
【図4】本実施例のサンプリングポイントおよび補間ポ
イントを示す図である。FIG. 4 is a diagram showing sampling points and interpolation points in this embodiment.
【図5】本実施例の補間されたクロマ入力信号の波形図
である。FIG. 5 is a waveform diagram of an interpolated chroma input signal of this embodiment.
【図6】従来の映像信号処理回路のブロック回路図であ
る。FIG. 6 is a block circuit diagram of a conventional video signal processing circuit.
【図7】従来例のクロマ入力信号とサンプリングポイン
トおよび補間ポイントを示す図である。FIG. 7 is a diagram showing a chroma input signal, sampling points, and interpolation points in a conventional example.
【図8】従来例の補間されたクロマ信号の波形を示す図
である。FIG. 8 is a diagram showing a waveform of an interpolated chroma signal in a conventional example.
1 サンプリング回路 2 ディジタル色信号処理回路 3 D/A変換器 4 ローパス・フィルタ 5 演算回路 6 補間回路 1 Sampling circuit 2 Digital color signal processing circuit 3 D/A converter 4 Low pass filter 5 Arithmetic circuit 6 Interpolation circuit
Claims (1)
倍で標本化する手段と、この標本化手段により得られた
時間的に連続する2つの値A,BについてC=(1/√
2)(A+B)もしくはその近似値を計算する手段と、
この計算値Cを前記標本値A,B間に補間し、時間的に
A,C,Bの順に出力する手段とを備えたことを特徴と
する映像信号処理装置。[Claim 1] A television color signal with a carrier frequency of 4
C=(1/√
2) means for calculating (A+B) or an approximate value thereof;
A video signal processing device comprising means for interpolating the calculated value C between the sample values A and B and outputting the calculated value C in the temporal order of A, C, and B.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7485791A JP2650162B2 (en) | 1991-04-08 | 1991-04-08 | Video signal processing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7485791A JP2650162B2 (en) | 1991-04-08 | 1991-04-08 | Video signal processing device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04309092A true JPH04309092A (en) | 1992-10-30 |
JP2650162B2 JP2650162B2 (en) | 1997-09-03 |
Family
ID=13559410
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7485791A Expired - Fee Related JP2650162B2 (en) | 1991-04-08 | 1991-04-08 | Video signal processing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2650162B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0822517A2 (en) * | 1996-07-29 | 1998-02-04 | Matsushita Electric Industrial Co., Ltd. | One-dimensional time series data compression method and one-dimensional time series data decompression method. |
-
1991
- 1991-04-08 JP JP7485791A patent/JP2650162B2/en not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0822517A2 (en) * | 1996-07-29 | 1998-02-04 | Matsushita Electric Industrial Co., Ltd. | One-dimensional time series data compression method and one-dimensional time series data decompression method. |
EP0822517A3 (en) * | 1996-07-29 | 1998-08-05 | Matsushita Electric Industrial Co., Ltd. | One-dimensional time series data compression method and one-dimensional time series data decompression method. |
US5905814A (en) * | 1996-07-29 | 1999-05-18 | Matsushita Electric Industrial Co., Ltd. | One-dimensional time series data compression method, one-dimensional time series data decompression method |
Also Published As
Publication number | Publication date |
---|---|
JP2650162B2 (en) | 1997-09-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5512946A (en) | Digital video signal processing device and TV camera device arranged to use it | |
KR100352630B1 (en) | Sample Ratio Converter and Sample Conversion Method | |
JPH03124190A (en) | Device and method for interpolating signal | |
JPS5846788A (en) | Digital color television signal demodulator | |
JPH04309092A (en) | Video signal processing unit | |
JP2811647B2 (en) | Digital color difference signal modulation method | |
US5200812A (en) | Sampling frequency down-converting apparatus | |
JPS6074893A (en) | Digital color decoder | |
JPS6148316B2 (en) | ||
JPH0515087B2 (en) | ||
JP2532774B2 (en) | Color signal phase compensation circuit | |
JPS60111590A (en) | Digital processor of chrominance signal | |
JP2670722B2 (en) | Digital color encoder | |
JP2507002B2 (en) | Quadrature two-phase modulator | |
JPS62266903A (en) | Digital fm modulation system | |
JPH07111625A (en) | Video signal demodulation circuit | |
JPH03209918A (en) | Integral interpolating device for pcm modulator/ demodulator | |
JP2964595B2 (en) | Video signal processing circuit | |
JPH03127589A (en) | Video chroma signal processing circuit | |
JPS5922436B2 (en) | digital color encoder | |
JPH0122795B2 (en) | ||
JPH0361397B2 (en) | ||
JPS58715B2 (en) | Digital color encoder | |
JPS61290894A (en) | Digital processing chrominance signal processing device | |
JPH03201789A (en) | Color signal processing circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |