JPH0423039A - One-chip microcomputer - Google Patents
One-chip microcomputerInfo
- Publication number
- JPH0423039A JPH0423039A JP2127206A JP12720690A JPH0423039A JP H0423039 A JPH0423039 A JP H0423039A JP 2127206 A JP2127206 A JP 2127206A JP 12720690 A JP12720690 A JP 12720690A JP H0423039 A JPH0423039 A JP H0423039A
- Authority
- JP
- Japan
- Prior art keywords
- counter
- program
- chip microcomputer
- gate
- microcomputer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Executing Machine-Instructions (AREA)
- Microcomputers (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は待ち時間(No 0peration時間)
をカウンタに値を入れることによシ設定できるワンチッ
プマイコンに関するものである。[Detailed Description of the Invention] [Industrial Application Field] This invention is applicable to the waiting time (No 0 operation time)
This relates to a one-chip microcomputer that can be set by inputting a value into a counter.
従来のワンチップマイコンの一例を第2図に示し説明す
る。An example of a conventional one-chip microcomputer is shown in FIG. 2 and will be described.
図において、11はプログラム拳カウ/り、12はRO
Mである。In the figure, 11 is the program fist cow/ri, 12 is RO
It is M.
第3図はプログラム中で待ち時間を作るときの構成を示
す説明図で、従来のワンチップマイコンを用いたプログ
ラムの構成を示すものである。FIG. 3 is an explanatory diagram showing a configuration for creating a waiting time in a program, and shows the configuration of a program using a conventional one-chip microcomputer.
この第3図において、13はメインルーチンを示し、1
4m 、 14bはウェイト(WAIT) 、15m
、 15bはウェイト・ルーチン(WAITルーチン)
を示す。In this FIG. 3, 13 indicates the main routine, and 1
4m, 14b is weight (WAIT), 15m
, 15b is a wait routine (WAIT routine)
shows.
つぎに第2図に示すワンチップマイコンの動作を第3図
を参照して説明する。Next, the operation of the one-chip microcomputer shown in FIG. 2 will be explained with reference to FIG. 3.
第2図に示すプログラム・カウンタ11は基本クロック
φに同期してインクリメントされている。The program counter 11 shown in FIG. 2 is incremented in synchronization with the basic clock φ.
よって、プログラム中で待ち時間を作る場合には、第3
図に示すようにNOP (No 0peration
)命令を羅列したシ、ループさせるなどの方法を用いる
。Therefore, when creating a waiting time in the program, the third
As shown in the figure, NOP (No 0 operation)
) Use methods such as listing instructions or looping them.
上記のような従来のワンチップマイコンでは、プログラ
ム中で待ち時間を作る場合、以上のようにソフトウェア
で対応しなければならず、ROM使用量が増加し、ソフ
トウェアへの負担が大きくなるという課題があった。With conventional one-chip microcontrollers as described above, if a wait time is created in a program, it must be handled by software as described above, which poses the problem of increased ROM usage and a greater burden on the software. there were.
この発明はかかる課題を解決するためになされたもので
、ソフトウェアの負担を軽減するワンチップマイコンを
得ることを目的とする。This invention was made to solve this problem, and aims to provide a one-chip microcomputer that reduces the burden of software.
この発明によるワンチップマイコンは、プログラムeカ
ウンタを制御するカウンタを備え、待ち時間をマイコン
内のハードウェアにより、任意の時間設定し得るように
したものである。The one-chip microcomputer according to the present invention includes a counter that controls a program e-counter, and allows the waiting time to be set to an arbitrary time using hardware within the microcomputer.
この発明においては、マイコン内のカウンタにある値を
入れることによシ、その値に応じた待ち時間が設定でき
る。In this invention, by entering a certain value into a counter in the microcomputer, the waiting time can be set according to that value.
以下、図面に基づきこの発明の実施例を詳細に説明する
。Hereinafter, embodiments of the present invention will be described in detail based on the drawings.
第1図はこの発明によるワンチップマイコンの一実施例
を示すブロック図で、ワンチップマイコンのプログラム
・カウンタ部分を示すものである。FIG. 1 is a block diagram showing an embodiment of a one-chip microcomputer according to the present invention, and shows a program counter portion of the one-chip microcomputer.
図において、1Fiプログラム・カウンタ、2はROM
、3#″tプログラム・カウンタ1を制御するカラ/り
、4はゲートである。In the figure, 1Fi program counter, 2 ROM
, 3#''t is a gate that controls the program counter 1. 4 is a gate.
そして、待ち時間をマイコン内のハードウェアによシ任
意の時間設定し得るように構成されている。The configuration is such that the waiting time can be set to any desired time using hardware within the microcomputer.
つぎにこの第1図に示す実施例の動作を説明する。Next, the operation of the embodiment shown in FIG. 1 will be explained.
まず、ゲート4はカウンタ3がOのと!ONで、0以外
のときOFFであシ、このカウンタ3は通常0である。First, gate 4 assumes that counter 3 is O! It is ON, and it is OFF when it is other than 0. This counter 3 is normally 0.
つぎに、カウンタ3にある値を入れると、ゲート4はO
FFされる。このカウンタ3は基本クロックφに同期し
て0までカウントされ、その間プログラムΦカウンタ1
はインクリメントされない。Next, when a certain value is input into counter 3, gate 4 becomes O
It will be FF. This counter 3 counts up to 0 in synchronization with the basic clock φ, while the program φ counter 1
is not incremented.
そして、カウンタ3が0になるとゲート4がONされ、
プログラム・カウンタ1のインクリメントが始まる。Then, when the counter 3 becomes 0, the gate 4 is turned on,
Increment of program counter 1 begins.
なお、上記実施例では、ゲート4のONになる条件をカ
ウンタ3がOのときとしたが、カウンタ3のオーバーフ
ロー時としてもよい。その場合、カウンタ3はアップカ
ウンタでもよい。In the above embodiment, the condition for turning on the gate 4 is when the counter 3 is O, but it may also be when the counter 3 overflows. In that case, counter 3 may be an up counter.
この発明は以上説明したとおシ、マイコン内のカウンタ
に値を入れることにより待ち時間を設定できるので、ソ
フトウェアの負担を軽減することができる効果75Xあ
る。As described above, this invention has the effect of reducing the burden on software by 75X because the waiting time can be set by entering a value into a counter in the microcomputer.
第4図はこの発明によるワンチップマイコンの一実施例
を示すブロック図、第2図は従来のワンチップマイコン
の一例を示すブロック図、第3図は従来のワンチップマ
イコンを用いたプログラムの構成を示す説明図である。
1や拳eeプロクラム参カウンタ、3eaamカウンタ
、4・Φ・豐ゲート。FIG. 4 is a block diagram showing an embodiment of a one-chip microcomputer according to the present invention, FIG. 2 is a block diagram showing an example of a conventional one-chip microcomputer, and FIG. 3 is a configuration of a program using a conventional one-chip microcomputer. FIG. 1 and fist ee program participation counter, 3eaam counter, 4, Φ, and toyo gate.
Claims (1)
時間をマイコン内のハードウェアにより、任意の時間設
定し得るようにしたことを特徴とするワンチップマイコ
ン。A one-chip microcomputer that is equipped with a counter that controls a program counter, and that the wait time can be set to any desired time using hardware within the microcomputer.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2127206A JPH0423039A (en) | 1990-05-17 | 1990-05-17 | One-chip microcomputer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2127206A JPH0423039A (en) | 1990-05-17 | 1990-05-17 | One-chip microcomputer |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0423039A true JPH0423039A (en) | 1992-01-27 |
Family
ID=14954349
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2127206A Pending JPH0423039A (en) | 1990-05-17 | 1990-05-17 | One-chip microcomputer |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0423039A (en) |
-
1990
- 1990-05-17 JP JP2127206A patent/JPH0423039A/en active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0423039A (en) | One-chip microcomputer | |
JPS6054012A (en) | Numerical controller | |
JPH05134960A (en) | Local processing system | |
JPH0328933A (en) | Task control method | |
JPH03274810A (en) | Semiconductor integrated circuit | |
JPS605302A (en) | Programming method of sequence controller | |
JPH0283633A (en) | Controller for utility program | |
JPS63182724A (en) | Central processing unit | |
JPH02137054A (en) | Information processor | |
JPS61213928A (en) | Alteration system for program | |
JPH01161470A (en) | Microprocessor | |
JPS628230A (en) | Program specialization system | |
JPH01177660A (en) | Information processing device | |
JPH0462093B2 (en) | ||
JPH04243406A (en) | Software configulation system | |
JPH01130229A (en) | Computer | |
JPH03240830A (en) | Microcontroller | |
JPH0683637A (en) | Interruption processing system for microcomputer | |
JPH01228007A (en) | Oscillation control device | |
JPH0236434A (en) | System for correcting source program in compiler priority | |
JPH03238531A (en) | Timer interruption suppressing system | |
JPH04349529A (en) | Screen control system for window application | |
JPH08272727A (en) | System event processing mechanism | |
JPH02128221A (en) | Central processing unit with function for concealing content of program | |
JPS63178335A (en) | Microprocessor |