JPH0412665A - Switching power supply - Google Patents

Switching power supply

Info

Publication number
JPH0412665A
JPH0412665A JP11387590A JP11387590A JPH0412665A JP H0412665 A JPH0412665 A JP H0412665A JP 11387590 A JP11387590 A JP 11387590A JP 11387590 A JP11387590 A JP 11387590A JP H0412665 A JPH0412665 A JP H0412665A
Authority
JP
Japan
Prior art keywords
winding
field effect
voltage
effect transistor
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11387590A
Other languages
Japanese (ja)
Other versions
JP2861246B2 (en
Inventor
Akinobu Okagawa
岡川 昭伸
Hiroji Kato
加藤 博二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP11387590A priority Critical patent/JP2861246B2/en
Publication of JPH0412665A publication Critical patent/JPH0412665A/en
Application granted granted Critical
Publication of JP2861246B2 publication Critical patent/JP2861246B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

PURPOSE:To prevent a large current flow through a switching transistor by connecting a diode with such polarity as a reverse bias is applied to turn a FET OFF, upon throw-in of power supply, through utilization of a voltage induced in an auxiliary winding. CONSTITUTION:An auxiliary winding 12a and a diode 24 are arranged on the secondary of a transformer. When a power supply is thrown in to turn a switching transistor 3 ON for the first time, a voltage having such polarity as increasing the drain voltage of a FET 13 is induced in the secondary winding 12. Since the auxiliary winding 12a is wound such that the black mark point has positive polarity, the voltage induced in the auxiliary winding 12a causes to reverse bias the gate potential of the FET 13 through the diode 24. Consequently, turn ON operation of the FET is prevented thus preventing overcurrent flow through the switching transistor.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は産業用や民生用の電子機器に直流安定化電圧を
供給するスイッチング電源装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a switching power supply device that supplies DC stabilized voltage to industrial and consumer electronic equipment.

従来の技術 近年、各種高性能な電子機器の開発にともない、その電
子機器に用いられる電源も高機能、高性能が要求されて
きている。その中で高能率動作として特徴のある電力の
回生動作を行わせる電源装置の改善についても各種提案
かなされている。
2. Description of the Related Art In recent years, with the development of various high-performance electronic devices, the power supplies used in the electronic devices are also required to have high functionality and high performance. Among these, various proposals have been made for improving power supply devices that perform electric power regeneration operation, which is characterized by high efficiency operation.

(たとえば、特願平1−235035号)従来、この種
のスイッチング電源装置は第2図に示すような構成であ
った。
(For example, Japanese Patent Application No. 1-235035) Conventionally, this type of switching power supply device has a configuration as shown in FIG.

第2図において、1は直流電源、2は抵抗、3はスイッ
チ手段としてのトランジスタ、4はコレクタ巻線、5は
ベース巻線、6は抵抗、7は抵抗、8はコンデンサ、9
はダイオード、10はトランジスタ、11はコンデンサ
、12は2次巻線、13は電界効果型トランジスタ、1
4は電界効果型トランジスタ13の寄生ダイオード、1
5は平滑コンデンサ、16.16’ は出力端子、17
は基準電源、18は誤差増幅器、19はパルス幅変換器
、20は抵抗、21は抵抗、22はコンデンサ、23は
ダイオード、25はトランスという構成要素となってい
る。
In Figure 2, 1 is a DC power supply, 2 is a resistor, 3 is a transistor as a switch means, 4 is a collector winding, 5 is a base winding, 6 is a resistor, 7 is a resistor, 8 is a capacitor, 9
is a diode, 10 is a transistor, 11 is a capacitor, 12 is a secondary winding, 13 is a field effect transistor, 1
4 is a parasitic diode of the field effect transistor 13, 1
5 is a smoothing capacitor, 16.16' is an output terminal, 17
The components are a reference power supply, 18 an error amplifier, 19 a pulse width converter, 20 a resistor, 21 a resistor, 22 a capacitor, 23 a diode, and 25 a transformer.

つぎに第2図の各構成要素相互の関係と動作について説
明する。直流電源1が接続されると抵抗2を介して起動
電流がトランジスタ3に流れ、トランジスタ3はオンす
る。トランジスタ3のオンにともなってコレクタ巻線4
と電磁結合している巻線5に電圧が誘起され、抵抗6を
介してトランジスタ3に電流が流れるため、トランジス
タ3はオンを続ける。一方トランジスタ3がオンしてい
るとき、抵抗7を介してコンデンサ8は充電され、所定
の電圧に達するとダイオード9を介してトランジスタ1
0をオンさせ、トランジスタ3はオフする。トランジス
タ3がオンしている期間にトランス25に貯えられたエ
ネルギーはコンデンサ11にその一部が充電され、コレ
クタ電圧の上昇を抑えてノイズの低減を図るとともに2
次巻線12から電界効果型トランジスタ13の寄生ダイ
オード14を通じて平滑コンデンサ15に放出され、出
力端子16.16’を介して負荷に供給される。出力端
子16.16’間の電圧は基準電源17と誤差増幅器1
8で比較・増幅されパルス幅変換器19に加わる。パル
ス幅変換器19は前記入力を所定のパルス幅に変換した
後抵抗20を介して電界効果型トランジスタ13に印加
し、電界効果型トランジスタ13をオンからオフへ移行
させる。もし出力端子16.16’間の電圧が基準電源
17より高ければ2次巻線12からすへてのエネルギー
が平滑コンデンサ15に放出された後も電界効果型トラ
ンジスタ13をオンさせ続け、平滑コンデンサ15から
電界効果型トランジスタ13を通じて2次巻線12に電
流を流し続ける。
Next, the mutual relationship and operation of each component shown in FIG. 2 will be explained. When the DC power source 1 is connected, a starting current flows to the transistor 3 via the resistor 2, and the transistor 3 is turned on. As the transistor 3 turns on, the collector winding 4
A voltage is induced in the winding 5 which is electromagnetically coupled to the transistor 3, and a current flows to the transistor 3 via the resistor 6, so the transistor 3 continues to be turned on. On the other hand, when transistor 3 is on, capacitor 8 is charged via resistor 7, and when a predetermined voltage is reached, transistor 1 is charged via diode 9.
0 is turned on and transistor 3 is turned off. A portion of the energy stored in the transformer 25 while the transistor 3 is on is charged into the capacitor 11, suppressing the rise in collector voltage and reducing noise.
It is discharged from the next winding 12 through the parasitic diode 14 of the field effect transistor 13 to the smoothing capacitor 15, and is supplied to the load via the output terminal 16, 16'. The voltage between the output terminals 16 and 16' is the voltage between the reference power supply 17 and the error amplifier 1.
8 and is compared and amplified and applied to the pulse width converter 19. The pulse width converter 19 converts the input into a predetermined pulse width, and then applies the pulse width to the field effect transistor 13 via the resistor 20, thereby turning the field effect transistor 13 from on to off. If the voltage between the output terminals 16 and 16' is higher than the reference power supply 17, the field effect transistor 13 continues to be turned on even after all the energy from the secondary winding 12 is released to the smoothing capacitor 15, and the smoothing capacitor 15 continues to flow current to the secondary winding 12 through the field effect transistor 13.

電界効果型トランジスタ13がオフしたとき、トランス
25に貯えられていたエネルギーはコレクタ巻線4から
コンデンサ11を介して直流電源1へ回生される。この
ときコンデンサ22.抵抗21で決まる時間トランジス
タ10のベースには電流が流れるため、トランジスタ3
は所定の時間オンが遅れ、コンデンサ11に貯えられた
エネルギーがトランジスタ3で短絡されることを防止す
る。
When the field effect transistor 13 is turned off, the energy stored in the transformer 25 is regenerated from the collector winding 4 to the DC power supply 1 via the capacitor 11. At this time, capacitor 22. Since current flows through the base of transistor 10 for a time determined by resistor 21, transistor 3
is delayed for a predetermined period of time to prevent the energy stored in the capacitor 11 from being short-circuited by the transistor 3.

コレクタ巻線4から直流電源1ヘエネルギーの回生が続
きコンデンサ11の両端電圧が低下して逆極性になると
ダイオード23は導通しコンデンサ11の両端電圧をク
ランプする。その後トランジスタ10は再びオフになり
トランジスタ3をオンさせて再び直流電源1からコレク
タ巻線4を介して電流を流し、トランス25にエネルギ
ーを貯える動作を繰り返す。
When energy continues to be regenerated from the collector winding 4 to the DC power source 1 and the voltage across the capacitor 11 decreases to reverse polarity, the diode 23 becomes conductive and clamps the voltage across the capacitor 11. Thereafter, the transistor 10 is turned off again, the transistor 3 is turned on, and the operation of causing current to flow from the DC power supply 1 through the collector winding 4 again and storing energy in the transformer 25 is repeated.

もし、出力端子16.16’間の電圧が低下すればパル
ス幅変換器19の出力は電界効果型トランジスタ13を
オフさせるように出力されるため寄生ダイオード14を
介して2次巻線12から平滑コンデンサ15へのエネル
ギー放出が終了すれば平滑コンデンサ15から2次巻線
12を介して電流は流れないので前記エネルギー回生は
行われず、出力端子16.16’間の電圧は上昇する。
If the voltage between the output terminals 16 and 16' decreases, the output of the pulse width converter 19 is output to turn off the field effect transistor 13, so that it is smoothed from the secondary winding 12 via the parasitic diode 14. When the energy release to the capacitor 15 is completed, no current flows from the smoothing capacitor 15 through the secondary winding 12, so the energy regeneration is not performed and the voltage between the output terminals 16 and 16' increases.

また、出力端子16.16’間の電圧が上昇すれば前記
動作とは逆の動作を行い出力端子16.16’間の電圧
を一定に保つ。
Further, if the voltage between the output terminals 16 and 16' increases, the operation is reversed to the above operation to keep the voltage between the output terminals 16 and 16' constant.

発明が解決しようとする課題 このような従来の技術では直流電源(1)が接続されて
トランジスタ3が初めてオンしたとき2次巻線12を介
して電界効果型トランジスタ13のドイフに電圧が印加
されるが平滑コンデンサ15には何の電荷も貯えられて
おらずパルス幅変換器19の動作も停止したままである
ので、電界効果型トランジスタ13はオフしようとする
。しかしながら電界効果型トランジスタ13は第3図に
示すようにそのゲート・ドレイン間は寄生容量26かあ
るため、ドレインに印加された電圧は寄生容量26を介
して抵抗20を流れパルス幅変換器19に印加される。
Problems to be Solved by the Invention In such conventional technology, when the DC power supply (1) is connected and the transistor 3 is turned on for the first time, a voltage is applied to the double of the field effect transistor 13 via the secondary winding 12. However, since no charge is stored in the smoothing capacitor 15 and the operation of the pulse width converter 19 remains stopped, the field effect transistor 13 attempts to turn off. However, since the field effect transistor 13 has a parasitic capacitance 26 between its gate and drain as shown in FIG. applied.

寄生容量26の値を1500PF、 ドレインに印加さ
れる電圧の上昇率を200V/μSとすると寄生容量2
6を流れる電流は0.45 Aにも達する。抵抗20の
値は通常20〜50Ωに選定されるので、このため +11  もしパルス幅変換器19の内部で抵抗20が
等価的に出力端子16′に接続されていても電界効果型
トランジスタ13のゲートには 9〜22.5Vの電圧
が印加され、電界効果型トランジスタ13はオンしてし
まう。したがってトランジスタ3がオンしているときに
、電界効果型トランジスタ13もオンするためコレクタ
巻線4のインダクタンスは消滅し、トランジスタ3には
過大な電流が流れ最悪の場合にはトランジスタ3が焼損
してしまうことになる。とくにプラズマ放電器に使用さ
れるスイッチング電源装置の場合出力端子16.16’
間電圧は定格時150〜200vに選定されるため、電
界効果型トランジスタ13のドレインに印加される電圧
の上昇率は2000V/μSに達することもまれではな
く、この場合には3Aの電流が流れることになり、とて
も使用できるものではなかった。
If the value of the parasitic capacitance 26 is 1500PF and the rate of increase of the voltage applied to the drain is 200V/μS, then the parasitic capacitance 2
The current flowing through 6 reaches as much as 0.45 A. Since the value of the resistor 20 is usually selected to be between 20 and 50 Ω, for this reason +11 A voltage of 9 to 22.5 V is applied to , and the field effect transistor 13 is turned on. Therefore, when the transistor 3 is on, the field effect transistor 13 is also on, so the inductance of the collector winding 4 disappears, and an excessive current flows through the transistor 3, causing the transistor 3 to burn out in the worst case. It will end up being put away. Especially in the case of switching power supplies used in plasma dischargers, the output terminals 16.16'
Since the voltage between them is selected to be 150 to 200 V at the rated time, it is not uncommon for the rate of increase in the voltage applied to the drain of the field effect transistor 13 to reach 2000 V/μS, and in this case, a current of 3 A flows. As a result, it was not very usable.

(2)一方前記課題を防止するためトランジスタ3を大
型化すれば装置全体の高価格化となる。
(2) On the other hand, if the size of the transistor 3 is increased in order to prevent the above problem, the price of the entire device will increase.

(3)  また電界効果型トランジスタ13をバイポー
ラトランジスタとダイオードの並列接続素子に置きかえ
ればこのような課題はないが、バイポーラトランジスタ
はその動作スピードが遅く、またベース電流が必要であ
るのでスイッチング損失およびドライブ損失が増加し、
高周波動作ができないため、トランス、ヒートシンクの
大型化、駆動回路の複雑化、内部損失の増加をまねき、
装置としての大型化、高価格化、低効率化、信頼性の低
下となっていた。
(3) Also, if the field effect transistor 13 is replaced with a bipolar transistor and a diode connected in parallel, this problem will not occur, but the bipolar transistor has a slow operating speed and requires a base current, so switching loss and Drive losses increase,
Since high frequency operation is not possible, the transformer and heat sink become larger, the drive circuit becomes more complex, and internal losses increase.
This resulted in larger devices, higher prices, lower efficiency, and lower reliability.

本発明は上記課題に留意し、電源投入時にも安定した動
作が行われ、小型、低価格、高信頼性。
The present invention takes the above-mentioned problems into consideration, and has stable operation even when the power is turned on, is small in size, low in price, and has high reliability.

高効率のスイッチング電源を提供しようとするものであ
る。
The aim is to provide a highly efficient switching power supply.

課題を解決するだめの手段 本発明は上記目的を達成するために、第1.第2および
第3の巻線を有するトランスと、前記第1の巻線の一端
に接続した第1のスイッチング手段と第1のコンデンサ
の並列回路と、この並列回路の他端と第1の巻線の他端
間に接続された電源と、第2の巻線の両端に接続された
第2のコンデンサと電界効果型トランジスタの直列回路
と、第3の巻線の一端と前記電界効果型トランジスタの
ゲート間に電界効果型トランジスタに逆バイアスが加わ
る向きに接続された整流素子とを具備し、第1のスイッ
チング手段を周期的にオンオフさせ電源より第1の巻線
に電流を流す第1の制御手段と、第2のコンデンサの両
端電圧を検出し、電界効果型トランジスタをオンオフさ
せ、この両端電圧を一定に保つ第2の制御手段を有する
構成とし制御手段で第1のスイッチング手段をスイッチ
ングさせることによりトランスの第1の巻線に電流を流
すことにより貯えられたエネルギーは、第2の巻線を介
して電界効果型トランジスタのスイッチングにより第2
のコンデンサに放出する。
Means for Solving the Problems In order to achieve the above objects, the present invention has the following features: a transformer having second and third windings; a parallel circuit of a first switching means connected to one end of the first winding; and a first capacitor; a power supply connected between the other ends of the wire; a series circuit of a second capacitor and a field effect transistor connected to both ends of the second winding; and one end of the third winding and the field effect transistor. a rectifying element connected between the gates of the field-effect transistor in a direction in which a reverse bias is applied to the field-effect transistor; The configuration includes a control means and a second control means that detects the voltage across the second capacitor, turns on and off the field effect transistor, and maintains the voltage between the ends constant, and the control means switches the first switching means. The energy stored by passing current through the first winding of the transformer is transferred to the second winding by switching the field effect transistors through the second winding.
discharge into the capacitor.

さらに第2のコンデンサが所定の電圧に達しているとき
には、電界効果型トランジスタがオンを続け、エネルギ
ーを第1の巻線を介して第1のコンデンサから電源に回
生ずる。このように第2の制御手段により電界効果型ト
ランジスタのオン期間を制御し、平滑コンデンサである
第2のコンデンサの電圧を一定に保つように制御される
Further, when the second capacitor reaches a predetermined voltage, the field effect transistor remains on and energy is recovered from the first capacitor to the power supply via the first winding. In this way, the second control means controls the on-period of the field effect transistor, and is controlled to keep the voltage of the second capacitor, which is a smoothing capacitor, constant.

ここで、第1のコンデンサに電荷が貯っていないときに
、第1のスイッチング手段がオンする場合、そのエネル
ギーが第2の巻線を介して電界効果型トランジスタにか
かる。この場合、第2の制御手段によりオフしているか
、電界効果型トランジスタのドレイン−ゲート間に寄生
容量かあるため、ドレインに発生した電圧がゲートに加
わり、電界効果型トランジスタがオンするように働く。
Here, when the first switching means is turned on when no charge is stored in the first capacitor, the energy is applied to the field effect transistor via the second winding. In this case, either it is turned off by the second control means or there is a parasitic capacitance between the drain and gate of the field effect transistor, so the voltage generated at the drain is applied to the gate and acts to turn on the field effect transistor. .

オンすると第2のコンデンサに電荷が貯ってないので、
第2の巻線が短絡されたことになり、第1のスイッチン
グ手段に大電流かながれる。これを防ぐために第3の巻
線に同しように発生した電圧を利用し、整流素子を介し
て電界効果型トランジスタをオフするように逆バイアス
かかかるような極性で接続されているので、電界効果型
トランジスタのゲートに逆バイアスかかかり、第1のス
イツチング手段がオンしているときに、電界効果型トラ
ンジスタがオンすることはない。
When it is turned on, there is no charge stored in the second capacitor, so
This means that the second winding is short-circuited, and a large current flows through the first switching means. To prevent this, the voltage generated in the same way is used in the third winding, and the field effect transistor is connected with a polarity that is reverse biased to turn off the field effect transistor through the rectifier. When the gate of the field effect transistor is reverse biased and the first switching means is on, the field effect transistor is not turned on.

実施例 以下、本発明の一実施例について第1図を参照しながら
説明する。第1図において従来例の第3図と同じものは
同一の符号を付して説明は省略する。第2図に追加され
たのはトランス2次側に設けた第3の巻線である補助巻
線12aとダイオード24である。
EXAMPLE Hereinafter, an example of the present invention will be described with reference to FIG. In FIG. 1, the same parts as in the conventional example shown in FIG. What has been added to FIG. 2 is an auxiliary winding 12a, which is a third winding provided on the secondary side of the transformer, and a diode 24.

つぎに、上記構成要素の関連動作を説明する。Next, the related operations of the above components will be explained.

まず第1のスイッチング手段であるトランジスタ3が第
1の制御手段によりはしめてオンしたとき第2の巻線で
ある2次巻線12には第2のスイ。
First, when the transistor 3, which is the first switching means, is turned on by the first control means, a second switch is generated in the secondary winding 12, which is the second winding.

チング手段である電界効果型トランジスタ13のドレイ
ン電圧を上昇させる極性の電圧が誘起される。また補助
巻線12aにも電圧が誘起されるかその極性は第1図の
中の黒点中か正になるよう巻回されているためダイオー
ド24を介して電界効果型トランジスタ13のゲート電
位を逆バイアスすることによって、従来例で説明した第
3図の寄生容量26を介して流れる電流を吸収し、ゲー
ト・ソース間の電圧の上昇を抑制する。この結果電界効
果型トランジスタ13はオンしてトランジスタ3に大電
流を流すようなことがなくオフを続ける。所定の時間経
過後2次巻線12および補助巻線12aの電圧の極性が
反転すれば2次巻線12から寄生ダイオード14を介し
て平滑コンデンサ15ヘエネルギー放電が行われる。前
記動作を(り返して出力電圧16.16’間の電圧が上
昇すれば誤差増幅器18.基準電源17.パルス幅変換
器19で構成され、出力電圧を一定に保つ第2の制御手
段による動作を開始し電界効果型トランジスタ13をオ
ン・オフさせる信号を抵抗20を介して電界効果型トラ
ンジスタのゲートに与えるが、電界効果型トランジスタ
13がオンしなければならないときにはダイオード24
は補助巻線12aの出力電圧で逆バイアスされるためパ
ルス幅変換器19による動作に支障を与えることはない
A voltage with a polarity that increases the drain voltage of the field effect transistor 13, which is the switching means, is induced. In addition, a voltage is induced in the auxiliary winding 12a, and since it is wound so that its polarity is positive, as shown in the black dot in FIG. By biasing, the current flowing through the parasitic capacitance 26 shown in FIG. 3 explained in the conventional example is absorbed, and the rise in voltage between the gate and source is suppressed. As a result, the field effect transistor 13 is turned on and continues to be turned off without causing a large current to flow through the transistor 3. After a predetermined period of time has elapsed, if the polarities of the voltages in the secondary winding 12 and the auxiliary winding 12a are reversed, energy is discharged from the secondary winding 12 to the smoothing capacitor 15 via the parasitic diode 14. If the above operation is repeated and the voltage between the output voltages 16 and 16' increases, the second control means consisting of the error amplifier 18, reference power supply 17, and pulse width converter 19 to keep the output voltage constant is activated. A signal to turn on and off the field effect transistor 13 is applied to the gate of the field effect transistor via the resistor 20, but when the field effect transistor 13 must be turned on, the diode 24
Since it is reverse biased by the output voltage of the auxiliary winding 12a, it does not interfere with the operation of the pulse width converter 19.

以上の説明はNチャネル電界効果型トランジスタを用い
た場合で行ったか、Pチャネル電界効果型トランジスタ
を用いた場合は、ダイオード24の極性も異なることは
明らかである。
Although the above description has been made for the case where an N-channel field effect transistor is used, it is clear that the polarity of the diode 24 will be different if a P-channel field effect transistor is used.

発明の効果 以上の説明より明らかなように本発明によれば電界効果
型トランジスタのドレイン電圧が印加されている間、ゲ
ートに接続されたダイオードが導通し、電界効果型トラ
ンジスタは逆バイアスされるので確実にオフできる したがって、スイッチングトランジスタが初めてオンし
たときに生じる電界効果型トランジスタのオン動作を防
止できるため、スイッチングトランジスタに過大な電流
が流れることを防止でき、トランジスタに小型・安価な
部品が使用でき、スイッチングトランジスタの焼損も防
止できるため、信頼性が高いとともに、小型で、安価な
、高効率なスイッチング電源が実現できる。
Effects of the Invention As is clear from the above explanation, according to the present invention, while the drain voltage of the field effect transistor is applied, the diode connected to the gate is conductive, and the field effect transistor is reverse biased. Since it can be turned off reliably, it is possible to prevent the field effect transistor from turning on, which occurs when the switching transistor is turned on for the first time. This prevents excessive current from flowing through the switching transistor, and allows the use of small and inexpensive components in the transistor. Since burnout of the switching transistor can also be prevented, a highly reliable, compact, inexpensive, and highly efficient switching power supply can be realized.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例のスイッチング電源装置の構
成を示す回路図、第2図は従来の技術によるスイッチン
グ電源装置の構成を示す回路図、第3図は電界効果型ト
ランジスタの内部等価回路図である。 1・・・・・・直流電源、3・・・・・・トランジスタ
(第1のスイッチング手段)、4・・・・・・コレクタ
巻線(第1の巻線)11・・・・・・コンデンサ(第1
のコンデンサ)、12・・・・・・2次巻線(第2の巻
線)、12a・・・・・・補助巻線(第3の巻線)、1
3・・・・・・電界効果型トランジスタ(第2のスイッ
チング)、14・・・・・・寄生ダイオード、15・・
・・・・平滑コンデンサ(第2のコンデンサ)、17・
・・・・・基準電源、18・・・・・・誤差増幅器、1
9・・・・・・パルス幅変換器、24・・・・ダイオー
ド、25・・・・・・トランス。
FIG. 1 is a circuit diagram showing the configuration of a switching power supply device according to an embodiment of the present invention, FIG. 2 is a circuit diagram showing the configuration of a switching power supply device according to the conventional technology, and FIG. 3 is an internal equivalent of a field effect transistor. It is a circuit diagram. 1...DC power supply, 3...Transistor (first switching means), 4...Collector winding (first winding) 11... Capacitor (1st
capacitor), 12... Secondary winding (second winding), 12a... Auxiliary winding (third winding), 1
3... Field effect transistor (second switching), 14... Parasitic diode, 15...
... Smoothing capacitor (second capacitor), 17.
...Reference power supply, 18...Error amplifier, 1
9... Pulse width converter, 24... Diode, 25... Transformer.

Claims (1)

【特許請求の範囲】[Claims] 第1、第2および第3の巻線を有するトランスと、前記
第1の巻線の一端に接続した第1のスイッチング手段と
第1のコンデンサの並列回路と、前記並列回路の他端と
前記第1の巻線の他端間に接続された電源と、前記第2
の巻線の両端に接続された第2のコンデンサと第2のス
イッチング手段である電界効果型トランジスタの直列回
路と、前記第3の巻線の一端と前記電界効果型トランジ
スタのゲート間前記電界効果型トランジスタに逆バイア
スが加えられる向きに接続された整流素子とを具備し、
前記第1のスイッチング手段を制御し、前記第1の巻線
に電流を流す第1の制御手段と、前記第2のスイッチン
グ手段を制御し、前記第2のコンデンサの両端電圧を一
定に保つ第2の制御手段を有するスイッチング電源装置
a transformer having first, second, and third windings; a parallel circuit including a first switching means connected to one end of the first winding; and a first capacitor; a power supply connected between the other end of the first winding;
a series circuit of a second capacitor connected to both ends of the winding and a field effect transistor serving as a second switching means; and a field effect between one end of the third winding and the gate of the field effect transistor. and a rectifying element connected in a direction in which a reverse bias is applied to the type transistor,
a first control means for controlling the first switching means to cause a current to flow through the first winding; and a first control means for controlling the second switching means and keeping the voltage across the second capacitor constant. A switching power supply device having two control means.
JP11387590A 1990-04-26 1990-04-26 Switching power supply Expired - Fee Related JP2861246B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11387590A JP2861246B2 (en) 1990-04-26 1990-04-26 Switching power supply

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11387590A JP2861246B2 (en) 1990-04-26 1990-04-26 Switching power supply

Publications (2)

Publication Number Publication Date
JPH0412665A true JPH0412665A (en) 1992-01-17
JP2861246B2 JP2861246B2 (en) 1999-02-24

Family

ID=14623306

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11387590A Expired - Fee Related JP2861246B2 (en) 1990-04-26 1990-04-26 Switching power supply

Country Status (1)

Country Link
JP (1) JP2861246B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8372812B2 (en) 2009-02-26 2013-02-12 Aker Biomarine Asa Phospholipid and protein tablets
US8697138B2 (en) 2007-03-28 2014-04-15 Aker Biomarine As Methods of using krill oil to treat risk factors for cardiovascular, metabolic, and inflammatory disorders
US9375453B2 (en) 2007-03-28 2016-06-28 Aker Biomarine Antarctic As Methods for producing bioeffective krill oil compositions
US9621048B2 (en) 2010-12-02 2017-04-11 Murata Manufacturing Co., Ltd. Switching power-supply circuit
US9867856B2 (en) 2014-01-10 2018-01-16 Aker Biomarine Antarctic As Phospholipid compositions and their preparation

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8697138B2 (en) 2007-03-28 2014-04-15 Aker Biomarine As Methods of using krill oil to treat risk factors for cardiovascular, metabolic, and inflammatory disorders
US9375453B2 (en) 2007-03-28 2016-06-28 Aker Biomarine Antarctic As Methods for producing bioeffective krill oil compositions
US9644169B2 (en) 2007-03-28 2017-05-09 Aker Biomarine Antarctic As Bioeffective krill oil compositions
US9644170B2 (en) 2007-03-28 2017-05-09 Aker Biomarine Antarctic As Bioeffective krill oil compositions
US9816046B2 (en) 2007-03-28 2017-11-14 Aker Biomarine Antarctic As Bioeffective krill oil compositions
US9889163B2 (en) 2007-03-28 2018-02-13 Aker Biomarine Antarctic As Bioeffective krill oil compositions
US10010567B2 (en) 2007-03-28 2018-07-03 Aker Biomarine Antarctic As Bioeffective krill oil compositions
US8372812B2 (en) 2009-02-26 2013-02-12 Aker Biomarine Asa Phospholipid and protein tablets
US9621048B2 (en) 2010-12-02 2017-04-11 Murata Manufacturing Co., Ltd. Switching power-supply circuit
US9867856B2 (en) 2014-01-10 2018-01-16 Aker Biomarine Antarctic As Phospholipid compositions and their preparation

Also Published As

Publication number Publication date
JP2861246B2 (en) 1999-02-24

Similar Documents

Publication Publication Date Title
JP4395881B2 (en) Synchronous rectifier circuit for switching power supply
JPH0549251A (en) Method for minimizing switching loss in power switching device
US6930896B2 (en) Power regeneration circuit and power conversion system
JP2555245Y2 (en) High efficiency power supply circuit
JPH0412665A (en) Switching power supply
JP2002084756A (en) Synchronous rectifying circuit for switching power supply
JP2563385B2 (en) Switching regulator device
JPH0681500B2 (en) Switching circuit
JPS5937667B2 (en) voltage converter
JPH10136646A (en) Synchronous rectifier
JP3373194B2 (en) Switching power supply
JP2797514B2 (en) Switching power supply device and plasma discharge device using the same
JP3429420B2 (en) Switching power supply
JP3619116B2 (en) Synchronous rectifier drive circuit in flyback converter
JPH114578A (en) Voltage converter device
JPH11341799A (en) Synchronous rectifying dc-to-dc converter
JP3393990B2 (en) Switching power supply
JPS6115523A (en) Rush current suppressing circuit
JP3245774B2 (en) DC-DC converter
KR850001950Y1 (en) The electric source stabling circuit
JP2002084745A (en) Synchronous rectifying circuit of switching power supply
JPH0767273B2 (en) Snubber circuit
JPS5932218Y2 (en) DC DC conversion circuit
JPH0681499B2 (en) Snubber circuit
JP2002199709A (en) Switching power circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees