JPH0389484U - - Google Patents
Info
- Publication number
- JPH0389484U JPH0389484U JP15058089U JP15058089U JPH0389484U JP H0389484 U JPH0389484 U JP H0389484U JP 15058089 U JP15058089 U JP 15058089U JP 15058089 U JP15058089 U JP 15058089U JP H0389484 U JPH0389484 U JP H0389484U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- output
- trigger pulse
- display device
- synchronous frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 claims description 6
- 239000003990 capacitor Substances 0.000 claims 1
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Details Of Television Scanning (AREA)
Description
第1図は、この考案のマルチスキヤンデイスプ
レイ装置の一実施例を示す概略回路構成図、第2
,3図は、それぞれ第1図の要部回路図及び回路
各部の信号波形図、第4図ないし第6図は、それ
ぞれこの考案のマルチスキヤンデイスプレイ装置
の他の実施例を示す要部回路図、第7図は、従来
のマルチスキヤンデイスプレイ装置の一例を示す
概略回路構成図である。 7……同期周波数判別回路、71,72,73
……出力線路、11,21,31,41……マル
チスキヤンデイスプレイ装置、12,23,34
,42……トリガパルス生成回路、13……単安
定マルチバイブレータ、14……映像ブランキン
グ回路。
レイ装置の一実施例を示す概略回路構成図、第2
,3図は、それぞれ第1図の要部回路図及び回路
各部の信号波形図、第4図ないし第6図は、それ
ぞれこの考案のマルチスキヤンデイスプレイ装置
の他の実施例を示す要部回路図、第7図は、従来
のマルチスキヤンデイスプレイ装置の一例を示す
概略回路構成図である。 7……同期周波数判別回路、71,72,73
……出力線路、11,21,31,41……マル
チスキヤンデイスプレイ装置、12,23,34
,42……トリガパルス生成回路、13……単安
定マルチバイブレータ、14……映像ブランキン
グ回路。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 同期周波数が異なる複数の映像信号を、そ
れぞれに固有の同期周波数に応じた偏向走査によ
り画面表示するマルチスキヤンデイスプレイ装置
であつて、あらかじめ想定した同期周波数の種類
に対応する複数の出力線路を有し、画面表示する
映像信号の同期周波数に対応する出力線路を、他
の出力線路と異なる信号レベルに切り替える同期
周波数判別回路と、この同期周波数判別回路の複
数の出力線路に接続され、少なくとも2出力線路
の信号レベルの変化を捕えてトリガパルスを生成
するトリガパルス生成回路と、このトリガパルス
生成回路の出力によりトリガされ、前記偏向走査
が安定するまでの一定期間だけ実質的な映像出力
を停止する映像ブランキング手段を具備すること
を特徴とするマルチスキヤンデイスプレイ装置。 (2) 前記トリガパルス生成回路は、前記同期周
波数判別回路の複数の出力線路のそれぞれに接続
したターンオン時間とターンオフ時間に差を有す
る複数のスイツチング素子と、これら複数のスイ
ツチング素子の出力論理和をとるオアゲート回路
からなり、前記ターンオン時間とターンオフ時間
の差に相当するパルス幅をもつトリガパルスを出
力することを特徴とする請求項1記載のマルチス
キヤンデイスプレイ装置。 (3) 前記トリガパルス生成回路は、前記同期周
波数判別回路の複数の出力線路にそれぞれ結合コ
ンデンサを介して共通接続した微分回路と、この
微分回路の微分出力のうち正負いずれか一方の極
性のパルスを出力するクランプ回路を有すること
を特徴とする請求項1記載のマルチスキヤンデイ
スプレイ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15058089U JPH0389484U (ja) | 1989-12-27 | 1989-12-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15058089U JPH0389484U (ja) | 1989-12-27 | 1989-12-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0389484U true JPH0389484U (ja) | 1991-09-12 |
Family
ID=31696923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15058089U Pending JPH0389484U (ja) | 1989-12-27 | 1989-12-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0389484U (ja) |
-
1989
- 1989-12-27 JP JP15058089U patent/JPH0389484U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0389484U (ja) | ||
JPS60169686U (ja) | Crt表示装置 | |
JPS5814172U (ja) | オシロスコ−プ | |
JPS61206365U (ja) | ||
JPH0510455Y2 (ja) | ||
JPS63117169U (ja) | ||
JPS61290482A (ja) | デイスプレイ装置用同期入力装置 | |
JPS63158058U (ja) | ||
JPH0365359U (ja) | ||
JPS6195170U (ja) | ||
JPS61111271U (ja) | ||
JPS63120474U (ja) | ||
JPS6438690U (ja) | ||
JPS6197263U (ja) | ||
JPH0328886U (ja) | ||
JPH0469978U (ja) | ||
JPS60132071U (ja) | 同期切り換え回路 | |
JPS643261U (ja) | ||
JPS61370U (ja) | 映像信号記録システム | |
JPS6036692U (ja) | ディスプレイ装置 | |
JPS63114565U (ja) | ||
JPH0438176U (ja) | ||
JPS61206363U (ja) | ||
JPS6387959U (ja) | ||
JPS611975U (ja) | デイジタルテレビジヨン受像機 |