JPH0363250U - - Google Patents
Info
- Publication number
- JPH0363250U JPH0363250U JP12307189U JP12307189U JPH0363250U JP H0363250 U JPH0363250 U JP H0363250U JP 12307189 U JP12307189 U JP 12307189U JP 12307189 U JP12307189 U JP 12307189U JP H0363250 U JPH0363250 U JP H0363250U
- Authority
- JP
- Japan
- Prior art keywords
- memory control
- data
- processor
- instructions
- holding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Dram (AREA)
Description
第1図は本考案に係るメモリ制御装置を適用し
たシステムの概略ブロツク図、第2図は第1図に
示したシステムの具体的な構成例を示した図、第
3図a乃至jはメモリからデータを読取る際の動
作を説明するためのタイムチヤートである。 1……プロセツサ、2……メモリ、3……メモ
リ制御部、4……保持部。
たシステムの概略ブロツク図、第2図は第1図に
示したシステムの具体的な構成例を示した図、第
3図a乃至jはメモリからデータを読取る際の動
作を説明するためのタイムチヤートである。 1……プロセツサ、2……メモリ、3……メモ
リ制御部、4……保持部。
Claims (1)
- プロセツサからの指示によつてダイナミツクR
AMのアクセス制御を行なうメモリ制御手段と、
プロセツサがダイナミツクRAM内のデータを読
出すときに前記メモリ制御手段からの指示によつ
てダイナミツクRAM内のデータを先読みして保
持する保持手段とを有し、前記メモリ制御手段は
、ダイナミツクRAMのリフレツシユ期間中に前
記保持手段に保持されているデータを読出してプ
ロセツサに与えるようになつていることを特徴と
するメモリ制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12307189U JPH0363250U (ja) | 1989-10-20 | 1989-10-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12307189U JPH0363250U (ja) | 1989-10-20 | 1989-10-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0363250U true JPH0363250U (ja) | 1991-06-20 |
Family
ID=31671062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12307189U Pending JPH0363250U (ja) | 1989-10-20 | 1989-10-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0363250U (ja) |
-
1989
- 1989-10-20 JP JP12307189U patent/JPH0363250U/ja active Pending