JPH0337123Y2 - - Google Patents

Info

Publication number
JPH0337123Y2
JPH0337123Y2 JP1982199182U JP19918282U JPH0337123Y2 JP H0337123 Y2 JPH0337123 Y2 JP H0337123Y2 JP 1982199182 U JP1982199182 U JP 1982199182U JP 19918282 U JP19918282 U JP 19918282U JP H0337123 Y2 JPH0337123 Y2 JP H0337123Y2
Authority
JP
Japan
Prior art keywords
recording
switch
power
playback
turned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1982199182U
Other languages
Japanese (ja)
Other versions
JPS5999208U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP19918282U priority Critical patent/JPS5999208U/en
Publication of JPS5999208U publication Critical patent/JPS5999208U/en
Application granted granted Critical
Publication of JPH0337123Y2 publication Critical patent/JPH0337123Y2/ja
Granted legal-status Critical Current

Links

Description

【考案の詳細な説明】 〔産業上の利用分野〕 本考案は、録音・再生兼用のヘツドの切換をス
イツチング操作で行うテープレコーダの録音・再
生切換回路に関する。
[Detailed Description of the Invention] [Industrial Field of Application] The present invention relates to a recording/playback switching circuit for a tape recorder in which a head for both recording and playback is switched by a switching operation.

〔従来の技術〕[Conventional technology]

録音・再生兼用のヘツドを備えたテープレコー
ダにおいて、第1図に示したような構成をもつた
切換回路が知られている。この従来の切換回路
は、電源スイツチ1からリレーコイル2を介して
スイツチ回路部のスイツチSW1に結線されてお
り、また電源スイツチ1は録音アンプ3に接続さ
れている。そして、録音アンプ3の出力は、録
音・再生ヘツド4に与えられ、リレーコイル2で
作動するスイツチSW2を介して接地されている。
再生アンプ5は、録音・再生ヘツド4に接続され
ると共に、リレーコイル2で作動されるスイツチ
SW3を介して接地されている。
In a tape recorder equipped with a head for both recording and playback, a switching circuit having a configuration as shown in FIG. 1 is known. In this conventional switching circuit, a power switch 1 is connected to a switch SW 1 of a switch circuit section via a relay coil 2, and the power switch 1 is connected to a recording amplifier 3. The output of the recording amplifier 3 is applied to a recording/playback head 4 and grounded via a switch SW 2 operated by a relay coil 2.
The playback amplifier 5 is connected to the recording/playback head 4 and has a switch operated by the relay coil 2.
Grounded via SW 3 .

〔考案が解決しようとする課題〕[The problem that the idea aims to solve]

このような回路構成を採用すると、電源スイツ
チ1のオンと同時にスイツチSW1を切り換えると
き、各ポイントB1,A1,B2,A2の電位は、第2
図にそれぞれ示したように推移する。
If such a circuit configuration is adopted, when switch SW 1 is turned on at the same time as power switch 1 is turned on, the potential of each point B 1 , A 1 , B 2 , A 2 will be
The transition is as shown in the figure.

すなわち、ポイントA1の電位は常時Lレベル
にあるが、スイツチSW1をオンした時点aからリ
レーコイル2によりスイツチSW2がオンする時点
bまでの期間で、ポイントA2における電位は、
急激に変化する。
That is, the potential at point A1 is always at the L level, but during the period from time a when switch SW1 is turned on to time b when switch SW2 is turned on by relay coil 2, the potential at point A2 is:
Change rapidly.

これは、スイツチSW2がリレーコイル2の逆起
電力やリレーによるメカ的な遅れのために、第2
図に示したように、時点bにてオンとなる。した
がつて、スイツチSW2の遅れにより、ポイント
B1と同レベルにあるポイントB2がポイントB1
同様に急激に変化し、これにより録音アンプ3の
電源が素早く立上り、録音・再生ヘツド4が帯磁
されてしまうことになる。
This is due to the back electromotive force of relay coil 2 and the mechanical delay caused by the relay.
As shown in the figure, it is turned on at time b. Therefore, due to the delay in Switch SW 2 , points will be
Point B2 , which is at the same level as B1 , suddenly changes like point B1 , and as a result, the power to the recording amplifier 3 is quickly turned on, and the recording/playback head 4 is magnetized.

このように、電源オン時に録音・再生ヘツド4
が帯磁されてしまつた場合、記録媒体に対する誤
録音が行われてしまう。
In this way, when the power is turned on, the recording/playback head 4
If the recording medium becomes magnetized, erroneous recording will occur on the recording medium.

そこで、本考案は、このような問題を解消する
ために案出されたものであり、録音アンプの電源
の立上りを遅らせることによつて、電源オン時に
ヘツドが帯磁されることを防止したテープレコー
ダ用の録音・再生切換回路を提供することを目的
とする。
Therefore, the present invention was devised to solve this problem, and is a tape recorder that prevents the head from becoming magnetized when the power is turned on by delaying the start-up of the power to the recording amplifier. The purpose is to provide a recording/playback switching circuit for

〔課題を解決するための手段〕[Means to solve the problem]

本考案のテープレコーダの録音・再生切換回路
は、この目的を達成するために、録音・再生兼用
のヘツドと、該ヘツドの録音・再生を切り換える
とともに、電源オフ時には録音側に切り換えられ
ているスイツチと、該スイツチを駆動するリレー
手段と、録音アンプとを備えており、前記録音ア
ンプの電源の立上りを前記リレー手段の電源の立
上りよりも遅らせる遅延手段を、前記録音アンプ
の電源入力側に設けたことを特徴とする。
In order to achieve this purpose, the recording/playback switching circuit of the tape recorder of the present invention has a head that is used for both recording and playback, and a switch that switches the head between recording and playback, and which is switched to the recording side when the power is turned off. , a relay means for driving the switch, and a recording amplifier, and a delay means is provided on the power input side of the recording amplifier to delay the rise of the power of the recording amplifier than the rise of the power of the relay means. It is characterized by:

〔作 用〕[Effect]

本考案の録音・再生切換回路においては、録音
アンプの電源入力側に電源の立上りを遅延させる
手段を設け、この遅延手段によつて、スイツチ回
路部の電源よりも遅れて録音アンプの電源が立上
がるようにした。
In the recording/playback switching circuit of the present invention, a means is provided on the power input side of the recording amplifier to delay the rise of the power, and this delay means causes the power to the recording amplifier to turn on later than the power to the switch circuit section. I tried to rise.

したがつて、電源オン時における録音待機中の
録音アンプの出力電位がリレー手段による切換え
動作によりGNDレベルとなるため、ヘツドの帯
磁が防止される。
Therefore, since the output potential of the recording amplifier in recording standby when the power is turned on becomes the GND level by the switching operation by the relay means, magnetization of the head is prevented.

〔実施例〕〔Example〕

以下、図面を参照しながら、実施例によつて本
考案を具体的に説明する。
Hereinafter, the present invention will be specifically explained by way of examples with reference to the drawings.

本実施例の録音・再生切換回路は、第3図に示
すように、電源スイツチ11と録音アンプ13の
電源入力側との間に、遅延回路12が設けられて
いる。また、電源スイツチ11は、リレーコイル
14を介してスイツチ回路部のスイツチSW1′に
電圧を印加するように、リレーコイル14に接続
されている。
In the recording/playback switching circuit of this embodiment, as shown in FIG. 3, a delay circuit 12 is provided between the power switch 11 and the power input side of the recording amplifier 13. Further, the power switch 11 is connected to the relay coil 14 so as to apply a voltage to the switch SW 1 ' of the switch circuit section via the relay coil 14.

リレーコイル14によりオンオフされるスイツ
チSW2′は、オン状態で録音アンプ13の出力を
接地するものである。そして、スイツチSW2′が
オフのとき、録音アンプ13の出力は、録音・再
生ヘツド15に入力されるようになつている。
The switch SW2 ', which is turned on and off by the relay coil 14, grounds the output of the recording amplifier 13 when it is on. When the switch SW 2 ' is off, the output of the recording amplifier 13 is input to the recording/playback head 15.

また、録音・再生ヘツド15は、再生アンプ1
6にも接続されている。再生アンプ16の入力側
には、リレーコイル14による付勢でスイツチ
SW2′とは逆にオフ・オンされるスイツチSW3′が
設けられている。
The recording/playback head 15 also includes a playback amplifier 1.
6 is also connected. On the input side of the regenerative amplifier 16, a switch is activated by the relay coil 14.
A switch SW 3 ′ is provided which is turned off and on in the opposite direction to SW 2 ′.

回路12は、トランジスタTr1及びTr2、ツエ
ナーダイオードZ1、コンデンサC、抵抗R1及び
R2を備えている。そして、スイツチSW1′がオン
したとき、コンデンサCの放電電流によつてトラ
ンジスタTr2のベース電圧が維持され、トランジ
スタTr1のツエナーダイオードZ1によつて設定さ
れたベース電圧の上昇が遅れる。
The circuit 12 includes transistors Tr 1 and Tr 2 , a Zener diode Z 1 , a capacitor C, a resistor R 1 and
Equipped with R2 . When the switch SW 1 ' is turned on, the base voltage of the transistor Tr 2 is maintained by the discharge current of the capacitor C, and the rise of the base voltage set by the Zener diode Z 1 of the transistor Tr 1 is delayed.

このような構成の切換回路において、スイツチ
SW1′をオンとすると、ポイントB1及びポイント
A1それぞれの電位上昇は、スイツチSW1をオン
した時点a′及びリレーコイル14によりスイツチ
SW2′がオンされる時点b′の差を生じて作用する
ことに関して従来と変わらない。しかし、遅延回
路12による作用でポイントB2′の電位上昇は少
なくとも時点b′以降となるので、時点b′にてスイ
ツチSW2′がオンされることにより、ポイント
A2′の出力電位はGNDレベルにたもたれるために
変化を生じない。
In a switching circuit with such a configuration, the switch
When SW 1 ′ is turned on, point B 1 and point
The potential rise of each A1 is caused by the switch a' and the relay coil 14 when the switch SW1 is turned on.
There is no change from the conventional method in that the SW 2 ′ acts by creating a difference in the time point b′ at which SW 2 ′ is turned on. However, due to the action of the delay circuit 12, the potential at point B 2 ' increases at least after time b', so by turning on the switch SW 2 ' at time b', the potential at point B 2 ' increases.
The output potential of A 2 ' does not change because it rests on the GND level.

したがつて、ポイントA2′の電位はGNDレベル
のまま変化しないので、パワーオン時におけるヘ
ツド15の帯磁が生じない。
Therefore, since the potential at point A 2 ' remains unchanged at the GND level, the head 15 is not magnetized when the power is turned on.

回路12としては、第3図に示すような構成の
遅延回路に代えて、第5図に示すように、2個の
ツエーナダイオードZ2,Z3及び抵抗R3を備えた
遅延回路を使用することもできる。
As the circuit 12, instead of the delay circuit having the configuration as shown in FIG. 3, a delay circuit including two Zener diodes Z 2 and Z 3 and a resistor R 3 as shown in FIG. 5 is used. You can also.

この回路構成では、電源スイツチ11のオン動
作と同時にスイツチSW1′がオンする。しかし、
ツエーナダイオードZ2のカソード側がスイツチ
SW1′に接続され、アノード側が録音アンプ13
側に接続されているので、パワーオンのときスイ
ツチSW1′がオンしても、各ポイントA1′,A2′,
B1′,B2′の電位は、第4図の場合と同じ状況にな
る。その結果、ヘツド13に対する帯磁を避ける
ことができる。
In this circuit configuration, the switch SW 1 ' is turned on at the same time as the power switch 11 is turned on. but,
The cathode side of Zener diode Z 2 is the switch.
Connected to SW 1 ', the anode side is connected to the recording amplifier 13
Since each point A 1 , A 2 ′,
The potentials of B 1 ' and B 2 ' are in the same situation as in the case of FIG. As a result, magnetization of the head 13 can be avoided.

〔考案の効果〕[Effect of idea]

以上に説明したように、本考案のテープレコー
ダの録音・再生切換回路によれば、録音アンプの
電源の立上りを遅らせることにより、パワーオン
時における録音アンプの出力電位をGNDレベル
に保持するようにしたので、ヘツドの帯磁が防止
される。その結果、記録媒体に対する誤録音を防
止することができる。
As explained above, according to the recording/playback switching circuit of the tape recorder of the present invention, by delaying the rise of the power supply to the recording amplifier, the output potential of the recording amplifier is held at the GND level when the power is turned on. This prevents the head from becoming magnetized. As a result, erroneous recording on the recording medium can be prevented.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の録音・再生切換回路を示し、第
2図はその回路の各ポイントにおけるパワーオン
時の電位変化を示し、第3図は本考案実施例の録
音・再生切換回路を示し、第4図はその回路の各
ポイントにおけるパワーオン時の電位変化を示
し、第5図は他の実施例の回路構成を示す。 1,11……電源スイツチ、2,14……リレ
ーコイル、3,13……録音アンプ、4,15…
…録音・再生ヘツド、5,16……再生アンプ、
12……遅延回路、SW1〜SW3,SW1′〜SW3′…
…スイツチ、A1,A2,B1,B2,A1′,A2′,B1′,
B2′……ポイント、Tr1,Tr2……トランジスタ、
Z1〜Z3……ツエナーダイオード、C……コンデン
サ、R1〜R3……抵抗。
FIG. 1 shows a conventional recording/playback switching circuit, FIG. 2 shows potential changes at each point of the circuit at power-on, and FIG. 3 shows a recording/playback switching circuit according to an embodiment of the present invention. FIG. 4 shows potential changes at each point of the circuit at power-on, and FIG. 5 shows the circuit configuration of another embodiment. 1,11...Power switch, 2,14...Relay coil, 3,13...Recording amplifier, 4,15...
...recording/playback head, 5,16...playback amplifier,
12...Delay circuit, SW 1 to SW 3 , SW 1 ' to SW 3 '...
…Switch, A 1 , A 2 , B 1 , B 2 , A 1 ′, A 2 ′, B 1 ′,
B 2 ′...point, Tr 1 , Tr 2 ...transistor,
Z 1 to Z 3 ... Zener diode, C ... Capacitor, R 1 to R 3 ... Resistor.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 録音・再生兼用のヘツドと、該ヘツドの録音・
再生を切り換えるとともに、電源オフ時には録音
側に切り換えられているスイツチと、該スイツチ
を駆動するリレー手段と、録音アンプとを備えて
おり、前記録音アンプの電源の立上りを前記リレ
ー手段の電源の立上りよりも遅らせる遅延手段
を、前記録音アンプの電源入力側に設けたことを
特徴とするテープレコーダの録音・再生切換回
路。
A head that can be used for both recording and playback, and a head that can be used for both recording and playback.
The device includes a switch that switches playback and is switched to the recording side when the power is turned off, relay means for driving the switch, and a recording amplifier, and the rise of the power of the recording amplifier is synchronized with the rise of the power of the relay means. A recording/playback switching circuit for a tape recorder, characterized in that a delay means for delaying the recording amplifier is provided on the power input side of the recording amplifier.
JP19918282U 1982-12-22 1982-12-22 Tape recorder recording/playback switching circuit Granted JPS5999208U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19918282U JPS5999208U (en) 1982-12-22 1982-12-22 Tape recorder recording/playback switching circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19918282U JPS5999208U (en) 1982-12-22 1982-12-22 Tape recorder recording/playback switching circuit

Publications (2)

Publication Number Publication Date
JPS5999208U JPS5999208U (en) 1984-07-05
JPH0337123Y2 true JPH0337123Y2 (en) 1991-08-06

Family

ID=30424731

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19918282U Granted JPS5999208U (en) 1982-12-22 1982-12-22 Tape recorder recording/playback switching circuit

Country Status (1)

Country Link
JP (1) JPS5999208U (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57120208A (en) * 1981-01-20 1982-07-27 Matsushita Electric Ind Co Ltd Magnetic recording and reproducing device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57120208A (en) * 1981-01-20 1982-07-27 Matsushita Electric Ind Co Ltd Magnetic recording and reproducing device

Also Published As

Publication number Publication date
JPS5999208U (en) 1984-07-05

Similar Documents

Publication Publication Date Title
JPH0337123Y2 (en)
JPS6219116Y2 (en)
JPS604306Y2 (en) Tape recorder muting circuit
JPS6030833Y2 (en) recording device
JPS6131372Y2 (en)
JPS62175Y2 (en)
JPH0742105U (en) Solenoid drive circuit
JPH0326665Y2 (en)
JPS6240408Y2 (en)
JPH0320931Y2 (en)
JPH0142824Y2 (en)
JPH0570202B2 (en)
JPS6216035Y2 (en)
JPS5828419U (en) Audio amplifier output protection circuit
JPS6061848U (en) Audio muting circuit
JPH09167034A (en) Hold circuit
JPH0195826U (en)
JPS5917044U (en) disk protection circuit
JPS6071115U (en) DC solenoid drive circuit
JPS62177293U (en)
JPS6381513U (en)
JPS6120204A (en) Recording/reproducing switching circuit of cassette tape recorder
JPH0475223U (en)
JPS6440924U (en)
JPS5841093U (en) Inductive load drive circuit