JPH0321064Y2 - - Google Patents

Info

Publication number
JPH0321064Y2
JPH0321064Y2 JP1984048518U JP4851884U JPH0321064Y2 JP H0321064 Y2 JPH0321064 Y2 JP H0321064Y2 JP 1984048518 U JP1984048518 U JP 1984048518U JP 4851884 U JP4851884 U JP 4851884U JP H0321064 Y2 JPH0321064 Y2 JP H0321064Y2
Authority
JP
Japan
Prior art keywords
capacitor
voltage
output
voltage dividing
dividing resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1984048518U
Other languages
Japanese (ja)
Other versions
JPS60160628U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP4851884U priority Critical patent/JPS60160628U/en
Publication of JPS60160628U publication Critical patent/JPS60160628U/en
Application granted granted Critical
Publication of JPH0321064Y2 publication Critical patent/JPH0321064Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Attenuators (AREA)
  • Control Of Amplification And Gain Control (AREA)

Description

【考案の詳細な説明】 本考案は音量調節に使用され、かつアナログス
イツチを制御することによつて減衰量を制御する
電子式ボリユームに関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an electronic volume used for volume adjustment and controlling the amount of attenuation by controlling an analog switch.

(従来技術) 従来の電子式ボリユームは、第1図に示す如く
直列接続された抵抗R1,R2,…Rnから分圧抵抗
R0を構成し、分圧抵抗R0の一端には結合コンデ
ンサC1を介して入力電圧を加え、合成抵抗R0
他端はコンデンサC2を介してアースすることに
より交流的に接地しかつ抵抗R1,R2,…Rnの一
端におよび分圧抵抗R0の他端にアナログスイツ
チA1,A2,…,Ao+1の一端を接続し、アナログ
スイツチA1,A2,…,Ao+1他端は共通接続し、
この共通接続点の電圧を結合コンデンサC3を介
してバツフア増幅器OP1に供給し、バツフア増幅
器OP1から減衰出力を得ていた。
(Prior art) A conventional electronic volume is a voltage dividing resistor from resistors R 1 , R 2 ,...Rn connected in series as shown in Fig. 1.
The input voltage is applied to one end of the voltage dividing resistor R 0 via the coupling capacitor C 1 , and the other end of the composite resistor R 0 is grounded in an AC manner by grounding it via the capacitor C 2 . And one end of the analog switch A 1 , A 2 , ..., A o+1 is connected to one end of the resistor R 1 , R 2 ,...Rn and the other end of the voltage dividing resistor R 0 , and the analog switch A 1 , A 2 ,…, A o+1 other end is connected in common,
The voltage at this common connection point was supplied to the buffer amplifier OP1 via the coupling capacitor C3 , and an attenuated output was obtained from the buffer amplifier OP1 .

また、第1図において抵抗ReおよびRfは電源
+Bの電圧を分圧し、抵抗Rfに印加された電圧
をバイアス電圧として分圧抵抗R0の他端を介し
てアナログスイツチにバイアス電圧を印加する抵
抗であり、コンデンサC2は直流遮断作用をも行
なつて、バイアス電圧の印加作用をも行なつてい
る。
In addition, in Fig. 1, resistors Re and Rf are resistors that divide the voltage of the power supply +B and apply the bias voltage to the analog switch via the other end of the voltage dividing resistor R0 using the voltage applied to the resistor Rf as a bias voltage. The capacitor C2 also performs a DC blocking function and also performs a bias voltage application function.

また、1,2,…,n+1は減衰量選択信号が
印加される減衰量選択端子であつて、それぞれア
ナログスイツチA1,…,Ao+1に直接およびイン
バータI1,…,Io+1を介して減衰量選択信号を印
加し、選択的にアナログスイツチA1,…,Ao+1
の1つをオン状態に制御することにより所望の減
衰量を得るように構成されている。
Further, 1, 2,..., n+1 are attenuation amount selection terminals to which attenuation amount selection signals are applied, and are directly applied to analog switches A 1 ,..., A o+1 and inverters I 1 ,..., I o+ , respectively. 1 and selectively apply an attenuation selection signal through analog switches A 1 ,…, A o+1
A desired amount of attenuation is obtained by controlling one of the two to be in an on state.

しかるに上記した如き従来の電子式ボリユーム
においては、分圧抵抗R0にコンデンサC2が直列
に接続されているために、減衰量選択端子n+1
にのみ電圧を印加してアナログスイツチAo+1
みをオン状態にした場合、減衰量はコンデンサ
C2のインピーダンスに関係する欠点があつた。
However, in the conventional electronic volume as described above, since the capacitor C2 is connected in series to the voltage dividing resistor R0 , the attenuation selection terminal n+1
When voltage is applied only to analog switch A o+1 and only analog switch A o+1 is turned on, the attenuation is
There was a drawback related to the impedance of C2 .

たとえば、電子式ボリユームを音量調節用のボ
リユームとして用いた場合において、コンデンサ
C2に容量の小さいコンデンサを用いた場合には
中音〜低音にかけて音洩れが増加する。これはた
とえばばコンデンサC2に100μFのコンデンサを用
いても100Hzにおけるインピーダンスは約16Ωも
あり、通常のボリユームにおける残留抵抗値に比
較して1桁も大きいインピーダンスを呈するため
である。したがつてコンデンサC2に大容量のコ
ンデンサを必要とすることになる。
For example, when using an electronic volume as a volume control, the capacitor
If a capacitor with a small capacity is used for C2 , sound leakage will increase in the middle to low range range. This is because, for example, even if a 100 μF capacitor is used as the capacitor C2 , the impedance at 100 Hz is about 16Ω, which is an order of magnitude larger than the residual resistance value in a normal volume. Therefore, a large capacity capacitor is required for capacitor C2 .

(考案の目的) 本考案は上記にかんがみなされたもので、上記
の欠点を解消してコンデンサ(C2)の容量が小
さくてもよい電子式ボリユームを提供することを
目的とする。
(Purpose of the invention) The present invention has been made in view of the above, and aims to provide an electronic volume which eliminates the above-mentioned drawbacks and requires a small capacitance (C 2 ).

(考案の構成) 本考案はアナログスイツチの出力と分圧抵抗
R0の他端の電位とを差動増幅する差動増幅器を
介して出力を取り出すことを特徴とするものであ
る。
(Structure of the invention) The invention consists of the output of an analog switch and a voltage dividing resistor.
This is characterized in that the output is taken out via a differential amplifier that differentially amplifies the potential at the other end of R0 .

(考案の実施例) 以下、本考案を実施例により説明する。(Example of idea) The present invention will be explained below with reference to examples.

第2図は本考案の一実施例の構成を示すブロツ
ク図であ。
FIG. 2 is a block diagram showing the configuration of an embodiment of the present invention.

本考案の一実施例において、第1図に示した従
来の電子式ボリユームと同一の構成要素には同一
の符号を付して示してある。
In one embodiment of the present invention, the same components as the conventional electronic volume shown in FIG. 1 are designated with the same reference numerals.

入力端子INに供給された被減衰入力は結合コ
ンデンサC1を介して、分圧抵抗R0とコンデンサ
C2との直列回路に印加してある。分圧抵抗R0
構成する直列接続された各抵抗R1,R2,…Rnの
一端および分圧抵抗R0の他端にはアナログスイ
ツチA1,A2,…,Ao+1の一端が接続してあり、
アナログスイツチA1,…,Ao+1の他端は共通に
接続してあり、アナログスイツチA1,…,Ao+1
には直接およびインバータI1,…,Io+1を介して、
減衰量選択端子1,…n+1に印加された減衰量
選択信号が印加してあつて、アナログスイツチ
A1,…,またはAo+1をオン状態に制御するよう
に構成してある。
The attenuated input supplied to the input terminal IN is connected via the coupling capacitor C 1 to the voltage dividing resistor R 0 and the capacitor
It is applied to the series circuit with C2 . Analog switches A 1 , A 2 , ..., A o+1 are connected to one end of each series-connected resistor R 1 , R 2 ,...Rn that constitutes the voltage dividing resistor R 0 and the other end of the voltage dividing resistor R 0 . One end is connected,
The other ends of analog switches A 1 ,…, A o+1 are commonly connected, and analog switches A 1 ,…, A o+1
directly and through the inverter I 1 ,…, I o+1 ,
The attenuation amount selection signal applied to the attenuation amount selection terminals 1,...n+1 is applied, and the analog switch
It is configured to control A 1 , ..., or A o+1 to be in the on state.

一方、結合コンデンサC3およびC4、分圧抵抗
RxおよびRy、帰還抵抗Ru、抵抗Rv、演算増幅
器OP2は差動増幅器Aを構成しており、アナログ
スイツチA1,…,Ao+1の共通接続点の電圧と分
圧抵抗R0の他端の電圧とを入力として差動増幅
し、差動増幅出力を出力端子OUTに供給してあ
る。
On the other hand, coupling capacitors C 3 and C 4 , voltage dividing resistors
Rx and Ry, feedback resistor Ru, resistor Rv, and operational amplifier OP 2 constitute a differential amplifier A, and the voltage at the common connection point of analog switches A 1 , ..., A o+1 and the voltage dividing resistor R 0 The voltage at the other end is input and differentially amplified, and the differentially amplified output is supplied to the output terminal OUT.

以上の如く構成された本考案の一実施例におい
て、減衰量選択端子1,2,…またはn+1に減
衰量選択信号を加えて1つの端子を選択したとき
は、減衰量選択信号が加えられた減衰量選択端子
1,2,……またはn+1に対応するアナログス
イツチA1,…,またはAo+1がオン状態になり、
被減衰入力が分圧抵抗R0により分圧される。の
分圧出力は差動増幅器Aに供給され、コンデンサ
C2に印加された電圧との差が増幅されて、減衰
出力として出力端子OUTに出力される。
In one embodiment of the present invention configured as described above, when one terminal is selected by adding an attenuation amount selection signal to attenuation amount selection terminals 1, 2, ... or n+1, the attenuation amount selection signal is added. Analog switches A 1 , ... or A o+1 corresponding to attenuation selection terminals 1 , 2, ... or n +1 are turned on,
The attenuated input is divided by a voltage dividing resistor R0 . The divided voltage output of is fed to differential amplifier A, and the capacitor
The difference with the voltage applied to C2 is amplified and output as an attenuated output to the output terminal OUT.

いま、減衰量選択端子n+1に減衰量選択信号
を加えた場合は、アナログスイツチAo+1のみが
オン状態になり、アナログスイツチAo+1を介し
てコンデンサC3とC2とが接続された状態になり、
差動増幅器Aの両入力はコンデンサC2の端子電
圧となる。いま抵抗RxとRvとの抵抗値を等しく
設定し、かつ抵抗RyとRuとの抵抗値を等しく設
定してあるものとすれば、差動増幅器Aの出力に
はコンデンサC2の端子電圧を差動増幅器Aの同
相成分抑圧比(CMRR)分だけ減衰した出力が
発生することになる。CMRRは通常、演算増幅
器の場合には70dB程度になるので、出力端子
OUTにはコンデンサC2の端子電圧には実質的に
無関係なきわめて小さい値となる。
Now, if an attenuation selection signal is applied to the attenuation selection terminal n+1, only analog switch A o+1 is turned on, and capacitors C 3 and C 2 are connected via analog switch A o+1. The state of
Both inputs of differential amplifier A become the terminal voltage of capacitor C2 . Now, assuming that the resistance values of resistors Rx and Rv are set equal, and the resistance values of resistors Ry and Ru are set equal, the output of differential amplifier A has a difference in the terminal voltage of capacitor C2. An output attenuated by the common mode component suppression ratio (CMRR) of the dynamic amplifier A is generated. CMRR is usually around 70dB for operational amplifiers, so the output terminal
OUT has an extremely small value that is virtually unrelated to the terminal voltage of capacitor C2 .

また、CMRRは特に低い周波数程大きいため
に、低域周波数のに対して一層効果がある。
In addition, since CMRR is especially large as the frequency decreases, it is even more effective for low frequencies.

(考案の効果) 以上説明した如く本考案によれば、アナログス
イツチの出力と分圧抵抗の他端の電位とを差動増
幅する差動増幅器を介して出力を取り出すように
構成したため、分圧抵抗の他端を交流的にアース
するコンデンサの容量を小さくすることができ、
電子式ボリユームにて最大の減衰量とした場合に
おいて減衰量は実質的にコンデンサの容量に無関
係となる。
(Effects of the invention) As explained above, according to the invention, the output is taken out via a differential amplifier that differentially amplifies the output of the analog switch and the potential at the other end of the voltage dividing resistor. The capacitance of the capacitor that AC-grounds the other end of the resistor can be reduced.
When the maximum attenuation is achieved using the electronic volume, the attenuation becomes substantially independent of the capacitance of the capacitor.

またコンデンサの容量を小さくすることができ
るため、コンデンサが占める容積は小さくなり、
電子式ボリユームが小型になる。
Also, since the capacitance of the capacitor can be made smaller, the volume occupied by the capacitor becomes smaller.
Electronic volume becomes smaller.

また電子式ボリユームを音量調節用に用いた場
合、音洩れは減少する効果を奏する。
Furthermore, when an electronic volume is used for volume adjustment, sound leakage is reduced.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の電子式ボリユームの構成を示す
ブロツク図。第2図は本考案の一実施例の構成を
示すブロツク図。 R0……分圧抵抗、C1,C2およびC3……コンデ
ンサ、A1,…An,Ao+1……アナログスイツチ、
I1,…In,Io+1……インバータ、A……差動増幅
器、OP2……演算増幅器。
FIG. 1 is a block diagram showing the configuration of a conventional electronic volume. FIG. 2 is a block diagram showing the configuration of an embodiment of the present invention. R 0 ...divider resistor, C 1 , C 2 and C 3 ... capacitor, A 1 , ...An, A o+1 ... analog switch,
I 1 , ...In, I o+1 ... Inverter, A ... Differential amplifier, OP 2 ... Operational amplifier.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 複数の抵抗を直列接続してなる分圧抵抗と、前
記複数の抵抗の接続点および前記分圧抵抗の両端
にそれぞれ入力端が接続されかつ出力端が共通接
続されたアナログスイツチと、前記分圧抵抗のグ
ランド側を交流的にアースするコンデンサとを備
え、前記アナログスイツチの一つが選択的にオン
状態に制御される電子式ボリユームにおいて、前
記アナログスイツチの出力端の電圧と前記分圧抵
抗のグランド側の電位とを入力として差動増幅す
る差動増幅器を設け、前記増幅器の出力を減衰出
力とすることを特徴とする電子式ボリユーム。
a voltage dividing resistor formed by connecting a plurality of resistors in series; an analog switch having an input terminal connected to a connection point of the plurality of resistors and both ends of the voltage dividing resistor, and an output terminal commonly connected; and a capacitor that AC-grounds the ground side of the resistor, and in which one of the analog switches is selectively controlled to be on, the voltage at the output end of the analog switch and the ground of the voltage dividing resistor. 1. An electronic volume, comprising: a differential amplifier that performs differential amplification with a potential on the side as an input; and an output of the amplifier is an attenuated output.
JP4851884U 1984-04-04 1984-04-04 electronic volume Granted JPS60160628U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4851884U JPS60160628U (en) 1984-04-04 1984-04-04 electronic volume

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4851884U JPS60160628U (en) 1984-04-04 1984-04-04 electronic volume

Publications (2)

Publication Number Publication Date
JPS60160628U JPS60160628U (en) 1985-10-25
JPH0321064Y2 true JPH0321064Y2 (en) 1991-05-08

Family

ID=30564852

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4851884U Granted JPS60160628U (en) 1984-04-04 1984-04-04 electronic volume

Country Status (1)

Country Link
JP (1) JPS60160628U (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6263642B1 (en) * 2016-06-15 2018-01-17 新電元工業株式会社 Filter device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50159653A (en) * 1974-06-12 1975-12-24

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50159653A (en) * 1974-06-12 1975-12-24

Also Published As

Publication number Publication date
JPS60160628U (en) 1985-10-25

Similar Documents

Publication Publication Date Title
US5392784A (en) Virtual right leg drive and augmented right leg drive circuits for common mode voltage reduction in ECG and EEG measurements
US5200709A (en) Audio amplifying circuit
US4406990A (en) Direct coupled DC amplification circuit
JP2854299B2 (en) Integrated low frequency power amplifier
US4227095A (en) Deviation driver circuit
JPH0321064Y2 (en)
US3500223A (en) Variable gain amplifier circuits
JPH04111510A (en) Amplifying circuit
US4303889A (en) Filter circuit
JPH0677739A (en) Gain control circuit
JPS6340903Y2 (en)
US5734284A (en) RC circuit
JPH0326668Y2 (en)
JPH0241929Y2 (en)
JPS6324655Y2 (en)
JPS6134748Y2 (en)
JPS6330012A (en) Differential amplifier circuit
JPH01268303A (en) Offset canceling circuit
JPH0125040Y2 (en)
JPH0614499Y2 (en) Electronic volume buffer circuit
JPH0611632Y2 (en) Automatic loudness control circuit
JPH0122261Y2 (en)
JPS6221056Y2 (en)
JPS60236309A (en) Acoustic device
JPS6316053B2 (en)