JPH02301315A - Automatic frequency control circuit - Google Patents

Automatic frequency control circuit

Info

Publication number
JPH02301315A
JPH02301315A JP1121983A JP12198389A JPH02301315A JP H02301315 A JPH02301315 A JP H02301315A JP 1121983 A JP1121983 A JP 1121983A JP 12198389 A JP12198389 A JP 12198389A JP H02301315 A JPH02301315 A JP H02301315A
Authority
JP
Japan
Prior art keywords
signal
intermediate frequency
frequency
counter
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1121983A
Other languages
Japanese (ja)
Inventor
Tatsuya Uetake
達哉 上竹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP1121983A priority Critical patent/JPH02301315A/en
Publication of JPH02301315A publication Critical patent/JPH02301315A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Receiver Circuits (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

PURPOSE:To evade complicated adjustment by controlling an oscillated frequency of an oscillation means based on the count of an intermediate frequency being a digital quantity. CONSTITUTION:A 2nd intermediate frequency signal SlF2 outputted from a frequency converter 2 is fed to an FM demodulator 6 via a cascade connection circuit comprising a band pass filter 4 and a distributer 14 and outputted. Moreover, the 2nd intermediate frequency signal SlF2 distributed by the distributer 14 is fed to a counter 16 via a connector switch 15 and a count K from the counter 16 is fed to a computer 12. When a 1st intermediate frequency signal SlF1 reaches a nonmodulation period and a key pulse signal reaches a high level, the connector switch 15 is turned on and the 2nd intermediate frequency signal SlF2 is fed to the counter 16, in which the frequency is counted. The count K is a digital quantity in general and the oscillated frequency of the oscillation means 13 is controlled based on the digital quantity. Thus, a problem of complicated adjustment or the like different from the analog system is evaded.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、例えばBSチューナに適用して好適な自動
周波数制御回路(以下rAFC回路」という)に関する
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an automatic frequency control circuit (hereinafter referred to as rAFC circuit) suitable for application to, for example, a BS tuner.

[従来の技術] FM受fi1m等で用いられているAFC回路には、入
力信号の全期間の平均値を元に制御する平均値型のAF
C回路と、一部期間の基準信号を元に制御するキード型
のAFC回路とがある。
[Prior art] The AFC circuit used in FM receivers, etc., has an average value type AF that controls based on the average value of the entire period of the input signal.
There are C circuits and keyed AFC circuits that are controlled based on a reference signal for a partial period.

キード型のAFC回路としては、例えばサンプルホール
ド回路等、純然たるアナログ回路を用いたものがある(
特開昭62−133450号公報等参照)。第3図はそ
の一例を示すものである。
Keyed AFC circuits include those that use pure analog circuits, such as sample-and-hold circuits (
(See Japanese Unexamined Patent Publication No. 133450/1983, etc.). FIG. 3 shows an example.

同図において、入力端子lにはBSコンバータ(図示せ
ず)よりJGH2帯の第1中間周波信号S IFIが供
給される。衛星放送信号がMUSE伝送方式のとき、こ
の第1中間周波信号SIF+には、例えば第2図Aに示
すように一定期間毎に無変調部分が存在している。この
無変調期間tcとして17μsecが推奨されている。
In the figure, a first intermediate frequency signal SIFI in the JGH2 band is supplied to an input terminal l from a BS converter (not shown). When the satellite broadcasting signal is of the MUSE transmission system, the first intermediate frequency signal SIF+ has non-modulated portions at regular intervals, as shown in FIG. 2A, for example. 17 μsec is recommended as this non-modulation period tc.

この第1中間周波信4s+Fxは周波数変換器2に供給
される。この周波数変換器2には電圧制御型発掘器(以
下rVCOJという)より局部発掘信号SLが供給され
る。
This first intermediate frequency signal 4s+Fx is supplied to the frequency converter 2. This frequency converter 2 is supplied with a local excavation signal SL from a voltage-controlled excavator (hereinafter referred to as rVCOJ).

この周波数変換器2より出力される第2中間周波数信号
S IF2はバンドパスフィルタ4を介してFM復調器
5に供給される。このFM復調器5より出力される復調
信号は出力端子6に供給されると共に、切換スイッチ7
のa 914の固定端子に供給される。
The second intermediate frequency signal SIF2 output from the frequency converter 2 is supplied to the FM demodulator 5 via the bandpass filter 4. The demodulated signal output from this FM demodulator 5 is supplied to an output terminal 6, and a changeover switch 7
is supplied to the fixed terminal of a 914.

この切換スイッチ7の出力信号はローパスフィルタ8を
介してサンプルホールド回路9に供給される。そして、
このサンプルホールド回路9の出力信号はVCO3にル
制御信号として供給されると共に、切換スイッチ7のb
側の固定端子に供給される。
The output signal of this changeover switch 7 is supplied to a sample hold circuit 9 via a low pass filter 8. and,
The output signal of this sample hold circuit 9 is supplied to the VCO 3 as a control signal, and the output signal of the selector switch 7 is
Supplied to the fixed terminal on the side.

また、10はキーパルス発生器であり、このキーパルス
発生器lOからは、第1中間周波信号5IFIの無変調
期間tcに対応して高レベル“l゛′となり、信号期間
toに対応して低レベル“0パとなるキーパルス信号P
(第2図Bに図示)が出力される。このキーパルス信号
Pはサンプルホールド回路9に供給されると共に、切換
スイッチ7に切換制御信号として供給される。そして、
切換スイッチ7は、キーパルス信号Pが高レベル“1″
および低レベル“0”のとき、それぞれa側およびb側
に接続される。
Reference numeral 10 denotes a key pulse generator, and from this key pulse generator lO, a high level "1'" is generated corresponding to the non-modulation period tc of the first intermediate frequency signal 5IFI, and a low level is generated corresponding to the signal period to. Key pulse signal P that becomes “0”
(shown in FIG. 2B) is output. This key pulse signal P is supplied to the sample and hold circuit 9, and is also supplied to the changeover switch 7 as a changeover control signal. and,
The changeover switch 7 is set so that the key pulse signal P is at high level "1".
and when the low level is "0", they are connected to the a side and the b side, respectively.

以上の構成において、第1中間周波信号S IFIが無
変調期間tcてキーパルス信号Pが高レベル“!”の状
態にあるときには、切換スイッチ7がa lR11に接
続されるので、FM[i器5の出力信号はローパスフィ
ルタ8およびサンプルホールド回路9を介してVCO3
に供給される。
In the above configuration, when the first intermediate frequency signal SIFI is in the non-modulation period tc and the key pulse signal P is at a high level "!", the changeover switch 7 is connected to the aIR11, so the FM[i unit 5 The output signal of
is supplied to

ここで、第2中間周波信号5IF2の中間周波数fiが
規定l1fi(fIsえば402.78MHz)からず
れている場合、FM復調器5からはそれに対応した誤差
信号が出力されるため、それに対応する分だけVCO3
の発振周波数もずれ、結果として第2中間周波信号5I
F2の周波数が一定となるように制御される。
Here, if the intermediate frequency fi of the second intermediate frequency signal 5IF2 deviates from the specified l1fi (for fIs, 402.78MHz), the FM demodulator 5 outputs a corresponding error signal, so the corresponding error signal is output from the FM demodulator 5. Only VCO3
The oscillation frequency also shifts, and as a result, the second intermediate frequency signal 5I
The frequency of F2 is controlled to be constant.

また、第1中間周波信号S IFIが信号順11’lt
Also, the first intermediate frequency signal S IFI is 11'lt in signal order.
.

となってキーパルス信号Pが低レベル“0゛′の状態と
なるときには、切換スイッチ7がb側に接続されるので
、サンプルホールド回路9の出力としては状t3遷移前
の値が保持され、これによって°VCO3の発振がル制
御される。
When the key pulse signal P is at the low level "0'', the selector switch 7 is connected to the b side, so the output of the sample and hold circuit 9 is held at the value before the transition to state t3. The oscillation of °VCO3 is controlled by .

また、平均値型のAFC回路としては、例えばマイクロ
コンピュータとシンセサイザとを用いたディジタル方式
のものがある(特開昭63−821信号公報等参照)。
Further, as an average value type AFC circuit, for example, there is a digital system using a microcomputer and a synthesizer (see Japanese Patent Laid-Open No. 63-821, etc.).

第4図はその一例を示すものであり、BSチューナに適
用した例である。
FIG. 4 shows an example of this, and is an example applied to a BS tuner.

第3図と対応する部分には同一符号を付し、その詳細説
明は省略する。
Portions corresponding to those in FIG. 3 are designated by the same reference numerals, and detailed explanation thereof will be omitted.

同図において、FM復調器5より出力される復調信号は
A/D変換器11でディジタル信号に変換されたのちコ
ンピュータ12に供給される。
In the figure, a demodulated signal output from an FM demodulator 5 is converted into a digital signal by an A/D converter 11 and then supplied to a computer 12.

また、13はシンセサイザであり、VCO13aからの
発振信号は分配器13b1 分周器13cの縦続接続回
路を介して位相比較器13dに供給される。この位相比
較器13dには発振器13eからの発振信号が供給され
、この位相比較器13dからの比較誤差信号はローパス
フィルタ13fを介してVCO13aに制御信号として
供給される。そして、分配器13bで分配されるVCO
I3aからの発振信号は周波数変換器2に局部発振信号
SLとして供給される。
Further, 13 is a synthesizer, and an oscillation signal from the VCO 13a is supplied to a phase comparator 13d via a cascade connection circuit of a distributor 13b1 and a frequency divider 13c. An oscillation signal from an oscillator 13e is supplied to this phase comparator 13d, and a comparison error signal from this phase comparator 13d is supplied as a control signal to the VCO 13a via a low-pass filter 13f. Then, the VCO distributed by the distributor 13b
The oscillation signal from I3a is supplied to the frequency converter 2 as a local oscillation signal SL.

また、シンセサイザ13の分周器13cはコンピュータ
12によって制御される。
Further, the frequency divider 13c of the synthesizer 13 is controlled by the computer 12.

以上の構成において、位相比較器13dの駆動周波数が
一定であれば、VCO13aの発振周波数は分周器13
cの分周比で一意的に決まり、かつその安定性は基準と
なるQ振器13eと同程度となり、一般に水晶発振器程
度の安定性が得られる。
In the above configuration, if the drive frequency of the phase comparator 13d is constant, the oscillation frequency of the VCO 13a is
It is uniquely determined by the frequency division ratio of c, and its stability is comparable to that of the reference Q oscillator 13e, and generally provides stability comparable to that of a crystal oscillator.

ここで、第2中間周波信号5IF2の中間周波数fiが
規定値からずれている場合、FM復調器5からはそれに
対応した誤差信号が出力され、これがA/D変換器11
でディジタル信号に変換されたのちコンピュータ12に
供給されて、適当な処理が施される。そして、VCO1
3aの発聞周波数がそのずれに追従するように、コンピ
ュータ12によって分周器13cの分周比が制御され、
結果として第2中間周波信号5IF2の中間周波数fi
が一定となるように制御される。
Here, if the intermediate frequency fi of the second intermediate frequency signal 5IF2 deviates from the specified value, the FM demodulator 5 outputs a corresponding error signal, which is transmitted to the A/D converter 11.
After being converted into a digital signal, the signal is supplied to the computer 12 and subjected to appropriate processing. And VCO1
The frequency division ratio of the frequency divider 13c is controlled by the computer 12 so that the oscillation frequency of the frequency divider 3a follows the deviation,
As a result, the intermediate frequency fi of the second intermediate frequency signal 5IF2
is controlled so that it is constant.

[発明が解決しようとする課題] ところで、第3図例によれば、アナログ方式であるため
、調整が繁雑であり、温度特性等の補正が必要であり、
また経年変化がある等の問題かある。
[Problems to be Solved by the Invention] By the way, according to the example in FIG. 3, since it is an analog system, adjustment is complicated and correction of temperature characteristics etc. is required.
There are also problems such as aging.

一方、第4図例に示すようなディジタル方式でもアナロ
グ信号であるFM復調器5からのIM調信号を元に制御
を行なっているため、本質的には第3図例におけるよう
な問題は解決されていない。
On the other hand, even with the digital system as shown in the example in Figure 4, control is performed based on the IM modulation signal from the FM demodulator 5, which is an analog signal, so the problem in the example in Figure 3 is essentially solved. It has not been.

そこで、この発明では、上述したような問題点のないA
FC回路を提供することを目的とするものである。
Therefore, in this invention, A
The purpose is to provide an FC circuit.

[課題を解決するための手段] この発明は、高周波人力信号に発掘手段からの発掘信号
を混合して中間周波信号を出力する周波数変換器と、中
間周波信号が供給されて中間周波数を計数する計数手段
と、この計数手段の計数値に基づいて中間周波数の規定
値からのずれを算出する演算手段とを備え、演算手段の
演算結果に基づいて発振手段の発振周波数が制御される
ものである。
[Means for Solving the Problems] The present invention includes a frequency converter that mixes an excavation signal from an excavation means with a high-frequency human signal and outputs an intermediate frequency signal, and a frequency converter that outputs an intermediate frequency signal and that counts the intermediate frequency when the intermediate frequency signal is supplied. The device comprises a counting means and a calculation means for calculating the deviation of the intermediate frequency from a specified value based on the count value of the counting means, and the oscillation frequency of the oscillation means is controlled based on the calculation result of the calculation means. .

[作 用コ 上述構成においては、中間周波数f1の計数値I(に基
づいて発掘手段13aの発振周波数が制御される。つま
り、計@値l(は一般にディジタル量であり、このディ
ジタル量に基づいて発振手段13aの発振周波数が制御
されるものであり、アナログ方式におけるように調整が
繁雑となる等の問題はなくなる。
[Function] In the above configuration, the oscillation frequency of the excavation means 13a is controlled based on the count value I( of the intermediate frequency f1. In other words, the total value l( is generally a digital quantity, and the oscillation frequency of the excavation means 13a is controlled based on the count value I( of the intermediate frequency f1. The oscillation frequency of the oscillation means 13a is controlled by the oscillation means 13a, and problems such as complicated adjustment as in the analog system are eliminated.

[実 施 例] 以下、第1図を参照しながら、この発明の一実施例につ
いて説明する。この第1図において、第3図および第4
図と対応する部分には同一符号を1寸し、その詳細説明
は省略する。
[Embodiment] An embodiment of the present invention will be described below with reference to FIG. In this figure 1, figures 3 and 4
Portions corresponding to those in the drawings are denoted by the same reference numerals, and detailed explanation thereof will be omitted.

同図において、周波数変換器2より出力される第2中閏
周波数信号5IF2はバンドパスフィルタ4および分配
器14の縦続接続回路を介してFM復!ll器6に供給
され、このFM復調器5より出力される復!It 信号
は出力端子6に供給される。
In the same figure, a second intermediate frequency signal 5IF2 outputted from the frequency converter 2 is converted to FM through a cascade connection circuit of a bandpass filter 4 and a distributor 14! The demodulated signal is supplied to the FM demodulator 6 and output from the FM demodulator 5. The It signal is supplied to output terminal 6.

また、分配器14で分配される第2中間周波数信号5I
F2は接続スイッチ16を介して計数器16に供給され
る。そして、この計数器1Gからの計数値にはコンピュ
ータ!2に供給される。
Further, the second intermediate frequency signal 5I distributed by the distributor 14
F2 is supplied to the counter 16 via the connection switch 16. And the counted value from this counter 1G is a computer! 2.

また、キーパルス発生器10からのキーパルス信号Pは
コンピュータ12に供給されると共に、接続スイ・ンチ
15に供給される。そして、接続スイッチ15は、キー
パルス信号Pが高レベル“l”および低レベル“0”の
とき、それぞれオンおよびオフとされる。
Further, the key pulse signal P from the key pulse generator 10 is supplied to the computer 12 and also to the connection switch 15. The connection switch 15 is turned on and off when the key pulse signal P is at a high level "1" and a low level "0", respectively.

以上の構成において、第1中間周波信号S IFIが無
変調期間tcとなってキーパルス信号Pが高レベル“l
”となると、接続スイッチ15がオン状態となって第2
中間周波信号5IF2が計数器16に供給され、その周
波数が計数される。そして、この期間tcが過ぎて信号
期間toとなってキーパルス信号Pが低レベル“0”と
なると、接続スイッチ15がオフ状態となって第2中間
周波信号5IF2が計数器16に供給されなくなるので
、計数器】6には計数値K(Kは整数)として、以下の
値が保持される。
In the above configuration, the first intermediate frequency signal S IFI is in the non-modulation period tc, and the key pulse signal P is at a high level "l".
”, the connection switch 15 is turned on and the second
The intermediate frequency signal 5IF2 is supplied to a counter 16, and its frequency is counted. Then, when this period tc passes and the signal period to begins, and the key pulse signal P becomes low level "0", the connection switch 15 is turned off and the second intermediate frequency signal 5IF2 is no longer supplied to the counter 16. , counter]6 holds the following values as a count value K (K is an integer).

K=fi−tc この場合、tcが一定であるとすると、計数値には第2
中間周波信号5IF2の中間周波数fiに比例したもの
となる。この計数値にはディジタル量であるためコンピ
ュータ12により容易に読み取られる。この計数KiK
は中間周波数f1が規定値であるときには所定値K ’
となる。
K=fi-tc In this case, if tc is constant, the count value has the second
It is proportional to the intermediate frequency fi of the intermediate frequency signal 5IF2. Since this count value is a digital quantity, it can be easily read by the computer 12. This count KiK
is a predetermined value K' when the intermediate frequency f1 is a predetermined value
becomes.

ここで、第1中間周波層号S IFIの周波数にずれが
生じた場合、シンセサイザ13のVCO13aからの局
部発振信号SLの周波数fLはこのときまだ変化してい
ないから、中間周波数f1に規定値よりΔftのずれが
生じる。そのため、計数値■(に所定値に′とのずれΔ
Kが生じる。
Here, if a deviation occurs in the frequency of the first intermediate frequency layer number S IFI, the frequency fL of the local oscillation signal SL from the VCO 13a of the synthesizer 13 has not changed yet, so the intermediate frequency f1 will be lower than the specified value. A deviation of Δft occurs. Therefore, the deviation Δ between the count value ■( and the predetermined value ′)
K occurs.

コンピュータ12では計数値’によりずれΔ■(が求め
られ、さらに、このずれΔにより中間周波数f1のずれ
Δfiが求められる。そして、コンピュータ12では、
このずれΔf1が生じないようにVC013aからの局
部発掘信号SLの周波数fLを変えるように分周器13
cの分周比が制御される。
The computer 12 calculates the deviation Δ■( from the count value '), and further calculates the deviation Δfi of the intermediate frequency f1 from this deviation Δ.
The frequency divider 13 changes the frequency fL of the local excavation signal SL from the VC013a so that this deviation Δf1 does not occur.
The frequency division ratio of c is controlled.

これにより、周波数fLがΔfLだけ変化するため、中
間周波数fiが規定値となるように制御される。
As a result, the frequency fL changes by ΔfL, so that the intermediate frequency fi is controlled to be the specified value.

上述せずも、以上の一連の動作が終了したのち、コンピ
ュータ12から計数816にはリセット信号Rが供給さ
れて(第2図Cに図示)、計数1111Kは一連の動作
ごとにリセットされる。
Although not described above, after the above series of operations is completed, a reset signal R is supplied from the computer 12 to the counter 816 (shown in FIG. 2C), and the counter 1111K is reset after each series of operations.

ところで、上述したように中間周波数f1が402.7
8MHzであり、無変調期間tcが17u seeであ
るとすると、中間周波数fiが規定値に保たれていれば
計数値I(は6847となる。
By the way, as mentioned above, the intermediate frequency f1 is 402.7
Assuming that the frequency is 8 MHz and the non-modulation period tc is 17 usee, the count value I( will be 6847 if the intermediate frequency fi is maintained at a specified value.

もし、Kが1だけ違っていた場合、対応する周波数のず
れΔfiは、 Δfi=l/lc″−=58. 8  kHzとなる。
If K differs by 1, the corresponding frequency shift Δfi will be Δfi=l/lc″−=58.8 kHz.

したがって、分解能は5B、8kHzということになる
。なお、これ以上の分解能が必要なときは、過去11回
分の計数値の総和を求め、その値を上述のKの代わりに
使って該差周波数Δf1を次式のように求めればよい。
Therefore, the resolution is 5B and 8kHz. If higher resolution is required, the sum of the past 11 count values may be calculated, and the difference frequency Δf1 may be calculated using the following equation in place of K.

Δfi=1/ (n−tc)’i58.8/n  (K
Hz)ただしこの場合、シンセサイザ13の分解能も同
程度でなければならない。
Δfi=1/ (n-tc)'i58.8/n (K
Hz) However, in this case, the resolution of the synthesizer 13 must also be at the same level.

このように本例によれば、計数器16で計数されるディ
ジタル量である第2中間周波信号S IF2の中間周波
数f1の計数値I(に基づいてシンセサイザ13のVC
O13aの発振周波数が制御されるものであり、従来の
アナログ方式におけるように調整が繁雑となる等の問題
を一掃することができる。
As described above, according to the present example, the VC of the synthesizer 13 is calculated based on the count value I of the intermediate frequency f1 of the second intermediate frequency signal S IF2, which is a digital quantity counted by the counter 16.
The oscillation frequency of O13a is controlled, and problems such as complicated adjustment, which occur in conventional analog systems, can be eliminated.

なお、上述実施例においては、コンピュータ12から計
数器16にリセット信号Rが供給され、計数値I(は一
連の動作ごとにリセットされるようにしたものであるが
、計数器16をリセットせずに、コンピュータ12で前
回の計数値との差から今回の計数値を求めるように構成
してもよい。
In the above-mentioned embodiment, the reset signal R is supplied from the computer 12 to the counter 16, and the count value I (is reset for each series of operations, but the counter 16 is not reset. Alternatively, the computer 12 may be configured to calculate the current count value from the difference from the previous count value.

また、上述実施例においては、中間周波数fiの規定値
が402.78MHzのものを示したものであるが、規
定値が134.26MHz等他のものにも同様に適用す
ることができる。
Further, in the above-described embodiment, the specified value of the intermediate frequency fi is 402.78 MHz, but it can be similarly applied to other cases where the specified value is 134.26 MHz.

C発明の効果コ 以上説明したように、この発明によれば、ディジタル量
である中間周波数の計数値に基づいて発振手段の発振周
波数が制御されるものであり、アナログ方式におけるよ
うに調整が繁雑となる等の問題を−t1することができ
る。
C. Effects of the invention As explained above, according to the invention, the oscillation frequency of the oscillation means is controlled based on the count value of the intermediate frequency, which is a digital quantity, and the adjustment is complicated as in the analog system. It is possible to solve problems such as -t1.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を示す構S図、第2図はそ
の説明のための図、第3図および第4図は従来例の構成
図である。 1・・・入力端子 2・・・周波数変換器 4・・・バンドパスフィルタ 5・・・FM復調器 6・・・出力端子 10・・・キーパルス発生器 12・・・コンピュータ 13拳参〇シンセサイザ ]4・・・分配器 15・・・接続スイッチ 16・・・計数器
FIG. 1 is a structural diagram showing one embodiment of the present invention, FIG. 2 is a diagram for explaining the same, and FIGS. 3 and 4 are structural diagrams of a conventional example. 1...Input terminal 2...Frequency converter 4...Band pass filter 5...FM demodulator 6...Output terminal 10...Key pulse generator 12...Computer 13 Synthesizer ]4...Distributor 15...Connection switch 16...Counter

Claims (1)

【特許請求の範囲】[Claims] (1)高周波入力信号に発振手段からの発掘信号を混合
して中間周波信号を出力する周波数変換器と、 上記中間周波信号が供給されて中間周波数を計数する計
数手段と、 この計数手段の計数値に基づいて上記中間周波数の規定
値からのずれを算出する演算手段とを備え、 上記演算手段の演算結果に基づいて上記発振手段の発振
周波数が制御されることを特徴とする自動周波数制御回
路。
(1) A frequency converter that mixes a high frequency input signal with an excavation signal from an oscillation means and outputs an intermediate frequency signal, a counting means that is supplied with the intermediate frequency signal and counts intermediate frequencies, and a counter of this counting means. an automatic frequency control circuit comprising a calculation means for calculating a deviation of the intermediate frequency from a specified value based on a numerical value, and an oscillation frequency of the oscillation means is controlled based on the calculation result of the calculation means. .
JP1121983A 1989-05-16 1989-05-16 Automatic frequency control circuit Pending JPH02301315A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1121983A JPH02301315A (en) 1989-05-16 1989-05-16 Automatic frequency control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1121983A JPH02301315A (en) 1989-05-16 1989-05-16 Automatic frequency control circuit

Publications (1)

Publication Number Publication Date
JPH02301315A true JPH02301315A (en) 1990-12-13

Family

ID=14824667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1121983A Pending JPH02301315A (en) 1989-05-16 1989-05-16 Automatic frequency control circuit

Country Status (1)

Country Link
JP (1) JPH02301315A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0500025A2 (en) * 1991-02-19 1992-08-26 Tokyo Electric Co., Ltd. Automatic frequency control method and device for use in receiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0500025A2 (en) * 1991-02-19 1992-08-26 Tokyo Electric Co., Ltd. Automatic frequency control method and device for use in receiver
US5341402A (en) * 1991-02-19 1994-08-23 Tokyo Electric Co., Ltd. Automatic frequency control method and device for use in receiver

Similar Documents

Publication Publication Date Title
EP0124332A2 (en) A double conversion tuner
US4607393A (en) Receiver circuit comprising two phase control loops
US4546387A (en) Circuit for providing accurately spaced video and sound carriers
EP0456099B1 (en) On channel agile FM demodulator
US5073973A (en) Method and circuitry for automatic control of the frequency for a radio telephone
JPH02301315A (en) Automatic frequency control circuit
US4461035A (en) Television synchronous receiver
US4601060A (en) Automatic digital fine tuning system
JPS6221418B2 (en)
US4040728A (en) Ordered array of integrated circuit semiconductor charge transfer device feedback delay type of stabilized phase-locked recursive oscillators
JPH0342905A (en) Automatic frequency control circuit
JP3715335B2 (en) PLL synthesizer circuit
JPH10112669A (en) Frequency synthesizer, receiver and frequency modulator
JP2733089B2 (en) Frequency error detection circuit
JPH10163818A (en) Frequency automatic control circuit
JP3334919B2 (en) Car radio
JP3053838B2 (en) Video intermediate frequency circuit
JPH05268109A (en) Ic for receiver and receiver using the ic
JPS63228818A (en) Automatic frequency control circuit
JPH04365230A (en) Double super tuner
JPS6076819A (en) Radio receiver free from cross spurious
JPS5857878A (en) Modulator for catv screen
JPH055207B2 (en)
JPS622726B2 (en)
JPH03112205A (en) Fm demodulator