JPH02130017U - - Google Patents
Info
- Publication number
- JPH02130017U JPH02130017U JP3882089U JP3882089U JPH02130017U JP H02130017 U JPH02130017 U JP H02130017U JP 3882089 U JP3882089 U JP 3882089U JP 3882089 U JP3882089 U JP 3882089U JP H02130017 U JPH02130017 U JP H02130017U
- Authority
- JP
- Japan
- Prior art keywords
- reset
- reset switch
- capacitor
- switch
- signal output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 5
- 230000004913 activation Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Description
第1図は本考案のリセツト回路を設けたCPU
1の概略構成図、第2図は第1図におけるリセツ
ト回路にて電源が入つたときのシステムに供給さ
れるVccの立上りを示したグラフ、第3図は第
1図における点のリセツト信号出力端子部の電
位の立上りを示すグラフ、第4図は第1図におけ
るリセツト回路にてリセツトスイツチSW1,7
を押下した場合の第1図中点のリセツト信号出
力端子部の電位の変化を示すグラフ、第5図は従
来のリセツト回路を設けたCPU1の概略構成図
、第6図は第5図におけるリセツト回路にて電源
が入つたときのシステムに供給されるVccの立
上りを示したグラフ、第7図は第5図における
点のリセツト信号出力端子部の電位の立上りを示
すグラフ、第8図は第5図におけるリセツト回路
にてリセツトスイツチSW2,12を押下した場
合の第5図中点のリセツト信号出力端子部の電
位の変化を示すグラフである。 1……CPU、2……リセツト入力端子、3…
…ダイオードD1、4……47kΩ程度の高抵抗
R1、5……1kΩ程度の高抵抗R2、6……4
7μF程度のコンデンサC1、7……リセツトス
イツチSW1、8……ダイオードD2、9……4
7kΩ程度の高抵抗R3、10……120Ω程度
の低抵抗R4、11……47μF程度のコンデン
サC2、12……リセツトスイツチSW2。
1の概略構成図、第2図は第1図におけるリセツ
ト回路にて電源が入つたときのシステムに供給さ
れるVccの立上りを示したグラフ、第3図は第
1図における点のリセツト信号出力端子部の電
位の立上りを示すグラフ、第4図は第1図におけ
るリセツト回路にてリセツトスイツチSW1,7
を押下した場合の第1図中点のリセツト信号出
力端子部の電位の変化を示すグラフ、第5図は従
来のリセツト回路を設けたCPU1の概略構成図
、第6図は第5図におけるリセツト回路にて電源
が入つたときのシステムに供給されるVccの立
上りを示したグラフ、第7図は第5図における
点のリセツト信号出力端子部の電位の立上りを示
すグラフ、第8図は第5図におけるリセツト回路
にてリセツトスイツチSW2,12を押下した場
合の第5図中点のリセツト信号出力端子部の電
位の変化を示すグラフである。 1……CPU、2……リセツト入力端子、3…
…ダイオードD1、4……47kΩ程度の高抵抗
R1、5……1kΩ程度の高抵抗R2、6……4
7μF程度のコンデンサC1、7……リセツトス
イツチSW1、8……ダイオードD2、9……4
7kΩ程度の高抵抗R3、10……120Ω程度
の低抵抗R4、11……47μF程度のコンデン
サC2、12……リセツトスイツチSW2。
Claims (1)
- リセツトスイツチを有し、該リセツトスイツチ
の作動により、リセツト動作の起動信号を発生す
るリセツト回路において、上記リセツトスイツチ
と並列に接続され電荷を蓄えるコンデンサと、該
コンデンサと上記リセツトスイツチとの間に接続
され上記リセツトスイツチを通じて上記コンデン
サの電荷を緩やかに放電させる高低抗値の抵抗と
を、リセツト信号出力端子部に設けたことを特徴
とするリセツト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3882089U JPH02130017U (ja) | 1989-03-31 | 1989-03-31 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3882089U JPH02130017U (ja) | 1989-03-31 | 1989-03-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02130017U true JPH02130017U (ja) | 1990-10-26 |
Family
ID=31547172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3882089U Pending JPH02130017U (ja) | 1989-03-31 | 1989-03-31 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02130017U (ja) |
-
1989
- 1989-03-31 JP JP3882089U patent/JPH02130017U/ja active Pending