JPH02113403A - Output impedance control circuit for amplifier - Google Patents
Output impedance control circuit for amplifierInfo
- Publication number
- JPH02113403A JPH02113403A JP26649288A JP26649288A JPH02113403A JP H02113403 A JPH02113403 A JP H02113403A JP 26649288 A JP26649288 A JP 26649288A JP 26649288 A JP26649288 A JP 26649288A JP H02113403 A JPH02113403 A JP H02113403A
- Authority
- JP
- Japan
- Prior art keywords
- amplifier
- output
- recording
- conducting
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 20
- 230000003321 amplification Effects 0.000 abstract description 11
- 238000003199 nucleic acid amplification method Methods 0.000 abstract description 11
- 238000010586 diagram Methods 0.000 description 6
- 230000001172 regenerating effect Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
Description
【発明の詳細な説明】
(産業上の利用分野)
この発明は増幅器の出力インピーダンス制御回路に関し
、特にカセットテープレコーダなどの録音/再生機能を
もつオーディオ機器への適用に適した増幅器の出力イン
ピーダンス制御回路に関する。[Detailed Description of the Invention] (Industrial Application Field) This invention relates to an amplifier output impedance control circuit, and in particular, an amplifier output impedance control circuit suitable for application to audio equipment with recording/playback functions such as cassette tape recorders. Regarding circuits.
第3図は従来のオーディオ機器の録音/再生増幅系を示
すブロック図である。図において1録音/再生ヘツド1
の両端は録音/再生切換用の2接点機械式スイッチSW
I、SW2に接続されている。スイッチSW1のR接点
は接地され、P接点は録音/再生増幅系2内の再生増幅
器3の入力に接続されている。再生増幅器3の出力は再
生出力端子4に接続されている。一方、スイッチSW2
のP接点は接地され、R接点は録音バイアス発撮鼎5の
出力に接続されている。録音バイアス発振鼎5の入力は
、録音/再生増幅系2内の録音増幅器6の出力を受ける
録音入力端子7に接続されている。録音増幅器6の入力
は録音入力端子8に接続されている。FIG. 3 is a block diagram showing a recording/playback amplification system of a conventional audio device. 1 recording/playback head 1 in the figure
Both ends are 2-contact mechanical switch SW for recording/playback switching.
I, connected to SW2. The R contact of the switch SW1 is grounded, and the P contact is connected to the input of the reproducing amplifier 3 in the recording/reproducing amplifying system 2. The output of the regenerative amplifier 3 is connected to a regenerative output terminal 4. On the other hand, switch SW2
The P contact is grounded, and the R contact is connected to the output of the recording bias transmitter 5. The input of the recording bias oscillator 5 is connected to a recording input terminal 7 that receives the output of a recording amplifier 6 in the recording/reproduction amplification system 2. The input of the recording amplifier 6 is connected to the recording input terminal 8.
次に動作を説明する。スイッチSW1.SW2がP接点
側に接続される゛ことによって、再生モードとなる。ヘ
ッド1の一端はスイッチSWIを介して再生増幅器3の
入力に接続され、他端はスイッチSW2を介して接地さ
れる(低インピーダンス)。この再生モードでは、ヘッ
ド1から取り込まれた信号は再生増幅器3で増幅されて
、再生出力端子4に取り出される。Next, the operation will be explained. Switch SW1. By connecting SW2 to the P contact side, the playback mode is set. One end of the head 1 is connected to the input of the regenerative amplifier 3 via a switch SWI, and the other end is grounded via a switch SW2 (low impedance). In this reproduction mode, a signal taken in from the head 1 is amplified by the reproduction amplifier 3 and outputted to the reproduction output terminal 4.
一方、スイッチSW1.SW2がR接点側に接続される
ことによって、録音モードとなる。ヘッド1の他端はス
イッチSW2.録音バイアス発振器5を介して録音増幅
器6の出力を受ける録音出力端子7に接続され、一端は
スイッチSW1を介して接地される(低インピーダンス
)。この録音モードでは、録音入力端子8に与えられた
録音入力信号が録音増幅器6で増幅されて、録音出力端
子7に取り出される。この信号は録音バイアス発娠器5
のバイアス信号に串畳されて、ヘッド1により磁気テー
プに記録される。On the other hand, switch SW1. By connecting SW2 to the R contact side, the recording mode is set. The other end of the head 1 is connected to a switch SW2. It is connected to a recording output terminal 7 which receives the output of a recording amplifier 6 via a recording bias oscillator 5, and one end is grounded via a switch SW1 (low impedance). In this recording mode, a recording input signal applied to the recording input terminal 8 is amplified by the recording amplifier 6 and output to the recording output terminal 7. This signal is the recording bias generator 5
The head 1 records the magnetic tape on the magnetic tape.
従来のオーディオ機器の録音/再生増幅系は以」ニのよ
うに構成されているので、ヘッド1回りに43いて録音
/再生切換用の機械式スイッチが2接点2回路必要とな
る。このため、製品化にあたって、■コストが高くなる
、■小型化の支障になる、■機械式スイッヂの信頼性が
悪い、などの問題点があった。Since the recording/playback amplification system of conventional audio equipment is constructed as shown below, two circuits of two contacts are required for a mechanical switch 43 around one head for switching between recording and playback. For this reason, there were problems in commercializing the product, such as: (1) high cost, (2) impediment to miniaturization, and (2) poor reliability of the mechanical switch.
この発明は上記のような問題点を解消するためになされ
たもので、例えばオーディオ機器の録音/再生増幅系に
適用した場合に、コストダウンが図れ、小型化が達成で
き、かつ信頼性の高い増幅器の出力インピーダンス制御
回路を得ることを目的とする。This invention was made to solve the above-mentioned problems. For example, when applied to the recording/playback amplification system of audio equipment, it can reduce costs, achieve miniaturization, and has high reliability. The purpose is to obtain an output impedance control circuit for an amplifier.
(課題を解決するための手段〕
この発明に係る増幅器の出力インピーダンス制御回路は
、増幅器と、この増幅器の出力に接続された半導体スイ
ッチ素子とを備え、半導体スイッチ素子の導通および非
導通により増幅器の出力インピーダンスをそれぞれ低イ
ンピーダンスおよび高インピーダンスにするようにした
ものである。(Means for Solving the Problems) An output impedance control circuit for an amplifier according to the present invention includes an amplifier and a semiconductor switching element connected to the output of the amplifier. The output impedance is set to low impedance and high impedance, respectively.
この発明における半導体スイッチ素子は、その導通およ
び非導通に応じて、増幅器の低出力インピーダンスおよ
び高出力インピーダンスを実現する。The semiconductor switch element in the present invention realizes low output impedance and high output impedance of the amplifier depending on whether it is conductive or non-conductive.
第1図はこの発明による増幅器の出力インピーダンス制
御回路をオーディオ機器の録音/再生増幅系に適用した
一実施例を示すブロック図である。FIG. 1 is a block diagram showing an embodiment in which an amplifier output impedance control circuit according to the present invention is applied to a recording/playback amplification system of audio equipment.
図において、録音/再生ヘッド1の一端は、録音/再生
増幅系2内の再生増幅器3の入力および、録音/再生増
幅系2の録音出力端子7に接続され、他端は、録音バイ
アス発振器5および1接点1回路の機械式スイッチSW
3を介して接地されている。再生増幅器3の出力は再生
出力端子4に接続される。録音出力端子7は半導体スイ
ッチ素子9を介して録音増幅器6の出力に接続され、録
音増幅器6の入力は録音出力端子8に接続される。半導
体スイッチ素子9はHいのコレクタと1ミツタが接続さ
れた2つのN l) N トランジスタから成り、共通
接続されたベースは制御端子10に接続されている。In the figure, one end of a recording/playback head 1 is connected to the input of a playback amplifier 3 in a recording/playback amplification system 2 and a recording output terminal 7 of the recording/playback amplification system 2, and the other end is connected to a recording bias oscillator 5. and 1 contact 1 circuit mechanical switch SW
It is grounded via 3. The output of the regenerative amplifier 3 is connected to the regenerative output terminal 4. The recording output terminal 7 is connected to the output of the recording amplifier 6 via the semiconductor switch element 9, and the input of the recording amplifier 6 is connected to the recording output terminal 8. The semiconductor switching element 9 consists of two N1)N transistors each having a high collector and a single transistor connected to each other, and their commonly connected bases are connected to a control terminal 10.
第2図は制御端子10を制御する制御回路の一例を示す
回路図である。この制御回路は差動対NPNI−ランジ
スタ11a、11bを含む。1−ランジスタ11aのベ
ースは制m信号を受ける入力端子12に接続され、トラ
ンジスタ11bのベースは基準電圧源13を介して接地
される。トランジスタ11a、11bの共通エミッタは
定電流#A14を介して接地される。トランジスタ11
aの]レクタはトランジスタ15aを介して電源VCC
に接続され、トランジスタ11bのコレクタは直接に電
源V。0に接続される。第1図の制御端子10に接続さ
れる出力端子16は、上記トランジスタ15aとともに
カレントミラーを構成するトランジスタ15t)を介し
て電源■。0に接続される。FIG. 2 is a circuit diagram showing an example of a control circuit that controls the control terminal 10. This control circuit includes a differential pair of NPNI transistors 11a, 11b. 1 - The base of the transistor 11a is connected to the input terminal 12 receiving the control m signal, and the base of the transistor 11b is grounded via the reference voltage source 13. The common emitters of transistors 11a and 11b are grounded via constant current #A14. transistor 11
a] is connected to the power supply VCC through the transistor 15a.
The collector of transistor 11b is directly connected to power supply V. Connected to 0. The output terminal 16 connected to the control terminal 10 in FIG. 1 is connected to the power source 1 through a transistor 15t which forms a current mirror together with the transistor 15a. Connected to 0.
第2図の制御回路では、入力端子12に塁QTi圧源1
3を越える電丹が印加されると、トランジスタ11aが
導通して、トランジスタ15a、15bより成るカレン
トミラーを介して出力端子16に電流が供給され、第1
図の半導体スイッチ素子9を導通さける。これ以外のと
ぎは出力端子16には電流は供給されず、第1図の半導
体スイッチ素子9は非導通となる。In the control circuit of FIG. 2, the base QTi pressure source 1 is connected to the input terminal 12.
When a voltage exceeding 3 is applied, the transistor 11a becomes conductive, and a current is supplied to the output terminal 16 through the current mirror consisting of the transistors 15a and 15b.
The semiconductor switch element 9 shown in the figure is made conductive. In other cases, no current is supplied to the output terminal 16, and the semiconductor switching element 9 in FIG. 1 becomes non-conductive.
次に第1図の回路の動作を説明する。スイッチSW3が
導通、半導体スイッチ素子9が非導通となることにより
、再生モードとなる。ヘッド1の一端は再生増幅器3の
入力に接続され、他端はスイッチSW3を介して接地さ
れる。録音増幅器6の出力は、半導体スイッチ素子9が
非導通であることより高インピーダンス状態となってお
り、従って録音増幅器6の出力が再生信号へ影響を与え
ることはない。この状態では、第3図の従来回路におけ
る再生モードと回路的に等価となっている。Next, the operation of the circuit shown in FIG. 1 will be explained. When the switch SW3 becomes conductive and the semiconductor switch element 9 becomes non-conductive, the reproduction mode is set. One end of the head 1 is connected to the input of a regenerative amplifier 3, and the other end is grounded via a switch SW3. The output of the recording amplifier 6 is in a high impedance state because the semiconductor switch element 9 is non-conductive, so the output of the recording amplifier 6 does not affect the reproduced signal. In this state, the circuit is equivalent to the reproduction mode in the conventional circuit shown in FIG.
この再生モードにおいて、ヘッド1から取り込まれた信
号は再生増幅器3で増幅されて、再生出力端子4に取り
出される。In this reproduction mode, a signal taken in from the head 1 is amplified by the reproduction amplifier 3 and outputted to the reproduction output terminal 4.
一方、スイッチSW3が非導通、半導体スイッチ素子9
が導通となることにより、録音モードとなる。このモー
ドでは、半導体スイッチ素子9の導通により、録音増幅
器6の出力が低インピーダンス状態となる。これにより
、ヘッド1の一端は半導体スイッチ素子9および録音出
力fH’F 7を介して録音増幅器6の出力を受けるこ
とが可能な状態になる。また、ヘッド1の他端には録音
バイアス発振器5が接続される。このような状態におい
て、録音入力端子8に与えられた録音入力信号は、録音
増幅器6で増幅されて、半導体スイッチ素子9を介して
録音出力端子7に取り出される。この信号は録音バイア
ス発振器5のバイアス信号に重畳されて、ヘッド1によ
り磁気テープに記録される。On the other hand, switch SW3 is non-conductive, and semiconductor switch element 9
When becomes conductive, it enters recording mode. In this mode, the conduction of the semiconductor switch element 9 causes the output of the recording amplifier 6 to be in a low impedance state. This puts one end of the head 1 in a state where it can receive the output of the recording amplifier 6 via the semiconductor switch element 9 and the recording output fH'F 7. Further, a recording bias oscillator 5 is connected to the other end of the head 1. In such a state, the recording input signal applied to the recording input terminal 8 is amplified by the recording amplifier 6 and taken out to the recording output terminal 7 via the semiconductor switch element 9. This signal is superimposed on the bias signal of the recording bias oscillator 5 and recorded on the magnetic tape by the head 1.
この実施例によれば、半導体スイッチ素子9の導通、非
導通により録音増幅器6の出力をそれぞれ低および高イ
ンピーダンス状態にすることによって、第3図の従来回
路の2接点2回路の機械式スイッチSW1.SW2は、
1接点1回路の機械式スイッチSW3に置き換えられて
いる。なお、半導体スイッチ素子9の導通時のインピー
ダンスは数10Ω、非導通時のインピーダンスは数MΩ
を実現することが可能である。According to this embodiment, the output of the recording amplifier 6 is brought into a low impedance state and a high impedance state by conducting and non-conducting the semiconductor switching element 9, respectively. .. SW2 is
It has been replaced with a mechanical switch SW3 with one contact and one circuit. The impedance of the semiconductor switch element 9 when conducting is several tens of Ω, and the impedance when not conducting is several MΩ.
It is possible to realize this.
以上説明したように、この発明によれば、増幅器の出力
に了導体スイツ升素子を接続し、その半導体スイッチ素
子の導通および非導通により増幅器の低出力インピーダ
ンスおよび高出力インピーダンスをそれぞれ実現するよ
うにしたので、例えばオーディオ機器の録音/再生増幅
系に適用した場合に、コストダウンが図れ、小型化が達
成でき、かつ信頼性の高い増幅器の出力インピーダンス
制御回路を1;Iることができるという効果がある。As explained above, according to the present invention, a semiconductor switch element is connected to the output of an amplifier, and the low output impedance and high output impedance of the amplifier are respectively realized by conducting and non-conducting the semiconductor switching element. Therefore, when applied to the recording/playback amplification system of audio equipment, for example, it is possible to achieve cost reduction, miniaturization, and highly reliable output impedance control circuit of the amplifier. There is.
第1図(よこの発明による増幅器の出力インピーダンス
制御回路をオーディオ機器の録音/再生増幅系に適用し
た一実施例を示すブロック図、第2図はその実施例の制
御端子を制御する制御回路の一例を示す回路図、第3図
は従来のオーデイA機器の録音/再生増幅系を示すブロ
ック図である。
図において、6は録音増幅器、9は゛1′−導体スイッ
ヂ素子である。
なお、各図中同一符号は同一または相当部分をボす。
第2図
代理人 人 岩 増 雄FIG. 1 is a block diagram showing an embodiment in which an amplifier output impedance control circuit according to the present invention is applied to a recording/playback amplification system of audio equipment, and FIG. 2 shows a control circuit for controlling the control terminal of the embodiment. FIG. 3 is a block diagram showing a recording/playback amplification system of a conventional audio A device. In the figure, 6 is a recording amplifier, and 9 is a 1'-conductor switch element. The same symbols in the diagram indicate the same or corresponding parts. Figure 2 Agent: Masuo Iwa
Claims (1)
スイッチ素子とを備え、前記半導体スイッチ素子の導通
および非導通により前記増幅器の出力インピーダンスを
それぞれ低インピーダンスおよび高インピーダンスにす
ることを特徴とする増幅器の出力インピーダンス制御回
路。(1) It is characterized by comprising an amplifier and a semiconductor switching element connected to the output of the amplifier, and by making the semiconductor switching element conductive and non-conductive, the output impedance of the amplifier becomes low impedance and high impedance, respectively. Amplifier output impedance control circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63266492A JP2591107B2 (en) | 1988-10-21 | 1988-10-21 | Amplifier output impedance control circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63266492A JP2591107B2 (en) | 1988-10-21 | 1988-10-21 | Amplifier output impedance control circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH02113403A true JPH02113403A (en) | 1990-04-25 |
JP2591107B2 JP2591107B2 (en) | 1997-03-19 |
Family
ID=17431680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63266492A Expired - Fee Related JP2591107B2 (en) | 1988-10-21 | 1988-10-21 | Amplifier output impedance control circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2591107B2 (en) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS593707A (en) * | 1982-06-30 | 1984-01-10 | Toshiba Corp | Sound recording and reproduction switching device |
-
1988
- 1988-10-21 JP JP63266492A patent/JP2591107B2/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS593707A (en) * | 1982-06-30 | 1984-01-10 | Toshiba Corp | Sound recording and reproduction switching device |
Also Published As
Publication number | Publication date |
---|---|
JP2591107B2 (en) | 1997-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH02113403A (en) | Output impedance control circuit for amplifier | |
JPS5839552Y2 (en) | tape recorder | |
US3825847A (en) | Amplifier system | |
JP2583916B2 (en) | Recording / playback circuit | |
JPH021685Y2 (en) | ||
JPH02226912A (en) | Switching circuit | |
JP3021612B2 (en) | Magnetic recording / reproducing device | |
JPH0528596Y2 (en) | ||
JPH0729246A (en) | Remote control controller | |
JPH0755731Y2 (en) | Radio signal playback device with radio | |
JPH0316082Y2 (en) | ||
JPH0459694B2 (en) | ||
JPH02177001A (en) | Drum built-in amplifier changeover circuit | |
JPS5939296Y2 (en) | tape recorder | |
JPS5864605A (en) | Magnetic recording and reproducing device | |
JPS6040968Y2 (en) | Tape recorder input circuit | |
JPH057777B2 (en) | ||
JPS60116606U (en) | tape recorder | |
KR900010668Y1 (en) | Four dek cassette recorder | |
JPH04316299A (en) | Remote controller for acoustic equipment | |
JPH01312707A (en) | Switching circuit for magnetic recording and reproducing | |
JPH1074301A (en) | Recording/reproducing switching circuit | |
JPS6018802A (en) | Tape recorder | |
JPH0566642B2 (en) | ||
JPS6120204A (en) | Recording/reproducing switching circuit of cassette tape recorder |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |