JPH02108359A - Communication control system for picture information - Google Patents

Communication control system for picture information

Info

Publication number
JPH02108359A
JPH02108359A JP26052488A JP26052488A JPH02108359A JP H02108359 A JPH02108359 A JP H02108359A JP 26052488 A JP26052488 A JP 26052488A JP 26052488 A JP26052488 A JP 26052488A JP H02108359 A JPH02108359 A JP H02108359A
Authority
JP
Japan
Prior art keywords
controller
image forming
forming apparatus
image
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP26052488A
Other languages
Japanese (ja)
Other versions
JP2851856B2 (en
Inventor
Yasumasa Nashida
安昌 梨子田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP26052488A priority Critical patent/JP2851856B2/en
Publication of JPH02108359A publication Critical patent/JPH02108359A/en
Application granted granted Critical
Publication of JP2851856B2 publication Critical patent/JP2851856B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Facsimiles In General (AREA)

Abstract

PURPOSE:To instantaneously inform a controller side of the abnormal condition of a picture forming device in the picture formation by transferring a control command to request status information from a controller side to a picture forming device side. CONSTITUTION:When an abnormal condition occurs at a picture forming device 102 side, the interval time of a horizontal synchronizing signal is waited, a controller logic part 115 transfers a control command to a picture forming part 114 and the device 102 transfers the transferring signal from a line 103 to the forming part 114 as a control command. On the other hand, when a picture data request signal is not transferred, and a picture data request signal is not transferred even when the interval time of the horizontal synchronizing signal passes, a controller 101 judges that it is the abnormality of the device 102 or the completion of the picture formation equivalent to one page, turns off a timer 110 and transfers the status request command. The return status from the device 102 is analyzed and at the time of being the abnormal condition, the error processing is executed.

Description

【発明の詳細な説明】 [産業上の利用分野1 本発明は、画像形成装置と該画像形成装置を制御するコ
ントローラとの間で行われるシリアル通信を制御する方
式に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field 1] The present invention relates to a system for controlling serial communication performed between an image forming apparatus and a controller that controls the image forming apparatus.

[従来の技術] 従来から、この種の画像情報通信制御方式においては、
画像形成中に画像形成装置の状態をコントローラ側に知
らせる為に複数の回線を用いていた。
[Prior Art] Conventionally, in this type of image information communication control system,
Multiple lines were used to notify the controller of the status of the image forming apparatus during image formation.

[発明が解決しようとする課題] しかしながら、通信の回線数を増すとコストアップを招
来してしまうという欠点がみられる。
[Problems to be Solved by the Invention] However, there is a drawback that increasing the number of communication lines increases costs.

また、画像データを要求する信号と画像形成装置の状態
を示すステータス信号を同一信号線で兼用して伝送する
通信方式においては、画像形成中は画像データを要求す
る信号が占有してしまい、画像形成装置に異常が生じた
場合にもコントローラ側はその異常を認識できず、適当
な処理を実行することができないという欠点がみられる
In addition, in a communication method in which a signal requesting image data and a status signal indicating the status of the image forming apparatus are transmitted using the same signal line, the signal requesting image data occupies the area during image formation, and the Even if an abnormality occurs in the forming apparatus, the controller side cannot recognize the abnormality and cannot perform appropriate processing.

よって本発明の目的は上述の点に鑑み、画像形成装置と
コントローラとのシリアル通信において、画像形成中に
おける画像形成装置の異常状態をコントローラ側に即座
に知らせることができる画像情報通信制御方式を提供す
ることにある。
SUMMARY OF THE INVENTION In view of the above-mentioned points, an object of the present invention is to provide an image information communication control system that can immediately notify a controller of an abnormal state of an image forming apparatus during image formation in serial communication between an image forming apparatus and a controller. It's about doing.

[課題を解決するための手段] かかる目的を達成するために、本発明は画像形成装置と
画像形成装置を制御するコントローラとの間で行われる
シリアル通信を制御する方式において、画像形成中に画
像形成装置側から画像データを要求する信号が所定の時
間を過ぎてもコントローラ側に転送されない場合、コン
トローラ側はステータス情報を要求する制御コマンドを
画像形成装置側へ転送し、画像形成装置の状態を認識す
るものである。
[Means for Solving the Problems] In order to achieve the above object, the present invention provides a system for controlling serial communication performed between an image forming apparatus and a controller that controls the image forming apparatus. If a signal requesting image data from the forming apparatus side is not transferred to the controller side even after a predetermined period of time has passed, the controller side transfers a control command requesting status information to the image forming apparatus side, and checks the status of the image forming apparatus. It is something to recognize.

[作 用] 本発明の構成によれば、画像形成中でも画像形成装置に
異常状態が生じた場合、即座に画像データの信号線をコ
マンドの信号線に切換え、コントローラに異常状態を知
らせることができる。
[Function] According to the configuration of the present invention, if an abnormal state occurs in the image forming apparatus even during image formation, the image data signal line can be immediately switched to the command signal line to notify the controller of the abnormal state. .

[実施例1 以下に詳細する実施例は、 画像形成装置を制御するコントローラ側から画像形成装
置側へ画像データならびに制御コマンドをそれぞれ所定
のビット構成で同一信号線上にシリアル転送する手段と
、 前記画像形成装置側から前記コントローラ側への画像デ
ータを要求する信号ならびに前記画像形成装置の状態を
表わすステータス信号をそれぞれ所定のビット構成で同
一信号線上にシリアルに転送する手段とを 備え、前記コントローラ側と前記画像形成装置側が通信
を行う方式において、 前記画像形成装置側では、 前記コントローラ側からシリアルに転送される画像デー
タを所定ビットのビット数を確保するまで一時保持する
手段と、 画像データ数をカウントする手段と、 前記コントローラ側からシリアルに転送される制御コマ
ンドを解析する手段と、 画像クロックを発生する手段と、 画像クロックに同期して画像データを処理する手段とを
有し、 前記コントローラ側では、 前記画像形成装置側からシリアルに転送される信号を解
析する手段と、 画像データ数をカウントする手段と、 時間管理機能を有する手段とを有し、 画像形成中に前記画像形成装置側から画像データ数器求
する信号が所定の時間を過ぎても前記コントローラ側に
転送されない場合、前記コントローラ側はステータスを
要求する制御コマンドを前記画像形成装置側へ転送し、
前記画像形成装置の状態を認識できるようにするもので
ある。
[Embodiment 1] The embodiment described in detail below includes means for serially transmitting image data and control commands on the same signal line from a controller side that controls an image forming apparatus to an image forming apparatus side, each having a predetermined bit configuration; means for serially transmitting a signal requesting image data from the forming apparatus side to the controller side and a status signal representing the state of the image forming apparatus, each having a predetermined bit configuration, on the same signal line; In the method in which the image forming apparatus side communicates, the image forming apparatus side includes means for temporarily holding image data serially transferred from the controller side until a predetermined number of bits is secured, and a means for counting the number of image data. means for analyzing control commands serially transferred from the controller side; means for generating an image clock; and means for processing image data in synchronization with the image clock; , means for analyzing signals serially transferred from the image forming apparatus side, means for counting the number of image data, and means having a time management function, If the signal requesting the number of data is not transferred to the controller side after a predetermined period of time, the controller side transfers a control command requesting the status to the image forming apparatus side,
This allows the state of the image forming apparatus to be recognized.

火適■± 第1図、第2図、第3図は本発明の第1の実施例を示す
。ここで、第1図は本実施例の電気的構成を示すもので
あり、第2図および第3図はそれぞれ画像形成中におけ
るコントローラ側および画像形成装置側の処理の手順を
示すものである。
Figures 1, 2, and 3 show a first embodiment of the present invention. Here, FIG. 1 shows the electrical configuration of this embodiment, and FIGS. 2 and 3 show processing procedures on the controller side and the image forming apparatus side, respectively, during image formation.

第1図において、101はコントローラを表わし、10
2は画像形成装置を表わす。コントローラ101と画像
形成装置102は、所定のビット数で構成される画像デ
ータおよび制御コマンドをシリアルに転送する信号線1
03.信号の転送の際に用いる同期クロック信号線10
41画像データを要求する信号および画像形成装置10
2の状態を示すステータス信号をシリアルに転送する信
号線105の3木の信号線で接続される。
In FIG. 1, 101 represents a controller, and 10
2 represents an image forming apparatus. The controller 101 and the image forming apparatus 102 are connected to a signal line 1 that serially transfers image data and control commands consisting of a predetermined number of bits.
03. Synchronous clock signal line 10 used for signal transfer
41 Signal requesting image data and image forming device 10
They are connected by three signal lines including a signal line 105 that serially transfers a status signal indicating the status of 2.

画像形成装置102は、画像形成部114の他に、ホー
ルディングレジスタ111 、シフトレジスタ112 
、画像クロック発生回路113.−頁分のカウンタ11
6.コントロールロジック部115から構成される装 コントローラ101は、シフトレジスタ107およヒ1
09 、同期クロック発生回路108 、タイマ回路1
10.1行分のカウンタ117およびコントローラ10
1を制御するC P U 106から構成される。
In addition to the image forming section 114, the image forming apparatus 102 includes a holding register 111 and a shift register 112.
, image clock generation circuit 113. -Page counter 11
6. The device controller 101, which is composed of a control logic section 115, has a shift register 107 and a shift register 107.
09, synchronous clock generation circuit 108, timer circuit 1
10. One line counter 117 and controller 10
The CPU 106 controls the CPU 106.

コントローラ101 と画像形成装置102との通信は
、まずc p U 106からパラレルの画像形成装置
102の制御コマンドをシフトレジスタ107へロード
し、シリアルに変換し、同期クロック発生回路108の
クロックに同期させ、信号線103を介して画像形成装
置102へ転送する。
Communication between the controller 101 and the image forming apparatus 102 is carried out by first loading a control command for the parallel image forming apparatus 102 from the CPU 106 into the shift register 107, converting it into serial data, and synchronizing it with the clock of the synchronous clock generation circuit 108. , and is transferred to the image forming apparatus 102 via the signal line 103.

画像形成装置102は、信号線103を介して転送され
てきたシリアルの制御コマンドを信号線104の同期ク
ロックに同期してホールディングレジスタ111にロー
ドし、コントローラロジック部115から画像形成部1
14にパラレルに転送する。
The image forming apparatus 102 loads the serial control command transferred via the signal line 103 into the holding register 111 in synchronization with the synchronization clock of the signal line 104, and then loads the serial control command transferred via the signal line 103 into the holding register 111 from the controller logic unit 115 to the image forming unit 1.
14 in parallel.

一方、画像形成部114の状態を示すステータス信号は
、パラレルにコントローラロジック部へロードされ、信
号線104の同期クロックに同期し、シリアルに信号線
105を介してコントローラ101に転送される。コン
トローラ101は、信号線105を介してシリアルに転
送されてきたステータスを信号線104の同期クロック
に同期してシフトレジスタ109でパラレルに変換し、
CPU10Bへ転送する。
On the other hand, a status signal indicating the state of the image forming section 114 is loaded in parallel to the controller logic section, synchronized with the synchronization clock on the signal line 104, and serially transferred to the controller 101 via the signal line 105. The controller 101 converts the status serially transferred via the signal line 105 into parallel status using the shift register 109 in synchronization with the synchronous clock on the signal line 104.
Transfer to CPU10B.

画像形成中、コントローラ101からの画像データは前
述の制御コマンドと同様にして信号線103を介して画
像形成装置102ヘシリアルに転送され、−時ホールデ
ィングレジスタlitに保持され、所定ビット数を確保
した後、シフトレジスタ112へ転送され、画像形成部
114からの水平同期信号および画像クロックに同期し
て画像形成部114へ転送されて画像が形成される。
During image formation, image data from the controller 101 is serially transferred to the image forming apparatus 102 via the signal line 103 in the same manner as the control command described above, and is held in the holding register lit, after securing a predetermined number of bits. , is transferred to the shift register 112, and is transferred to the image forming section 114 in synchronization with the horizontal synchronization signal and image clock from the image forming section 114 to form an image.

コントローラロジック部115は、ホールディングレジ
スタ111からシフトレジスタ112へ所定のビット数
の画像を転送する際、コントローラ101へ画像データ
を要求する信号を転送する。
When transferring an image of a predetermined number of bits from the holding register 111 to the shift register 112, the controller logic unit 115 transfers a signal requesting image data to the controller 101.

第2図のステップ202および第3図の302において
、前述のようにコントローラ101と画像形成装置10
2は通信を行い、また、画像形成装置102の一頁分の
画像データのカウンタ116およびコントローラ101
の一行分の画像データのカウンタ117を設定し、タイ
マ回路110に水平同期信号と水平同期信号の間隔時間
をtに設定する。
In step 202 in FIG. 2 and 302 in FIG. 3, the controller 101 and the image forming apparatus 10
2 performs communication, and also serves as a counter 116 for one page of image data of the image forming apparatus 102 and a controller 101.
A counter 117 for one line of image data is set, and an interval time between horizontal synchronizing signals is set in the timer circuit 110 to t.

第2図のステップ203において、コントローラ101
は以後転送する信号が画像データであることを画像形成
装置102へ知らせる為に画像データコマンドを転送し
、第3図のステップ303においてコントローラロジッ
ク部115は画像データコマンドを受け、以後の信号を
全てシフトレジスタ112ヘロードし、画像データとし
て扱う。
In step 203 of FIG.
transfers an image data command to notify the image forming apparatus 102 that the signal to be transferred thereafter is image data, and in step 303 of FIG. 3, the controller logic unit 115 receives the image data command and transmits all subsequent signals. The data is loaded into the shift register 112 and treated as image data.

ステップ204ではタイマをオンし、ステップ205で
は画像データ要求信号を受信するまで待ち、ステップ2
06で所定ビット数の画像データを転送し、−行分のカ
ウンタ117により画像データ数をカウントし、−行以
内であったらタイマをオフせずにステップ205 、2
06 、207を繰り返し、−行分の画像データを転送
終了したらステップ208でタイマをオフし、再びステ
ップ204から一行分の画像データを転送する。
Step 204 turns on the timer, step 205 waits until an image data request signal is received, and step 2
At step 06, a predetermined number of bits of image data is transferred, and the number of image data is counted by the - line counter 117. If it is within - lines, the timer is not turned off and the process is performed at steps 205 and 2.
Steps 06 and 207 are repeated, and when the transfer of the - line of image data is completed, the timer is turned off in step 208, and one line of image data is transferred again from step 204.

もし、画像形成装置102側で異常状態が起きた場合は
、第3図のステップ304の判断分岐からステップ30
5で水平同期信号の間隔時間tをウェイトし、第1図示
のコントローラロジック部115は信号線103から転
送される信号を画像データとしての扱いを止め、制御コ
マンドとして画像形成部114に転送する。また同様に
、画像形成装置は頁分の画像データを受けとった後もス
テップ301 、311 、312で示すように水平同
期信号の間隔時間tをウェイトした後、転送される信号
を制御コマンドとして画像形成部114に転送する。
If an abnormal state occurs on the image forming apparatus 102 side, the decision branch from step 304 in FIG.
5, the controller logic section 115 shown in FIG. 1 stops treating the signal transferred from the signal line 103 as image data, and transfers it to the image forming section 114 as a control command. Similarly, after receiving image data for a page, the image forming apparatus waits the horizontal synchronization signal interval time t as shown in steps 301, 311, and 312, and then forms an image using the transferred signal as a control command. 114.

一方、コントローラ101はステップ205で画像デー
タ要求信号が転送されず、分岐209で水平同期信号の
間隔時間tを経ても画像データ要求信号が転送されない
場合は、画像形成装置102に異常が生じたか、あるい
は−頁分の画像形成が終了したと判断し、ステップ21
0でタイマをオフし、ステップ212でステータスを要
求するコマンドを転送する。
On the other hand, if the image data request signal is not transferred in step 205 and the image data request signal is not transferred even after the horizontal synchronization signal interval time t has passed in step 209, the controller 101 determines whether an abnormality has occurred in the image forming apparatus 102 or not. Alternatively, it is determined that image formation for − pages has been completed, and step 21
The timer is turned off at 0, and a command requesting the status is transferred at step 212.

ステップ213および214で画像形成装置102から
返送されたステータスを分析し、異常状態であフたなら
ば、ステップ215のエラー処理を実行し、異常状態で
なかったら、ステップ216で一頁分の画像形成の終了
か否かを判断し、ステップ218で処理を終了する。
The status returned from the image forming apparatus 102 is analyzed in steps 213 and 214. If the status is found to be abnormal, error processing is executed in step 215. If the status is not abnormal, one page of images is processed in step 216. It is determined whether the formation has ended or not, and the process ends in step 218.

実施例2 第4図、第5図(1)、第5図(2)および第6図(1
)、第6図(2)は本発明の第2の実施例2を示す。こ
こで、第4図は本発明の電気的ブロック構成を示すもの
であり、第5図および第6図はそれぞれ画像形成中にお
けるコントローラ側および画像形成装置側の処理の手順
を示すものである。
Example 2 Figures 4, 5 (1), 5 (2) and 6 (1)
), FIG. 6(2) shows a second embodiment 2 of the present invention. Here, FIG. 4 shows an electrical block configuration of the present invention, and FIGS. 5 and 6 show processing procedures on the controller side and the image forming apparatus side, respectively, during image formation.

本実施例は、第1図において示した電気的構成にタイマ
回路119と一行分のカウンタ120を加えた構成とな
っている。
This embodiment has a configuration in which a timer circuit 119 and a counter 120 for one line are added to the electrical configuration shown in FIG.

第1の実施例では、第1図示のタイマ回路110に水平
同期信号間隔の時間tを設定したのに対し、第2の実施
例では、第4図示のタイマ1回路119に水平同期信号
の間隔時間から一行分の画像形成にかかる時間を引いた
時間t、を設定し、タイ72回路11Bに、−行分画像
形成時の所定のビット構成の画像データを要求する信号
の間隔時間t2を設定する。つまり、第1の実施例にお
いては一行分の画像形成の途中に異常状態が生じた場合
であっても、水平同期信号の間隔時間tで管理しなくて
はならなかフたが、第2の実施例では、−行分の画像形
成が終了して水平同期信号のウェイト中に異常状態が生
じた場合は、タイマ1回路に設定された時間t1て管理
し、−行分の画像形成の途中で生じた異常状態は、タイ
マ2回路に設定された時間t2で管理する構成となって
いる。
In the first embodiment, the time t of the horizontal synchronization signal interval is set in the timer circuit 110 shown in the first diagram, whereas in the second embodiment, the time t of the horizontal synchronization signal interval is set in the timer circuit 119 shown in the fourth diagram. Set a time t, which is the time required to form an image for one line from the time, and set an interval time t2 for a signal requesting image data of a predetermined bit configuration when forming an image for a - line in the tie 72 circuit 11B. do. In other words, in the first embodiment, even if an abnormal condition occurs during image formation for one line, it must be managed by the interval time t of the horizontal synchronizing signal, but in the second embodiment, In the embodiment, if an abnormal condition occurs while the horizontal synchronizing signal is being waited after the image formation for - rows is completed, the time t1 set in the timer 1 circuit is used to manage the image formation for - rows. The abnormal state that occurs is managed by the time t2 set in the timer 2 circuit.

コントローラ101と画像形成装置102との通信手順
および画像形成中の画像データ要求と画像データの転送
手順は、第1の実施例で示したものと同様である。
The communication procedure between the controller 101 and the image forming apparatus 102 and the image data request and image data transfer procedure during image formation are the same as those shown in the first embodiment.

第5図(1)のステップ220においては、前述した通
り、タイマlに水平同期信号の間隔時間から一行分の画
像形成にかかる時間を引いた時間t、を設定する。画像
形成装置102は第6図(1)のステップ303におい
て水平同期信号から第1番目の画像データを要求する信
号を転送する前に、画像形成装置側の異常状態をチエツ
クし、もし異常であるならばステップ315でt1時間
ウェイトし、コントローラ側に異常を知らせ、ステップ
306で第4図示のロジックコントローラ115で信号
線103より転送される信号を制御コマンドとして扱い
、画像形成部114に転送する。
In step 220 of FIG. 5(1), as described above, the timer 1 is set to the time t, which is the interval time of the horizontal synchronizing signal minus the time required to form an image for one line. Before transferring the signal requesting the first image data from the horizontal synchronization signal in step 303 of FIG. 6(1), the image forming apparatus 102 checks the abnormal state on the image forming apparatus side, and if any If so, in step 315 the process waits for a time t1, the abnormality is notified to the controller side, and in step 306 the logic controller 115 shown in FIG.

コントローラ側は、第5図(1)のステップ219にお
いて、タイマ1回路で時間t、を管理し、時間t1以上
画像データ要要求帯が返送されない場合は、ステップ2
12で画像形成装置へステータスを要求するコマンドを
転送し、画像形成装置側は、ステータス要求コマンドを
受け、ステータスにて異常状態を知らせる。
In step 219 of FIG. 5(1), the controller side manages the time t with the timer 1 circuit, and if the image data request band is not returned for the time t1 or more, the controller side manages the time t in step 219 of FIG. 5(1).
At step 12, a command requesting the status is transferred to the image forming apparatus, and the image forming apparatus receives the status request command and notifies the abnormal state in the status.

水平同期信号から第2番目以降の画像データを要求する
方法および時間の管理方法は、第1の実施例と同様であ
るが、タイマ2には一行分の画像形成中の画像データ要
求と画像データ要求の時間t2が設定してあり、第1の
実施例では常に水平同期信号の間隔着量tを管理してい
たのに比べ、より早くコントローラ101に異常状態を
知らせることができる。
The method for requesting the second and subsequent image data from the horizontal synchronization signal and the time management method are the same as in the first embodiment, but the timer 2 is used to request image data for one line during image formation and for image data. Since the request time t2 is set, the abnormal state can be notified to the controller 101 more quickly than in the first embodiment, where the interval amount t of the horizontal synchronization signal was always managed.

一頁分の画像形成が終了した時は、画像形成装置102
が第6図(2)のステップ303で判断し、ステップ3
22でtlをウェイトし、コントローラ101に状態の
変化を知らせ、通信を終了する。
When image formation for one page is completed, the image forming device 102
is determined in step 303 of FIG. 6(2), and step 3
22, the controller 101 waits for tl, notifies the controller 101 of the change in state, and ends the communication.

[発明の効果] 以上説明したように本発明によれば、コントローラと画
像形成装置とのシリアル通信において、信号線の回線数
を増やすことなく、画像形成中でも画像形成装置に異常
状態が生じた場合、即座に画像データの信号線をコマン
ドの信号線に切換え、コントローラに異常状態を知らせ
、コントローラは適当な処理を実行することができる。
[Effects of the Invention] As explained above, according to the present invention, in serial communication between a controller and an image forming apparatus, even if an abnormal state occurs in the image forming apparatus even during image formation, without increasing the number of signal lines. , the image data signal line is immediately switched to the command signal line, the abnormal state is notified to the controller, and the controller can execute appropriate processing.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明を適用した第1の実施例を示すブロック
図、 第2図は第1の実施例におけるコントローラの処理手°
順を示すフローチャート、 第3図は第1の実施例における画像形成装置の処理手順
を示すフローチャート、 第4図は本発明を適用した第2の実施例を示すブロック
図、 第5図(1)および第5図(2)は第2の実施例におけ
るコントローラの処理手順を示すフローチャート、 第6図(1)および第6図(2)は第2の実施例におけ
る画像形成装置の処理手順を示すフローチャートである
。 101・・・コントローラ、 102・・・画像形成装置、 103・・・コントローラから画像形成装置へのシリア
ル信号線、 105・・・画像形成装置からコントローラへのシリア
ル信号線、 114・・・画像形成部、 10B・・・cpu。 110.118,119・・・タイマ回路。 第5図 第5図(2)
FIG. 1 is a block diagram showing a first embodiment to which the present invention is applied, and FIG. 2 shows a processing procedure of a controller in the first embodiment.
FIG. 3 is a flowchart showing the processing procedure of the image forming apparatus in the first embodiment; FIG. 4 is a block diagram showing the second embodiment to which the present invention is applied; FIG. 5 (1) 5(2) is a flowchart showing the processing procedure of the controller in the second embodiment, and FIG. 6(1) and FIG. 6(2) show the processing procedure of the image forming apparatus in the second embodiment. It is a flowchart. 101... Controller, 102... Image forming device, 103... Serial signal line from controller to image forming device, 105... Serial signal line from image forming device to controller, 114... Image forming Department, 10B...cpu. 110.118,119...Timer circuit. Figure 5Figure 5 (2)

Claims (1)

【特許請求の範囲】 1)画像形成装置と該画像形成装置を制御するコントロ
ーラとの間で行われるシリアル通信を制御する方式にお
いて、 画像形成中に前記画像形成装置側から画像データを要求
する信号が所定の時間を過ぎても前記コントローラ側に
転送されない場合、前記コントローラ側はステータス情
報を要求する制御コマンドを前記画像形成装置側へ転送
し、前記画像形成装置の状態を認識することを特徴とす
る画像情報通信制御方式。
[Claims] 1) In a method for controlling serial communication performed between an image forming apparatus and a controller that controls the image forming apparatus, a signal requesting image data from the image forming apparatus during image formation. If the information is not transferred to the controller side even after a predetermined time, the controller side transfers a control command requesting status information to the image forming apparatus side, and recognizes the state of the image forming apparatus. Image information communication control system.
JP26052488A 1988-10-18 1988-10-18 Image data sending device and image forming device Expired - Fee Related JP2851856B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26052488A JP2851856B2 (en) 1988-10-18 1988-10-18 Image data sending device and image forming device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26052488A JP2851856B2 (en) 1988-10-18 1988-10-18 Image data sending device and image forming device

Publications (2)

Publication Number Publication Date
JPH02108359A true JPH02108359A (en) 1990-04-20
JP2851856B2 JP2851856B2 (en) 1999-01-27

Family

ID=17349165

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26052488A Expired - Fee Related JP2851856B2 (en) 1988-10-18 1988-10-18 Image data sending device and image forming device

Country Status (1)

Country Link
JP (1) JP2851856B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100628202B1 (en) * 2000-01-07 2006-09-27 엘지전자 주식회사 Apparatus For Autometic Sensing Resolution in Display and Method For The Same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100628202B1 (en) * 2000-01-07 2006-09-27 엘지전자 주식회사 Apparatus For Autometic Sensing Resolution in Display and Method For The Same

Also Published As

Publication number Publication date
JP2851856B2 (en) 1999-01-27

Similar Documents

Publication Publication Date Title
JPH02108359A (en) Communication control system for picture information
JPH08110888A (en) Method and constitution for control of data network
JPS5937878Y2 (en) information processing equipment
JPS6049350B2 (en) Data bus control method
JPH047620B2 (en)
JPS59161956A (en) Transmission controller
JP3697039B2 (en) Image forming apparatus and image processing setting method
JPS60217446A (en) High speed programmable logic controller
JPS60254846A (en) Circuit switching system of cdt device
JPS6020205A (en) Remote system inputting/outputting device
JPH045748A (en) Information processor
JP2708366B2 (en) Data processing system and auxiliary control device
JPS59119439A (en) Buffer busy avoiding system
JPS5952945A (en) Network control system
JPS63314939A (en) Line abnormality detecting system
JPS616755A (en) Data transfer system
JPH03143047A (en) Communication control system
JPH0629962A (en) Method and equipment for multiplex transmission
JPH02250453A (en) Data receiver
JPH01170245A (en) Communication controller
JPH0793751B2 (en) Data processing control method
JPS6354843A (en) Alarm information transfer system
JPH04162106A (en) Remote input/output system for programmable controller
JPH0666807B2 (en) Loop communication system
JPS59138147A (en) Data transmitter

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees