JPH0170436U - - Google Patents
Info
- Publication number
- JPH0170436U JPH0170436U JP1987164728U JP16472887U JPH0170436U JP H0170436 U JPH0170436 U JP H0170436U JP 1987164728 U JP1987164728 U JP 1987164728U JP 16472887 U JP16472887 U JP 16472887U JP H0170436 U JPH0170436 U JP H0170436U
- Authority
- JP
- Japan
- Prior art keywords
- differential amplifier
- clock signal
- signal
- synchronous clock
- zero
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 claims description 6
- 238000006243 chemical reaction Methods 0.000 claims 2
- 230000003111 delayed effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
- Pulse Circuits (AREA)
Description
第1図は本考案の実施例の回路図、第2図は第
1図の構成によるタイムチヤート(デユーテイ比
最大時)、第3図は第1図の構成によるタイムチ
ヤート(デユーテイ比最小時)、第4図は従来の
一例の回路図である。 1……NRZ信号入力端子、2……クロツク信
号入力端子、3……RZ信号出力端子、4……3
入力オアゲート、5……トランジスタ、6……ト
ランジスタ、7……エミツタ抵抗器、8……結合
コンデンサ、9……遅延回路、10〜12……負
荷抵抗器、a……NRZ信号波形、b……第2の
同期クロツク信号波形、c……第3の同期クロツ
ク信号波形、d……RZ信号出力波形、T……遅
延量、Vref……基準電圧。
1図の構成によるタイムチヤート(デユーテイ比
最大時)、第3図は第1図の構成によるタイムチ
ヤート(デユーテイ比最小時)、第4図は従来の
一例の回路図である。 1……NRZ信号入力端子、2……クロツク信
号入力端子、3……RZ信号出力端子、4……3
入力オアゲート、5……トランジスタ、6……ト
ランジスタ、7……エミツタ抵抗器、8……結合
コンデンサ、9……遅延回路、10〜12……負
荷抵抗器、a……NRZ信号波形、b……第2の
同期クロツク信号波形、c……第3の同期クロツ
ク信号波形、d……RZ信号出力波形、T……遅
延量、Vref……基準電圧。
Claims (1)
- 入力クロツク信号と可変基準電圧とを入力して
任意のデユーテイ比の第2の同期クロツク信号を
出力する差動増幅器と、この差動増幅器の出力の
第2の同期クロツク信号とNRZ(NON―RE
TURN―TO―ZERO、非零復帰型)信号と
を入力して、任意のデユーテイ比を有するRZ(
RETURN―TO―ZERO、零復帰型)信号
を得るオアゲートとからなる波形変換回路におい
て、前記差動増幅器の基準電圧を一定とし、この
差動増幅器の出力を遅延させて第3の同期クロツ
ク信号を出力する遅延回路を設け、さらに前記オ
アゲートを前記NRZ信号および第2、第3の同
期クロツク信号の3つを入力とする3入力型とす
ることを特徴とする波形変換回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987164728U JPH0170436U (ja) | 1987-10-27 | 1987-10-27 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1987164728U JPH0170436U (ja) | 1987-10-27 | 1987-10-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0170436U true JPH0170436U (ja) | 1989-05-10 |
Family
ID=31450579
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1987164728U Pending JPH0170436U (ja) | 1987-10-27 | 1987-10-27 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0170436U (ja) |
-
1987
- 1987-10-27 JP JP1987164728U patent/JPH0170436U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0170436U (ja) | ||
JPH0348925U (ja) | ||
JPH0124971Y2 (ja) | ||
JPS61171309U (ja) | ||
JPH02130116U (ja) | ||
JPS5834438U (ja) | 波形整形回路 | |
JPS59119642U (ja) | ダブルパルス発振器 | |
JPH0223120U (ja) | ||
JPS5890749U (ja) | 波形整形回路 | |
JPS6440913U (ja) | ||
JPS59144909U (ja) | 周波数変調回路 | |
JPS59137618U (ja) | 電圧電流変換回路 | |
JPH02101283U (ja) | ||
JPS5917619U (ja) | 電力増幅回路 | |
JPS6442625U (ja) | ||
JPS62146320U (ja) | ||
JPS6381515U (ja) | ||
JPS60139334U (ja) | アナログ遅延回路 | |
JPS6066122U (ja) | 発振回路 | |
JPS63102326U (ja) | ||
JPS60121318U (ja) | 周波数変換回路 | |
JPS6433230U (ja) | ||
JPS6150322U (ja) | ||
JPS58103316U (ja) | 差動変圧器の駆動回路 | |
JPH01137609U (ja) |