JPH01116857A - Down-load request control system - Google Patents

Down-load request control system

Info

Publication number
JPH01116857A
JPH01116857A JP62275179A JP27517987A JPH01116857A JP H01116857 A JPH01116857 A JP H01116857A JP 62275179 A JP62275179 A JP 62275179A JP 27517987 A JP27517987 A JP 27517987A JP H01116857 A JPH01116857 A JP H01116857A
Authority
JP
Japan
Prior art keywords
data
load
error
read
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62275179A
Other languages
Japanese (ja)
Inventor
Akira Takakoshi
高越 章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62275179A priority Critical patent/JPH01116857A/en
Publication of JPH01116857A publication Critical patent/JPH01116857A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To demarcate data corruption by checking read/write of a load memory part in case of the occurrence of an error and sending a down-load request in case of normalcy. CONSTITUTION:A load memory part 4 loads down a control program or fixed data as load data from a host device. A CPU part 5 performs data error check of load data at the time of power-on and tests read/write of load data in case of a data error, and the CPU part sends the down-load request to the host device if the error is not a read/write error as the test result. Thus, an error cause is easily discriminated to demarcate data corruption, and therefore, the reliability of data is improved.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はワークステーションとワークステーションコン
トローラから成るシステムに関し、特に前者から後者へ
の1−ド要求の制御方式においては、ワークステーショ
ンの電源投入時にワークステーションで何らかの操作を
行うか。
DETAILED DESCRIPTION OF THE INVENTION (Industrial Application Field) The present invention relates to a system consisting of a workstation and a workstation controller, and in particular, in a control method for a 1-word request from the former to the latter, when the workstation is powered on, Will you be performing any operations on your workstation?

または電源の疫人後に自動的にワークステーションコン
トローラに対してプログラムロード要求を送出し、ワー
クステーションからダウンロードを受けるように構成さ
れていた。
Or, it was configured to automatically send a program load request to the workstation controller and receive downloads from the workstation after the power supply is turned off.

ワークステーションの数が多い場合には、すべてのワー
クステーションにおいてロードが完了するまでの時間を
短縮する必要がある。このためには、ワークステーショ
ンのプログラムメモリをスタティックRAMで構成シ、
バッテリバックアップを採用して、電源投入時にロード
されたデータにデータ化けがあるか否かをチエツクして
いた。
If you have a large number of workstations, you need to reduce the time it takes for all workstations to complete a load. To do this, the workstation's program memory must be configured with static RAM.
A battery backup was used to check whether the data loaded when the power was turned on was garbled.

(発明が鱗決しようとする問題点) 上述した従来のダウンロードが行われるワークステーシ
ョンでは、スタティックRAMt−使用したロード領域
でバッテリによりデータが保持されている。従って、ス
タティックRAMの読出し/書込み試験が実施できない
ため、ロードデータのCRCチエツク、またはハツシュ
トータルチエツクによってデータエラーの有Stチエツ
クしている。
(Problems to be Solved by the Invention) In the above-described conventional workstation where downloading is performed, data is held by a battery in the static RAM t-used load area. Therefore, since a static RAM read/write test cannot be performed, a CRC check of load data or a total hash check is performed to check for data errors.

しかし、ロードデータのエラーが何らかの外米ノイズに
よって発生した単なるデータ化けであるか、あるいはス
タティックRAMの故障であるかの区別が困轢であると
云う欠点がある。
However, there is a drawback that it is difficult to distinguish whether an error in the load data is simply data corruption caused by some kind of foreign noise or a static RAM failure.

本発明の目的は、ロードメモIJ k備えたワークステ
ーションにおいてロードデータのエラーをチエツクした
とき、エラーが発生している場合にはロードメモリ部に
対して続出し/f込みのチエツク全失施し、正常な場合
にはダウンロード要求を送出するように制御することに
より上記欠点金除去し、データ化けを切分けることがで
きるように構成したダウンロード要求制御方式を提供す
ることにある。
An object of the present invention is to perform a complete check including continuous/f on the load memory section if an error has occurred when checking load data for errors in a workstation equipped with a load memo IJk; It is an object of the present invention to provide a download request control method configured to eliminate the above-mentioned drawbacks and to isolate data corruption by controlling the download request to be sent in normal cases.

(問題点tS決するための手段) 本発明によるダウンロード要求制御方式はロードメモリ
部と、CPU部とを具備して構成したものである。
(Means for resolving the problem tS) The download request control method according to the present invention includes a load memory section and a CPU section.

ロードメモリ部は、制御プログラムまたは固定データを
ロードデータとして上位装置からダウンロードするため
のものである。
The load memory section is for downloading a control program or fixed data as load data from a host device.

CPU部は、電源の投入時にロードデータのデータエラ
ーチェックを行い、データエラーのあるときにはロード
データの読出し/書込み試験を行い、試験の結果をもと
にして読出し/書込みエラーではないときには上位装置
に対してダウンロード要求全送出するためのものである
The CPU section performs a data error check on the load data when the power is turned on, performs a read/write test on the load data when there is a data error, and, based on the test results, informs the host device if there is no read/write error. This is for sending out all download requests to.

(実施例) 次に、本発明について図面を参照して説明する。(Example) Next, the present invention will be explained with reference to the drawings.

第1図は、本発明によるダウンロード要求制御方式t″
実現するワークステーションの一実施例を示すブロック
図である。第1図において、1は通信部、2は表示部、
3はプログラムメモリ部、4はロードメモリ部、5はC
PU部である。
FIG. 1 shows a download request control method t'' according to the present invention.
FIG. 2 is a block diagram showing an example of a workstation to be realized. In FIG. 1, 1 is a communication section, 2 is a display section,
3 is a program memory section, 4 is a load memory section, 5 is a C
This is the PU section.

通信部1はワークステーションコントローラ(図示して
いない。)との間で通信を行い、プログラムメモリ部3
は通信部1ならびに表示部2を制御するためのプログラ
ムを格納するためのものである。ロードメモリ部4はロ
ードデータを格納するためのものであり、CPU部5は
ロードメモリ部4に格納されている内容にもとすいて通
信部1を制御するためのものである。
A communication unit 1 communicates with a workstation controller (not shown) and a program memory unit 3.
is for storing programs for controlling the communication section 1 and the display section 2. The load memory section 4 is for storing load data, and the CPU section 5 is for controlling the communication section 1 based on the contents stored in the load memory section 4.

第2図は、第1図に示すワークステーションの電源投′
入時におけるプログラムメモリ部3の制御を示すフロー
チャートである。
Figure 2 shows the power supply for the workstation shown in Figure 1.
5 is a flowchart showing control of the program memory section 3 at the time of input.

第2図において、電源の投入後にステップ201により
1通信部1および表示部2の初期設定を行い、ステップ
202によりロードメモリ部4のCR,Cチエツクを行
う。ステップ203にお論ては、ステップ202による
CR・Cチエツクの結果が正常な場合には、ロートメそ
り部4に格納されている内容に従って次の制御に移る。
In FIG. 2, after the power is turned on, the communication section 1 and the display section 2 are initialized in step 201, and the CR and C checks of the load memory section 4 are performed in step 202. Regarding step 203, if the result of the CR/C check in step 202 is normal, the process moves to the next control according to the contents stored in the rotary mechanism section 4.

ステップ203において結果が異常な場合には、ステッ
プ204においてロードメモリ部4の読出し/書込み試
験を行う。ステップ205においては、ステップ204
の結果が正常な場合疋は1通信部1からワークステーシ
ョンコントローラに対してダウンロード要求信号を送出
する。ステップ204の結果が異常な場合には、ステッ
プ207において表示部2よりハードウェアの障害を光
示する。
If the result in step 203 is abnormal, a read/write test of the load memory section 4 is performed in step 204. In step 205, step 204
If the result is normal, the communication unit 1 sends a download request signal to the workstation controller. If the result of step 204 is abnormal, the display unit 2 lights up a hardware failure in step 207.

(発明の効果) 以上説明したように本発明は、ロードメモリを備えたワ
ークステーションにおいてロードデータのエラーをチエ
ツクしたとき、エラーが発生している場合にはロードメ
モリ部に対して読出し/書込みのチエツクを実施し、正
常な場合にはダウンロード要求全送出するように制御す
ることにより、エラー原因を容易に判別でき、データ化
けを切分けることができるため、データの信頼性上向上
できると云う効果がある。
(Effects of the Invention) As explained above, the present invention enables when an error in load data is checked in a workstation equipped with a load memory, if an error occurs, read/write operations are performed on the load memory section. By performing a check and controlling to send all download requests if normal, the cause of the error can be easily determined and garbled data can be isolated, resulting in improved data reliability. There is.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は1本発明によるダウンロード要求制御方式を実
現するワークステーションの一実施例を示すブロック図
である。 第2図は、第1図に示すワークステーションの電源投入
時におけるプログラムメモリ部の制御ヲ示すフローチャ
ートである。 l・・・通信部    2・・・表示部3・・・プログ
ラムメモリ部 4・・・ロードメモリ部   5・・・CPU部特許出
願人  日本電気株式会社 代理人 弁理士 井 ノ ロ    壽才1図
FIG. 1 is a block diagram showing an embodiment of a workstation that implements a download request control method according to the present invention. FIG. 2 is a flowchart showing control of the program memory section when the workstation shown in FIG. 1 is powered on. l...Communication department 2...Display section 3...Program memory section 4...Load memory section 5...CPU section Patent applicant NEC Co., Ltd. agent Patent attorney Inoro Jusai Figure 1

Claims (1)

【特許請求の範囲】[Claims] 制御プログラムまたは固定データをロードデータとして
上位装置からダウンロードするためのロードメモリ部と
、電源の投入時に前記ロードデータのデータエラーチェ
ックを行い、データエラーのあるときには前記ロードデ
ータの読出し/書込み試験を行い、前記試験の結果をも
とにして前記読出し/書込みエラーではないときには前
記上位装置に対してダウンロード要求を送出するための
CPU部とを具備して構成したダウンロード要求制御方
式。
A load memory unit for downloading control programs or fixed data as load data from a host device, and performs a data error check on the load data when the power is turned on, and performs a read/write test on the load data if there is a data error. and a CPU section for sending a download request to the host device when the read/write error does not occur based on the result of the test.
JP62275179A 1987-10-30 1987-10-30 Down-load request control system Pending JPH01116857A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62275179A JPH01116857A (en) 1987-10-30 1987-10-30 Down-load request control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62275179A JPH01116857A (en) 1987-10-30 1987-10-30 Down-load request control system

Publications (1)

Publication Number Publication Date
JPH01116857A true JPH01116857A (en) 1989-05-09

Family

ID=17551773

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62275179A Pending JPH01116857A (en) 1987-10-30 1987-10-30 Down-load request control system

Country Status (1)

Country Link
JP (1) JPH01116857A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08307968A (en) * 1995-04-28 1996-11-22 Nippon Denki Ido Tsushin Kk Maintenance and operation system for base station equipment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08307968A (en) * 1995-04-28 1996-11-22 Nippon Denki Ido Tsushin Kk Maintenance and operation system for base station equipment

Similar Documents

Publication Publication Date Title
US6230246B1 (en) Non-intrusive crash consistent copying in distributed storage systems without client cooperation
JPH11507450A (en) Method and system for detecting corrupted data using mirror data
US20070174689A1 (en) Computer platform embedded operating system backup switching handling method and system
JPH06242957A (en) Program execution controller
US20030005354A1 (en) System and method for servicing requests to a storage array
US6754682B1 (en) Method and apparatus for enabling consistent ancillary disk array storage device operations with respect to a main application
US6081892A (en) Initial program load
US5894549A (en) System and method for fault detection in microcontroller program memory
JPH01116857A (en) Down-load request control system
JPS6119061B2 (en)
KR19990027843A (en) Personal computer system with flash ROM control device and control method
CN114035813A (en) Upgrading method, device, equipment and storage medium
JPS6295651A (en) Program loading system
JP3094924B2 (en) Communication device control circuit
JP7074291B2 (en) Information processing equipment, information processing methods and programs
JP2626545B2 (en) Fault-tolerant computer system
KR100310477B1 (en) How to back up production packages at the exchange
CN113050887A (en) Flash partition data processing method and device, computer equipment and storage medium
JPS60258645A (en) Information processing system
JPS62284440A (en) Software resource maintenance system for terminal equipment
JPH0395634A (en) Restart control system for computer system
JPH01234932A (en) Program discriminating system
JPH06139215A (en) Controller with duplexed eeprom
JPH0480860A (en) Program loading system
JPH0236014B2 (en)