JP7444537B2 - Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device - Google Patents

Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device Download PDF

Info

Publication number
JP7444537B2
JP7444537B2 JP2018244547A JP2018244547A JP7444537B2 JP 7444537 B2 JP7444537 B2 JP 7444537B2 JP 2018244547 A JP2018244547 A JP 2018244547A JP 2018244547 A JP2018244547 A JP 2018244547A JP 7444537 B2 JP7444537 B2 JP 7444537B2
Authority
JP
Japan
Prior art keywords
light emitting
phosphor
substrate
manufacturing
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018244547A
Other languages
Japanese (ja)
Other versions
JP2020107708A (en
Inventor
正宏 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denka Co Ltd
Original Assignee
Denka Co Ltd
Denki Kagaku Kogyo KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denka Co Ltd, Denki Kagaku Kogyo KK filed Critical Denka Co Ltd
Priority to JP2018244547A priority Critical patent/JP7444537B2/en
Publication of JP2020107708A publication Critical patent/JP2020107708A/en
Application granted granted Critical
Publication of JP7444537B2 publication Critical patent/JP7444537B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Led Device Packages (AREA)

Description

本発明は、蛍光体基板の製造方法、発光基板の製造方法及び照明装置の製造方法に関する。 The present invention relates to a method for manufacturing a phosphor substrate, a method for manufacturing a light emitting substrate, and a method for manufacturing a lighting device.

特許文献1には、発光素子(LED素子)が搭載された基板を備えるLED照明器具が開示されている。このLED照明器具は、基板の表面に反射材を設けて、発光効率を向上させている。 Patent Document 1 discloses an LED lighting fixture that includes a substrate on which a light emitting element (LED element) is mounted. This LED lighting equipment improves luminous efficiency by providing a reflective material on the surface of the substrate.

中国特許公開106163113号公報China Patent Publication No. 106163113

特許文献1に開示されているLED照明装置は、そもそも、反射材を利用してLED照明器具が発光する光を発光素子が発光する光と異なる発光色の光に調整することができない。さらに、特許文献1には、LED照明器具の具体的な構成について明確に開示されていない。 In the first place, the LED lighting device disclosed in Patent Document 1 cannot use a reflective material to adjust the light emitted by the LED lighting equipment to light of a different color from the light emitted by the light emitting element. Furthermore, Patent Document 1 does not clearly disclose the specific configuration of the LED lighting equipment.

本発明は、一面に複数の発光素子が搭載される蛍光体基板の製造方法の提供を目的とする。 An object of the present invention is to provide a method for manufacturing a phosphor substrate on which a plurality of light emitting elements are mounted on one surface.

本発明の第1態様の蛍光体基板の製造方法は、一面に複数の発光素子が搭載される蛍光体基板の製造方法であって、絶縁基板の一面に、前記複数の発光素子に接合される回路パターンを形成する形成工程と、前記形成工程の後に、前記回路パターンにおける前記複数の発光素子に接合される部分以外の部分を覆うように前記絶縁基板の一面に蛍光体塗料を塗布する塗布工程と、を含む。 A method for manufacturing a phosphor substrate according to a first aspect of the present invention is a method for manufacturing a phosphor substrate in which a plurality of light emitting elements are mounted on one surface, wherein the plurality of light emitting elements are bonded to one surface of an insulating substrate. a forming step of forming a circuit pattern; and after the forming step, a coating step of applying a phosphor paint to one surface of the insulating substrate so as to cover a portion of the circuit pattern other than the portion to be bonded to the plurality of light emitting elements. and, including.

本発明の第2態様の蛍光体基板の製造方法は、第1態様の蛍光体基板の製造方法であって、前記回路パターンの厚み方向外側に向く面は、同一の平面とされている。 A method for manufacturing a phosphor substrate according to a second aspect of the present invention is the method for manufacturing a phosphor substrate according to the first aspect, in which the surfaces of the circuit pattern facing outward in the thickness direction are the same plane.

本発明の第3態様の蛍光体基板の製造方法は、第1又は第2態様の蛍光体基板の製造方法であって、前記塗布工程は、スクリーン印刷法により行われる。 The method for manufacturing a phosphor substrate according to the third aspect of the present invention is the method for manufacturing the phosphor substrate according to the first or second aspect, in which the coating step is performed by a screen printing method.

本発明の第4態様の蛍光体基板の製造方法は、一面に複数の発光素子が搭載される蛍光体基板の製造方法であって、絶縁基板の一面に、前記複数の発光素子に接合される複数の電極対を有する回路パターンを形成する形成工程と、前記形成工程の後に、前記回路パターンを覆うように前記絶縁基板の一面に蛍光体塗料を塗布する塗布工程と、前記塗布工程の後に、前記複数の電極対上の前記蛍光体塗料を除去し、前記複数の電極対の上面を露出させる露出工程と、を含む。 A method for manufacturing a phosphor substrate according to a fourth aspect of the present invention is a method for manufacturing a phosphor substrate in which a plurality of light emitting elements are mounted on one surface, wherein the plurality of light emitting elements are bonded to one surface of an insulating substrate. a forming step of forming a circuit pattern having a plurality of electrode pairs; a coating step of applying a phosphor paint to one surface of the insulating substrate so as to cover the circuit pattern after the forming step; and after the coating step, The method includes an exposing step of removing the phosphor paint on the plurality of electrode pairs to expose upper surfaces of the plurality of electrode pairs.

本発明の第5態様の蛍光体基板の製造方法は、第4態様の蛍光体基板の製造方法であって、前記形成工程の後かつ前記塗布工程の前に、前記回路パターンの厚み方向外側に向く面における前記上面以外の部分が前記上面よりも前記絶縁基板側に近くなるように、前記回路パターンをエッチングする工程、を含む。 The method for manufacturing a phosphor substrate according to a fifth aspect of the present invention is the method for manufacturing a phosphor substrate according to the fourth aspect, wherein after the forming step and before the coating step, the circuit pattern is coated on the outside in the thickness direction of the circuit pattern. The method includes etching the circuit pattern so that a portion of the facing surface other than the upper surface is closer to the insulating substrate than the upper surface.

本発明の第6態様の蛍光体基板の製造方法は、第4又は第5態様の蛍光体基板の製造方法であって、前記露出工程では、像が形成されているマスクを用いた写真現像法により前記複数の電極対上の前記蛍光体塗料を除去し、前記上面を露出させる。 The method for manufacturing a phosphor substrate according to the sixth aspect of the present invention is the method for manufacturing a phosphor substrate according to the fourth or fifth aspect, wherein in the exposure step, a photodevelopment method using a mask on which an image is formed is used. The phosphor paint on the plurality of electrode pairs is removed to expose the upper surface.

本発明の第7態様の蛍光体基板の製造方法は、第4又は第5態様の蛍光体基板の製造方法であって、前露出工程では、レーザー照射装置により前記前記複数の電極対上の前記蛍光体塗料にレーザー光を照射して除去し、前記上面を露出させる。 A method for manufacturing a phosphor substrate according to a seventh aspect of the present invention is a method for manufacturing a phosphor substrate according to the fourth or fifth aspect, wherein in the pre-exposure step, a laser irradiation device is used to irradiate the phosphor substrate on the plurality of electrode pairs. The phosphor paint is removed by irradiating it with laser light to expose the upper surface.

本発明の第8態様の蛍光体基板の製造方法は、第4又は第5態様の蛍光体基板の製造方法であって、前記露出工程では、研磨により前記複数の電極対上の前記蛍光体塗料を除去し、前記上面を露出させる。 The method for manufacturing a phosphor substrate according to an eighth aspect of the present invention is the method for manufacturing a phosphor substrate according to the fourth or fifth aspect, wherein in the exposing step, the phosphor paint on the plurality of electrode pairs is polished. is removed to expose the upper surface.

本発明の第9態様の蛍光体基板の製造方法は、第1~第8態様のいずれか一態様の蛍光体基板の製造方法であって、前記発光素子は、LEDが組み込まれ、チップサイズにパッケージされたCSPとされている。 A method for manufacturing a phosphor substrate according to a ninth aspect of the present invention is a method for manufacturing a phosphor substrate according to any one of the first to eighth aspects, wherein the light emitting element has an LED incorporated therein, and the light emitting element has a chip size. It is said to be a packaged CSP.

本発明の第10態様の蛍光体基板の製造方法は、第1~第9態様のいずれか一態様の蛍光体基板の製造方法であって、前記形成工程では、前記絶縁基板の他面に導電性のパターンを形成する。 A method for manufacturing a phosphor substrate according to a tenth aspect of the present invention is a method for manufacturing a phosphor substrate according to any one of the first to ninth aspects, wherein in the forming step, the other surface of the insulating substrate is conductive. Form sexual patterns.

本発明の第1態様の発光基板の製造方法は、第1~第10態様のいずれか一態様に記載の蛍光体基板の製造方法により前記蛍光体基板を製造した後に、前記複数の電極対の前記上面にそれぞれ複数の発光素子を接合させて、前記蛍光体基板に前記複数の発光素子を搭載する搭載工程、を含む。 In the method for manufacturing a light emitting substrate according to the first aspect of the present invention, after manufacturing the phosphor substrate by the method for manufacturing a phosphor substrate according to any one of the first to tenth aspects, The method includes a mounting step of bonding a plurality of light emitting elements to the upper surface and mounting the plurality of light emitting elements on the phosphor substrate.

本発明の第2態様の発光基板の製造方法は、第1態様の発光基板の製造方法であって、前記絶縁基板は、100℃以上300℃以下の範囲において、1.0×1010Paよりも大きく1.0×1011Paよりも小さい貯蔵弾性率とされ、前記搭載工程では、リフロー工程により前記複数の電極対の前記上面にそれぞれ複数の発光素子を接合させる。 A method for manufacturing a light emitting substrate according to a second aspect of the present invention is a method for manufacturing a light emitting substrate according to the first aspect, wherein the insulating substrate has a temperature of 1.0×10 10 Pa or higher in a temperature range of 100° C. or higher and 300° C. or lower. The storage elastic modulus is also large and smaller than 1.0×10 11 Pa, and in the mounting process, a plurality of light emitting elements are bonded to the upper surfaces of the plurality of electrode pairs, respectively, by a reflow process.

本発明の照明装置の製造方法は、第1又は第2態様の発光基板の製造方法により製造された発光基板の前記発光素子が発光可能となるように、前記発光素子を発光させるための電力を供給する電源を前記発光基板に取り付ける工程、を含む。 The method for manufacturing a lighting device according to the present invention provides power for causing the light-emitting elements to emit light so that the light-emitting elements of the light-emitting substrate manufactured by the method for manufacturing a light-emitting substrate according to the first or second aspect can emit light. The method includes a step of attaching a power supply to the light emitting substrate.

本発明の第1~第10態様の蛍光体基板の製造方法は、一面に複数の発光素子が搭載される蛍光体基板を製造することができる。 The method for manufacturing a phosphor substrate according to the first to tenth aspects of the present invention can manufacture a phosphor substrate on which a plurality of light emitting elements are mounted on one surface.

また、本発明の第1及び第2の発光基板の製造方法は、一面に複数の発光素子が搭載されている蛍光体基板を製造することができる。 Further, the first and second light emitting substrate manufacturing methods of the present invention can manufacture a phosphor substrate on which a plurality of light emitting elements are mounted on one surface.

第1実施形態の発光基板の平面図である。FIG. 2 is a plan view of the light emitting substrate of the first embodiment. 第1実施形態の発光基板及び蛍光体基板の底面図である。FIG. 3 is a bottom view of the light emitting substrate and the phosphor substrate of the first embodiment. 図1Aの1C-1C切断線により切断した、第1実施形態の発光基板の部分断面図である。1C is a partial cross-sectional view of the light emitting substrate of the first embodiment taken along the line 1C-1C in FIG. 1A. FIG. 第1実施形態の蛍光体基板(蛍光体層を省略)の平面図である。FIG. 2 is a plan view of a phosphor substrate (a phosphor layer is omitted) of the first embodiment. 第1実施形態の蛍光体基板の平面図である。FIG. 2 is a plan view of the phosphor substrate of the first embodiment. 第1実施形態の発光基板の製造方法における第1工程の説明図である。FIG. 3 is an explanatory diagram of a first step in the method for manufacturing a light emitting substrate according to the first embodiment. 第1実施形態の発光基板の製造方法における第2工程の説明図である。FIG. 3 is an explanatory diagram of a second step in the method for manufacturing a light emitting substrate according to the first embodiment. 第1実施形態の発光基板の製造方法における第3工程の説明図である。FIG. 3 is an explanatory diagram of a third step in the method for manufacturing a light emitting substrate according to the first embodiment. 第1実施形態の発光基板の製造方法における第4工程の説明図である。It is an explanatory view of the 4th process in the manufacturing method of the light emitting board of a 1st embodiment. 第1実施形態の発光基板の製造方法における第5工程の説明図である。It is an explanatory view of the 5th process in the manufacturing method of the light emitting board of a 1st embodiment. 第1実施形態の発光基板の発光動作を説明するための図である。FIG. 3 is a diagram for explaining the light emitting operation of the light emitting substrate of the first embodiment. 第1比較形態の発光基板の発光動作を説明するための図である。FIG. 6 is a diagram for explaining the light emitting operation of the light emitting substrate of the first comparative embodiment. 図1Aの1C-1C切断線により切断した、第2実施形態の発光基板の部分断面図である。1C is a partial cross-sectional view of the light emitting substrate of the second embodiment taken along the line 1C-1C in FIG. 1A. FIG. 第2実施形態の発光基板の製造方法における第1工程の説明図である。FIG. 7 is an explanatory diagram of a first step in a method for manufacturing a light emitting substrate according to a second embodiment. 第2実施形態の発光基板の製造方法における第2工程の説明図である。It is an explanatory view of the 2nd process in the manufacturing method of the light emitting board of a 2nd embodiment. 第2実施形態の発光基板の製造方法における第3工程の説明図である。It is an explanatory view of the 3rd process in the manufacturing method of the light emitting board of a 2nd embodiment. 第2実施形態の発光基板の製造方法における第4工程の説明図である。It is an explanatory view of the 4th process in the manufacturing method of the light emitting board of a 2nd embodiment. 第1変形例の発光基板及び蛍光体基板の底面図である。It is a bottom view of the light emitting board and fluorescent substance board of a 1st modification. 第2変形例の発光基板及び蛍光体基板の底面図である。It is a bottom view of the light emitting board and fluorescent substance board of a 2nd modification. 第3変形例の発光基板及び蛍光体基板の底面図である。It is a bottom view of the light emitting board and fluorescent substance board of a 3rd modification. 第4変形例の発光基板及び蛍光体基板の底面図である。It is a bottom view of the light emitting board and fluorescent substance board of a 4th modification.

≪概要≫
以下、本実施形態の一例を、第1実施形態及び第2実施形態に分けて説明する。まず、第1実施形態について説明する。次いで、第2実施形態について説明する。次いで、各実施形態の変形例について説明する。なお、以下の説明において参照するすべての図面において、同様な構成要素には同様の符号を付し、適宜説明を省略する。
≪Overview≫
Hereinafter, an example of this embodiment will be described separately into a first embodiment and a second embodiment. First, a first embodiment will be described. Next, a second embodiment will be described. Next, modifications of each embodiment will be described. Note that in all the drawings referred to in the following description, similar components are denoted by the same reference numerals, and descriptions thereof will be omitted as appropriate.

≪第1実施形態≫
以下、第1実施形態について説明する。まず、本実施形態の発光基板10の製造方法により製造される、すなわち、製造対象物としての発光基板10の構成及び機能について、図1A~図1Cを参照しながら説明する。次いで、本実施形態の発光基板10の製造方法について図3A~図3Eを参照しながら説明する。次いで、本実施形態の発光基板10の発光動作について図4を参照しながら説明する。次いで、本実施形態の効果について図4等を参照しながら説明する。
≪First embodiment≫
The first embodiment will be described below. First, the structure and function of the light emitting substrate 10 manufactured by the method for manufacturing the light emitting substrate 10 of this embodiment, that is, as a manufacturing object, will be described with reference to FIGS. 1A to 1C. Next, a method for manufacturing the light emitting substrate 10 of this embodiment will be described with reference to FIGS. 3A to 3E. Next, the light emitting operation of the light emitting substrate 10 of this embodiment will be explained with reference to FIG. 4. Next, the effects of this embodiment will be explained with reference to FIG. 4 and the like.

<第1実施形態の製造対象物としての発光基板の構成及び機能>
図1Aは本実施形態の発光基板10の平面図(表面31から見た図)、図1Bは本実施形態の発光基板10の底面図(裏面33から見た図)である。図1Cは、図1Aの1C-1C切断線により切断した発光基板10の部分断面図である。
本実施形態の発光基板10は、表面31及び裏面33から見て、一例として矩形とされている。また、本実施形態の発光基板10は、複数の発光素子20と、蛍光体基板30と、コネクタ、ドライバIC等の電子部品(図示省略)とを備えている。すなわち、本実施形態の発光基板10は、蛍光体基板30に、複数の発光素子20及び上記電子部品が搭載されたものとされている。
本実施形態の発光基板10は、コネクタを介して外部電源(図示省略)から給電されると、発光する機能を有する。そのため、本実施形態の発光基板10は、例えば照明装置(図示省略)等における主要な光学部品として利用される。
<Structure and function of light emitting substrate as manufacturing object of first embodiment>
FIG. 1A is a plan view (view from the front surface 31) of the light emitting substrate 10 of this embodiment, and FIG. 1B is a bottom view (view from the back surface 33) of the light emitting substrate 10 of the present embodiment. FIG. 1C is a partial cross-sectional view of the light emitting substrate 10 taken along the line 1C-1C in FIG. 1A.
The light emitting substrate 10 of this embodiment has a rectangular shape, for example, when viewed from the front surface 31 and the back surface 33. Further, the light emitting board 10 of this embodiment includes a plurality of light emitting elements 20, a phosphor substrate 30, and electronic components (not shown) such as a connector and a driver IC. That is, the light-emitting substrate 10 of this embodiment has a plurality of light-emitting elements 20 and the above-mentioned electronic components mounted on a phosphor substrate 30.
The light emitting board 10 of this embodiment has a function of emitting light when supplied with power from an external power source (not shown) via a connector. Therefore, the light emitting substrate 10 of this embodiment is used as a main optical component in, for example, a lighting device (not shown).

〔複数の発光素子〕
複数の発光素子20は、それぞれ、一例として、フリップチップLED22(以下、LED22という。)が組み込まれたCSP(Chip Scale Package)とされている(図1C参照)。複数の発光素子20は、図1Aに示されるように、蛍光体基板30の表面31(一面の一例)に、表面31の全体に亘って規則的に並べられた状態で、蛍光体基板30に搭載されている。なお、本実施形態の各発光素子20が発光する光の相関色温度は、一例として3,018Kとされている。また、複数の発光素子20は、発光動作時に、ヒートシンク(図示省略)や冷却ファン(図示省略)を用いることで、蛍光体基板30を一例として常温から50℃~100℃に収まるように放熱(冷却)されている。ここで、本明細書で数値範囲に使用する「~」の意味について補足すると、例えば「50℃~100℃」は「50℃以上100℃以下」を意味する。そして、本明細書で数値範囲に使用する「~」は、「『~』の前の記載部分以上『~』の後の記載部分以下」を意味する。
[Multiple light emitting elements]
Each of the plurality of light emitting elements 20 is, for example, a CSP (Chip Scale Package) in which a flip chip LED 22 (hereinafter referred to as LED 22) is incorporated (see FIG. 1C). As shown in FIG. 1A, the plurality of light emitting elements 20 are arranged regularly on the surface 31 (an example of one surface) of the phosphor substrate 30 over the entire surface 31. It is installed. Note that the correlated color temperature of the light emitted by each light emitting element 20 of this embodiment is, for example, 3,018K. In addition, during the light emitting operation, the plurality of light emitting elements 20 use a heat sink (not shown) and a cooling fan (not shown) to dissipate heat (using the phosphor substrate 30 as an example) so that the temperature ranges from room temperature to 50°C to 100°C. cooling). Here, to supplement the meaning of "~" used in numerical ranges in this specification, for example, "50°C to 100°C" means "50°C to 100°C". In this specification, "~" used in numerical ranges means "from the part written before '~' to the part written after '~'".

〔蛍光体基板〕
図2Aは、本実施形態の蛍光体基板30の図であって、蛍光体層36を省略して図示した平面図(表面31から見た図)である。図2Bは、本実施形態の蛍光体基板30の平面図(表面31から見た図)である。なお、本実施形態の蛍光体基板30の底面図は、発光基板10を裏面33から見た図と同じである。また、本実施形態の蛍光体基板30の部分断面図は、図1Cの部分断面図から発光素子20を除いた場合の図と同じである。すなわち、本実施形態の蛍光体基板30は、表面31及び裏面33から見て、一例として矩形とされている。
[Phosphor substrate]
FIG. 2A is a diagram of the phosphor substrate 30 of this embodiment, and is a plan view (view from the front surface 31) in which the phosphor layer 36 is omitted. FIG. 2B is a plan view (view from the front surface 31) of the phosphor substrate 30 of this embodiment. Note that the bottom view of the phosphor substrate 30 of this embodiment is the same as the view of the light emitting substrate 10 viewed from the back surface 33. Further, a partial cross-sectional view of the phosphor substrate 30 of this embodiment is the same as the partial cross-sectional view of FIG. 1C with the light emitting element 20 removed. That is, the phosphor substrate 30 of this embodiment has a rectangular shape, for example, when viewed from the front surface 31 and the back surface 33.

本実施形態の蛍光体基板30は、絶縁層32(絶縁基板の一例)と、電極層34(回路パターンの一例)と、蛍光体層36と、裏面パターン層38(導電性のパターンの一例)とを備えている(図1B、図1C、図2A及び図2B参照)。なお、図2Aでは蛍光体層36が省略されているが、蛍光体層36は、図2Bに示されるように、一例として、絶縁層32及び電極層34の表面31における、後述する複数の電極対34A以外の部分に配置されている。 The phosphor substrate 30 of this embodiment includes an insulating layer 32 (an example of an insulating substrate), an electrode layer 34 (an example of a circuit pattern), a phosphor layer 36, and a back pattern layer 38 (an example of a conductive pattern). (See FIGS. 1B, 1C, 2A, and 2B). Note that although the phosphor layer 36 is omitted in FIG. 2A, the phosphor layer 36 may include a plurality of electrodes, which will be described later, on the surface 31 of the insulating layer 32 and the electrode layer 34, as shown in FIG. 2B. It is arranged in a part other than pair 34A.

また、蛍光体基板30には、図1B及び図2Aに示されるように、四つ角付近の4箇所及び中央付近の2箇所の6箇所に貫通孔39が形成されている。6箇所の貫通孔39は、蛍光体基板30及び発光基板10の製造時に位置決め孔として利用されるようになっている。あわせて、6箇所の貫通孔39は、(発光)灯具筐体への熱引き効果確保(基板反り及び浮き防止)のための取り付け用のネジ穴として利用される。なお、本実施形態の蛍光体基板30は、後述するように、絶縁板の両面に銅箔層が設けられた両面板(以下、マザーボードMBという。図3A参照)を加工(エッチング等)して製造される。 Further, as shown in FIGS. 1B and 2A, through holes 39 are formed in the phosphor substrate 30 at six locations: four locations near the four corners and two locations near the center. The six through holes 39 are used as positioning holes when manufacturing the phosphor substrate 30 and the light emitting substrate 10. In addition, the six through-holes 39 are used as screw holes for mounting to ensure a heat removal effect (preventing board warping and floating) to the (light-emitting) lamp casing. As will be described later, the phosphor substrate 30 of this embodiment is made by processing (e.g., etching) a double-sided board (hereinafter referred to as motherboard MB, see FIG. 3A) in which copper foil layers are provided on both sides of an insulating board. Manufactured.

〈絶縁層〉
以下、本実施形態の絶縁層32の主な特徴について説明する。
形状は、前述のとおり、一例として表面31及び裏面33から見て矩形である。
材質は、一例としてビスマレイミド樹脂及びガラスクロスを含む絶縁材である。また、当該絶縁材にはハロゲン及びリンは含まれていない(ハロゲンフリー、リンフリー)。
厚みは、一例として100μm~200μmである。
縦方向及び横方向の熱膨張係数(CTE)は、それぞれ、一例として、50℃~100℃の範囲において10ppm/℃以下である。また、別の見方をすると、縦方向及び横方向の熱膨張係数(CTE)は、それぞれ、一例として、6ppm/Kである。この値は、本実施形態の発光素子20の場合とほぼ同等(90%~110%、すなわち±10%以内)である。
ガラス転移温度は、一例として、300℃よりも高い。
貯蔵弾性率は、一例として、100℃~300℃の範囲において、1.0×1010Paよりも大きく1.0×1011Paよりも小さい。
縦方向及び横方向の曲げ弾性率は、一例として、それぞれ、常態において35GPa及び34GPaである。
縦方向及び横方向の熱間曲げ弾性率は、一例として、250℃において19GPaである。
吸水率は、一例として、23℃の温度環境で24時間放置した場合に0.13%である。
比誘電率は、一例として、1MHz常態において4.6である。
誘電正接は、一例として、1MHz常態において、0.010である。
なお、本実施形態の絶縁層32はマザーボードMBの絶縁層の部分に相当するが、当該マザーボードMBには一例として利昌工業株式会社製のCS-3305Aが用いられる。
<Insulating layer>
The main features of the insulating layer 32 of this embodiment will be explained below.
As described above, the shape is, for example, a rectangle when viewed from the front surface 31 and the back surface 33.
The material is an insulating material including bismaleimide resin and glass cloth, for example. Further, the insulating material does not contain halogen or phosphorus (halogen-free, phosphorus-free).
The thickness is, for example, 100 μm to 200 μm.
The coefficient of thermal expansion (CTE) in the longitudinal direction and in the transverse direction is, for example, 10 ppm/°C or less in the range of 50°C to 100°C, respectively. From another perspective, the longitudinal and transverse coefficients of thermal expansion (CTE) are each 6 ppm/K, for example. This value is almost the same as that of the light emitting element 20 of this embodiment (90% to 110%, ie, within ±10%).
The glass transition temperature is, for example, higher than 300°C.
As an example, the storage modulus is greater than 1.0×10 10 Pa and smaller than 1.0×10 11 Pa in the range of 100° C. to 300° C.
The bending modulus in the longitudinal direction and in the transverse direction is, by way of example, 35 GPa and 34 GPa, respectively, under normal conditions.
The hot bending modulus in the longitudinal and transverse directions is, for example, 19 GPa at 250°C.
As an example, the water absorption rate is 0.13% when left for 24 hours in a temperature environment of 23°C.
The dielectric constant is, for example, 4.6 at 1 MHz normal state.
The dielectric loss tangent is, for example, 0.010 at a normal frequency of 1 MHz.
Note that the insulating layer 32 of this embodiment corresponds to the insulating layer portion of the motherboard MB, and as an example, CS-3305A manufactured by Risho Kogyo Co., Ltd. is used for the motherboard MB.

〈電極層〉
本実施形態の電極層34は、絶縁層32の表面31側に設けられた金属層とされている。本実施形態の電極層34は一例として銅箔層(Cu製の層)とされている。別言すれば、本実施形態の電極層34は、少なくともその表面が銅を含んで形成されている。
電極層34は、絶縁層32に設けられたパターンとされ、コネクタ(図示省略)が接合される端子37と導通している。そして、電極層34は、コネクタを介して外部電源(図示省略)から給電された電力を、発光基板10の構成時の複数の発光素子20に供給するようになっている。そのため、電極層34の一部は、複数の発光素子20がそれぞれ接合される複数の電極対34Aとされている。すなわち、本実施形態の発光基板10の電極層34は、絶縁層32に配置され、各発光素子20に接続されている。
<Electrode layer>
The electrode layer 34 of this embodiment is a metal layer provided on the surface 31 side of the insulating layer 32. The electrode layer 34 of this embodiment is, for example, a copper foil layer (layer made of Cu). In other words, the electrode layer 34 of this embodiment is formed so that at least its surface contains copper.
The electrode layer 34 is a pattern provided on the insulating layer 32, and is electrically connected to a terminal 37 to which a connector (not shown) is connected. The electrode layer 34 is configured to supply power supplied from an external power source (not shown) via the connector to the plurality of light emitting elements 20 when the light emitting board 10 is configured. Therefore, a part of the electrode layer 34 is made into a plurality of electrode pairs 34A to which the plurality of light emitting elements 20 are respectively bonded. That is, the electrode layer 34 of the light emitting substrate 10 of this embodiment is arranged on the insulating layer 32 and connected to each light emitting element 20.

また、前述のとおり、本実施形態の発光基板10における複数の発光素子20は表面31の全体に亘って規則的に並べられていることから、複数の電極対34Aも表面31の全体に亘って規則的に並べられている(図2A参照)。電極層34における複数の電極対34A以外の部分を、配線部分34Bという。本実施形態では、図1Cに示されるように、一例として、複数の電極対34Aは、配線部分34Bよりも絶縁層32(蛍光体基板30)の厚み方向外側に突出している。別言すると、電極層34における絶縁層32の厚み方向外側に向く面において、それぞれ各発光素子20が接合される上面(接合面34A1)は、接合面34A1以外の上面(非接合面34B1)よりも、絶縁層32の厚み方向外側に位置している。
なお、絶縁層32の表面31における電極層34が配置されている領域(第1配置領域と定義する。)は、一例として、絶縁層32の表面31の60%以上の領域(面積)とされている(図2A参照)。また、第1配置領域の80%以上の領域は、絶縁層32の厚み方向において、絶縁層32における裏面パターン層38が配置されている領域(第2配置領域と定義する。)と重なっている。
Further, as described above, since the plurality of light emitting elements 20 in the light emitting substrate 10 of this embodiment are regularly arranged over the entire surface 31, the plurality of electrode pairs 34A are also arranged over the entire surface 31. They are arranged regularly (see Figure 2A). A portion of the electrode layer 34 other than the plurality of electrode pairs 34A is referred to as a wiring portion 34B. In this embodiment, as shown in FIG. 1C, for example, the plurality of electrode pairs 34A protrude outward in the thickness direction of the insulating layer 32 (phosphor substrate 30) beyond the wiring portion 34B. In other words, in the surface of the electrode layer 34 facing outward in the thickness direction of the insulating layer 32, the top surface (bonding surface 34A1) to which each light emitting element 20 is bonded is higher than the top surface other than the bonding surface 34A1 (non-bonding surface 34B1). are also located on the outside of the insulating layer 32 in the thickness direction.
The region (defined as a first arrangement region) on the surface 31 of the insulating layer 32 where the electrode layer 34 is arranged is, for example, a region (area) that is 60% or more of the surface 31 of the insulating layer 32. (See Figure 2A). Further, 80% or more of the first arrangement region overlaps the region of the insulating layer 32 where the back pattern layer 38 is arranged (defined as a second arrangement region) in the thickness direction of the insulating layer 32. .

〈蛍光体層〉
本実施形態の蛍光体層36は、図2Bに示されるように、一例として、蛍光体層36は、絶縁層32及び電極層34の表面31における、複数の電極対34A以外の部分に配置されている。すなわち、蛍光体層36は、電極層34における複数の電極対34A以外の領域に配置されている。別言すると、蛍光体層36の少なくとも一部は、表面31側から見て、各接合面34A1の周りを全周に亘って囲むように配置されている(図1C及び図2B参照)。そして、本実施形態では、絶縁層32の表面31における蛍光体層36が配置されている領域は、一例として、絶縁層32の表面31における80%以上の領域とされている。
なお、蛍光体層36における絶縁層32の厚み方向外側の面は、電極層34の接合面34A1よりも当該厚み方向外側に位置している(図1C参照)。
<Phosphor layer>
In the phosphor layer 36 of this embodiment, as shown in FIG. 2B, for example, the phosphor layer 36 is arranged in a portion other than the plurality of electrode pairs 34A on the surface 31 of the insulating layer 32 and the electrode layer 34. ing. That is, the phosphor layer 36 is arranged in a region of the electrode layer 34 other than the plurality of electrode pairs 34A. In other words, at least a portion of the phosphor layer 36 is arranged so as to surround the entire circumference of each bonding surface 34A1 when viewed from the front surface 31 side (see FIGS. 1C and 2B). In this embodiment, the region on the surface 31 of the insulating layer 32 where the phosphor layer 36 is arranged is, for example, 80% or more of the surface 31 of the insulating layer 32.
Note that the surface of the phosphor layer 36 on the outer side in the thickness direction of the insulating layer 32 is located on the outer side in the thickness direction than the bonding surface 34A1 of the electrode layer 34 (see FIG. 1C).

本実施形態の蛍光体層36は、一例として、後述する蛍光体とバインダーとを含む絶縁層とされている。蛍光体層36に含まれる蛍光体は、バインダーに分散された状態で保持されている微粒子とされ、各発光素子20の発光を励起光として励起する性質を有する。具体的には、本実施形態の蛍光体は、発光素子20の発光を励起光としたときの発光ピーク波長が可視光領域にある性質を有する。なお、バインダーは、例えば、エポキシ系、アクリレート系、シリコーン系等で、ソルダーレジストに含まれるバインダーと同等の絶縁性を有するものであればよい。 The phosphor layer 36 of this embodiment is, for example, an insulating layer containing a phosphor and a binder, which will be described later. The phosphor contained in the phosphor layer 36 is made into fine particles that are held in a dispersed state in a binder, and has the property of exciting the light emitted from each light emitting element 20 as excitation light. Specifically, the phosphor of this embodiment has a property that the emission peak wavelength is in the visible light region when the emission from the light emitting element 20 is used as excitation light. Note that the binder may be, for example, an epoxy-based, acrylate-based, silicone-based, etc., as long as it has the same insulation properties as the binder contained in the solder resist.

(蛍光体の具体例)
ここで、本実施形態の蛍光体層36に含まれる蛍光体は、一例として、Euを含有するα型サイアロン蛍光体、Euを含有するβ型サイアロン蛍光体、Euを含有するCASN蛍光体及びEuを含有するSCASN蛍光体からなる群から選ばれる少なくとも一種以上の蛍光体とされている。なお、前述の蛍光体は、本実施形態の一例であり、YAG、LuAG、BOSその他の可視光励起の蛍光体のように、前述の蛍光体以外の蛍光体であってもよい。
(Specific example of phosphor)
Here, the phosphors included in the phosphor layer 36 of this embodiment include, for example, an α-sialon phosphor containing Eu, a β-sialon phosphor containing Eu, a CASN phosphor containing Eu, and an Eu-containing sialon phosphor. At least one type of phosphor selected from the group consisting of SCASN phosphors containing Note that the above-mentioned phosphor is an example of this embodiment, and phosphors other than the above-mentioned phosphor may be used, such as YAG, LuAG, BOS, and other visible light-excited phosphors.

Euを含有するα型サイアロン蛍光体は、一般式:MEuSi12-(m+n)Al(m+n)16-nで表される。上記一般式中、MはLi、Mg、Ca、Y及びランタニド元素(ただし、LaとCeを除く)からなる群から選ばれる、少なくともCaを含む1種以上の元素であり、Mの価数をaとしたとき、ax+2y=mであり、xが0<x≦1.5であり、0.3≦m<4.5、0<n<2.25である。 The α-type sialon phosphor containing Eu is represented by the general formula: M x Eu y Si 12-(m+n) Al (m+n) O n N 16-n . In the above general formula, M is one or more elements containing at least Ca selected from the group consisting of Li, Mg, Ca, Y, and lanthanide elements (excluding La and Ce), and the valence of M is When a, ax+2y=m, x satisfies 0<x≦1.5, 0.3≦m<4.5, and 0<n<2.25.

Euを含有するβ型サイアロン蛍光体は、一般式:Si6-zAl8-z(z=0.005~1)で表されるβ型サイアロンに発光中心として二価のユーロピウム(Eu2+)を固溶した蛍光体である。 The β-sialon phosphor containing Eu is a β-sialon expressed by the general formula: Si 6-z Al z O z N 8-z (z = 0.005 to 1) and divalent europium as a luminescent center. It is a phosphor containing (Eu 2+ ) as a solid solution.

また、窒化物蛍光体として、Euを含有するCASN蛍光体、Euを含有するSCASN蛍光体等が挙げられる。 Examples of the nitride phosphor include a CASN phosphor containing Eu and a SCASN phosphor containing Eu.

Euを含有するCASN蛍光体(窒化物蛍光体の一例)は、例えば、式CaAlSiN:Eu2+で表され、Eu2+を付活剤とし、アルカリ土類ケイ窒化物からなる結晶を母体とする赤色蛍光体をいう。なお、本明細書におけるEuを含有するCASN蛍光体の定義では、Euを含有するSCASN蛍光体が除かれる。 A CASN phosphor containing Eu (an example of a nitride phosphor) is, for example, represented by the formula CaAlSiN 3 :Eu 2+ , in which Eu 2+ is used as an activator and crystals made of alkaline earth silicon nitride are used as a matrix. A red phosphor. Note that the definition of CASN phosphor containing Eu in this specification excludes SCASN phosphor containing Eu.

Euを含有するSCASN蛍光体(窒化物蛍光体の一例)は、例えば、式(Sr,Ca)AlSiN:Eu2+で表され、Eu2+を付活剤とし、アルカリ土類ケイ窒化物からなる結晶を母体とする赤色蛍光体をいう。 A SCASN phosphor containing Eu (an example of a nitride phosphor) is, for example, represented by the formula (Sr,Ca)AlSiN 3 :Eu 2+ , using Eu 2+ as an activator, and consisting of an alkaline earth silicon nitride. A red phosphor that has a crystal matrix.

〈裏面パターン層〉
本実施形態の裏面パターン層38は、絶縁層32の裏面33側に設けられた金属層とされている。本実施形態の裏面パターン層38は一例として銅箔層(Cu製の層)とされている。
<Back pattern layer>
The back pattern layer 38 of this embodiment is a metal layer provided on the back surface 33 side of the insulating layer 32. The back pattern layer 38 of this embodiment is, for example, a copper foil layer (layer made of Cu).

裏面パターン層38は、図1Bに示されるように、絶縁層32の長手方向に沿って直線状に並べられている複数の矩形部分38A(複数の電極の一例、以下、複数の部分38Aという。)の塊が短手方向において位相をずらしたよう隣接して並べられている層とされている。すなわち、本実施形態の裏面パターン層38は、複数の部分38Aを並べたパターンを形成している。 As shown in FIG. 1B, the back pattern layer 38 includes a plurality of rectangular portions 38A (an example of a plurality of electrodes, hereinafter referred to as a plurality of portions 38A) arranged in a straight line along the longitudinal direction of the insulating layer 32. ) are arranged adjacently so that they are out of phase in the transverse direction. That is, the back pattern layer 38 of this embodiment forms a pattern in which a plurality of portions 38A are arranged.

なお、裏面パターン層38は、一例として、独立フローティング層とされている。すなわち、本実施形態の裏面パターン層38(を構成する複数の部分38A)は、表面31側の電極層34が有する複数の電極対34Aと電気的に接続していない、ダミー電極とさえている。また、本実施形態の第2配置領域の面積は、第1配置領域の面積よりも大きく設定されているが(図1B及び図2A参照)、第1配置領域の面積の90%~110%の面積に設定されている。 Note that the back pattern layer 38 is, for example, an independent floating layer. That is, the back pattern layer 38 (the plurality of portions 38A constituting the back pattern layer 38) of this embodiment is a dummy electrode that is not electrically connected to the plurality of electrode pairs 34A of the electrode layer 34 on the front surface 31 side. . Furthermore, although the area of the second arrangement region in this embodiment is set larger than the area of the first arrangement region (see FIG. 1B and FIG. 2A), the area of the second arrangement region is 90% to 110% of the area of the first arrangement region. It is set to area.

以上が、本実施形態の製造対象物としての発光基板10及び蛍光体基板30の構成についての説明である。 The above is a description of the configurations of the light emitting substrate 10 and the phosphor substrate 30 as manufacturing objects of this embodiment.

<第1実施形態の発光基板の製造方法>
次に、本実施形態の発光基板10の製造方法について図3A~図3Eを参照しながら説明する。本実施形態の発光基板10の製造方法は第1工程、第2工程、第3工程、第4工程及び第5工程を含んでおり、各工程はこれらの記載順で行われる。
<Method for manufacturing light emitting substrate of first embodiment>
Next, a method for manufacturing the light emitting substrate 10 of this embodiment will be described with reference to FIGS. 3A to 3E. The method for manufacturing the light emitting substrate 10 of this embodiment includes a first step, a second step, a third step, a fourth step, and a fifth step, and each step is performed in the order described.

〔第1工程〕
図3Aは、第1工程の開始時及び終了時を示す図である。第1工程は、マザーボードMBの表面31に厚み方向から見て電極層34と同じパターン34C(回路パターンの他の一例)を、裏面33に裏面パターン層38を形成する工程である。すなわち、本工程は、絶縁層32の表面31に、複数の発光素子20に接合される複数の電極対34Aを有する電極層34及び裏面パターン層38を形成する工程(形成工程)である。本工程は、例えばマスクパターン(図示省略)を用いたエッチングにより行われる。
[First step]
FIG. 3A is a diagram showing the start and end of the first step. The first step is a step of forming a pattern 34C (another example of a circuit pattern) that is the same as the electrode layer 34 when viewed from the thickness direction on the front surface 31 of the motherboard MB, and a back pattern layer 38 on the back surface 33. That is, this step is a step (forming step) of forming an electrode layer 34 and a back pattern layer 38 having a plurality of electrode pairs 34A to be joined to a plurality of light emitting elements 20 on the front surface 31 of the insulating layer 32. This step is performed, for example, by etching using a mask pattern (not shown).

〔第2工程〕
図3Bは、第2工程の開始時及び終了時を示す図である。第2工程は、パターン34の一部をハーフハッチ(厚み方向の途中までエッチング)する工程である。本工程が終了すると、結果的に、複数の電極対34Aと配線部分34Bとを有する電極層34が形成される。すなわち、本工程は、第1工程の後かつ後述する塗布工程の前に、電極層34の厚み方向外側に向く面における上面(接合面34A1)以外の部分(配線部分34B)が接合面34A1よりも絶縁層32側に近くなるように、電極層34をエッチングする工程である。本工程が終了すると、電極層34に複数の接合面34A1と複数の非接合面34B1とが形成される。本工程は、例えばマスクパターン(図示省略)を用いたエッチングにより行われる。
[Second step]
FIG. 3B is a diagram showing the start and end of the second step. The second step is a step in which a part of the pattern 34 is half hatched (etched halfway in the thickness direction). When this step is completed, the electrode layer 34 having a plurality of electrode pairs 34A and wiring portions 34B is formed as a result. That is, in this step, after the first step and before the coating step to be described later, a portion (wiring portion 34B) other than the upper surface (joint surface 34A1) of the surface facing outward in the thickness direction of the electrode layer 34 is lower than the joint surface 34A1. This is a step of etching the electrode layer 34 so that it is closer to the insulating layer 32 side. When this step is completed, a plurality of bonding surfaces 34A1 and a plurality of non-bonding surfaces 34B1 are formed on the electrode layer 34. This step is performed, for example, by etching using a mask pattern (not shown).

〔第3工程〕
図3Cは、第3工程の開始時及び終了時を示す図である。第3工程は、絶縁層32の表面31、すなわち電極層34が形成された面の全面に蛍光体塗料36Cを塗布する工程である。別言すれば、本工程は、第2工程の後に、電極層34を覆うように絶縁層32の表面31に蛍光体塗料36Cを塗布する工程(塗布工程)である。本工程では、例えば、印刷により蛍光体塗料36Cを塗布する。この場合、蛍光体塗料36Cをすべての電極対34Aよりも厚く塗布する。別言すると、この場合、蛍光体塗料36Cを絶縁層32の厚み方向において、各接合面34A1を厚み方向の外側から覆うように(各接合面34A1が蛍光体塗料36Cで隠れるように)塗布する。
[Third step]
FIG. 3C is a diagram showing the start and end of the third step. The third step is a step of applying phosphor paint 36C to the entire surface 31 of the insulating layer 32, that is, the surface on which the electrode layer 34 is formed. In other words, this step is a step (coating step) of applying the phosphor paint 36C to the surface 31 of the insulating layer 32 so as to cover the electrode layer 34 after the second step. In this step, for example, the fluorescent paint 36C is applied by printing. In this case, the phosphor paint 36C is applied thicker than all the electrode pairs 34A. In other words, in this case, the phosphor paint 36C is applied in the thickness direction of the insulating layer 32 so as to cover each joint surface 34A1 from the outside in the thickness direction (so that each joint surface 34A1 is hidden by the phosphor paint 36C). .

〔第4工程〕
図3Dは、第4工程の開始時及び終了時を示す図である。第4工程は、蛍光体塗料36Cが硬化した蛍光体層36の一部を除去して、すべての電極対34Aの接合面34A1を露出させる工程である。すなわち、本工程は、第3工程の後に、複数の電極対34A上の蛍光体塗料36Cを除去し、複数の電極対34Aの各接合面34A1を露出させる工程(露出工程)である。
[4th step]
FIG. 3D is a diagram showing the start and end of the fourth step. The fourth step is a step in which a part of the phosphor layer 36 on which the phosphor paint 36C has been cured is removed to expose the bonding surfaces 34A1 of all the electrode pairs 34A. That is, this step is a step (exposure step) in which, after the third step, the phosphor paint 36C on the plurality of electrode pairs 34A is removed to expose each bonding surface 34A1 of the plurality of electrode pairs 34A.

ここで、蛍光体塗料36Cのバインダーが例えば熱硬化性樹脂である場合は、加熱により蛍光体塗料36Cを硬化させた後に2次元に走査可能なレーザー照射装置(図示省略)により蛍光体層36における各接合面34A1上の部分に選択的にレーザー光を照射する。その結果、蛍光体層36における各接合面34A1上の部分及び電極対34Aの各接合面34A1付近の部分がアブレーションされて(除去されて)、各接合面34A1が露出する。以上の結果、本実施形態の蛍光体基板30が製造される。すなわち、本実施形態の第1~第4工程をこれらの記載順で行う工程は、本実施形態の蛍光体基板30の製造方法である。 Here, when the binder of the phosphor paint 36C is a thermosetting resin, for example, the phosphor paint 36C is cured by heating, and then a laser irradiation device (not shown) capable of two-dimensional scanning is used to form the phosphor layer 36. A portion on each joint surface 34A1 is selectively irradiated with laser light. As a result, a portion of the phosphor layer 36 on each bonding surface 34A1 and a portion of the electrode pair 34A near each bonding surface 34A1 are ablated (removed), and each bonding surface 34A1 is exposed. As a result of the above, the phosphor substrate 30 of this embodiment is manufactured. That is, the process of performing the first to fourth steps of this embodiment in the order described is the method of manufacturing the phosphor substrate 30 of this embodiment.

なお、本工程は、上記の方法の他に、例えば、以下の方法により行ってもよい。
蛍光体塗料36Cのバインダーが例えばUV硬化性樹脂(感光性樹脂)である場合、各接合面34A1と重なる部分(塗料開口部)にマスクパターンをかけて、UV光を露光し、当該マスクパターン以外をUV硬化させ、非露光部(未硬化部)を樹脂除去液により取り除くことで、各接合面34A1を露出させる。その後、一般的には、熱をかけてアフターキュアを行う(写真現像法)。
また、蛍光体塗料36Cのバインダーが例えば熱硬化性樹脂である場合は、加熱により蛍光体塗料36Cを硬化させた後に蛍光体層36の表面を研磨する。その結果、蛍光体層36における各接合面34A1上の部分が除去されて、各接合面34A1が露出させる(研磨法)。なお、この方法(研磨方法)で第4工程が行われた場合、各接合面34A1は蛍光体層36の上面とは面一となる。そのため、この方法で第4工程が行われた場合、各接合面34A1と蛍光体層36の上面とが面一の形態の蛍光体基板(図示省略)が製造されることになる。
以上の結果、これらの方法によれば、本実施形態の蛍光体基板30が製造される。
Note that this step may be performed, for example, by the following method in addition to the method described above.
When the binder of the phosphor paint 36C is, for example, a UV curable resin (photosensitive resin), a mask pattern is applied to the portions (paint openings) that overlap with each bonding surface 34A1, and UV light is exposed to remove the parts other than the mask pattern. is cured with UV light, and the non-exposed portions (uncured portions) are removed with a resin removal liquid to expose each bonding surface 34A1. After that, generally heat is applied to perform after-cure (photographic development method).
Further, when the binder of the phosphor paint 36C is, for example, a thermosetting resin, the surface of the phosphor layer 36 is polished after the phosphor paint 36C is cured by heating. As a result, a portion of the phosphor layer 36 on each bonding surface 34A1 is removed, and each bonding surface 34A1 is exposed (polishing method). Note that when the fourth step is performed using this method (polishing method), each bonding surface 34A1 is flush with the upper surface of the phosphor layer 36. Therefore, when the fourth step is performed using this method, a phosphor substrate (not shown) is manufactured in which each bonding surface 34A1 and the upper surface of the phosphor layer 36 are flush with each other.
As a result of the above, according to these methods, the phosphor substrate 30 of this embodiment is manufactured.

〔第5工程〕
図3Eは、第5工程の開始時及び終了時を示す図である。第5工程は、蛍光体基板30に複数の発光素子20を搭載する工程である。すなわち、本工程は、第1~第4工程により蛍光体基板30を製造した後に、複数の電極対34Aの各接合面34A1にそれぞれ複数の発光素子20を接合させて、蛍光体基板30に複数の発光素子20を搭載する工程(搭載工程)である。
本工程は、蛍光体基板30の複数の電極対34Aの各接合面34A1にはんだペーストSPを印刷し、各接合面34A1に複数の発光素子20の各電極を位置合わせした状態で、一例として250℃の環境下ではんだペーストを溶かす。その後、はんだペーストSPが冷却された固化すると、各電極対34Aに各発光素子20が接合される。すなわち、本工程は、一例としてリフロー工程により行われる。
[5th step]
FIG. 3E is a diagram showing the start and end of the fifth step. The fifth step is a step of mounting a plurality of light emitting elements 20 on the phosphor substrate 30. That is, in this step, after manufacturing the phosphor substrate 30 in the first to fourth steps, a plurality of light emitting elements 20 are bonded to each bonding surface 34A1 of the plurality of electrode pairs 34A, and a plurality of light emitting elements 20 are bonded to the phosphor substrate 30. This is a step of mounting the light emitting element 20 (mounting step).
In this step, solder paste SP is printed on each bonding surface 34A1 of the plurality of electrode pairs 34A of the phosphor substrate 30, and each electrode of the plurality of light emitting elements 20 is aligned with each bonding surface 34A1. Melt the solder paste in an environment of °C. Thereafter, when the solder paste SP is cooled and solidified, each light emitting element 20 is joined to each electrode pair 34A. That is, this process is performed by a reflow process, for example.

以上が、本実施形態の発光基板10の製造方法についての説明である。 The above is a description of the method for manufacturing the light emitting substrate 10 of this embodiment.

<第1実施形態の発光基板の発光動作>
次に、本実施形態の発光基板10の発光動作について図4を参照しながら説明する。ここで、図4は、本実施形態の発光基板10の発光動作を説明するための図である。
<Light-emitting operation of the light-emitting substrate of the first embodiment>
Next, the light emitting operation of the light emitting substrate 10 of this embodiment will be described with reference to FIG. 4. Here, FIG. 4 is a diagram for explaining the light emitting operation of the light emitting substrate 10 of this embodiment.

まず、複数の発光素子20を作動させる作動スイッチ(図示省略)がオンになると、コネクタ(図示省略)を介して外部電源(図示省略)から電極層34への給電が開始され、複数の発光素子20は光Lを放射状に発散出射し、その光Lの一部は蛍光体基板30の表面31に到達する。以下、出射された光Lの進行方向に分けて光Lの挙動について説明する。 First, when an activation switch (not shown) for activating the plurality of light emitting elements 20 is turned on, power supply from an external power source (not shown) to the electrode layer 34 is started via a connector (not shown), and the plurality of light emitting elements 20 20 emits light L in a radial and divergent manner, and a portion of the light L reaches the surface 31 of the phosphor substrate 30. Hereinafter, the behavior of the emitted light L will be explained in terms of the traveling direction of the emitted light L.

各発光素子20から出射された光Lの一部は、蛍光体層36に入射することなく外部に出射される。この場合、光Lの波長は、各発光素子20から出射された際の光Lの波長と同じままである。 A portion of the light L emitted from each light emitting element 20 is emitted to the outside without entering the phosphor layer 36. In this case, the wavelength of the light L remains the same as the wavelength of the light L emitted from each light emitting element 20.

また、各発光素子20から出射された光Lの一部分の中のLED22自身の光は、蛍光体層36に入射する。ここで、前述の「光Lの一部分の中のLED22自身の光」とは、出射された光Lのうち各発光素子20(CSP自身)の蛍光体により色変換されていない光、すなわち、LED22自身の光(一例として青色(波長が470nm近傍)の光)を意味する。そして、LED22自身の光Lが蛍光体層36に分散されている蛍光体に衝突すると、蛍光体が励起して励起光を発する。ここで、蛍光体が励起する理由は、蛍光体層36に分散されている蛍光体が青色の光に励起ピークを持つ蛍光体(可視光励起蛍光体)を使用しているためである。これに伴い、光Lのエネルギーの一部は蛍光体の励起に使われることで、光Lはエネルギーの一部を失う。その結果、光Lの波長が変換される(波長変換がなされる)。例えば、蛍光体層36の蛍光体の種類によっては(例えば、蛍光体に赤色系CASNを用いた場合には)光Lの波長が長くなる(例えば650nm等)。また、蛍光体層36での励起光はそのまま蛍光体層36から出射するものもあるが、一部の励起光は下側の電極層34に向かう。そして、一部の励起光は電極層34での反射により外部に出射する。以上のように、蛍光体による励起光の波長が600nm以上の場合、電極層34がCuでも反射効果が望める。なお、蛍光体層36の蛍光体の種類によっては光Lの波長が前述の例と異なるが、いずれの場合であっても光Lの波長変換がなされることになる。例えば、励起光の波長が600nm未満の場合、電極層34又はその表面を例えばAg(鍍金)とすれば反射効果が望める。 Further, the light of the LED 22 itself in a portion of the light L emitted from each light emitting element 20 enters the phosphor layer 36. Here, the above-mentioned "light of the LED 22 itself in a part of the light L" refers to the light that has not been color-converted by the phosphor of each light emitting element 20 (CSP itself) out of the emitted light L, that is, the light of the LED 22 itself in a part of the light L. It means its own light (for example, blue light (wavelength near 470 nm)). When the light L of the LED 22 itself collides with the phosphor dispersed in the phosphor layer 36, the phosphor is excited and emits excitation light. Here, the reason why the phosphor is excited is that the phosphor dispersed in the phosphor layer 36 is a phosphor having an excitation peak in blue light (visible light excited phosphor). Along with this, part of the energy of the light L is used to excite the phosphor, and the light L loses part of its energy. As a result, the wavelength of the light L is converted (wavelength conversion is performed). For example, depending on the type of phosphor in the phosphor layer 36 (for example, when red CASN is used as the phosphor), the wavelength of the light L becomes long (for example, 650 nm). Further, some of the excitation light in the phosphor layer 36 is emitted from the phosphor layer 36 as it is, but some of the excitation light is directed toward the lower electrode layer 34 . Then, a part of the excitation light is reflected by the electrode layer 34 and emitted to the outside. As described above, when the wavelength of the excitation light from the phosphor is 600 nm or more, a reflection effect can be expected even if the electrode layer 34 is made of Cu. Although the wavelength of the light L differs from the above example depending on the type of phosphor in the phosphor layer 36, the wavelength of the light L is converted in any case. For example, when the wavelength of the excitation light is less than 600 nm, a reflective effect can be expected if the electrode layer 34 or its surface is made of Ag (plated), for example.

以上のとおり、各発光素子20が出射した光L(各発光素子20が放射状に出射した光L)は、それぞれ、上記のような複数の光路を経由して上記励起光とともに外部に照射される。そのため、蛍光体層36に含まれる蛍光体の発光波長と、発光素子20(CSP)におけるLED22を封止した(又は覆う)蛍光体の発光波長とが異なる場合、本実施形態の発光基板10は、各発光素子20が出射した際の光Lの束を、各発光素子20が出射した際の光Lの波長と異なる波長の光Lを含む光Lの束として上記励起光とともに照射する。例えば、、本実施形態の発光基板10は、発光素子20が出射した光(波長)と蛍光体層36より出射された光(波長)との合成光を照射する。 As described above, the light L emitted by each light emitting element 20 (the light L radially emitted by each light emitting element 20) is irradiated to the outside together with the excitation light through the plurality of optical paths as described above. . Therefore, when the emission wavelength of the phosphor included in the phosphor layer 36 is different from the emission wavelength of the phosphor that seals (or covers) the LED 22 in the light emitting element 20 (CSP), the light emitting substrate 10 of this embodiment , a bundle of light L emitted by each light emitting element 20 is irradiated together with the excitation light as a bundle of light L including light L having a wavelength different from the wavelength of light L emitted by each light emitting element 20. For example, the light emitting substrate 10 of this embodiment emits a composite light of the light (wavelength) emitted by the light emitting element 20 and the light (wavelength) emitted from the phosphor layer 36.

以上が、本実施形態の発光基板10の発光動作についての説明である。 The above is a description of the light emitting operation of the light emitting substrate 10 of this embodiment.

<第1実施形態の効果>
次に、本実施形態の効果について図面を参照しながら説明する。
<Effects of the first embodiment>
Next, the effects of this embodiment will be explained with reference to the drawings.

〔第1の効果〕
第1の効果については、本実施形態を以下に説明する第1比較形態(図5参照)と比較して説明する。ここで、第1比較形態(及び下記の第2比較形態)の説明において、本実施形態と同じ構成要素等を用いる場合は、その構成要素等に本実施形態の場合と同じ名称、符号等を用いることとする。図5は、第1比較形態の発光基板10Aの発光動作を説明するための図である。第1比較形態の発光基板10A(複数の発光素子20を搭載する基板30A)は、蛍光体層36を備えていない点以外は、本実施形態の発光基板10(蛍光体基板30)と同じ構成とされている。
[First effect]
The first effect will be explained by comparing this embodiment with a first comparison mode (see FIG. 5) described below. Here, in the description of the first comparison mode (and the second comparison mode below), when the same components as in this embodiment are used, the same names, symbols, etc. as in the case of this embodiment will be used for the components, etc. We will use it. FIG. 5 is a diagram for explaining the light emitting operation of the light emitting substrate 10A of the first comparative embodiment. The light emitting substrate 10A (substrate 30A on which a plurality of light emitting elements 20 are mounted) of the first comparative embodiment has the same configuration as the light emitting substrate 10 (phosphor substrate 30) of the present embodiment, except that it does not include the phosphor layer 36. It is said that

第1比較形態の発光基板10Aの場合、各発光素子20から出射され、基板30Aの表面31に入射した光Lは、波長が変換されることなく反射又は散乱する。そのため、第1比較形態の基板30Aの場合、発光素子20が搭載された場合に発光素子20が発光する光と異なる発光色の光に調整することができない。すなわち、第1比較形態の発光基板10Aの場合、発光素子20が発光する光と異なる発光色の光に調整することができない。 In the case of the light emitting substrate 10A of the first comparative embodiment, the light L emitted from each light emitting element 20 and incident on the surface 31 of the substrate 30A is reflected or scattered without having its wavelength converted. Therefore, in the case of the substrate 30A of the first comparative embodiment, it is not possible to adjust the light emission color to be different from the light emitted by the light emitting element 20 when the light emitting element 20 is mounted. That is, in the case of the light emitting substrate 10A of the first comparative embodiment, it is not possible to adjust the emitted light color to be different from the light emitted by the light emitting element 20.

これに対して、本実施形態の場合、絶縁層32の厚み方向から見て、絶縁層32の表面31であって、各発光素子20との各接合面34A1の周囲には蛍光体層36が配置されている。そのため、各発光素子20から放射状に出射された光Lの一部は、蛍光体層36に入射して、蛍光体層36により波長変換されて、外部に照射される。この場合、各発光素子20から放射状に出射された光Lの一部は、蛍光体層36に入射して、蛍光体層36に含まれる蛍光体を励起させ、励起光を発生させる。 On the other hand, in the case of the present embodiment, the phosphor layer 36 is provided on the surface 31 of the insulating layer 32 and around each bonding surface 34A1 with each light emitting element 20 when viewed from the thickness direction of the insulating layer 32. It is located. Therefore, a part of the light L emitted radially from each light emitting element 20 enters the phosphor layer 36, is wavelength-converted by the phosphor layer 36, and is irradiated to the outside. In this case, a portion of the light L radially emitted from each light emitting element 20 enters the phosphor layer 36 to excite the phosphor included in the phosphor layer 36 to generate excitation light.

したがって、本実施形態の蛍光体基板30の製造方法により製造された蛍光体基板30は、発光素子20が搭載された場合に、蛍光体基板30から発光される光Lを発光素子20が発光する光Lと異なる発光色の光に調整することができる。これに伴い、本実施形態の発光基板10の製造方法により製造された発光基板10は、蛍光体基板30から発光される光Lを発光素子20が発光する光Lと異なる発光色の光Lに調整することができる。別の見方をすると、本実施形態の発光基板10の製造方法により製造された発光基板10は、発光素子20が発光する光Lと異なる発光色の光Lを外部に照射することができる。 Therefore, in the phosphor substrate 30 manufactured by the method for manufacturing the phosphor substrate 30 of this embodiment, when the light emitting element 20 is mounted, the light emitting element 20 emits the light L emitted from the phosphor substrate 30. It is possible to adjust the emitted light color to be different from the light L. Accordingly, the light emitting substrate 10 manufactured by the method for manufacturing the light emitting substrate 10 of the present embodiment converts the light L emitted from the phosphor substrate 30 into light L of a different color from the light L emitted by the light emitting element 20. Can be adjusted. From another perspective, the light emitting substrate 10 manufactured by the method for manufacturing the light emitting substrate 10 of this embodiment can irradiate the outside with light L of a different color from the light L emitted by the light emitting element 20.

〔第2の効果〕
第1比較形態の場合、図5に示されるように、各発光素子20の配置間隔に起因して外部に照射される光Lに斑が発生する。ここで、光Lの斑が大きいほど、グレアが大きいという。
これに対して、本実施形態の場合、図2Bに示されるように、各接合面34A1の周囲を(全周に亘って)蛍光体層36に囲まれたうえで、さらに隣接する発光素子20同士の間にも蛍光体層36が設けられている。そのため、各接合面34A1の周囲(各発光素子20の周囲)からも励起光が発光される。
したがって、本実施形態の発光基板10の製造方法により製造された発光基板10は、第1比較形態に比べて、グレアを小さくすることができる。
特に、本効果は、蛍光体層36が絶縁層32の全面に亘って設けられている場合、具体的には、絶縁層32の表面31における蛍光体層36が配置されている領域が表面13の80%以上の領域のような場合に有効である。
[Second effect]
In the case of the first comparative embodiment, as shown in FIG. 5, spots occur in the light L irradiated to the outside due to the arrangement spacing of each light emitting element 20. Here, it is said that the larger the speckles of the light L, the greater the glare.
On the other hand, in the case of this embodiment, as shown in FIG. 2B, each bonding surface 34A1 is surrounded (over the entire circumference) by the phosphor layer 36, and then the adjacent light emitting element 20 A phosphor layer 36 is also provided between them. Therefore, excitation light is also emitted from around each bonding surface 34A1 (around each light emitting element 20).
Therefore, the light emitting substrate 10 manufactured by the method for manufacturing the light emitting substrate 10 of this embodiment can have less glare than the first comparative embodiment.
In particular, this effect is achieved when the phosphor layer 36 is provided over the entire surface of the insulating layer 32, specifically, when the phosphor layer 36 is disposed on the surface 31 of the insulating layer 32, the region on the surface 13 This is effective in cases where the area is 80% or more.

〔第3の効果〕
前述のとおり、本実施形態の蛍光体基板30と蛍光体基板30に配置された複数の発光素子20は、製造時の第5工程(搭載工程としてのリフロー工程)の際に、一例として250℃に加熱される(図3E参照)。そのため、蛍光体基板30は熱膨張し、各発光素子20も熱膨張する。そして、前者と後者との熱膨張率の差に起因して、絶縁層32(蛍光体基板30)に反りが発生する。その結果、複数の発光素子20の実装不良が起こる虞がある。
しかしながら、絶縁層32の貯蔵弾性率は、リフロー工程が行われる温度を含む100℃以上300℃以下の範囲において、1.0×1010Paよりも大きく1.0×1011Paよりも小さい。すなわち、本実施形態の絶縁層32(蛍光体基板30)は、リフロー工程が行われる温度において、比較的、貯蔵弾性率が高く設定されている。
したがって、本実施形態の蛍光体基板30は、製造時の加熱に起因する反りの発生を抑制することができる。これに伴い、本実施形態によれば、製造不良が発生し難い。
[Third effect]
As described above, the phosphor substrate 30 of this embodiment and the plurality of light emitting elements 20 arranged on the phosphor substrate 30 are heated to 250° C., for example, during the fifth step during manufacturing (reflow step as a mounting step). (see Figure 3E). Therefore, the phosphor substrate 30 thermally expands, and each light emitting element 20 also thermally expands. Then, due to the difference in coefficient of thermal expansion between the former and the latter, warpage occurs in the insulating layer 32 (phosphor substrate 30). As a result, there is a possibility that mounting defects of the plurality of light emitting elements 20 may occur.
However, the storage modulus of the insulating layer 32 is greater than 1.0×10 10 Pa and smaller than 1.0×10 11 Pa in a range of 100° C. to 300° C., including the temperature at which the reflow process is performed. That is, the storage modulus of the insulating layer 32 (phosphor substrate 30) of this embodiment is set to be relatively high at the temperature at which the reflow process is performed.
Therefore, the phosphor substrate 30 of this embodiment can suppress the occurrence of warpage due to heating during manufacturing. Accordingly, according to this embodiment, manufacturing defects are less likely to occur.

以上が、本実施形態の効果についての説明である。また、以上が、第1実施形態についての説明である。 The above is a description of the effects of this embodiment. Moreover, the above is the description of the first embodiment.

≪第2実施形態≫
次に、第2実施形態について説明する。以下、本実施形態における、第1実施形態と異なる部分についてのみ説明する。なお、本実施形態の説明では、本実施形態において、第1実施形態の同等の部品、構成等を用いる場合、第1実施形態の場合と同じ名称、符号等を用いることにする。
≪Second embodiment≫
Next, a second embodiment will be described. Hereinafter, only the parts of this embodiment that are different from the first embodiment will be described. In addition, in the description of this embodiment, when equivalent parts, structures, etc. of 1st Embodiment are used in this embodiment, the same name, code|symbol, etc. as the case of 1st Embodiment will be used.

<第2実施形態の製造対象物としての発光基板の構成及び機能>
本実施形態の発光基板10の製造方法により製造される発光基板10の平面図は、第1実施形態の平面図である図1Aを援用した図と同等である。また、本実施形態の発光基板10及び蛍光体基板30の底面図は、第1実施形態の底面図である図1Bを援用した図と同等である。
しかしながら、本実施形態の発光基板10における図1Aの1C-1C切断線により切断した部分断面図は、第1実施形態の場合と異なり、図6のとおりである。本実施形態の場合、本実施形態の電極層34を構成する各電極対34Aの上面(接合面34A1)と、配線部分34Bの上面(非接合面34B1)とは、同一の平面を形成している。
本実施形態の発光基板10における第1実施形態の場合と異なる点は、以上である。
<Structure and function of light emitting substrate as manufacturing object of second embodiment>
A plan view of the light emitting substrate 10 manufactured by the method for manufacturing the light emitting substrate 10 of the present embodiment is equivalent to a diagram incorporating FIG. 1A, which is a plan view of the first embodiment. Moreover, the bottom view of the light emitting substrate 10 and the phosphor substrate 30 of this embodiment is equivalent to the bottom view of FIG. 1B of the first embodiment.
However, a partial cross-sectional view of the light emitting substrate 10 of this embodiment taken along the line 1C-1C in FIG. 1A is different from that of the first embodiment, as shown in FIG. In the case of this embodiment, the top surface (bonding surface 34A1) of each electrode pair 34A that constitutes the electrode layer 34 of this embodiment and the top surface (non-bonding surface 34B1) of the wiring portion 34B form the same plane. There is.
The light emitting substrate 10 of this embodiment differs from the first embodiment in the above points.

<第2実施形態の発光基板の製造方法>
次に、本実施形態の発光基板10の製造方法について図7A~図7Dを参照しながら説明する。本実施形態の発光基板10の製造方法は第1工程、第2工程、第3工程及び第4工程を含んでおり、各工程はこれらの記載順で行われる。
<Method for manufacturing light emitting substrate of second embodiment>
Next, a method for manufacturing the light emitting substrate 10 of this embodiment will be described with reference to FIGS. 7A to 7D. The method for manufacturing the light emitting substrate 10 of this embodiment includes a first step, a second step, a third step, and a fourth step, and each step is performed in the order described.

〔第1工程〕
図7Aは、第1工程の開始時及び終了時を示す図である。第1工程は、マザーボードMBの表面31に厚み方向から見て電極層34と同じパターン34C(回路パターンの他の一例)を、裏面33に裏面パターン層38を形成する工程である。すなわち、本工程は、絶縁層32の表面31に、複数の発光素子20に接合される複数の電極対34Aを有する電極層34及び裏面パターン層38を形成する工程(形成工程)である。本工程は、例えばマスクパターン(図示省略)を用いたエッチングにより行われる。
[First step]
FIG. 7A is a diagram showing the start and end of the first step. The first step is a step of forming a pattern 34C (another example of a circuit pattern) that is the same as the electrode layer 34 when viewed from the thickness direction on the front surface 31 of the motherboard MB, and a back pattern layer 38 on the back surface 33. That is, this step is a step (forming step) of forming an electrode layer 34 and a back pattern layer 38 having a plurality of electrode pairs 34A to be joined to a plurality of light emitting elements 20 on the front surface 31 of the insulating layer 32. This step is performed, for example, by etching using a mask pattern (not shown).

〔第2工程〕
図7Bは、第2工程の開始時及び終了時を示す図である。第2工程は、絶縁層32の表面31、すなわち電極層34が形成された面の全面に蛍光体塗料36Cを塗布する工程である。別言すれば、本工程は、第1工程の後に、電極層34を覆うように絶縁層32の表面31に蛍光体塗料36Cを塗布する工程(塗布工程)である。本工程では、例えば、印刷により蛍光体塗料36Cを塗布する。この場合、蛍光体塗料36Cを電極層34よりも厚く塗布する。
[Second step]
FIG. 7B is a diagram showing the start and end of the second step. The second step is a step of applying phosphor paint 36C to the entire surface 31 of the insulating layer 32, that is, the surface on which the electrode layer 34 is formed. In other words, this step is a step (coating step) of applying the phosphor paint 36C to the surface 31 of the insulating layer 32 so as to cover the electrode layer 34 after the first step. In this step, for example, the fluorescent paint 36C is applied by printing. In this case, the phosphor paint 36C is applied thicker than the electrode layer 34.

〔第3工程〕
図7Cは、第3工程の開始時及び終了時を示す図である。第3工程は、蛍光体塗料36Cが硬化した蛍光体層36の一部を除去して、すべての接合面34A1を露出させる工程である。すなわち、本工程は、第3工程の後に、複数の電極対34A上の蛍光体塗料36Cを除去し、複数の電極対34Aの各接合面34A1を露出させる工程(露出工程)である。
[Third step]
FIG. 7C is a diagram showing the start and end of the third step. The third step is a step in which a part of the phosphor layer 36 on which the phosphor paint 36C has been cured is removed to expose all the bonding surfaces 34A1. That is, this step is a step (exposure step) in which, after the third step, the phosphor paint 36C on the plurality of electrode pairs 34A is removed to expose each bonding surface 34A1 of the plurality of electrode pairs 34A.

ここで、蛍光体塗料36Cのバインダーが例えば熱硬化性樹脂である場合は、加熱により蛍光体塗料36Cを硬化させた後に2次元に走査可能なレーザー照射装置(図示省略)により蛍光体層36における各接合面34A1上の部分に選択的にレーザー光を照射する。その結果、蛍光体層36における各接合面34A1上の部分及び電極対34Aの各接合面34A1付近の部分がアブレーションされて(除去されて)、各接合面34A1が露出する。以上の結果、本実施形態の蛍光体基板30が製造される。すなわち、本実施形態の第1~第4工程をこれらの記載順で行う工程は、本実施形態の蛍光体基板30の製造方法である。 Here, when the binder of the phosphor paint 36C is a thermosetting resin, for example, the phosphor paint 36C is cured by heating, and then a laser irradiation device (not shown) capable of two-dimensional scanning is used to form the phosphor layer 36. A portion on each joint surface 34A1 is selectively irradiated with laser light. As a result, a portion of the phosphor layer 36 on each bonding surface 34A1 and a portion of the electrode pair 34A near each bonding surface 34A1 are ablated (removed), and each bonding surface 34A1 is exposed. As a result of the above, the phosphor substrate 30 of this embodiment is manufactured. That is, the process of performing the first to fourth steps of this embodiment in the order described is the method of manufacturing the phosphor substrate 30 of this embodiment.

本工程は、上記の方法の他に、例えば、以下の方法により行ってもよい。蛍光体塗料36Cのバインダーが例えばUV硬化性樹脂(感光性樹脂)である場合、乾燥により蛍光体塗料36Cを硬化させた後、マスクパターン(図示省略)を用いてUV光を露光し、非露光部分をエッチング溶液により除去する(写真現像法)。 In addition to the method described above, this step may be performed, for example, by the following method. When the binder of the phosphor paint 36C is, for example, a UV curable resin (photosensitive resin), after curing the phosphor paint 36C by drying, it is exposed to UV light using a mask pattern (not shown) and then unexposed. Parts are removed with an etching solution (photographic development).

以上の説明では、第1工程、第2工程、第3工程をこれらの記載順で行うことで蛍光体基板30を製造すると説明したが、以下の方法により製造してもよい。例えば、第1工程(図7A参照)の後に、第2工程(図7B参照)及び第3工程(図7C参照)を行わずに、予め開口部が設定されたスクリーンマスク(図示省略)を用いてスクリーン印刷により蛍光体塗料36Cを塗布してもよい。この場合、スクリーンマスクにおける接合面34A1に重なる部分の蛍光体塗料開口部を根づまりさせておけばよい。 In the above description, it has been explained that the phosphor substrate 30 is manufactured by performing the first step, second step, and third step in the order described, but the phosphor substrate 30 may be manufactured by the following method. For example, after the first step (see FIG. 7A), without performing the second step (see FIG. 7B) and the third step (see FIG. 7C), a screen mask (not shown) in which openings are set in advance is used. The phosphor paint 36C may be applied by screen printing. In this case, the openings of the phosphor paint in the portion of the screen mask that overlaps with the bonding surface 34A1 may be closed.

〔第4工程〕
図7Dは、第4工程の開始時及び終了時を示す図である。第4工程は、蛍光体基板30に複数の発光素子20を搭載する工程である。すなわち、本工程は、第1~第4工程により蛍光体基板30を製造した後に、複数の電極対34Aの各接合面34A1にそれぞれ複数の発光素子20を接合させて、蛍光体基板30に複数の発光素子20を搭載する工程(搭載工程)である。
本工程は、蛍光体基板30の各接合面34A1にはんだペーストSPを印刷し、各接合面34A1に複数の発光素子20の各電極を位置合わせした状態ではんだペーストを溶かす。その後、はんだペーストSPが冷却された固化すると、各電極対34A(各接合面34A1)に各発光素子20が接合される。すなわち、本工程は、一例としてリフロー工程により行われる。
[4th step]
FIG. 7D is a diagram showing the start and end of the fourth step. The fourth step is a step of mounting a plurality of light emitting elements 20 on the phosphor substrate 30. That is, in this step, after manufacturing the phosphor substrate 30 in the first to fourth steps, a plurality of light emitting elements 20 are bonded to each bonding surface 34A1 of the plurality of electrode pairs 34A, and a plurality of light emitting elements 20 are bonded to the phosphor substrate 30. This is a step of mounting the light emitting element 20 (mounting step).
In this step, solder paste SP is printed on each bonding surface 34A1 of the phosphor substrate 30, and the solder paste is melted with each electrode of the plurality of light emitting elements 20 aligned with each bonding surface 34A1. Thereafter, when the solder paste SP is cooled and solidified, each light emitting element 20 is joined to each electrode pair 34A (each joining surface 34A1). That is, this process is performed by a reflow process, for example.

以上が、本実施形態の発光基板10の製造方法についての説明である。 The above is a description of the method for manufacturing the light emitting substrate 10 of this embodiment.

<第2実施形態の発光基板の発光動作>
本実施形態の発光基板10の発光動作は、第1実施形態の場合(図4を援用)と同様である。
<Light-emitting operation of the light-emitting substrate of the second embodiment>
The light emitting operation of the light emitting substrate 10 of this embodiment is the same as that of the first embodiment (see FIG. 4).

<第2実施形態の効果>
本実施形態の効果は、第1実施形態の場合と同様である。
<Effects of the second embodiment>
The effects of this embodiment are similar to those of the first embodiment.

以上が、第2実施形態についての説明である。 The above is the description of the second embodiment.

以上のとおり、本発明について前述の第1及び第2施形態を例として説明したが、本発明はこれらの実施形態及び実施例に限定されるものではない。本発明の技術的範囲には、例えば、下記のような形態(変形例)も含まれる。 As mentioned above, although the present invention has been described using the above-described first and second embodiments as examples, the present invention is not limited to these embodiments and examples. The technical scope of the present invention also includes, for example, the following forms (modifications).

例えば、各実施形態の説明では、発光素子20の一例をCSPであるとした。しかしながら、発光素子20の一例はCSP以外でもよい。例えば、単にフリップチップを搭載したものでもよい。また、COBデバイスの基板自身に応用することもできる。 For example, in the description of each embodiment, an example of the light emitting element 20 is a CSP. However, an example of the light emitting element 20 may be other than CSP. For example, it may simply be equipped with a flip chip. It can also be applied to the substrate itself of a COB device.

また、各実施形態の説明では、蛍光体層36における絶縁層32の厚み方向外側の面は、電極層34の接合面34A1よりも当該厚み方向外側に位置しているとした(図1C及び図6参照)。しかしながら、前述の第1及び第3の効果の説明のメカニズムを考慮すると、蛍光体層36における絶縁層32の厚み方向外側の面が電極層34の接合面34A1と当該厚み方向において同じ又は接合面34A1よりも当該厚み方向内側の位置としても第1の効果を奏することは明らかである。 In addition, in the description of each embodiment, it is assumed that the surface of the phosphor layer 36 on the outer side in the thickness direction of the insulating layer 32 is located on the outer side in the thickness direction than the bonding surface 34A1 of the electrode layer 34 (FIG. 1C and FIG. (see 6). However, in consideration of the mechanism of explanation of the first and third effects described above, the surface of the phosphor layer 36 on the outside in the thickness direction of the insulating layer 32 is the same as the bonding surface 34A1 of the electrode layer 34 in the thickness direction. It is clear that the first effect can be achieved even if the position is on the inner side in the thickness direction than 34A1.

また、各実施形態の説明では、蛍光体層36は、絶縁層32及び電極層34の表面31における、複数の電極対34A以外の部分に配置されているとした(図2B参照)。しかしながら、前述の第1及び第3の効果の説明のメカニズムを考慮すると、蛍光体基板30の表面31における複数の電極対34A以外の部分の全域に亘って配置されていなくても第1の効果を奏することは明らかである。しかたがって、本実施形態の場合と異なる表面31の範囲に蛍光体層36が配置されている点のみ本実施形態の蛍光体基板30及び発光基板10と異なる形態であっても、当該形態は本発明の技術的範囲に属するといえる。 Furthermore, in the description of each embodiment, it is assumed that the phosphor layer 36 is arranged in a portion of the surface 31 of the insulating layer 32 and the electrode layer 34 other than the plurality of electrode pairs 34A (see FIG. 2B). However, considering the mechanism explaining the first and third effects described above, the first effect can be achieved even if the electrodes are not arranged over the entire area other than the plurality of electrode pairs 34A on the surface 31 of the phosphor substrate 30. It is clear that it will play. Therefore, even if the form differs from the phosphor substrate 30 and light emitting substrate 10 of this embodiment only in that the phosphor layer 36 is disposed in a range of the surface 31 that is different from that of the present embodiment, the form is It can be said that it belongs to the technical scope of the present invention.

また、各実施形態では、蛍光体基板30及び発光基板10を製造するに当たり、利昌工業株式会社製のCS-3305AをマザーボードMBとして用いると説明した。しかしながら、これは一例であり、異なるマザーボードMBを用いてもよい。例えば、利昌工業株式会社製のCS-3305Aの絶縁層厚、銅箔厚等の標準仕様にこだわるものではなく、特に銅箔圧は更に厚いものを用いてもよい。 Furthermore, in each embodiment, it has been explained that CS-3305A manufactured by Risho Kogyo Co., Ltd. is used as the motherboard MB in manufacturing the phosphor substrate 30 and the light emitting substrate 10. However, this is just an example, and a different motherboard MB may be used. For example, the standard specifications of the insulating layer thickness, copper foil thickness, etc. of CS-3305A manufactured by Risho Kogyo Co., Ltd. are not limited, and in particular, a thicker copper foil may be used.

また、第1及び第2実施形態の製造方法により製造された発光基板10(その変形例も含む)を用いて、当該発光基板10の発光素子20が発光可能となるように、発光素子20を発光させるための電力を供給する電源を、当該発光基板10に取り付ける工程を行い、照明装置を製造してもよい。 Furthermore, using the light-emitting substrate 10 (including variations thereof) manufactured by the manufacturing method of the first and second embodiments, the light-emitting element 20 is manufactured so that the light-emitting element 20 of the light-emitting substrate 10 can emit light. A lighting device may be manufactured by performing a step of attaching a power source that supplies power for emitting light to the light emitting substrate 10.

また、各実施形態では、裏面パターン層38は、表面31側の電極層34が有する複数の電極対34Aと電気的に接続していない、ダミー電極とさえているとして説明した。しかしながら、裏面パターン層38を例えばスルーホール(図示省略)を介して表面31の電極層34に接続し、裏面パターン層38を電極層34に電力を供給するための電気経路の一部として構成してもよい。 Furthermore, in each embodiment, the back pattern layer 38 has been described as a dummy electrode that is not electrically connected to the plurality of electrode pairs 34A of the electrode layer 34 on the front surface 31 side. However, the back pattern layer 38 is connected to the electrode layer 34 on the front surface 31 through, for example, through holes (not shown), and the back pattern layer 38 is configured as part of an electrical path for supplying power to the electrode layer 34. It's okay.

また、本実施形態の裏面パターン層38は、一例として図1Bのとおりであるとして説明した。しかしながら、裏面33の導電性のパターンは、本実施形態の裏面パターン層38と異なるパターンであってもよい。
例えば、図8Aの第1変形例の蛍光体基板30B(発光基板10B)の裏面パターン層38Bのように、本発明の第2電極群が蛍光体基板30Bの長手方向に沿って配置された長尺体(複数の部分38B1)の組み合せであってもよい。
また、例えば、図8Bの第2変形例の蛍光体基板30C(発光基板10C)の裏面パターン層38Cのように、本発明の第2電極群が蛍光体基板30Cの短手方向の一端から他端に沿って配置された長尺体(複数の部分38C1)の組み合せであってもよい。
また、例えば、図8Cの第3変形例の蛍光体基板30D(発光基板10D)の裏面パターン層38Dのように、本発明の第2電極群が複数の矩形部分38D1で構成される複数の島状の塊と、複数の島状の塊以外の部分(蛍光体基板30Dの長手方向の一端から他端に亘りつつ短手方向の一端から他端に亘る網目状の部分30D2)との組み合せであってもよい。
以上のとおり、本発明の第2電極群は、パターンであればよい。
Further, the back pattern layer 38 of this embodiment has been described as being as shown in FIG. 1B as an example. However, the conductive pattern on the back surface 33 may be a different pattern from the back pattern layer 38 of this embodiment.
For example, like the back pattern layer 38B of the phosphor substrate 30B (light-emitting substrate 10B) of the first modified example of FIG. 8A, the second electrode group of the present invention is arranged along the length of the phosphor substrate 30B. It may be a combination of ulnar bodies (a plurality of parts 38B1).
Further, for example, like the back pattern layer 38C of the phosphor substrate 30C (light emitting substrate 10C) of the second modified example of FIG. 8B, the second electrode group of the present invention may It may be a combination of elongated bodies (a plurality of portions 38C1) arranged along the edges.
Further, for example, as in the back pattern layer 38D of the phosphor substrate 30D (light emitting substrate 10D) of the third modified example of FIG. A combination of a shaped lump and a part other than a plurality of island-shaped lumps (a mesh-like part 30D2 extending from one end of the phosphor substrate 30D in the longitudinal direction to the other end, and from one end of the phosphor substrate 30D in the transverse direction to the other end). There may be.
As described above, the second electrode group of the present invention may have any pattern.

また、本実施形態の蛍光体基板30の裏面33には、裏面パターン層38が配置されているとして説明した。しかしながら、図8Dの変形例の蛍光体基板30A(発光基板10A)のように、裏面33に裏面パターン層38がなくてもよい。 Furthermore, the explanation has been made assuming that the back surface pattern layer 38 is disposed on the back surface 33 of the phosphor substrate 30 of this embodiment. However, like the modified phosphor substrate 30A (light emitting substrate 10A) in FIG. 8D, the back surface pattern layer 38 may not be provided on the back surface 33.

10 発光基板
20 発光素子
30 蛍光体基板
31 表面(一面の一例)
32 絶縁層(絶縁基板の一例)
33 裏面(他面の一例)
34 電極層(第1電極群の一例)
34A 電極対(複数の電極の一例)
34A1 接合面
34B 配線部分
34B1 非接合面
36 蛍光体層
38 裏面パターン層(第2電極群の一例)
38A 複数の矩形部分(複数の電極の一例)
L 光
MB マザーボード
SP はんだペースト
10 Light emitting substrate 20 Light emitting element 30 Phosphor substrate 31 Surface (an example of one surface)
32 Insulating layer (an example of an insulating substrate)
33 Back side (an example of the other side)
34 Electrode layer (an example of the first electrode group)
34A Electrode pair (an example of multiple electrodes)
34A1 Bonding surface 34B Wiring portion 34B1 Non-bonding surface 36 Phosphor layer 38 Back pattern layer (an example of the second electrode group)
38A Multiple rectangular parts (an example of multiple electrodes)
L Optical MB Motherboard SP Solder Paste

Claims (12)

一面に複数の発光素子が搭載される蛍光体基板の製造方法であって、
絶縁基板の一面に、前記複数の発光素子に接合される回路パターンを形成する形成工程と、
前記形成工程の後に、前記回路パターンにおける前記複数の発光素子に接合される部分以外の部分を覆うように前記絶縁基板の一面に蛍光体塗料を塗布する塗布工程と、
を含み、
前記塗布工程は、前記複数の発光素子に接合される部分を除き前記発光素子が搭載されたときに前記発光素子と前記絶縁基板との間の領域となる領域にも前記蛍光体塗料を塗布するとともに、電極対の上面が前記電極対の周囲に隣接して設けられた前記蛍光体塗料の上面よりも低くなるように、前記蛍光体塗料を塗布する、蛍光体基板の製造方法。
A method for manufacturing a phosphor substrate on which a plurality of light emitting elements are mounted on one surface, the method comprising:
a formation step of forming a circuit pattern to be bonded to the plurality of light emitting elements on one surface of the insulating substrate;
After the forming step, a coating step of applying a phosphor paint to one surface of the insulating substrate so as to cover a portion of the circuit pattern other than the portion to be bonded to the plurality of light emitting elements;
including;
In the coating step, the phosphor paint is also applied to an area that will be an area between the light emitting element and the insulating substrate when the light emitting element is mounted, except for the part to be bonded to the plurality of light emitting elements. Also, a method for manufacturing a phosphor substrate, wherein the phosphor paint is applied so that the upper surface of the electrode pair is lower than the upper surface of the phosphor paint provided adjacent to the periphery of the electrode pair.
前記回路パターンの厚み方向外側に向く面は、同一の平面とされている、
請求項1に記載の蛍光体基板の製造方法。
The surfaces of the circuit pattern facing outward in the thickness direction are the same plane,
A method for manufacturing a phosphor substrate according to claim 1.
前記塗布工程は、スクリーン印刷法により行われる、
請求項1又は2に記載の蛍光体基板の製造方法。
The coating step is performed by a screen printing method,
A method for manufacturing a phosphor substrate according to claim 1 or 2.
一面に複数の発光素子が搭載される蛍光体基板の製造方法であって、
絶縁基板の一面に、前記複数の発光素子に接合される複数の電極対を有する回路パターンを形成する形成工程と、
前記形成工程の後に、前記回路パターンを覆うように前記絶縁基板の一面に蛍光体塗料を塗布する塗布工程と、
前記塗布工程の後に、前記複数の電極対上の前記蛍光体塗料を除去し、前記複数の電極対の上面を露出させる露出工程と、
を含み、
前記塗布工程は、前記発光素子が搭載されたときに前記発光素子と前記絶縁基板との間の領域となる領域にも前記蛍光体塗料を塗布し、
前記露出工程では、前記複数の電極対上を除き前記発光素子と前記絶縁基板との間の領域に設けられた前記蛍光体塗料は除去せず、電極対の上面が前記電極対の周囲に設けられた前記蛍光体塗料の上面よりも低くなるように、前記蛍光体塗料を除去する、蛍光体基板の製造方法。
A method for manufacturing a phosphor substrate on which a plurality of light emitting elements are mounted on one surface, the method comprising:
a formation step of forming a circuit pattern having a plurality of electrode pairs bonded to the plurality of light emitting elements on one surface of the insulating substrate;
After the forming step, a coating step of applying a fluorescent paint to one surface of the insulating substrate so as to cover the circuit pattern;
After the coating step, an exposing step of removing the phosphor paint on the plurality of electrode pairs to expose the upper surfaces of the plurality of electrode pairs;
including;
In the coating step, the phosphor paint is also applied to an area that will be a region between the light emitting element and the insulating substrate when the light emitting element is mounted,
In the exposing step, the phosphor paint provided in the area between the light emitting element and the insulating substrate except on the plurality of electrode pairs is not removed, and the upper surface of the electrode pair is provided around the electrode pair. A method for manufacturing a phosphor substrate, wherein the phosphor paint is removed so that the phosphor paint is lower than the upper surface of the phosphor paint.
前記形成工程の後かつ前記塗布工程の前に、前記回路パターンの厚み方向外側に向く面における前記上面以外の部分が前記上面よりも前記絶縁基板側に近くなるように、前記回路パターンをエッチングする工程、
を含む請求項4に記載の蛍光体基板の製造方法。
After the forming step and before the coating step, the circuit pattern is etched so that a portion of the surface of the circuit pattern facing outward in the thickness direction other than the top surface is closer to the insulating substrate side than the top surface. process,
The method for manufacturing a phosphor substrate according to claim 4, comprising:
前記露出工程では、像が形成されているマスクを用いた写真現像法により前記複数の電極対上の前記蛍光体塗料を除去し、前記上面を露出させる、
請求項4又は5に記載の蛍光体基板の製造方法。
In the exposure step, the phosphor paint on the plurality of electrode pairs is removed by a photodevelopment method using a mask on which an image is formed, and the upper surface is exposed.
The method for manufacturing a phosphor substrate according to claim 4 or 5.
前記露出工程では、レーザー照射装置により前記複数の電極対上の前記蛍光体塗料にレーザー光を照射して除去し、前記上面を露出させる、
請求項4又は5に記載の蛍光体基板の製造方法。
In the exposure step, a laser irradiation device irradiates the phosphor paint on the plurality of electrode pairs with laser light to remove it and expose the upper surface.
The method for manufacturing a phosphor substrate according to claim 4 or 5.
前記発光素子は、LEDが組み込まれ、チップサイズにパッケージされたCSPとされている、
請求項1~のいずれか1項に記載の蛍光体基板の製造方法。
The light emitting element is a CSP in which an LED is incorporated and packaged in a chip size.
A method for manufacturing a phosphor substrate according to any one of claims 1 to 7 .
前記形成工程では、前記絶縁基板の他面に導電性のパターンを形成する、
請求項1~のいずれか一項に記載の蛍光体基板の製造方法。
In the forming step, a conductive pattern is formed on the other surface of the insulating substrate.
A method for manufacturing a phosphor substrate according to any one of claims 1 to 8 .
請求項1~のいずれか一項に記載の方法により前記蛍光体基板を製造した後に、複数の前記電極対の前記上面にそれぞれ複数の発光素子を接合させて、前記蛍光体基板に前記複数の発光素子を搭載する搭載工程、
を含む発光基板の製造方法。
After manufacturing the phosphor substrate by the method according to any one of claims 1 to 9 , a plurality of light emitting elements are bonded to the upper surfaces of the plurality of electrode pairs, respectively, and the plurality of light emitting elements are bonded to the phosphor substrate. The mounting process of mounting the light emitting element of
A method for manufacturing a light emitting substrate, including:
前記絶縁基板は、100℃以上300℃以下の範囲において、1.0×1010Paよりも大きく1.0×1011Paよりも小さい貯蔵弾性率とされ、
前記搭載工程では、リフロー工程により前記複数の電極対の前記上面にそれぞれ複数の発光素子を接合させる、
請求項10に記載の発光基板の製造方法。
The insulating substrate has a storage modulus of greater than 1.0×10 10 Pa and less than 1.0×10 11 Pa in the range of 100° C. or higher and 300° C. or lower,
In the mounting step, a plurality of light emitting elements are respectively bonded to the upper surfaces of the plurality of electrode pairs by a reflow step.
The method for manufacturing a light emitting substrate according to claim 10 .
請求項10又は11に記載の発光基板の製造方法により製造された発光基板の前記発光素子が発光可能となるように、前記発光素子を発光させるための電力を供給する電源を前記発光基板に取り付ける工程、
を含む照明装置の製造方法。
A power supply that supplies power for causing the light emitting element to emit light is attached to the light emitting substrate so that the light emitting element of the light emitting substrate manufactured by the method for manufacturing a light emitting board according to claim 10 or 11 can emit light. process,
A method of manufacturing a lighting device including:
JP2018244547A 2018-12-27 2018-12-27 Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device Active JP7444537B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2018244547A JP7444537B2 (en) 2018-12-27 2018-12-27 Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2018244547A JP7444537B2 (en) 2018-12-27 2018-12-27 Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device

Publications (2)

Publication Number Publication Date
JP2020107708A JP2020107708A (en) 2020-07-09
JP7444537B2 true JP7444537B2 (en) 2024-03-06

Family

ID=71450920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018244547A Active JP7444537B2 (en) 2018-12-27 2018-12-27 Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device

Country Status (1)

Country Link
JP (1) JP7444537B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240025651A (en) 2021-06-28 2024-02-27 덴카 주식회사 luminaire
JP7470257B2 (en) 2021-06-28 2024-04-17 デンカ株式会社 Lighting fixtures
JP7051165B1 (en) * 2021-08-16 2022-04-11 株式会社シーエス LED lamp

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006038543A1 (en) 2004-10-04 2006-04-13 Kabushiki Kaisha Toshiba Light emitting device, lighting equipment or liquid crystal display device using such light emitting device
JP2012227292A (en) 2011-04-18 2012-11-15 Ibiden Co Ltd Manufacturing method of led substrate
WO2016092598A1 (en) 2014-12-10 2016-06-16 互応化学工業株式会社 Solder resist composition and covered printed wiring board
JP2017168559A (en) 2016-03-15 2017-09-21 東芝ライテック株式会社 Light emitting device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100867970B1 (en) 2004-10-04 2008-11-11 가부시끼가이샤 도시바 Light emitting device, lighting equipment, or liquid crystal display device using such light emitting device
JP2012151191A (en) * 2011-01-17 2012-08-09 Ibiden Co Ltd Wiring board for led, light emitting module, manufacturing method of the wiring board for the led, and manufacturing method of the light emitting module
JP6277860B2 (en) * 2013-07-19 2018-02-14 日亜化学工業株式会社 Light emitting device and manufacturing method thereof
JP6585336B2 (en) * 2014-06-19 2019-10-02 三菱電機株式会社 Light source substrate and lighting device
CN110611020A (en) * 2018-06-15 2019-12-24 中华映管股份有限公司 Light emitting element

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006038543A1 (en) 2004-10-04 2006-04-13 Kabushiki Kaisha Toshiba Light emitting device, lighting equipment or liquid crystal display device using such light emitting device
JP2012227292A (en) 2011-04-18 2012-11-15 Ibiden Co Ltd Manufacturing method of led substrate
WO2016092598A1 (en) 2014-12-10 2016-06-16 互応化学工業株式会社 Solder resist composition and covered printed wiring board
JP2017168559A (en) 2016-03-15 2017-09-21 東芝ライテック株式会社 Light emitting device

Also Published As

Publication number Publication date
JP2020107708A (en) 2020-07-09

Similar Documents

Publication Publication Date Title
JP7457657B2 (en) Light emitting board and lighting device
JP7444537B2 (en) Method for manufacturing a phosphor substrate, method for manufacturing a light emitting substrate, and method for manufacturing a lighting device
JP7410881B2 (en) Phosphor substrates, light emitting substrates and lighting devices
WO2022045017A1 (en) Method for manufacturing phosphor substrate, and method for manufacturing light-emitting substrate
JP7425750B2 (en) Phosphor substrates, light emitting substrates and lighting devices
JP7352358B2 (en) Manufacturing method for multiple mounting boards
US20220059730A1 (en) Phosphor substrate, light emitting substrate, and lighting device
JP7430650B2 (en) Phosphor substrates, light emitting substrates and lighting devices
WO2024063043A1 (en) Phosphor substrate, light-emitting substrate, and lighting device
WO2024063045A1 (en) Method for manufacturing phosphor substrate, and method for manufacturing light emitting substrate
US12040436B2 (en) Phosphor substrate, light emitting substrate, and lighting device
WO2022045013A1 (en) Phosphor substrate, light-emitting substrate, and lighting device
TW202418611A (en) Method for manufacturing phosphor substrate and method for manufacturing light emitting substrate

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210910

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220628

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20220630

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220825

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20221213

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230309

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20230309

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20230320

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20230322

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20230414

C211 Notice of termination of reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C211

Effective date: 20230418

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20240105

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20240222

R150 Certificate of patent or registration of utility model

Ref document number: 7444537

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150