JP7334396B2 - 動的仮想システム・オン・チップのための方法および装置 - Google Patents
動的仮想システム・オン・チップのための方法および装置 Download PDFInfo
- Publication number
- JP7334396B2 JP7334396B2 JP2022094870A JP2022094870A JP7334396B2 JP 7334396 B2 JP7334396 B2 JP 7334396B2 JP 2022094870 A JP2022094870 A JP 2022094870A JP 2022094870 A JP2022094870 A JP 2022094870A JP 7334396 B2 JP7334396 B2 JP 7334396B2
- Authority
- JP
- Japan
- Prior art keywords
- resource
- chip
- resources
- event
- given
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 107
- 238000013507 mapping Methods 0.000 claims description 94
- 230000004048 modification Effects 0.000 claims description 57
- 238000012986 modification Methods 0.000 claims description 56
- 230000004044 response Effects 0.000 claims description 45
- 238000012544 monitoring process Methods 0.000 claims description 19
- 238000004891 communication Methods 0.000 claims description 15
- 230000007257 malfunction Effects 0.000 claims description 8
- 238000012937 correction Methods 0.000 claims description 4
- 238000012545 processing Methods 0.000 description 29
- 238000010586 diagram Methods 0.000 description 25
- 238000012546 transfer Methods 0.000 description 6
- 241000700605 Viruses Species 0.000 description 3
- 230000002155 anti-virotic effect Effects 0.000 description 3
- 238000005192 partition Methods 0.000 description 3
- 238000013468 resource allocation Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000009432 framing Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5061—Partitioning or combining of resources
- G06F9/5077—Logical partitioning of resources; Management or configuration of virtualized resources
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45533—Hypervisors; Virtual machine monitors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45533—Hypervisors; Virtual machine monitors
- G06F9/45558—Hypervisor-specific management and integration aspects
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5027—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
- G06F9/45533—Hypervisors; Virtual machine monitors
- G06F9/45558—Hypervisor-specific management and integration aspects
- G06F2009/4557—Distribution of virtual machine instances; Migration and load balancing
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Hardware Redundancy (AREA)
- Debugging And Monitoring (AREA)
- Multi Processors (AREA)
Description
なお、本発明は、実施の態様として以下の内容を含む。
〔態様1〕
複数の仮想システム・オン・チップであって、当該複数の仮想システム・オン・チップと複数のリソースとの間のリソースアライメントに従って前記複数のリソースのうちのリソースを利用するように構成された、複数の仮想システム・オン・チップと、
少なくとも1つの事象に応答して前記リソースアライメントを動的に修正するように構成されたリソースアライン部とを備えたプロセッサ装置。
〔態様2〕
態様1に記載のプロセッサ装置において、前記リソースアライン部が、さらに、前記少なくとも1つの事象に応答して当該プロセッサ装置のスループットを達成するために、前記リソースアライメントを動的に修正するように構成されている、プロセッサ装置。
〔態様3〕
態様1に記載のプロセッサ装置において、さらに、
前記リソースアライン部に動作可能に結合された設定部であって、前記リソースアライメントに対する少なくとも1つの修正に応答して、修正済の前記リソースアライメントを動的に適用するように構成された設定部を備えた、プロセッサ装置。
〔態様4〕
態様3に記載のプロセッサ装置において、前記設定部が、さらに、前記リソースアライン部が前記リソースアライメントを修正したことを検出するように構成されている、プロセッサ装置。
〔態様5〕
態様3に記載のプロセッサ装置において、前記設定部が、さらに、前記リソースアライン部が前記リソースアライメントを修正したことを示す通信を前記リソースアライン部から受信するように構成されている、プロセッサ装置。
〔態様6〕
態様3に記載のプロセッサ装置において、修正済の前記リソースアライメントを動的に適用するために、前記設定部が、修正済の前記リソースアライメントに従って前記複数の仮想システム・オン・チップに前記リソースを利用させるように、前記プロセッサ装置のコンフィグレーションを更新するように構成されている、プロセッサ装置。
〔態様7〕
態様3に記載のプロセッサ装置において、前記少なくとも1つの修正が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップと前記複数のリソースのうちの所与のリソースとの間のアライメントに対する修正を含み、
前記設定部が、さらに、前記所与の仮想システム・オン・チップが前記所与のリソースの使用を放棄することに基づいて、または、当該使用に適用された予め決められた時間値の期限切れに基づいて、前記少なくとも1つの修正を適用するように構成されている、
プロセッサ装置。
〔態様8〕
態様1に記載のプロセッサ装置において、さらに、
前記リソースアライン部に動作可能に結合された監視部を備え、
前記監視部が、前記少なくとも1つの事象の少なくとも1つのインスタンスを監視するように構成され、かつ、前記リソースアライメントを動的に修正するように前記リソースアライン部をトリガするために、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを前記リソースアライン部に伝達するように構成されている、プロセッサ装置。
〔態様9〕
態様8に記載のプロセッサ装置において、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを監視するために、前記少なくとも1つの監視部が、前記複数のリソースのうちの少なくとも1つのリソースの状態、または前記複数の仮想システム・オン・チップの少なくとも1つの仮想システム状態を監視するように構成されている、
プロセッサ装置。
〔態様10〕
態様9に記載のプロセッサ装置において、前記複数のリソースのうちの前記少なくとも1つのリソースの前記状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、プロセッサ装置。
〔態様11〕
態様9に記載のプロセッサ装置において、前記複数の仮想システム・オン・チップの前記少なくとも1つの仮想システム状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、プロセッサ装置。
〔態様12〕
態様1に記載のプロセッサ装置において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正するために、前記リソースアライン部が、さらに、前記少なくとも1つの事象に応答して前記複数のマッピングのうちの少なくとも1つのマッピングを動的に修正するように構成されている、プロセッサ装置。
〔態様13〕
態様12に記載のプロセッサ装置において、
前記少なくとも1つのマッピングが、前記複数のリソースのうちの所与のリソースを前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインし、
前記少なくとも1つのマッピングを動的に修正することが、前記所与の仮想システム・オン・チップが前記所与のリソースを採用できないように、かつ、少なくとも1つの他の仮想システム・オン・チップが前記所与のリソースを採用できるようにするために、前記複数の仮想システム・オン・チップのうちの前記少なくとも1つの他の仮想システム・オン・チップに前記所与のリソースをアラインすることを含む、プロセッサ装置。
〔態様14〕
態様1に記載のプロセッサ装置において、前記リソースアライメントを動的に修正するために、前記リソースアライン部が、さらに、少なくとも1つのマッピングを前記リソースアライメントに追加するように構成され、前記少なくとも1つのマッピングが、前記複数の仮想システム・オン・チップのうちの1つの仮想システム・オン・チップに、前記複数のリソースのうちの1つのリソースをアラインする、プロセッサ装置。
〔態様15〕
態様1に記載のプロセッサ装置において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正するために、前記複数のマッピングから少なくとも1つのマッピングを削除することを含む、プロセッサ装置。
〔態様16〕
態様1に記載のプロセッサ装置において、前記リソースアライメントが、前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが前記複数のリソースのうちの所与のリソースを共有できるようにする、プロセッサ装置。
〔態様17〕
態様16に記載のプロセッサ装置において、前記複数の仮想システム・オン・チップのうちの前記2つ以上の仮想システム・オン・チップそれぞれが、前記所与のリソースに関して前記仮想システム・オン・チップそれぞれに割り当てられた各使用率に基づいて前記所与のリソースを使用するように構成されている、プロセッサ装置。
〔態様18〕
態様1に記載のプロセッサ装置において、前記リソースアライメントが、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップが所与のリソースを独占的に使用できるようにする、プロセッサ装置。
〔態様19〕
態様1に記載のプロセッサ装置において、前記少なくとも1つの事象が、当該プロセッサ装置の外部で生じる外部事象を含む、プロセッサ装置。
〔態様20〕
態様1に記載のプロセッサ装置において、前記少なくとも1つの事象が、時刻に基づく事前スケジュールされた事象を含む、プロセッサ装置。
〔態様21〕
態様1に記載のプロセッサ装置において、前記少なくとも1つの事象が、前記複数のリソースのうちの所与のリソースの誤動作を示す故障事象を含む、プロセッサ装置。
〔態様22〕
態様1に記載のプロセッサ装置において、前記少なくとも1つの事象が、前記複数のリソースのうちの少なくとも1つのリソースがオーバサブスクリプションであることを示すか、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップがオーバサブスクリプションであることを示す、オーバサブスクリプション事象を含む、プロセッサ装置。
〔態様23〕
態様1に記載のプロセッサ装置において、前記少なくとも1つの事象が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインされた、前記複数のリソースのうちの所与のリソースが、前記所与の仮想システム・オン・チップによる使用率であって、閾値未満である使用率を有することを示すアイドル事象を含む、プロセッサ装置。
〔態様24〕
態様1に記載のプロセッサ装置において、前記リソースアライメントがスループットの損失を防止するように動的に修正され、前記スループットの損失は、防止されなければ前記少なくとも1つの事象によってもたらされる、プロセッサ装置。
〔態様25〕
プロセッサ装置の複数の仮想システム・オン・チップを設定する工程であって、前記複数の仮想システム・オン・チップと複数のリソースとの間のリソースアライメントに従って前記複数のリソースのうちのリソースを利用するように設定する工程と、
少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する工程とを備えた方法。
〔態様26〕
態様25に記載の方法において、前記少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する前記工程が、前記少なくとも1つの事象に応答して前記プロセッサ装置のスループットを達成する、方法。
〔態様27〕
態様25に記載の方法において、さらに、
前記リソースアライメントに対する少なくとも1つの修正に応答して、修正済の前記リソースアライメントを動的に適用する工程を備えた、方法。
〔態様28〕
態様27に記載の方法において、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正を検出する工程を備えた、方法。
〔態様29〕
態様27に記載の方法において、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正の通信を受信する工程を備えた、方法。
〔態様30〕
態様27に記載の方法において、さらに、
修正済の前記リソースアライメントに従って前記複数の仮想システム・オン・チップに前記リソースを利用させるように、前記プロセッサ装置のコンフィグレーションを更新する工程を備えた、方法。
〔態様31〕
態様27に記載の方法において、前記少なくとも1つの修正が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップと前記複数のリソースのうちの所与のリソースとの間のアライメントに対する修正を含み、前記少なくとも1つの修正を適用することが、前記所与の仮想システム・オン・チップが前記所与のリソースの使用を放棄することに基づくか、または、当該使用に適用された予め決められた時間値の期限切れに基づく、方法。
〔態様32〕
態様25に記載の方法において、さらに、
前記少なくとも1つの事象の少なくとも1つのインスタンスを監視する工程と、
前記リソースアライメントの動的修正をトリガするために、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを伝達する工程とを備えた、方法。
〔態様33〕
態様32に記載の方法において、前記監視する工程が、前記複数のリソースのうちの少なくとも1つのリソースの状態、または、前記複数の仮想システム・オン・チップの少なくとも1つの仮想システム・オン・チップ状態を監視する工程を含む、方法。
〔態様34〕
態様33に記載の方法において、前記複数のリソースのうちの前記少なくとも1つのリソースの前記状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、方法。
〔態様35〕
態様33に記載の方法において、前記複数の仮想システム・オン・チップの前記少なくとも1つの仮想システム状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、方法。
〔態様36〕
態様25に記載の方法において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正する前記工程が、前記少なくとも1つの事象に応答して前記複数のマッピングのうちの少なくとも1つのマッピングを動的に修正する工程を含む、方法。
〔態様37〕
態様36に記載の方法において、
前記少なくとも1つのマッピングが、前記複数のリソースのうちの所与のリソースを前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインし、
前記少なくとも1つのマッピングを動的に修正する前記工程が、前記所与の仮想システム・オン・チップが前記所与のリソースを採用できないように、かつ、少なくとも1つの他の仮想システム・オン・チップが前記所与のリソースを採用できるようにするために、前記複数の仮想システム・オン・チップのうちの前記少なくとも1つの他の仮想システム・オン・チップに前記所与のリソースをアラインする工程を含む、方法。
〔態様38〕
態様25に記載の方法において、前記リソースアライメントを動的に修正する前記工程が、少なくとも1つのマッピングを前記リソースアライメントに追加する工程を含み、前記少なくとも1つのマッピングが、前記複数の仮想システム・オン・チップのうちの1つの仮想システム・オン・チップに、前記複数のリソースのうちの1つのリソースをアラインする、方法。
〔態様39〕
態様25に記載の方法において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正する前記工程が、前記複数のマッピングから少なくとも1つのマッピングを削除する工程を含む、方法。
〔態様40〕
態様25に記載の方法において、さらに、
前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが、前記リソースアライメントに基づいて、前記複数のリソースのうちの所与のリソースを共有できるようにする工程を備えた、方法。
〔態様41〕
態様40に記載の方法において、
前記2つ以上の仮想システム・オン・チップが前記所与のリソースを共有できるようにする前記工程が、前記所与のリソースに関して前記仮想システム・オン・チップそれぞれに割り当てられた各使用率に基づいて前記所与のリソースを使用するように前記2つ以上の仮想システム・オン・チップを構成する工程を含む、方法。
〔態様42〕
態様25に記載の方法において、さらに、
前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップが、前記リソースアライメントに基づいて、所与のリソースを独占的に使用できるようにする工程を備えた、方法。
〔態様43〕
態様25に記載の方法において、前記少なくとも1つの事象が、プロセッサ装置の外部で生じる外部事象を含む、方法。
〔態様44〕
態様25に記載の方法において、前記少なくとも1つの事象が、時刻に基づく事前スケジュールされた事象を含む、方法。
〔態様45〕
態様25に記載の方法において、前記少なくとも1つの事象が、前記複数のリソースのうちの所与のリソースの誤動作を示す故障事象を含む、方法。
〔態様46〕
態様25に記載の方法において、前記少なくとも1つの事象が、前記複数のリソースのうちの少なくとも1つのリソースがオーバサブスクリプションであることを示すか、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップがオーバサブスクリプションであることを示す、オーバサブスクリプション事象を含む、方法。
〔態様47〕
態様25に記載の方法において、前記少なくとも1つの事象が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインされた、前記複数のリソースのうちの所与のリソースが、前記所与の仮想システム・オン・チップによる使用率であって、閾値未満の使用率を有することを示すアイドル事象を含む、方法。
〔態様48〕
態様25に記載の方法において、前記リソースアライメントを動的に修正する前記工程がスループットの損失を防止し、前記スループットの損失は、防止されなければ前記少なくとも1つの事象によってもたらされる、方法。
〔態様49〕
符号化した一連の命令を有する非一時的コンピュータ可読媒体であって、プロセッサ装置によってロードされ実行されると、前記一連の命令が前記プロセッサ装置に、
プロセッサ装置の複数の仮想システム・オン・チップを設定する手順であって、前記複数の仮想システム・オン・チップと複数のリソースとの間のリソースアライメントに従って前記複数のリソースのうちのリソースを利用するように設定する手順と、
少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する手順とを実行させる非一時的コンピュータ可読媒体。
〔態様50〕
態様49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する前記手順が、前記少なくとも1つの事象に応答して前記プロセッサ装置のスループットを達成する、非一時的コンピュータ可読媒体。
〔態様51〕
態様49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記リソースアライメントに対する少なくとも1つの修正に応答して、修正済の前記リソースアライメントを動的に適用する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様52〕
態様51に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正を検出する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様53〕
態様51に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正の通信を受信する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様54〕
態様51に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
修正済の前記リソースアライメントに従って前記複数の仮想システム・オン・チップに前記リソースを利用させるように、前記プロセッサ装置のコンフィグレーションを更新する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様55〕
態様51に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの修正が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップと前記複数のリソースのうちの所与のリソースとの間のアライメントに対する修正を含み、前記少なくとも1つの修正を適用することが、前記所与の仮想システム・オン・チップが前記所与のリソースの使用を放棄することに基づくか、または、当該使用に適用された予め決められた時間値の期限切れに基づく、非一時的コンピュータ可読媒体。
〔態様56〕
態様49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記少なくとも1つの事象の少なくとも1つのインスタンスを監視する手順と、
前記リソースアライメントの動的修正をトリガするために、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを伝達する手順とを実行させる、非一時的コンピュータ可読媒体。
〔態様57〕
態様56に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数のリソースのうちの少なくとも1つのリソースの状態、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップ状態を監視する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様58〕
態様57に記載の非一時的コンピュータ可読媒体において、前記複数のリソースのうちの前記少なくとも1つのリソースの前記状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、非一時的コンピュータ可読媒体。
〔態様59〕
態様57に記載の非一時的コンピュータ可読媒体において、前記複数の仮想システム・オン・チップの前記仮想システム状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、非一時的コンピュータ可読媒体。
〔態様60〕
態様49に記載の非一時的コンピュータ可読媒体において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記一連の命令が前記プロセッサ装置に、さらに、前記少なくとも1つの事象に応答して前記複数のマッピングのうちの少なくとも1つのマッピングを動的に修正する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様61〕
態様60に記載の非一時的コンピュータ可読媒体において、
前記少なくとも1つのマッピングが、前記複数のリソースのうちの所与のリソースを前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインし、
前記一連の命令が前記プロセッサ装置に、さらに、前記所与の仮想システム・オン・チップが前記所与のリソースを採用できないように、かつ、少なくとも1つの他の仮想システム・オン・チップが前記所与のリソースを採用できるようにするために、前記複数の仮想システム・オン・チップのうちの前記少なくとも1つの他の仮想システム・オン・チップに前記所与のリソースをアラインする手順を実行させる、非一時的コンピュータ可読媒体。
〔態様62〕
態様49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、少なくとも1つのマッピングを前記リソースアライメントに追加する手順を実行させ、前記少なくとも1つのマッピングが、前記複数の仮想システム・オン・チップのうちの1つの仮想システム・オン・チップに、前記複数のリソースのうちの1つのリソースをアラインする、非一時的コンピュータ可読媒体。
〔態様63〕
態様49に記載の非一時的コンピュータ可読媒体において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記一連の命令が前記プロセッサ装置に、さらに、前記複数のマッピングから少なくとも1つのマッピングを削除する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様64〕
態様49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが、前記リソースアライメントに基づいて、前記複数のリソースのうちの所与のリソースを共有できるようにする手順を実行させる、非一時的コンピュータ可読媒体。
〔態様65〕
態様64に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが、前記所与のリソースに関して前記仮想システム・オン・チップそれぞれに割り当てられた各使用率に基づいて前記所与のリソースを使用する手順を実行させる、非一時的コンピュータ可読媒体。
〔態様66〕
態様49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップが、前記リソースアライメントに基づいて、所与のリソースを独占的に使用できるようにする手順を実行させる、非一時的コンピュータ可読媒体。
〔態様67〕
態様49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、プロセッサ装置の外部で生じる外部事象を含む、非一時的コンピュータ可読媒体。
〔態様68〕
態様49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、時刻に基づく事前スケジュールされた事象を含む、非一時的コンピュータ可読媒体。
〔態様69〕
態様49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、前記複数のリソースのうちの所与のリソースの誤動作を示す故障事象を含む、非一時的コンピュータ可読媒体。
〔態様70〕
態様49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、前記複数のリソースのうちの少なくとも1つのリソースがオーバサブスクリプションであることを示すか、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップがオーバサブスクリプションであることを示す、オーバサブスクリプション事象を含む、非一時的コンピュータ可読媒体。
〔態様71〕
態様49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインされた、前記複数のリソースのうちの所与のリソースが、前記所与の仮想システム・オン・チップによる使用率であって、閾値未満の使用率を有することを示すアイドル事象を含む、非一時的コンピュータ可読媒体。
〔態様72〕
態様49に記載の非一時的コンピュータ可読媒体において、前記リソースアライメントを動的に修正する前記手順がスループットの損失を防止し、前記スループットの損失は、防止されなければ前記少なくとも1つの事象によってもたらされる、非一時的コンピュータ可読媒体。
Claims (69)
- 複数の仮想システム・オン・チップであって、当該複数の仮想システム・オン・チップと複数のリソースとの間のリソースアライメントに従って前記複数のリソースのうちのリソースを利用するように構成された、複数の仮想システム・オン・チップと、
少なくとも1つの事象であって、プロセッサ装置の外部で生じる外部事象を含む少なくとも1つの事象に応答して前記リソースアライメントを動的に修正するように構成されたリソースアライン部とを備え、前記外部事象がルートフラップを含む事象において、前記複数の仮想システム・オン・チップの、パケットアプリケーションをサポートする仮想システム・オン・チップからリソースを削除することにより、前記リソースアライン部が前記リソースアライメントを修正するように構成されたプロセッサ装置。 - 請求項1に記載のプロセッサ装置において、前記リソースアライン部が、さらに、前記少なくとも1つの事象に応答して当該プロセッサ装置のスループットを達成するために、前記リソースアライメントを動的に修正するように構成されている、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、さらに、
前記リソースアライン部に動作可能に結合された設定部であって、前記リソースアライメントに対する少なくとも1つの修正に応答して、修正済の前記リソースアライメントを動的に適用するように構成された設定部を備えた、プロセッサ装置。 - 請求項3に記載のプロセッサ装置において、前記設定部が、さらに、前記リソースアライン部が前記リソースアライメントを修正したことを検出するように構成されている、プロセッサ装置。
- 請求項3に記載のプロセッサ装置において、前記設定部が、さらに、前記リソースアライン部が前記リソースアライメントを修正したことを示す通信を前記リソースアライン部から受信するように構成されている、プロセッサ装置。
- 請求項3に記載のプロセッサ装置において、修正済の前記リソースアライメントを動的に適用するために、前記設定部が、修正済の前記リソースアライメントに従って前記複数の仮想システム・オン・チップに前記リソースを利用させるように、前記プロセッサ装置のコンフィグレーションを更新するように構成されている、プロセッサ装置。
- 請求項3に記載のプロセッサ装置において、前記少なくとも1つの修正が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップと前記複数のリソースのうちの所与のリソースとの間のアライメントに対する修正を含み、
前記設定部が、さらに、前記所与の仮想システム・オン・チップが前記所与のリソースの使用を放棄することに基づいて、または、当該使用に適用された予め決められた時間値の期限切れに基づいて、前記少なくとも1つの修正を適用するように構成されている、
プロセッサ装置。 - 請求項1に記載のプロセッサ装置において、さらに、
前記リソースアライン部に動作可能に結合された監視部を備え、
前記監視部が、前記少なくとも1つの事象の少なくとも1つのインスタンスを監視するように構成され、かつ、前記リソースアライメントを動的に修正するように前記リソースアライン部をトリガするために、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを前記リソースアライン部に伝達するように構成されている、プロセッサ装置。 - 請求項8に記載のプロセッサ装置において、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを監視するために、前記監視部が、前記複数のリソースのうちの少なくとも1つのリソースの状態、または前記複数の仮想システム・オン・チップの少なくとも1つの仮想システム・オン・チップ状態を監視するように構成されている、
プロセッサ装置。 - 請求項9に記載のプロセッサ装置において、前記複数のリソースのうちの前記少なくとも1つのリソースの前記状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、プロセッサ装置。
- 請求項9に記載のプロセッサ装置において、前記複数の仮想システム・オン・チップの前記少なくとも1つの仮想システム・オン・チップ状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正するために、前記リソースアライン部が、さらに、前記少なくとも1つの事象に応答して前記複数のマッピングのうちの少なくとも1つのマッピングを動的に修正するように構成されている、プロセッサ装置。 - 請求項12に記載のプロセッサ装置において、
前記少なくとも1つのマッピングが、前記複数のリソースのうちの所与のリソースを前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインし、
前記少なくとも1つのマッピングを動的に修正することが、前記所与の仮想システム・オン・チップが前記所与のリソースを採用できないように、かつ、少なくとも1つの他の仮想システム・オン・チップが前記所与のリソースを採用できるようにするために、前記複数の仮想システム・オン・チップのうちの前記少なくとも1つの他の仮想システム・オン・チップに前記所与のリソースをアラインすることを含む、プロセッサ装置。 - 請求項1に記載のプロセッサ装置において、前記リソースアライメントを動的に修正するために、前記リソースアライン部が、さらに、少なくとも1つのマッピングを前記リソースアライメントに追加するように構成され、前記少なくとも1つのマッピングが、前記複数の仮想システム・オン・チップのうちの1つの仮想システム・オン・チップに、前記複数のリソースのうちの1つのリソースをアラインする、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正するために、前記複数のマッピングから少なくとも1つのマッピングを削除することを含む、プロセッサ装置。 - 請求項1に記載のプロセッサ装置において、前記リソースアライメントが、前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが前記複数のリソースのうちの所与のリソースを共有できるようにする、プロセッサ装置。
- 請求項16に記載のプロセッサ装置において、前記複数の仮想システム・オン・チップのうちの前記2つ以上の仮想システム・オン・チップそれぞれが、前記所与のリソースに関して仮想システム・オン・チップそれぞれに割り当てられた各使用率に基づいて前記所与のリソースを使用するように構成されている、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、前記リソースアライメントが、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップが所与のリソースを独占的に使用できるようにする、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、前記少なくとも1つの事象が、時刻に基づく事前スケジュールされた事象を含む、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、前記少なくとも1つの事象が、前記複数のリソースのうちの所与のリソースの誤動作を示す故障事象を含む、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、前記少なくとも1つの事象が、前記複数のリソースのうちの少なくとも1つのリソースがオーバサブスクリプションであることを示すか、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップがオーバサブスクリプションであることを示す、オーバサブスクリプション事象を含む、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、前記少なくとも1つの事象が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインされた、前記複数のリソースのうちの所与のリソースが、前記所与の仮想システム・オン・チップによる使用率であって、閾値未満である使用率を有することを示すアイドル事象を含む、プロセッサ装置。
- 請求項1に記載のプロセッサ装置において、前記リソースアライメントがスループットの損失を防止するように動的に修正され、前記スループットの損失は、防止されなければ前記少なくとも1つの事象によってもたらされる、プロセッサ装置。
- プロセッサ装置の複数の仮想システム・オン・チップを設定する工程であって、前記複数の仮想システム・オン・チップと複数のリソースとの間のリソースアライメントに従って前記複数のリソースのうちのリソースを利用するように設定する工程と、
少なくとも1つの事象であって前記プロセッサ装置の外部で生じる外部事象を含む少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する工程であって、前記リソースアライメントの修正は、前記外部事象がルートフラップを含む事象において、前記複数の仮想システム・オン・チップの、パケットアプリケーションをサポートする仮想システム・オン・チップからリソースを削除することを含む、修正する工程とを備えた方法。 - 請求項24に記載の方法において、前記少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する前記工程が、前記少なくとも1つの事象に応答して前記プロセッサ装置のスループットを達成する、方法。
- 請求項24に記載の方法において、さらに、
前記リソースアライメントに対する少なくとも1つの修正に応答して、修正済の前記リソースアライメントを動的に適用する工程を備えた、方法。 - 請求項26に記載の方法において、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正を検出する工程を備えた、方法。 - 請求項26に記載の方法において、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正の通信を受信する工程を備えた、方法。 - 請求項26に記載の方法において、さらに、
修正済の前記リソースアライメントに従って前記複数の仮想システム・オン・チップに前記リソースを利用させるように、前記プロセッサ装置のコンフィグレーションを更新する工程を備えた、方法。 - 請求項26に記載の方法において、前記少なくとも1つの修正が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップと前記複数のリソースのうちの所与のリソースとの間のアライメントに対する修正を含み、前記少なくとも1つの修正を適用することが、前記所与の仮想システム・オン・チップが前記所与のリソースの使用を放棄することに基づくか、または、当該使用に適用された予め決められた時間値の期限切れに基づく、方法。
- 請求項24に記載の方法において、さらに、
前記少なくとも1つの事象の少なくとも1つのインスタンスを監視する工程と、
前記リソースアライメントの動的修正をトリガするために、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを伝達する工程とを備えた、方法。 - 請求項31に記載の方法において、前記監視する工程が、前記複数のリソースのうちの少なくとも1つのリソースの状態、または、前記複数の仮想システム・オン・チップの少なくとも1つの仮想システム・オン・チップ状態を監視する工程を含む、方法。
- 請求項32に記載の方法において、前記複数のリソースのうちの前記少なくとも1つのリソースの前記状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、方法。
- 請求項32に記載の方法において、前記複数の仮想システム・オン・チップの前記少なくとも1つの仮想システム・オン・チップ状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、方法。
- 請求項24に記載の方法において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正する前記工程が、前記少なくとも1つの事象に応答して前記複数のマッピングのうちの少なくとも1つのマッピングを動的に修正する工程を含む、方法。 - 請求項35に記載の方法において、
前記少なくとも1つのマッピングが、前記複数のリソースのうちの所与のリソースを前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインし、
前記少なくとも1つのマッピングを動的に修正する前記工程が、前記所与の仮想システム・オン・チップが前記所与のリソースを採用できないように、かつ、少なくとも1つの他の仮想システム・オン・チップが前記所与のリソースを採用できるようにするために、前記複数の仮想システム・オン・チップのうちの前記少なくとも1つの他の仮想システム・オン・チップに前記所与のリソースをアラインする工程を含む、方法。 - 請求項24に記載の方法において、前記リソースアライメントを動的に修正する前記工程が、少なくとも1つのマッピングを前記リソースアライメントに追加する工程を含み、前記少なくとも1つのマッピングが、前記複数の仮想システム・オン・チップのうちの1つの仮想システム・オン・チップに、前記複数のリソースのうちの1つのリソースをアラインする、方法。
- 請求項24に記載の方法において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記リソースアライメントを動的に修正する前記工程が、前記複数のマッピングから少なくとも1つのマッピングを削除する工程を含む、方法。 - 請求項24に記載の方法において、さらに、
前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが、前記リソースアライメントに基づいて、前記複数のリソースのうちの所与のリソースを共有できるようにする工程を備えた、方法。 - 請求項39に記載の方法において、
前記2つ以上の仮想システム・オン・チップが前記所与のリソースを共有できるようにする前記工程が、前記所与のリソースに関して仮想システム・オン・チップそれぞれに割り当てられた各使用率に基づいて前記所与のリソースを使用するように前記2つ以上の仮想システム・オン・チップを構成する工程を含む、方法。 - 請求項24に記載の方法において、さらに、
前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップが、前記リソースアライメントに基づいて、所与のリソースを独占的に使用できるようにする工程を備えた、方法。 - 請求項24に記載の方法において、前記少なくとも1つの事象が、時刻に基づく事前スケジュールされた事象を含む、方法。
- 請求項24に記載の方法において、前記少なくとも1つの事象が、前記複数のリソースのうちの所与のリソースの誤動作を示す故障事象を含む、方法。
- 請求項24に記載の方法において、前記少なくとも1つの事象が、前記複数のリソースのうちの少なくとも1つのリソースがオーバサブスクリプションであることを示すか、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップがオーバサブスクリプションであることを示す、オーバサブスクリプション事象を含む、方法。
- 請求項24に記載の方法において、前記少なくとも1つの事象が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインされた、前記複数のリソースのうちの所与のリソースが、前記所与の仮想システム・オン・チップによる使用率であって、閾値未満の使用率を有することを示すアイドル事象を含む、方法。
- 請求項24に記載の方法において、前記リソースアライメントを動的に修正する前記工程がスループットの損失を防止し、前記スループットの損失は、防止されなければ前記少なくとも1つの事象によってもたらされる、方法。
- 符号化した一連の命令を有する非一時的コンピュータ可読媒体であって、プロセッサ装置によってロードされ実行されると、前記一連の命令が前記プロセッサ装置に、
プロセッサ装置の複数の仮想システム・オン・チップを設定する手順であって、前記複数の仮想システム・オン・チップと複数のリソースとの間のリソースアライメントに従って前記複数のリソースのうちのリソースを利用するように設定する手順と、
少なくとも1つの事象であって、前記プロセッサ装置の外部で生じる外部事象を含む少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する手順であって、前記外部事象がルートフラップを含む事象において、前記複数の仮想システム・オン・チップの、パケットアプリケーションをサポートする仮想システム・オン・チップからリソースを削除することにより、前記プロセッサ装置が前記リソースアライメントを修正することを生じさせる、修正する手順とを実行させる非一時的コンピュータ可読媒体。 - 請求項47に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象に応答して前記リソースアライメントを動的に修正する前記手順が、前記少なくとも1つの事象に応答して前記プロセッサ装置のスループットを達成する、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記リソースアライメントに対する少なくとも1つの修正に応答して、修正済の前記リソースアライメントを動的に適用する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正を検出する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記リソースアライメントに対する前記少なくとも1つの修正の通信を受信する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項49に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
修正済の前記リソースアライメントに従って前記複数の仮想システム・オン・チップに前記リソースを利用させるように、前記プロセッサ装置のコンフィグレーションを更新する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項49に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの修正が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップと前記複数のリソースのうちの所与のリソースとの間のアライメントに対する修正を含み、前記少なくとも1つの修正を適用することが、前記所与の仮想システム・オン・チップが前記所与のリソースの使用を放棄することに基づくか、または、当該使用に適用された予め決められた時間値の期限切れに基づく、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記少なくとも1つの事象の少なくとも1つのインスタンスを監視する手順と、
前記リソースアライメントの動的修正をトリガするために、前記少なくとも1つの事象の前記少なくとも1つのインスタンスを伝達する手順とを実行させる、非一時的コンピュータ可読媒体。 - 請求項54に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数のリソースのうちの少なくとも1つのリソースの状態、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップ状態を監視する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項55に記載の非一時的コンピュータ可読媒体において、前記複数のリソースのうちの前記少なくとも1つのリソースの前記状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、非一時的コンピュータ可読媒体。
- 請求項55に記載の非一時的コンピュータ可読媒体において、前記複数の仮想システム・オン・チップの前記少なくとも1つの仮想システム・オン・チップ状態が、故障状態、利用状態、または故障状態と利用状態の組合せである、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記一連の命令が前記プロセッサ装置に、さらに、前記少なくとも1つの事象に応答して前記複数のマッピングのうちの少なくとも1つのマッピングを動的に修正する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項58に記載の非一時的コンピュータ可読媒体において、
前記少なくとも1つのマッピングが、前記複数のリソースのうちの所与のリソースを前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインし、
前記一連の命令が前記プロセッサ装置に、さらに、前記所与の仮想システム・オン・チップが前記所与のリソースを採用できないように、かつ、少なくとも1つの他の仮想システム・オン・チップが前記所与のリソースを採用できるようにするために、前記複数の仮想システム・オン・チップのうちの前記少なくとも1つの他の仮想システム・オン・チップに前記所与のリソースをアラインする手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項47に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、少なくとも1つのマッピングを前記リソースアライメントに追加する手順を実行させ、前記少なくとも1つのマッピングが、前記複数の仮想システム・オン・チップのうちの1つの仮想システム・オン・チップに、前記複数のリソースのうちの1つのリソースをアラインする、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、
前記リソースアライメントが、前記複数のリソースと前記複数の仮想システム・オン・チップとの間に複数のマッピングを含み、
前記一連の命令が前記プロセッサ装置に、さらに、前記複数のマッピングから少なくとも1つのマッピングを削除する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項47に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが、前記リソースアライメントに基づいて、前記複数のリソースのうちの所与のリソースを共有できるようにする手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項62に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数の仮想システム・オン・チップのうちの2つ以上の仮想システム・オン・チップが、前記所与のリソースに関して仮想システム・オン・チップそれぞれに割り当てられた各使用率に基づいて前記所与のリソースを使用する手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項47に記載の非一時的コンピュータ可読媒体において、前記一連の命令が前記プロセッサ装置に、さらに、
前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップが、前記リソースアライメントに基づいて、所与のリソースを独占的に使用できるようにする手順を実行させる、非一時的コンピュータ可読媒体。 - 請求項47に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、時刻に基づく事前スケジュールされた事象を含む、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、前記複数のリソースのうちの所与のリソースの誤動作を示す故障事象を含む、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、前記複数のリソースのうちの少なくとも1つのリソースがオーバサブスクリプションであることを示すか、または、前記複数の仮想システム・オン・チップのうちの少なくとも1つの仮想システム・オン・チップがオーバサブスクリプションであることを示す、オーバサブスクリプション事象を含む、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、前記少なくとも1つの事象が、前記複数の仮想システム・オン・チップのうちの所与の仮想システム・オン・チップにアラインされた、前記複数のリソースのうちの所与のリソースが、前記所与の仮想システム・オン・チップによる使用率であって、閾値未満の使用率を有することを示すアイドル事象を含む、非一時的コンピュータ可読媒体。
- 請求項47に記載の非一時的コンピュータ可読媒体において、前記リソースアライメントを動的に修正する前記手順がスループットの損失を防止し、前記スループットの損失は、防止されなければ前記少なくとも1つの事象によってもたらされる、非一時的コンピュータ可読媒体。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/136,330 | 2016-04-22 | ||
US15/136,330 US10235211B2 (en) | 2016-04-22 | 2016-04-22 | Method and apparatus for dynamic virtual system on chip |
JP2017083643A JP2017199369A (ja) | 2016-04-22 | 2017-04-20 | 動的仮想システム・オン・チップのための方法および装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017083643A Division JP2017199369A (ja) | 2016-04-22 | 2017-04-20 | 動的仮想システム・オン・チップのための方法および装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022123018A JP2022123018A (ja) | 2022-08-23 |
JP7334396B2 true JP7334396B2 (ja) | 2023-08-29 |
Family
ID=60020886
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017083643A Pending JP2017199369A (ja) | 2016-04-22 | 2017-04-20 | 動的仮想システム・オン・チップのための方法および装置 |
JP2022094870A Active JP7334396B2 (ja) | 2016-04-22 | 2022-06-13 | 動的仮想システム・オン・チップのための方法および装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017083643A Pending JP2017199369A (ja) | 2016-04-22 | 2017-04-20 | 動的仮想システム・オン・チップのための方法および装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10235211B2 (ja) |
JP (2) | JP2017199369A (ja) |
KR (2) | KR102362826B1 (ja) |
CN (2) | CN107436808B (ja) |
DE (1) | DE102017206710A1 (ja) |
TW (3) | TWI838190B (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8826271B2 (en) | 2010-04-28 | 2014-09-02 | Cavium, Inc. | Method and apparatus for a virtual system on chip |
US11159376B2 (en) * | 2018-05-24 | 2021-10-26 | International Business Machines Corporation | System and method for network infrastructure analysis and convergence |
JP7102950B2 (ja) * | 2018-05-30 | 2022-07-20 | 富士通株式会社 | 情報処理システム、情報処理システムの制御方法及び管理装置の制御プログラム |
US20220009513A1 (en) * | 2018-11-21 | 2022-01-13 | Lg Electronics Inc. | Device provided to vehicle and control method therefor |
US11840219B2 (en) * | 2019-01-09 | 2023-12-12 | Lg Electronics Inc. | Method for controlling vehicle through multi SoC system |
US11316713B2 (en) | 2019-11-25 | 2022-04-26 | International Business Machines Corporation | Virtual drawers in a server |
JP7342753B2 (ja) | 2020-03-18 | 2023-09-12 | 株式会社デンソー | 車両用位置特定装置及び車両用位置特定方法 |
WO2022187432A2 (en) * | 2021-03-03 | 2022-09-09 | Battelle Memorial Institute | Systems and methods for providing virtual system-on-chip (vsoc) instances |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110271277A1 (en) | 2010-04-28 | 2011-11-03 | Cavium Networks, Inc. | Method and apparatus for a virtual system on chip |
JP2013257789A (ja) | 2012-06-13 | 2013-12-26 | Fujitsu Marketing Ltd | サーバ制御装置およびサーバ制御プログラム |
JP2015510201A (ja) | 2012-02-14 | 2015-04-02 | アルカテル−ルーセント | クラウドネットワークにおける迅速な災害回復準備のための方法および装置 |
JP2015529918A (ja) | 2012-08-23 | 2015-10-08 | アマゾン・テクノロジーズ、インコーポレイテッド | 仮想計算機インスタンスのスケーリング |
JP2015204614A (ja) | 2014-04-10 | 2015-11-16 | 富士通株式会社 | オブジェクト指向のネットワーク仮想化 |
WO2015178032A1 (ja) | 2014-05-23 | 2015-11-26 | 日本電気株式会社 | 通信装置、通信方法、通信システムおよびプログラム |
JP2016509412A (ja) | 2013-01-11 | 2016-03-24 | 華為技術有限公司Huawei Technologies Co.,Ltd. | ネットワークデバイスのためのネットワーク機能仮想化 |
US20160092677A1 (en) | 2014-09-30 | 2016-03-31 | Amazon Technologies, Inc. | Allocation of shared system resources |
Family Cites Families (66)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6381682B2 (en) | 1998-06-10 | 2002-04-30 | Compaq Information Technologies Group, L.P. | Method and apparatus for dynamically sharing memory in a multiprocessor system |
US6587938B1 (en) | 1999-09-28 | 2003-07-01 | International Business Machines Corporation | Method, system and program products for managing central processing unit resources of a computing environment |
JP2001331331A (ja) * | 2000-05-18 | 2001-11-30 | Nec Corp | 唯一プロセス・マルチスレッドオペレーティングシステム |
US7054930B1 (en) * | 2000-10-26 | 2006-05-30 | Cisco Technology, Inc. | System and method for propagating filters |
JP2002202959A (ja) | 2000-12-28 | 2002-07-19 | Hitachi Ltd | 動的な資源分配をする仮想計算機システム |
JP4087072B2 (ja) | 2001-01-25 | 2008-05-14 | 株式会社日立製作所 | ストレージシステム及び仮想プライベートボリューム制御方法 |
US7561526B2 (en) * | 2002-12-17 | 2009-07-14 | Nortel Networks Limited | Communication network route determination |
US7299468B2 (en) | 2003-04-29 | 2007-11-20 | International Business Machines Corporation | Management of virtual machines to utilize shared resources |
EP1678617A4 (en) | 2003-10-08 | 2008-03-26 | Unisys Corp | COMPUTER SYSTEM PARAVIRTUALIZATION BY USING A HYPERVISOR IMPLEMENTED IN A PARTITION OF THE HOST SYSTEM |
DE102004037024B4 (de) * | 2004-07-30 | 2006-07-13 | Siemens Ag | Verfahren und Netzelement für ein die Dienstgüte erhaltendes Umrouten von Verkehr in Netzen mit langsamer Routenkonvergenz |
US20060070065A1 (en) | 2004-09-29 | 2006-03-30 | Zimmer Vincent J | Memory support for heterogeneous virtual machine guests |
US7831749B2 (en) | 2005-02-03 | 2010-11-09 | Solarflare Communications, Inc. | Including descriptor queue empty events in completion events |
US8141156B1 (en) * | 2005-12-28 | 2012-03-20 | At&T Intellectual Property Ii, L.P. | Method and apparatus for mitigating routing misbehavior in a network |
US8295275B2 (en) | 2006-03-20 | 2012-10-23 | Intel Corporation | Tagging network I/O transactions in a virtual machine run-time environment |
JP4756603B2 (ja) | 2006-10-10 | 2011-08-24 | ルネサスエレクトロニクス株式会社 | データプロセッサ |
US7958320B2 (en) | 2006-12-05 | 2011-06-07 | Intel Corporation | Protected cache architecture and secure programming paradigm to protect applications |
US8024728B2 (en) | 2006-12-28 | 2011-09-20 | International Business Machines Corporation | Virtual machine dispatching to maintain memory affinity |
JP4620097B2 (ja) * | 2007-09-19 | 2011-01-26 | 株式会社東芝 | 仮想計算機システム及び同システムにおけるスケジュール調整方法 |
US8200992B2 (en) | 2007-09-24 | 2012-06-12 | Cognitive Electronics, Inc. | Parallel processing computer systems with reduced power consumption and methods for providing the same |
CN101631110B (zh) | 2008-07-15 | 2013-01-02 | 国际商业机器公司 | 基于相对位置动态确定连接建立机制的装置和方法 |
US8898049B2 (en) | 2009-04-20 | 2014-11-25 | International Business Machines Corporation | System level power profiling of embedded applications executing on virtual multicore system-on-chip platforms |
US9740533B2 (en) * | 2009-08-03 | 2017-08-22 | Oracle International Corporation | Altruistic dependable memory overcommit for virtual machines |
US11132237B2 (en) * | 2009-09-24 | 2021-09-28 | Oracle International Corporation | System and method for usage-based application licensing in a hypervisor virtual execution environment |
CN201540564U (zh) * | 2009-12-21 | 2010-08-04 | 东南大学 | 利用虚存机制对片上异构存储资源动态分配的电路 |
KR101658035B1 (ko) * | 2010-03-12 | 2016-10-04 | 삼성전자주식회사 | 가상 머신 모니터 및 가상 머신 모니터의 스케줄링 방법 |
US8543728B2 (en) * | 2010-03-25 | 2013-09-24 | Verizon Patent And Licensing Inc. | Dampening interface flapping |
US8909783B2 (en) * | 2010-05-28 | 2014-12-09 | Red Hat, Inc. | Managing multi-level service level agreements in cloud-based network |
JP2012018515A (ja) * | 2010-07-07 | 2012-01-26 | Fujitsu Ltd | 情報処理装置,制御方法,制御プログラム |
US8543471B2 (en) | 2010-08-24 | 2013-09-24 | Cisco Technology, Inc. | System and method for securely accessing a wirelessly advertised service |
US9600315B2 (en) * | 2010-10-22 | 2017-03-21 | Netapp, Inc. | Seamless takeover of a stateful protocol session in a virtual machine environment |
WO2011100900A2 (zh) * | 2011-04-07 | 2011-08-25 | 华为技术有限公司 | 资源动态调整方法和调度设备 |
US8484392B2 (en) * | 2011-05-31 | 2013-07-09 | Oracle International Corporation | Method and system for infiniband host channel adaptor quality of service |
US8954961B2 (en) * | 2011-06-30 | 2015-02-10 | International Business Machines Corporation | Geophysical virtual machine policy allocation using a GPS, atomic clock source or regional peering host |
US20130024857A1 (en) * | 2011-07-19 | 2013-01-24 | Nexenta Systems, Inc. | Method and system for flexible resource mapping for virtual storage appliances |
US9639379B1 (en) * | 2011-07-19 | 2017-05-02 | Open Invention Network Llc | Dynamic configuration of virtual machines |
US20130024856A1 (en) * | 2011-07-19 | 2013-01-24 | Nexenta Systems, Inc. | Method and apparatus for flexible booting virtual storage appliances |
TWI533146B (zh) * | 2011-11-10 | 2016-05-11 | 財團法人資訊工業策進會 | 虛擬資源調整裝置、方法及儲存其之電腦可讀取紀錄媒體 |
US20130263117A1 (en) * | 2012-03-28 | 2013-10-03 | International Business Machines Corporation | Allocating resources to virtual machines via a weighted cost ratio |
US8964735B2 (en) | 2012-05-18 | 2015-02-24 | Rackspace Us, Inc. | Translating media access control (MAC) addresses in a network hierarchy |
US20140007097A1 (en) * | 2012-06-29 | 2014-01-02 | Brocade Communications Systems, Inc. | Dynamic resource allocation for virtual machines |
KR101393237B1 (ko) * | 2012-07-23 | 2014-05-08 | 인하대학교 산학협력단 | 그리드 컴퓨팅에서 동적 유효자원 재배치 기반 작업 할당 장치 및 방법 |
CN103888420A (zh) * | 2012-12-20 | 2014-06-25 | 中国农业银行股份有限公司广东省分行 | 一种虚拟服务器系统 |
US9286086B2 (en) * | 2012-12-21 | 2016-03-15 | Commvault Systems, Inc. | Archiving virtual machines in a data storage system |
JP2014138407A (ja) * | 2013-01-18 | 2014-07-28 | Hitachi Ltd | ノード装置、通信システム及び仮想スイッチの切替方法 |
US9135126B2 (en) * | 2013-02-07 | 2015-09-15 | International Business Machines Corporation | Multi-core re-initialization failure control system |
US20140258595A1 (en) * | 2013-03-11 | 2014-09-11 | Lsi Corporation | System, method and computer-readable medium for dynamic cache sharing in a flash-based caching solution supporting virtual machines |
WO2014147802A1 (ja) * | 2013-03-21 | 2014-09-25 | 富士通株式会社 | 情報処理装置、資源割当方法、及びプログラム |
TW201525717A (zh) * | 2013-12-25 | 2015-07-01 | Univ Nat Pingtung Sci & Tech | 雲端服務的資源調適方法 |
US9519596B2 (en) * | 2014-03-06 | 2016-12-13 | Stmicroelectronics (Grenoble 2) Sas | Resource access control in a system-on-chip |
US9424063B2 (en) * | 2014-04-29 | 2016-08-23 | Vmware, Inc. | Method and system for generating remediation options within a cluster of host computers that run virtual machines |
US9690608B2 (en) * | 2014-06-12 | 2017-06-27 | Vmware, Inc. | Method and system for managing hosts that run virtual machines within a cluster |
US9800592B2 (en) * | 2014-08-04 | 2017-10-24 | Microsoft Technology Licensing, Llc | Data center architecture that supports attack detection and mitigation |
CN104331331B (zh) * | 2014-11-02 | 2017-07-28 | 中国科学技术大学 | 任务数目和性能感知的可重构多核处理器的资源分配方法 |
US9584377B2 (en) * | 2014-11-21 | 2017-02-28 | Oracle International Corporation | Transparent orchestration and management of composite network functions |
US9462084B2 (en) * | 2014-12-23 | 2016-10-04 | Intel Corporation | Parallel processing of service functions in service function chains |
JP6447217B2 (ja) * | 2015-02-17 | 2019-01-09 | 富士通株式会社 | 実行情報通知プログラム、情報処理装置および情報処理システム |
JP2016163180A (ja) * | 2015-03-02 | 2016-09-05 | 日本電気株式会社 | 通信システム、通信方法、及びプログラム |
US9769206B2 (en) * | 2015-03-31 | 2017-09-19 | At&T Intellectual Property I, L.P. | Modes of policy participation for feedback instances |
CN104915151B (zh) * | 2015-06-02 | 2018-12-07 | 杭州电子科技大学 | 多虚拟机系统中一种主动共享的内存超量分配方法 |
US9973432B2 (en) * | 2015-07-10 | 2018-05-15 | International Business Machines Corporation | Load balancing in a virtualized computing environment based on a fabric limit |
US10169066B2 (en) * | 2015-08-06 | 2019-01-01 | Ionroad Technologies Ltd. | System and method for enhancing advanced driver assistance system (ADAS) as a system on a chip (SOC) |
JP2017107274A (ja) * | 2015-12-07 | 2017-06-15 | 富士通株式会社 | 仮想マシン増設方法、情報処理装置および仮想マシン増設システム |
US9967165B2 (en) * | 2015-12-07 | 2018-05-08 | Keysight Technologies Singapore (Holdings) Pte. Ltd. | Methods, systems, and computer readable media for packet monitoring in a virtual environment |
US20170177395A1 (en) * | 2015-12-21 | 2017-06-22 | Mingqiu Sun | Embedded architecture based on process virtual machine |
EP3188017A1 (en) * | 2015-12-29 | 2017-07-05 | Harmonic Inc. | Scheduler of processes having timed predictions of computing loads |
JP6604220B2 (ja) * | 2016-02-02 | 2019-11-13 | 富士通株式会社 | 管理装置、管理システム、及びスケーリング方法 |
-
2016
- 2016-04-22 US US15/136,330 patent/US10235211B2/en active Active
-
2017
- 2017-04-06 KR KR1020170044516A patent/KR102362826B1/ko active IP Right Grant
- 2017-04-20 TW TW112111804A patent/TWI838190B/zh active
- 2017-04-20 DE DE102017206710.1A patent/DE102017206710A1/de active Pending
- 2017-04-20 TW TW106113271A patent/TWI800480B/zh active
- 2017-04-20 JP JP2017083643A patent/JP2017199369A/ja active Pending
- 2017-04-20 TW TW113107614A patent/TW202424742A/zh unknown
- 2017-04-21 CN CN201710266560.5A patent/CN107436808B/zh active Active
- 2017-04-21 CN CN202310756000.3A patent/CN116820763A/zh active Pending
-
2022
- 2022-01-28 KR KR1020220013485A patent/KR102516167B1/ko active IP Right Grant
- 2022-06-13 JP JP2022094870A patent/JP7334396B2/ja active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110271277A1 (en) | 2010-04-28 | 2011-11-03 | Cavium Networks, Inc. | Method and apparatus for a virtual system on chip |
JP2015510201A (ja) | 2012-02-14 | 2015-04-02 | アルカテル−ルーセント | クラウドネットワークにおける迅速な災害回復準備のための方法および装置 |
JP2013257789A (ja) | 2012-06-13 | 2013-12-26 | Fujitsu Marketing Ltd | サーバ制御装置およびサーバ制御プログラム |
JP2015529918A (ja) | 2012-08-23 | 2015-10-08 | アマゾン・テクノロジーズ、インコーポレイテッド | 仮想計算機インスタンスのスケーリング |
JP2016509412A (ja) | 2013-01-11 | 2016-03-24 | 華為技術有限公司Huawei Technologies Co.,Ltd. | ネットワークデバイスのためのネットワーク機能仮想化 |
JP2015204614A (ja) | 2014-04-10 | 2015-11-16 | 富士通株式会社 | オブジェクト指向のネットワーク仮想化 |
WO2015178032A1 (ja) | 2014-05-23 | 2015-11-26 | 日本電気株式会社 | 通信装置、通信方法、通信システムおよびプログラム |
US20160092677A1 (en) | 2014-09-30 | 2016-03-31 | Amazon Technologies, Inc. | Allocation of shared system resources |
Also Published As
Publication number | Publication date |
---|---|
KR102362826B1 (ko) | 2022-02-11 |
KR20220017985A (ko) | 2022-02-14 |
US20170308408A1 (en) | 2017-10-26 |
TWI800480B (zh) | 2023-05-01 |
TW202424742A (zh) | 2024-06-16 |
KR20170121056A (ko) | 2017-11-01 |
CN107436808A (zh) | 2017-12-05 |
US10235211B2 (en) | 2019-03-19 |
TW202328915A (zh) | 2023-07-16 |
DE102017206710A1 (de) | 2017-10-26 |
CN116820763A (zh) | 2023-09-29 |
TW201810035A (zh) | 2018-03-16 |
JP2017199369A (ja) | 2017-11-02 |
KR102516167B1 (ko) | 2023-03-30 |
JP2022123018A (ja) | 2022-08-23 |
TWI838190B (zh) | 2024-04-01 |
CN107436808B (zh) | 2023-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7334396B2 (ja) | 動的仮想システム・オン・チップのための方法および装置 | |
US10263832B1 (en) | Physical interface to virtual interface fault propagation | |
US11048569B1 (en) | Adaptive timeout mechanism | |
EP3432526B1 (en) | Multiple active l3 gateways for logical networks | |
US8266275B2 (en) | Managing network data transfers in a virtual computer system | |
US7996569B2 (en) | Method and system for zero copy in a virtualized network environment | |
US11277382B2 (en) | Filter-based packet handling at virtual network adapters | |
US9880954B2 (en) | Method and apparatus for providing data access | |
US20170255482A9 (en) | Using virtual local area networks in a virtual computer system | |
US10877822B1 (en) | Zero-copy packet transmission between virtualized computing instances | |
US20120198542A1 (en) | Shared Security Device | |
US11838206B2 (en) | Edge node with datapath split between pods | |
US20230028837A1 (en) | Scaling for split-networking datapath | |
US11301278B2 (en) | Packet handling based on multiprocessor architecture configuration | |
CN115733782A (zh) | 用于数据包处理操作的双用户空间-内核空间数据路径 | |
US20210224138A1 (en) | Packet processing with load imbalance handling | |
US11307923B2 (en) | Memory leak detection | |
US9548906B2 (en) | High availability multi-partition networking device with reserve partition and method for operating | |
EP4425321A1 (en) | Load balancing network traffic processing for workloads among processing cores | |
US11477274B2 (en) | Capability-aware service request distribution to load balancers | |
US20240314141A1 (en) | Multi-engine intrusion detection system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220707 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220707 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20220823 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20220825 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230426 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230530 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230705 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230718 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230728 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7334396 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |