JP7299724B2 - メモリシステム及びその動作方法 - Google Patents
メモリシステム及びその動作方法 Download PDFInfo
- Publication number
- JP7299724B2 JP7299724B2 JP2019048206A JP2019048206A JP7299724B2 JP 7299724 B2 JP7299724 B2 JP 7299724B2 JP 2019048206 A JP2019048206 A JP 2019048206A JP 2019048206 A JP2019048206 A JP 2019048206A JP 7299724 B2 JP7299724 B2 JP 7299724B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- memory device
- memory devices
- target data
- defective
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0619—Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/073—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/52—Protection of memory contents; Detection of errors in memory contents
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/008—Reliability or availability analysis
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0709—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a distributed system consisting of a plurality of standalone computer nodes, e.g. clusters, client-server systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0727—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1048—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices using arrangements adapted for a specific error detection or correction feature
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/10—Address translation
- G06F12/1072—Decentralised address translation, e.g. in distributed shared memory systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0631—Configuration or reconfiguration of storage systems by allocating resources to storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0646—Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
- G06F3/0647—Migration mechanisms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1032—Reliability improvement, data loss prevention, degraded operation etc
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/15—Use in a specific computing environment
- G06F2212/154—Networked environment
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/16—General purpose computing application
- G06F2212/163—Server or database system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/65—Details of virtual memory and virtual address translation
- G06F2212/657—Virtual address space management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7204—Capacity control, e.g. partitioning, end-of-life degradation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0409—Online test
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C2029/0411—Online error correction
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/74—Masking faults in memories by using spares or by reconfiguring using duplex memories, i.e. using dual copies
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Human Computer Interaction (AREA)
- Computer Security & Cryptography (AREA)
- Computer Hardware Design (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Hardware Redundancy (AREA)
- Memory System (AREA)
Description
Claims (19)
- ユーザ領域及びオーバープロビジョニング領域を各々含む複数のメモリ装置と、
前記複数のメモリ装置の各々を制御するコントローラと、
を備え、
前記コントローラは、
前記複数のメモリ装置のうち、欠陥メモリ装置を検出する検出部と、
前記複数のメモリ装置のうち、前記欠陥メモリ装置を除いた可用メモリ装置を選択する選択部と、
前記欠陥メモリ装置に格納されたターゲットデータを前記可用メモリ装置の前記オーバープロビジョニング領域に移動させるプロセッサと、
を備えるメモリシステムであって、
前記欠陥メモリ装置が復旧された後、
前記プロセッサは、前記ターゲットデータを前記復旧されたメモリ装置に移動させ、
前記検出部は、
前記復旧されたメモリ装置の信頼度に関する情報をアップデートするメモリシステム。 - 前記コントローラは、
複数のメモリ装置の各オーバープロビジョニング領域が使用できるかを示す可用情報を格納する管理部をさらに備え、
前記選択部は、前記可用情報に基づいて、前記複数のメモリ装置のうち、欠陥メモリ装置を除いた可用メモリ装置を選択する請求項1に記載のメモリシステム。 - 前記検出部は、
前記複数のメモリ装置の各々に対応する信頼度に関する情報をモニタリングして、予め設定された閾値より低い信頼度に関する情報を有するメモリ装置を前記欠陥メモリ装置として検出する請求項1に記載のメモリシステム。 - 前記管理部は、
前記複数のメモリ装置の各々のデータの格納領域を示すメモリマップを格納する請求項2に記載のメモリシステム。 - 前記管理部は、
前記ターゲットデータが前記オーバープロビジョニング領域に移動された後、前記メモリマップをアップデートする請求項4に記載のメモリシステム。 - 前記可用メモリ装置が複数である場合、
前記選択部は、
前記可用メモリ装置のうち、少なくとも1つのメモリ装置を選択する請求項1に記載のメモリシステム。 - 前記管理部は、
前記ターゲットデータに対応する移動動作が終了した後、前記メモリマップをアップデートする請求項4に記載のメモリシステム。 - 前記可用情報は、
使用できるオーバープロビジョニング領域を表す情報と使用できないオーバープロビジョニング領域を表す情報との両方を含む請求項2に記載のメモリシステム。 - メモリシステムの動作方法において、
ユーザ領域及びオーバープロビジョニング領域を各々含む複数のメモリ装置のうち、欠陥メモリ装置を検出するステップと、
前記複数のメモリ装置のうち、前記欠陥メモリ装置を除いた可用メモリ装置を選択するステップと、
前記欠陥メモリ装置に格納されたターゲットデータを前記可用メモリ装置の前記オーバープロビジョニング領域に移動させるステップと、
前記欠陥メモリ装置が復旧されて復旧メモリ装置となった場合、前記ターゲットデータを復旧メモリ装置に移動させるステップと、
前記復旧メモリ装置に対応する信頼度に関する情報をアップデートするステップと、
を含むメモリシステムの動作方法。 - 前記メモリ装置の各々のオーバープロビジョニング領域が使用できるかを示す可用情報を格納するステップをさらに含み、
前記複数のメモリ装置のうち、前記欠陥メモリ装置を除いた可用メモリ装置を選択するステップは、前記可用情報に基づく請求項9に記載のメモリシステムの動作方法。 - 前記検出するステップは、
前記複数のメモリ装置の各々に対応する信頼度に関する情報をモニタリングして、予め設定された閾値より低い値の信頼度に関する情報を有するメモリ装置を前記欠陥メモリ装置として検出する請求項9に記載のメモリシステムの動作方法。 - 前記複数のメモリ装置の各々のデータの格納領域を示すメモリマップを格納するステップをさらに含む請求項9に記載のメモリシステムの動作方法。
- 前記ターゲットデータが前記オーバープロビジョニング領域に移動された後、前記メモリマップをアップデートするステップをさらに含む請求項12に記載のメモリシステムの動作方法。
- 前記可用メモリ装置が複数である場合、
前記可用メモリ装置を選択するステップは、
予め設定された基準にしたがって前記可用メモリ装置のうち、少なくとも1つのメモリ装置を選択する請求項9に記載のメモリシステムの動作方法。 - 前記ターゲットデータに対応する移動動作が終了した後、前記メモリマップをアップデートするステップをさらに含む請求項12に記載のメモリシステムの動作方法。
- 複数のメモリシステムと、
前記複数のメモリシステムの各々と通信するメモリシステム管理部と、
を備え、
前記複数のメモリシステムの各々は、
ユーザ領域及びオーバープロビジョニング領域を各々含む複数のメモリ装置及び前記複数のメモリ装置の各々を制御するコントローラを備え、
前記コントローラは、
前記複数のメモリ装置の各々に対応する信頼度に関する情報をモニタリングして、予め設定された閾値より小さい値の信頼度に関する情報を有するメモリ装置を欠陥メモリ装置として検出する検出部と、
前記複数のメモリ装置の各々の前記オーバープロビジョニング領域が使用できるかを示す可用情報を格納し、前記複数のメモリ装置の各々のデータの格納領域を示すメモリマップを格納する管理部と、
前記可用情報に基づいて、前記複数のメモリ装置のうち、前記欠陥メモリ装置を除いた可用メモリ装置を選択する選択部と、
前記欠陥メモリ装置に格納されたターゲットデータを前記可用メモリ装置の前記オーバープロビジョニング領域に移動させるプロセッサと、
を備え、
前記欠陥メモリ装置が復旧された後、
前記プロセッサは、前記ターゲットデータを前記復旧されたメモリ装置に移動させ、
前記検出部は、
前記復旧されたメモリ装置の信頼度に関する情報をアップデートするコンピュータシステム。 - 前記メモリシステム管理部は、
前記複数のメモリ装置の各々の信頼度に関する情報、前記可用情報及び前記メモリマップを前記複数のメモリシステムの各々から伝達されて格納する請求項16に記載のコンピュータシステム。 - 第1のメモリシステムに前記欠陥メモリ装置が発生され、前記可用メモリ装置が存在しない場合、
前記第1のメモリシステムは、ターゲットデータを前記メモリシステム管理部に伝達し、
前記メモリシステム管理部は、前記可用情報に基づいて、前記ターゲットデータを第2のメモリシステムに伝達し、
前記第2のメモリシステムは、前記メモリシステム管理部から伝達された前記ターゲットデータを前記可用メモリ装置の前記オーバープロビジョニング領域に格納する請求項17に記載のコンピュータシステム。 - 前記欠陥メモリ装置が復旧された場合、
前記第2のメモリシステムは、前記ターゲットデータを前記オーバープロビジョニング領域で読み出して前記メモリシステム管理部に伝達し、
前記メモリシステム管理部は、前記ターゲットデータを前記第1のメモリシステムに伝達し、
前記第1のメモリシステムは、前記ターゲットデータを復旧メモリ装置に格納する請求項18に記載のコンピュータシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180046707A KR102586741B1 (ko) | 2018-04-23 | 2018-04-23 | 메모리 시스템 및 그것의 동작방법 |
KR10-2018-0046707 | 2018-04-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019192221A JP2019192221A (ja) | 2019-10-31 |
JP7299724B2 true JP7299724B2 (ja) | 2023-06-28 |
Family
ID=68236904
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019048206A Active JP7299724B2 (ja) | 2018-04-23 | 2019-03-15 | メモリシステム及びその動作方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11036399B2 (ja) |
JP (1) | JP7299724B2 (ja) |
KR (1) | KR102586741B1 (ja) |
CN (1) | CN110389847A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11907570B2 (en) * | 2020-02-25 | 2024-02-20 | Micron Technology, Inc. | Predictive media management for read disturb |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003208358A (ja) | 2002-01-11 | 2003-07-25 | Hitachi Ltd | 情報処理装置 |
JP2011186553A (ja) | 2010-03-04 | 2011-09-22 | Toshiba Corp | メモリ管理装置 |
US20150324262A1 (en) | 2014-05-06 | 2015-11-12 | International Business Machines Corporation | Using spare capacity in solid state drives |
US20170123915A1 (en) | 2015-10-29 | 2017-05-04 | Nimble Storage, Inc. | Methods and systems for repurposing system-level over provisioned space into a temporary hot spare |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07261946A (ja) * | 1994-03-22 | 1995-10-13 | Hitachi Ltd | アレイ型記憶装置 |
JPH08328760A (ja) * | 1995-06-01 | 1996-12-13 | Hitachi Ltd | ディスクアレイ装置 |
US5953745A (en) | 1996-11-27 | 1999-09-14 | International Business Machines Corporation | Redundant memory array |
US7426655B2 (en) * | 2004-12-13 | 2008-09-16 | Dell Products L.P. | System and method of enhancing storage array read performance using a spare storage array |
US8015438B2 (en) * | 2007-11-29 | 2011-09-06 | Qimonda Ag | Memory circuit |
US8041991B2 (en) * | 2008-11-18 | 2011-10-18 | Lsi Corporation | System and method for recovering solid state drive data |
US8694814B1 (en) * | 2010-01-10 | 2014-04-08 | Apple Inc. | Reuse of host hibernation storage space by memory controller |
US8799553B2 (en) * | 2010-04-13 | 2014-08-05 | Apple Inc. | Memory controller mapping on-the-fly |
US9535777B2 (en) * | 2013-11-22 | 2017-01-03 | Intel Corporation | Defect management policies for NAND flash memory |
US9575853B2 (en) * | 2014-12-12 | 2017-02-21 | Intel Corporation | Accelerated data recovery in a storage system |
JP2017010273A (ja) * | 2015-06-22 | 2017-01-12 | 株式会社東芝 | 半導体故障検出装置 |
KR102403266B1 (ko) * | 2015-06-22 | 2022-05-27 | 삼성전자주식회사 | 데이터 저장 장치와 이를 포함하는 데이터 처리 시스템 |
JP6403162B2 (ja) | 2015-07-23 | 2018-10-10 | 東芝メモリ株式会社 | メモリシステム |
US10296238B2 (en) * | 2015-12-18 | 2019-05-21 | Intel Corporation | Technologies for contemporaneous access of non-volatile and volatile memory in a memory device |
KR102573301B1 (ko) * | 2016-07-15 | 2023-08-31 | 삼성전자 주식회사 | Raid 리커버리를 수행하는 메모리 시스템 및 그 동작방법 |
KR102435890B1 (ko) | 2017-08-17 | 2022-08-25 | 삼성전자주식회사 | 스토리지 장치의 어드레스 맵핑 방법 및 동작 방법 |
KR102387181B1 (ko) | 2017-10-31 | 2022-04-19 | 에스케이하이닉스 주식회사 | 컴퓨팅 디바이스 및 그것의 동작방법 |
-
2018
- 2018-04-23 KR KR1020180046707A patent/KR102586741B1/ko active IP Right Grant
-
2019
- 2019-03-13 US US16/352,584 patent/US11036399B2/en active Active
- 2019-03-15 JP JP2019048206A patent/JP7299724B2/ja active Active
- 2019-04-18 CN CN201910312060.XA patent/CN110389847A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003208358A (ja) | 2002-01-11 | 2003-07-25 | Hitachi Ltd | 情報処理装置 |
JP2011186553A (ja) | 2010-03-04 | 2011-09-22 | Toshiba Corp | メモリ管理装置 |
US20150324262A1 (en) | 2014-05-06 | 2015-11-12 | International Business Machines Corporation | Using spare capacity in solid state drives |
US20170123915A1 (en) | 2015-10-29 | 2017-05-04 | Nimble Storage, Inc. | Methods and systems for repurposing system-level over provisioned space into a temporary hot spare |
Also Published As
Publication number | Publication date |
---|---|
US20190324664A1 (en) | 2019-10-24 |
JP2019192221A (ja) | 2019-10-31 |
KR102586741B1 (ko) | 2023-10-11 |
CN110389847A (zh) | 2019-10-29 |
KR20190123038A (ko) | 2019-10-31 |
US11036399B2 (en) | 2021-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10484015B2 (en) | Data storage system with enforced fencing | |
US11467732B2 (en) | Data storage system with multiple durability levels | |
US10642704B2 (en) | Storage controller failover system | |
US20190324666A1 (en) | Data storage system | |
US10771550B2 (en) | Data storage system with redundant internal networks | |
US20200117399A1 (en) | Data storage system with multi-tier control plane | |
US20230015404A1 (en) | Memory system and data processing system including the same | |
US9542320B2 (en) | Multi-node cache coherency with input output virtualization | |
US20110145452A1 (en) | Methods and apparatus for distribution of raid storage management over a sas domain | |
CN103534688B (zh) | 数据恢复方法、存储设备和存储系统 | |
CN107729536A (zh) | 一种数据存储方法和装置 | |
KR101778907B1 (ko) | 분산 저장 시스템에서의 캐시 및 비-캐시 사용 | |
US11231858B2 (en) | Dynamically configuring a storage system to facilitate independent scaling of resources | |
JP7368942B2 (ja) | メモリシステムを含むコンピュータシステム | |
JP7299724B2 (ja) | メモリシステム及びその動作方法 | |
JP7330694B2 (ja) | コンピュータシステム及びその動作方法 | |
KR102387181B1 (ko) | 컴퓨팅 디바이스 및 그것의 동작방법 | |
CN105051707A (zh) | 外部存储器控制器 | |
KR102394695B1 (ko) | 메모리 시스템 및 그것의 동작방법 | |
US9501290B1 (en) | Techniques for generating unique identifiers | |
CN113342257A (zh) | 伺服器及相关的控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220224 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230207 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230425 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230530 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230616 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7299724 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |