JP7210600B2 - 分岐予測回路及びその制御方法 - Google Patents
分岐予測回路及びその制御方法 Download PDFInfo
- Publication number
- JP7210600B2 JP7210600B2 JP2020543379A JP2020543379A JP7210600B2 JP 7210600 B2 JP7210600 B2 JP 7210600B2 JP 2020543379 A JP2020543379 A JP 2020543379A JP 2020543379 A JP2020543379 A JP 2020543379A JP 7210600 B2 JP7210600 B2 JP 7210600B2
- Authority
- JP
- Japan
- Prior art keywords
- branch
- prediction
- information
- target
- program identification
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 67
- 230000008569 process Effects 0.000 claims description 31
- 238000012545 processing Methods 0.000 claims description 30
- 239000000284 extract Substances 0.000 claims description 7
- 230000015654 memory Effects 0.000 description 19
- 230000006870 function Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 11
- 238000004891 communication Methods 0.000 description 10
- 230000006399 behavior Effects 0.000 description 8
- 238000004590 computer program Methods 0.000 description 7
- 239000000872 buffer Substances 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 6
- 238000002955 isolation Methods 0.000 description 6
- 230000003287 optical effect Effects 0.000 description 5
- 238000009738 saturating Methods 0.000 description 5
- 230000009471 action Effects 0.000 description 4
- 238000004364 calculation method Methods 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 230000005236 sound signal Effects 0.000 description 4
- 230000006978 adaptation Effects 0.000 description 3
- 230000003044 adaptive effect Effects 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012549 training Methods 0.000 description 3
- 230000001133 acceleration Effects 0.000 description 2
- 230000007123 defense Effects 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 230000002452 interceptive effect Effects 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 206010000117 Abnormal behaviour Diseases 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000005352 clarification Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002657 hormone replacement therapy Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920000278 polyheptadiyne Polymers 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3836—Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
- G06F9/3842—Speculative instruction execution
- G06F9/3844—Speculative instruction execution using dynamic branch prediction, e.g. using branch history tables
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3802—Instruction prefetching
- G06F9/3804—Instruction prefetching for branches, e.g. hedging, branch folding
- G06F9/3806—Instruction prefetching for branches, e.g. hedging, branch folding using address prediction, e.g. return stack, branch history buffer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/50—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
- G06F21/52—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems during program execution, e.g. stack integrity ; Preventing unwanted data erasure; Buffer overflow
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3802—Instruction prefetching
- G06F9/3804—Instruction prefetching for branches, e.g. hedging, branch folding
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3836—Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
- G06F9/3842—Speculative instruction execution
- G06F9/3848—Speculative instruction execution using hybrid branch prediction, e.g. selection between prediction techniques
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Advance Control (AREA)
- Executing Machine-Instructions (AREA)
Description
予測対象分岐命令に対応するプログラム識別情報及び前記分岐予測回路の分岐予測テーブルに基づき、前記予測対象分岐命令に対応するターゲット予測情報を決定するステップと、
前記ターゲット予測情報を分岐命令実行及び制御ユニットに送信することにより、前記分岐命令実行及び制御ユニットが前記ターゲット予測情報に基づいて予測処理を行い、前記予測対象分岐命令に対応する予測結果を生成するステップと、を含む。
前記分岐予測テーブルで、前記予測対象分岐命令に対応してプリセットされた分岐予測情報を探索するステップと、
前記分岐予測テーブルで、前記分岐予測情報に対応するプログラム識別情報を探索し、探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出し、また、探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定するステップと、を含む。
前記予測対象分岐命令に対応する現在のプログラム識別情報に基づいて前記分岐予測テーブルにおける分岐予測情報に対応するプログラム識別情報を探索するステップと、
探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出するステップと、
探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定するステップと、を含む。
前記分岐予測テーブルで、前記ターゲットインデックスアドレス情報に対応する分岐予測情報を探索し、前記分岐予測情報に対応してプリセットされたプログラム識別情報を前記予測対象分岐命令に対応するプログラム識別情報と比較するステップと、
前記プリセットされたプログラム識別情報と前記予測対象分岐命令に対応するプログラム識別情報が同じである場合、前記分岐予測情報から前記ターゲット予測情報を抽出するステップと、
前記プリセットされたプログラム識別情報と前記予測対象分岐命令に対応するプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定するステップと、を含む。
前記予測対象分岐命令に対応する現在のプログラム識別情報に基づいて前記分岐予測テーブルにおける分岐予測情報に対応するプログラム識別情報を探索するステップと、
探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出するステップと、
探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定するステップと、を含む。
前記第3の探索回路は、前記予測対象分岐命令に対応する現在のプログラム識別情報に基づいて前記分岐予測テーブルにおける分岐予測情報に対応するプログラム識別情報を探索する。探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出し、また、探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定する。
Claims (6)
- 分岐予測回路であって、分岐命令を実行する能力を持つプロセッサに適用され、前記分岐予測回路は少なくとも1つの分岐予測器を含み、前記分岐予測器は予測情報決定モジュール、読み出し回路及び分岐予測テーブルを含み、
前記予測情報決定モジュールは予測対象分岐命令に対応するプログラム識別情報及び前記分岐予測テーブルに基づき、前記予測対象分岐命令に対応するターゲット予測情報を決定するためのものであり、前記プログラム識別情報は異なるプログラム間の差別特徴を区別するために使用され、前記分岐予測テーブルはプログラム識別情報フィールドを含み、前記プログラム識別情報フィールドのうちのプログラム識別情報は前記少なくとも1つの分岐予測器を制御する操作に参与し、
前記読み出し回路は前記ターゲット予測情報を分岐命令実行及び制御ユニットに送信することにより、前記分岐命令実行及び制御ユニットが前記ターゲット予測情報に基づいて予測処理を行い、前記予測対象分岐命令に対応する予測結果を生成するためのものであり、
前記予測情報決定モジュールは、第3の探索回路を含み、
前記第3の探索回路は前記予測対象分岐命令に対応する現在のプログラム識別情報に基づいて前記分岐予測テーブルにおける分岐予測情報に対応するプログラム識別情報を探索し、探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出し、また、探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定する、ことを特徴とする分岐予測回路。 - 分岐予測器は、更新回路をさらに含み、前記更新回路は前記プロセッサによって実行されている分岐命令及びこれに対応するプログラム識別情報に基づき、前記分岐予測テーブルにおける記録情報を更新し、前記記録情報は、前記実行されている分岐命令に対応する分岐予測情報を含み、前記分岐予測情報は、スキップターゲット情報とスキップ方向情報の少なくとも1項を含むことを特徴とする請求項1に記載の分岐予測回路。
- 前記予測情報決定モジュールは、第1の探索回路と第2の探索回路を含み、
前記第1の探索回路は、前記分岐予測テーブルで、前記予測対象分岐命令に対応してプリセットされた分岐予測情報を探索し、
前記第2の探索回路は、前記分岐予測テーブルで、前記第1の探索回路によって探索された分岐予測情報に対応するプログラム識別情報を探索し、探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出し、また、探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定することを特徴とする請求項1又は請求項2に記載の分岐予測回路。 - プロセッサであって、請求項1~請求項3のいずれか1項に記載の分岐予測回路を含むことを特徴とするプロセッサ。
- 分岐予測回路の制御方法であって、
予測対象分岐命令に対応するプログラム識別情報及び前記分岐予測回路の分岐予測テーブルに基づき、前記予測対象分岐命令に対応するターゲット予測情報を決定するステップであって、前記プログラム識別情報は異なるプログラム間の差別特徴を区別するために使用され、前記分岐予測テーブルはプログラム識別情報フィールドを含み、前記プログラム識別情報フィールドのうちのプログラム識別情報は前記少なくとも1つの分岐予測器を制御する操作に参与するステップと、
前記ターゲット予測情報を分岐命令実行及び制御ユニットに送信することにより、前記分岐命令実行及び制御ユニットが前記ターゲット予測情報に基づいて予測処理を行い、前記予測対象分岐命令に対応する予測結果を生成するステップと、を含み、
予測対象分岐命令に対応するプログラム識別情報及び前記分岐予測回路の分岐予測テーブルに基づき、前記予測対象分岐命令に対応するターゲット予測情報を決定する前記ステップは、
前記分岐予測テーブルで、前記予測対象分岐命令に対応してプリセットされた分岐予測情報を探索するステップと、
前記分岐予測テーブルで、前記分岐予測情報に対応するプログラム識別情報を探索し、探索されたプログラム識別情報と前記予測対象分岐命令に対応する現在のプログラム識別情報が同じである場合、前記分岐予測情報からターゲット予測情報を抽出し、また、探索されたプログラム識別情報と前記現在のプログラム識別情報が同じではない場合、前記予測対象分岐命令に対してランダム予測情報を生成し、前記ランダム予測情報を前記ターゲット予測情報として決定するステップと、を含む、ことを特徴とする分岐予測回路の制御方法。 - 現在実行されている分岐命令及びこれに対応するプログラム識別情報に基づき、前記分岐予測テーブルにおける記録情報を更新するステップであって、前記記録情報は、前記実行されている分岐命令に対応する分岐予測情報を含み、前記分岐予測情報は、スキップターゲット情報とスキップ方向情報の少なくとも1項を含むステップをさらに含むことを特徴とする請求項5に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810150219.8 | 2018-02-13 | ||
CN201810150219.8A CN110147250B (zh) | 2018-02-13 | 2018-02-13 | 一种转移预测电路及其控制方法 |
PCT/CN2019/074693 WO2019158020A1 (zh) | 2018-02-13 | 2019-02-03 | 一种转移预测电路及其控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021516384A JP2021516384A (ja) | 2021-07-01 |
JP7210600B2 true JP7210600B2 (ja) | 2023-01-23 |
Family
ID=67589055
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020543379A Active JP7210600B2 (ja) | 2018-02-13 | 2019-02-03 | 分岐予測回路及びその制御方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20210004234A1 (ja) |
EP (1) | EP3754487A4 (ja) |
JP (1) | JP7210600B2 (ja) |
KR (1) | KR102563682B1 (ja) |
CN (1) | CN110147250B (ja) |
CA (1) | CA3091042A1 (ja) |
WO (1) | WO2019158020A1 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11294684B2 (en) * | 2020-01-31 | 2022-04-05 | Apple Inc. | Indirect branch predictor for dynamic indirect branches |
US11379240B2 (en) | 2020-01-31 | 2022-07-05 | Apple Inc. | Indirect branch predictor based on register operands |
JP7351421B2 (ja) * | 2020-03-17 | 2023-09-27 | 日本電気株式会社 | 処理装置、セキュリティ制御方法、及び制御プログラム |
CN113377436B (zh) * | 2021-06-30 | 2023-06-20 | 龙芯中科技术股份有限公司 | 预测方法、装置及预测器 |
CN113504943B (zh) * | 2021-09-03 | 2021-12-14 | 广东省新一代通信与网络创新研究院 | 用于降低资源使用的混合分支预测装置实现方法及系统 |
CN113761540B (zh) * | 2021-09-07 | 2023-07-14 | 中国科学院上海高等研究院 | BranchScope及其编译器防护方法的验证方法 |
CN115904500A (zh) * | 2021-09-30 | 2023-04-04 | 太初(无锡)电子科技有限公司 | 一种基于risc-v处理器的分支预测方法及装置 |
CN118245115B (zh) * | 2024-05-27 | 2024-07-26 | 北京微核芯科技有限公司 | 一种转移指令的预测方法及其装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004326785A (ja) | 2003-04-28 | 2004-11-18 | Internatl Business Mach Corp <Ibm> | 同時マルチスレッドのための分割分岐履歴テーブルおよびカウント・キャッシュ |
WO2008038373A1 (fr) | 2006-09-28 | 2008-04-03 | Fujitsu Limited | Processeur pour augmenter la vitesse de prédiction de branchement |
WO2012127589A1 (ja) | 2011-03-18 | 2012-09-27 | 富士通株式会社 | マルチコアプロセッサシステム、および分岐予測方法 |
JP2016081501A (ja) | 2014-10-10 | 2016-05-16 | 富士通株式会社 | コンパイルプログラム、コンパイル方法およびコンパイラ装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6055630A (en) * | 1998-04-20 | 2000-04-25 | Intel Corporation | System and method for processing a plurality of branch instructions by a plurality of storage devices and pipeline units |
KR100395763B1 (ko) * | 2000-02-01 | 2003-08-25 | 삼성전자주식회사 | 멀티프로세싱 마이크로프로세서에 적합한 분기 예측기 |
JP5012084B2 (ja) * | 2007-02-22 | 2012-08-29 | 富士通セミコンダクター株式会社 | 情報処理装置 |
KR20120064446A (ko) * | 2010-12-09 | 2012-06-19 | 삼성전자주식회사 | 컴퓨팅 시스템 상의 바이트코드의 분기 처리 장치 및 방법 |
CN102306093B (zh) * | 2011-08-04 | 2014-03-05 | 北京北大众志微系统科技有限责任公司 | 实现现代处理器间接转移预测的装置及方法 |
US9563430B2 (en) * | 2014-03-19 | 2017-02-07 | International Business Machines Corporation | Dynamic thread sharing in branch prediction structures |
CN105005737A (zh) * | 2015-07-31 | 2015-10-28 | 天津大学 | 一种面向分支预测攻击的微体系结构级安全防护方法 |
GB2544489B (en) * | 2015-11-17 | 2017-12-06 | Advanced Risc Mach Ltd | Branch prediction in a data processing apparatus |
US10423418B2 (en) * | 2015-11-30 | 2019-09-24 | International Business Machines Corporation | Method for maintaining a branch prediction history table |
CN106528049B (zh) * | 2016-11-17 | 2019-06-11 | 上海兆芯集成电路有限公司 | 在多存储体条件分支预测器中用于更新事件的随机数产生 |
-
2018
- 2018-02-13 CN CN201810150219.8A patent/CN110147250B/zh active Active
-
2019
- 2019-02-03 CA CA3091042A patent/CA3091042A1/en active Pending
- 2019-02-03 WO PCT/CN2019/074693 patent/WO2019158020A1/zh unknown
- 2019-02-03 EP EP19755237.5A patent/EP3754487A4/en active Pending
- 2019-02-03 KR KR1020207024096A patent/KR102563682B1/ko active IP Right Grant
- 2019-02-03 US US16/969,537 patent/US20210004234A1/en not_active Abandoned
- 2019-02-03 JP JP2020543379A patent/JP7210600B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004326785A (ja) | 2003-04-28 | 2004-11-18 | Internatl Business Mach Corp <Ibm> | 同時マルチスレッドのための分割分岐履歴テーブルおよびカウント・キャッシュ |
WO2008038373A1 (fr) | 2006-09-28 | 2008-04-03 | Fujitsu Limited | Processeur pour augmenter la vitesse de prédiction de branchement |
WO2012127589A1 (ja) | 2011-03-18 | 2012-09-27 | 富士通株式会社 | マルチコアプロセッサシステム、および分岐予測方法 |
JP2016081501A (ja) | 2014-10-10 | 2016-05-16 | 富士通株式会社 | コンパイルプログラム、コンパイル方法およびコンパイラ装置 |
Non-Patent Citations (2)
Title |
---|
中村 拓 他,Responsive Multithreaded Processorの分岐予測器の設計と実装,電子情報通信学会技術研究報告,社団法人電子情報通信学会,2005年03月11日,第104巻 第738号,第37頁-第42頁 |
佐藤 寿倫 他,KIT COSMOSプロセッサ:背景と着想,情報処理学会研究報告,社団法人情報処理学会,2000年01月11日,第2000巻 第2号,第149頁-第156頁(特に第2章) |
Also Published As
Publication number | Publication date |
---|---|
CA3091042A1 (en) | 2019-08-22 |
CN110147250B (zh) | 2021-11-12 |
EP3754487A4 (en) | 2021-04-14 |
US20210004234A1 (en) | 2021-01-07 |
CN110147250A (zh) | 2019-08-20 |
WO2019158020A1 (zh) | 2019-08-22 |
KR20200110699A (ko) | 2020-09-24 |
KR102563682B1 (ko) | 2023-08-07 |
JP2021516384A (ja) | 2021-07-01 |
EP3754487A1 (en) | 2020-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7210600B2 (ja) | 分岐予測回路及びその制御方法 | |
US10261791B2 (en) | Bypassing memory access for a load instruction using instruction address mapping | |
CN108073303B (zh) | 一种输入方法、装置及电子设备 | |
US20170090936A1 (en) | Method and apparatus for dynamically tuning speculative optimizations based on instruction signature | |
CN110809036B (zh) | 资源更新方法及装置 | |
US20170316011A1 (en) | Method and apparatus for searching resource | |
CN114610387A (zh) | 一种分支预测方法、处理器及电子设备 | |
CN111859035A (zh) | 数据处理方法及装置 | |
US20180165094A1 (en) | Branch predictor search qualification using stream length prediction | |
CA3240485A1 (en) | Atomicity retaining method and processor, and electronic device | |
US20220256230A1 (en) | Method and apparatus for video playing | |
CN110059548B (zh) | 目标检测方法及装置 | |
JP2017537408A (ja) | アウトオブオーダー(ooo)プロセッサにおける早期命令実行を提供すること、ならびに関連する装置、方法、およびコンピュータ可読媒体 | |
WO2024146570A1 (zh) | 用于控制媒体播放器应用的方法、装置、设备和存储介质 | |
CN110990180B (zh) | Tlb异常处理方法、装置、电子设备及储存介质 | |
CN110837288B (zh) | 应用程序管理方法、装置、移动终端及可读存储介质 | |
US20220043908A1 (en) | Mitigation of return stack buffer side channel attacks in a processor | |
CN114610324A (zh) | 一种二进制翻译方法、处理器及电子设备 | |
CN111061512B (zh) | 分支指令的处理方法、装置、设备和存储介质 | |
CN110019657B (zh) | 处理方法、装置和机器可读介质 | |
CN111290851B (zh) | 一种信息处理方法、设备及存储介质 | |
CN118400199B (zh) | 一种多尺度白快黑慢的快速攻击流量筛查方法 | |
CN113469215B (zh) | 数据处理方法、装置、电子设备及存储介质 | |
US11809550B2 (en) | Electronic device and control method therefor | |
CN109241517B (zh) | 一种词条学习的方法、装置和设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200817 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200817 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210921 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220524 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20220824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220826 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20221213 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230111 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7210600 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |