JP7197036B2 - Components for semiconductor manufacturing equipment and semiconductor manufacturing equipment - Google Patents
Components for semiconductor manufacturing equipment and semiconductor manufacturing equipment Download PDFInfo
- Publication number
- JP7197036B2 JP7197036B2 JP2022011206A JP2022011206A JP7197036B2 JP 7197036 B2 JP7197036 B2 JP 7197036B2 JP 2022011206 A JP2022011206 A JP 2022011206A JP 2022011206 A JP2022011206 A JP 2022011206A JP 7197036 B2 JP7197036 B2 JP 7197036B2
- Authority
- JP
- Japan
- Prior art keywords
- hole
- semiconductor manufacturing
- ceramic layer
- manufacturing apparatus
- plasma
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32458—Vessel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32458—Vessel
- H01J37/32477—Vessel characterised by the means for protecting vessels or internal parts, e.g. coatings
- H01J37/32495—Means for protecting the vessel against plasma
Landscapes
- Engineering & Computer Science (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Physics & Mathematics (AREA)
- Drying Of Semiconductors (AREA)
- Chemical Vapour Deposition (AREA)
- Physical Vapour Deposition (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Physical Or Chemical Processes And Apparatus (AREA)
- Micromachines (AREA)
- Die Bonding (AREA)
Description
本発明の態様は、一般的に、半導体製造装置用部材及び半導体製造装置に関する。 Aspects of the present invention relate generally to components for semiconductor manufacturing equipment and semiconductor manufacturing equipment.
半導体デバイスの製造プロセスにおいては、プラズマで半導体ウェーハなどの被加工物の処理を行う半導体製造装置が使用される。このような半導体製造装置内には、少なくとも1つの孔が設けられプラズマと接触する半導体製造装置用部材が配置されていることがある。このような半導体製造装置用部材からパーティクルが発生することがある。パーティクルは、製造される半導体デバイスの歩留まりの低下の要因となるため、パーティクルの発生または影響の低減が求められている。 2. Description of the Related Art In a semiconductor device manufacturing process, a semiconductor manufacturing apparatus is used that processes workpieces such as semiconductor wafers with plasma. In such a semiconductor manufacturing apparatus, there may be disposed a semiconductor manufacturing apparatus member having at least one hole and being in contact with the plasma. Particles may be generated from such members for semiconductor manufacturing equipment. Particles cause a decrease in the yield of manufactured semiconductor devices, and therefore there is a demand for reducing the generation or effects of particles.
本発明は、かかる課題の認識に基づいてなされたものであり、パーティクルの発生または影響を低減することができる半導体製造装置用部材及び半導体製造装置を提供することを目的とする。 SUMMARY OF THE INVENTION It is an object of the present invention to provide a member for a semiconductor manufacturing apparatus and a semiconductor manufacturing apparatus that can reduce the generation or influence of particles.
第1の発明は、半導体製造装置のチャンバ内で用いられる半導体製造装置用部材であって、第1面と、前記第1面とは反対側の第2面と、前記第1面及び前記第2面を貫通する少なくとも1つの孔と、を含む基材と、前記基材の少なくとも前記第1面上に露出するように設けられたセラミック層と、を備え、前記孔は、前記第1面と連続し、前記第1面から前記第2面に向かう第1方向に対して傾斜した傾斜面と、前記第1方向において前記第2面と前記傾斜面との間に位置し、前記第1方向に沿って延びる垂直面と、を有し、前記第1面と前記傾斜面とのなす角は、前記垂直面と前記傾斜面とのなす角よりも大きい、半導体製造装置用部材である。 A first invention is a member for a semiconductor manufacturing apparatus used in a chamber of a semiconductor manufacturing apparatus, comprising: a first surface; a second surface opposite to the first surface; a substrate including at least one hole penetrating through two surfaces; and a ceramic layer provided so as to be exposed on at least the first surface of the substrate, wherein the hole is located on the first surface. and an inclined surface inclined with respect to a first direction from the first surface to the second surface, and the first surface positioned between the second surface and the inclined surface in the first direction and a vertical surface extending along a direction, wherein an angle formed between the first surface and the inclined surface is larger than an angle formed between the vertical surface and the inclined surface.
この半導体製造装置用部材によれば、第1面と傾斜面とのなす角が比較的大きいことにより、第1面と傾斜面とが形成するエッジ部付近へのプラズマ集中を緩和し、パーティクルの発生を抑制することができる。また、垂直面と傾斜面とのなす角が比較的小さいことにより、プラズマが孔内部に侵入することをより効果的に抑制することができる。 According to this member for a semiconductor manufacturing apparatus, since the angle formed by the first surface and the inclined surface is relatively large, plasma concentration near the edge portion formed by the first surface and the inclined surface is alleviated, and particles are generated. The occurrence can be suppressed. In addition, since the angle formed by the vertical surface and the inclined surface is relatively small, it is possible to more effectively suppress the intrusion of plasma into the hole.
第2の発明は、第1の発明において、前記第1面と前記傾斜面とのなす前記角は、160°以上180°以下である、半導体製造装置用部材である。 A second invention is the member for a semiconductor manufacturing apparatus according to the first invention, wherein the angle formed by the first surface and the inclined surface is 160° or more and 180° or less.
この半導体製造装置用部材によれば、第1面と傾斜面とが形成するエッジ部付近へのプラズマ集中をより緩和し、パーティクルの発生をより抑制することができる。 According to this member for a semiconductor manufacturing apparatus, the concentration of plasma in the vicinity of the edge portion formed by the first surface and the inclined surface can be further alleviated, and the generation of particles can be further suppressed.
第3の発明は、第1または第2の発明において、前記垂直面と前記傾斜面とのなす前記角は、90°より大きく105°以下である、半導体製造装置用部材である。 A third invention is the semiconductor manufacturing apparatus member according to the first or second invention, wherein the angle formed by the vertical surface and the inclined surface is greater than 90° and less than or equal to 105°.
この半導体製造装置用部材によれば、プラズマが孔内部に侵入することをより効果的に抑制することができる。 According to this member for a semiconductor manufacturing apparatus, it is possible to more effectively suppress the intrusion of plasma into the inside of the hole.
第4の発明は、第1~第3のいずれか1つの発明において、前記セラミック層は、多結晶セラミックスを含む、半導体製造装置用部材である。 A fourth invention is the member for a semiconductor manufacturing apparatus according to any one of the first to third inventions, wherein the ceramic layer contains polycrystalline ceramics.
この半導体製造装置用部材によれば、パーティクルの発生または影響をより確実に低減することができる。 According to this semiconductor manufacturing apparatus member, it is possible to more reliably reduce the generation or influence of particles.
第5の発明は、第4の発明において、倍率40万倍~200万倍のTEM画像より算出される、前記多結晶セラミックスの平均結晶子サイズは、3ナノメートル以上50ナノメートル以下である、半導体製造装置用部材である。 The fifth invention is the fourth invention, wherein the average crystallite size of the polycrystalline ceramic calculated from a TEM image at a magnification of 400,000 to 2,000,000 times is 3 nm or more and 50 nm or less. It is a member for semiconductor manufacturing equipment.
この半導体製造装置用部材によれば、パーティクルの発生または影響をより確実に低減することができる。 According to this semiconductor manufacturing apparatus member, it is possible to more reliably reduce the generation or influence of particles.
第6の発明は、第1~第5のいずれか1つの発明において、前記セラミック層は、希土類元素の酸化物、希土類元素のフッ化物および希土類元素の酸フッ化物からなる群から選択される少なくとも一種を含む、半導体製造装置用部材である。 In a sixth invention, in any one of the first to fifth inventions, the ceramic layer is at least selected from the group consisting of oxides of rare earth elements, fluorides of rare earth elements, and acid fluorides of rare earth elements. It is a member for semiconductor manufacturing equipment, including one type.
この半導体製造装置用部材によれば、パーティクルの発生または影響をより確実に低減することができる。 According to this semiconductor manufacturing apparatus member, it is possible to more reliably reduce the generation or influence of particles.
第7の発明は、第6の発明において、前記希土類元素が、Y、Sc、Yb、Ce、Pr、Eu、La、Nd、Pm、Sm、Gd、Tb、Dy、Ho、Er、Tm、およびLuからなる群から選択される少なくとも一種である、半導体製造装置用部材である。 In a seventh aspect based on the sixth aspect, the rare earth element is Y, Sc, Yb, Ce, Pr, Eu, La, Nd, Pm, Sm, Gd, Tb, Dy, Ho, Er, Tm, and A member for a semiconductor manufacturing apparatus, which is at least one member selected from the group consisting of Lu.
この半導体製造装置用部材によれば、パーティクルの発生または影響をより確実に低減することができる。 According to this semiconductor manufacturing apparatus member, it is possible to more reliably reduce the generation or influence of particles.
第8の発明は、第1~第7のいずれか1つの発明において、前記基材は、セラミックを含む、半導体製造装置用部材である。 An eighth invention is the semiconductor manufacturing apparatus member according to any one of the first to seventh inventions, wherein the base material contains ceramic.
この半導体製造装置用部材によれば、パーティクルの発生または影響をより確実に低減することができる。 According to this semiconductor manufacturing apparatus member, it is possible to more reliably reduce the generation or influence of particles.
第9の発明は、第8の発明において、前記基材は、アルミナを含む、半導体製造装置用部材である。 A ninth invention is the member for a semiconductor manufacturing apparatus according to the eighth invention, wherein the base material contains alumina.
この半導体製造装置用部材によれば、パーティクルの発生または影響をより確実に低減することができる。 According to this semiconductor manufacturing apparatus member, it is possible to more reliably reduce the generation or influence of particles.
第10の発明は、チャンバと、第1~第9のいずれか1つに記載の半導体製造装置用部材と、を備えた半導体製造装置であって、前記チャンバは、プラズマが生成される空間を形成する内壁を有し、前記半導体製造装置用部材の前記セラミック層は、前記内壁の少なくとも一部を構成する、半導体製造装置である。 A tenth invention is a semiconductor manufacturing apparatus comprising a chamber and the semiconductor manufacturing apparatus member according to any one of the first to ninth aspects, wherein the chamber defines a space in which plasma is generated. In the semiconductor manufacturing apparatus, an inner wall is formed, and the ceramic layer of the member for a semiconductor manufacturing apparatus constitutes at least part of the inner wall.
この半導体製造装置によれば、パーティクルの発生または影響を低減することができる。 According to this semiconductor manufacturing apparatus, it is possible to reduce the generation or influence of particles.
本発明の態様によれば、パーティクルの発生または影響を低減することができる半導体製造装置用部材及び半導体製造装置が提供される。 According to an aspect of the present invention, there are provided a member for a semiconductor manufacturing apparatus and a semiconductor manufacturing apparatus capable of reducing generation or influence of particles.
以下、本発明の実施の形態について図面を参照しつつ説明する。なお、各図面中、同様の構成要素には同一の符号を付して詳細な説明は適宜省略する。
図面は模式的または概念的なものであり、各部分の厚みと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
BEST MODE FOR CARRYING OUT THE INVENTION Hereinafter, embodiments of the present invention will be described with reference to the drawings. In addition, in each drawing, the same reference numerals are given to the same constituent elements, and detailed description thereof will be omitted as appropriate.
The drawings are schematic or conceptual, and the relationship between the thickness and width of each portion, the size ratio between portions, and the like are not necessarily the same as the actual ones. Even when the same parts are shown, the dimensions and ratios may be different depending on the drawing.
(第1実施形態)
図1は、第1実施形態に係る半導体製造装置用部材を有する半導体製造装置を例示する断面図である。
図1に表した半導体製造装置100は、チャンバ110と、半導体製造装置用部材120と、静電チャック160と、を備える。静電チャック160は、チャンバ110の内部における下部に設けられている。ウェーハ210等の被吸着物は、静電チャック160の上に載置される。この例では、半導体製造装置用部材120は、チャンバ110の内部における上部に設けられている。例えば、半導体製造装置用部材120は、チャンバ110の内部において静電チャック160及びウェーハ210の直上に位置する、チャンバ110の天板部材である。
(First embodiment)
FIG. 1 is a cross-sectional view illustrating a semiconductor manufacturing apparatus having a semiconductor manufacturing apparatus member according to a first embodiment.
The
チャンバ110は、プラズマが生成される空間(領域191)を形成する内壁111を有する。半導体製造装置用部材120の表面のセラミック層20(図2参照)は、内壁111の少なくとも一部を構成する。この例では、内壁111は、静電チャック160が配置される下側内壁111bと、下側内壁111bより上に配置される上側内壁111uと、を有する。上側内壁111uの少なくとも一部に、半導体製造装置用部材120のセラミック層20が設けられる。
半導体製造装置100では、高周波電力が供給され、図1に表した矢印A1のように例えばハロゲン系ガスなどの原料ガスがチャンバ110の内部に導入される。すると、チャンバ110の内部に導入された原料ガスは、静電チャック160と半導体製造装置用部材120との間の領域191においてプラズマ化する。
In the
ここで、チャンバ110の内壁がプラズマにより腐食されるとパーティクル221が発生する場合がある。このパーティクル221がウェーハ210に付着すると、製造された半導体デバイスに不具合が発生する場合がある。すると、半導体デバイスの歩留まりおよび生産性が低下する場合がある。そのため、半導体製造装置用部材120には、耐プラズマ性が要求される。
Here,
なお、実施形態に係る半導体製造装置用部材は、チャンバ内の上部以外の位置に配置される部材であってもよい。また、半導体製造装置用部材が用いられる半導体製造装置は、図1の例に限られず、アニール、エッチング、スパッタリング、CVD(Chemical Vapor Deposition)などの処理を行う任意の半導体製造装置(半導体処理装置)を含む。 In addition, the member for a semiconductor manufacturing apparatus according to the embodiment may be a member arranged at a position other than the upper part in the chamber. In addition, the semiconductor manufacturing equipment in which the semiconductor manufacturing equipment members are used is not limited to the example shown in FIG. including.
実施形態に係る半導体製造装置用部材は、半導体製造装置内の各種部材、とりわけ腐食性の高密度プラズマ雰囲気に暴露される環境において用いられる部材として好適に用いることができる。具体的には、チャンバ壁、シャワープレート、ライナー、シールド、ウィンドウ、エッジリング、フォーカスリング、等が挙げられる。 The member for a semiconductor manufacturing apparatus according to the embodiment can be suitably used as various members in a semiconductor manufacturing apparatus, particularly as a member used in an environment exposed to a corrosive high-density plasma atmosphere. Specific examples include chamber walls, shower plates, liners, shields, windows, edge rings, focus rings, and the like.
図2は、第1実施形態に係る半導体製造装置用部材の一部を例示する断面図である。
図2は、図1に表した領域R近傍を拡大して示している。
半導体製造装置用部材120は、基材10と、セラミック層20と、を含む。基材10は、第1面11と、第1面11とは反対側の第2面12と、を有する。第1面11は、図1に示したチャンバ110の内側を向く面であり、第2面12は、チャンバ110の外側を向く面である。基材10には、少なくとも1つの孔13が設けられている。孔13は、第1面11から第2面12にかけて、基材10を貫通している。
FIG. 2 is a cross-sectional view illustrating a part of the member for semiconductor manufacturing equipment according to the first embodiment.
FIG. 2 shows an enlarged view of the vicinity of the region R shown in FIG.
The semiconductor
この例では、基材10は、例えば板状(円板状)である。第1面11及び第2面12は、それぞれ、例えば平面である。ただし、第1面11及び第2面12は、曲面であってもよい。また、基材10の中央には、1つの孔13が設けられている。例えば、孔13には、プラズマの原料ガスを噴射するインジェクタなどの部材が配置される。プラズマの原料ガスは、孔13を通って、チャンバ110の内部に導入される。ただし、孔13は、チャンバ110内にプラズマ生成用の原料ガスを供給する孔でなくてもよく、基材10を貫通する任意の孔でよい。また、孔13は、基材10の中央でなくてもよいし、複数設けられてもよい。
In this example, the
第1面11から第2面12に向かう方向をZ方向(第1方向)とする。Z方向に垂直な1つの方向をX方向とし、Z方向及びX方向と垂直な方向をY方向とする。例えば、第1面11及び第2面12は、Z方向に対して垂直であり、X-Y平面に沿って延びている。
The direction from the
孔13(孔の内周面13s)は、第1孔部13aと、第2孔部13bと、第3孔部13cと、を有する。孔13は、Z方向に沿ってみたときに、例えば円形である。内周面13sは、孔13を規定する基材10の内周表面である。内周面13sは、孔13の内側を向き、X-Y平面と交差する。
The hole 13 (13 s of inner peripheral surfaces of a hole) has the
第1孔部13aは、内周面13sのうち第1面11の近傍に位置し、第1面11と隣接する領域である。第1孔部13aは、第1面11と連続している。第1孔部13aは、Z方向において第1面11と第2面12との間に位置する。第1孔部13aは、第1面11に対して平行ではなく、第1面11及びZ方向と交差する傾斜面である。第1孔部13aは、Z方向に平行に延びる面であってもよい。この例では、図2のようなZ方向に平行な断面において、第1孔部13aは直線状である。ただし、Z方向に平行な断面において、第1孔部13aは、直線状でなくてもよく、例えば湾曲していてもよい。Z方向に沿ってみたときに(すなわちX-Y平面に投影したときに)、第1孔部13aは、例えば第1面11に囲まれた環状である。
The
この例では、Z方向に平行な断面において、第1面11と第1孔部13aとが接する境界14は、角になっている。但し、第1面11と第1孔部13aとは、滑らかに接続されていてもよい。言い換えれば、図2の断面において、境界14は丸められて湾曲し、曲率を有していてもよい。
In this example, the
第2孔部13bは、Z方向において、第1孔部13aと第2面12との間に位置する。言い換えれば、第2孔部13bのZ方向における位置は、第1孔部13aのZ方向における位置と、第2面12のZ方向における位置と、の間である。例えば、第2孔部13bは、内周面13sのうち第2面12の近傍に位置し、第2面12と隣接する領域である。第2孔部13bは、第2面12と連続していてもよい。第2孔部13bは、Z方向に延びており、例えばZ方向に対して平行である。第2孔部13bは、例えば第2面12に略垂直な垂直面を構成している。Z方向に沿って見たときに、第2孔部13bは、例えば第1孔部13aの内側に位置する環状である。
The
第3孔部13cは、Z方向において、第1孔部13aと第2孔部13bとの間に位置する。言い換えれば、第3孔部13cのZ方向における位置は、第1孔部13aのZ方向における位置と、第2孔部13bのZ方向における位置と、の間である。第3孔部13cは、内周面13sのうち第1孔部13aと連続した領域である。第3孔部13cは、第1面11に対して平行ではなく、第1面11及びZ方向と交差する傾斜面である。第3孔部13cは、Z方向に延びる面であってもよい。この例では、Z方向に平行な断面において、第3孔部13cは直線状である。ただし、Z方向に平行な断面において、第3孔部13cは、直線状でなくてもよく、例えば湾曲していてもよい。Z方向に沿ってみたときに、第3孔部13cは、例えば、第1孔部13aに囲まれ第1孔部13aと接する環状であり、第3孔部13cの内側に第2孔部13bが位置する。第3孔部13cと第2孔部13bとは連続していてもよい。
The
この例では、Z方向に平行な断面において、第1孔部13aが延びる方向と第3孔部13cが延びる方向とは同一直線上である。言い換えれば、第3孔部13cとZ方向とのなす角θ1は、第1孔部13aとZ方向とのなす角θ2と同じである。ただし、角θ1と角θ2とは異なっていてもよい。
In this example, in a cross section parallel to the Z direction, the extending direction of the
また、この例では、Z方向に平行な断面において、第2孔部13bと第3孔部13cとが接する境界17は、角になっている。但し、第2孔部13bと第3孔部13cとは、滑らかに接続されていてもよい。言い換えれば、図2の断面において、境界17は丸められて湾曲し、曲率を有していてもよい。
Further, in this example, the
また、孔13(孔の内周面13s)は、傾斜面13acを有する。傾斜面13acは、例えば第1孔部13aと第3孔部13cとを含む面である。傾斜面13acは、第1面11と連続し、第1面11及びZ方向に対して傾斜している。傾斜面13acは、垂直面(第2孔部13b)と連続し、第1面11と第2孔部13bとを接続する。この例において、第1孔部13aと第3孔部13cとによって形成された傾斜面13acは、Z方向に対して平行な断面において直線状である。ただし、傾斜面13acは湾曲していてもよい。
Moreover, the hole 13 (13 s of inner peripheral surfaces of a hole) has the inclined surface 13ac. The inclined surface 13ac is a surface including, for example, the
第1面11と傾斜面13acとのなす角θαは、第2孔部13b(垂直面)と傾斜面13acとのなす角θβよりも大きい。例えば、角θαは、第1面11と第1孔部13aとのなす角であり、角θβは、第2孔部13bと第3孔部13cとのなす角である。
The angle θα formed between the
セラミック層20のプラズマ腐食耐性は、基材10のプラズマ腐食耐性よりも高い。セラミック層20は、基材10の上に設けられる。より具体的には、セラミック層20は、図2に示したように、第1部分21と第2部分22とを含む。第1部分21は、第1面11上に設けられ、第1面11と接している。第1部分21は、第1面11の略全体に設けられている。第2部分22は、第1孔部13a上に設けられ、第1孔部13aと接している。第1部分21の表面21s及び第2部分の表面22sは、チャンバ110内のプラズマと直接接する。つまり、表面21sは、第1部分21の第1面11と接する面とは反対側の面であり、チャンバ110内に露出するように設けられている。表面22sは、第2部分22の第1孔部13aと接する面とは反対側の面であり、チャンバ110内に露出するように設けられている。第1面11は、第1部分21に覆われているため、プラズマと直接接しないようになっている。また、第1孔部13aは、第2部分22に覆われているため、プラズマと直接接しないようになっている。つまり、第1面11および第1孔部13aはセラミック層20で被覆されており、セラミック層20がプラズマに曝されるように構成されている。表面21sは、例えばX-Y平面に平行な平面である。表面21sは、曲面であってもよい。表面22sは、表面21s及びZ方向と交差する傾斜面である。表面21sはZ方向に延びる面であってもよい。
The plasma corrosion resistance of
セラミック層20は、第2面12上、第2孔部13b上及び第3孔部13c上には設けられない。言い換えれば、この例においては、孔13の内周面13sのうち、セラミック層20が設けられた領域が第1孔部13aであり、セラミック層20が設けられていない領域が第2孔部13b及び第3孔部13cである。第3孔部13cは、第2部分22の端部と接している。第2孔部13b及び第3孔部13cは、チャンバ110内のプラズマに露出しており、プラズマと直接接する。第2孔部13b、第3孔部13cはセラミック層20で被覆されていない。
The
第1部分21の表面21sの算術平均高さSaは、第2部分22の表面22sの算術平均高さSaよりも小さい。なお、算術平均高さSa(面粗さ)は、後述する方法によって評価できる。例えば、第1部分21の表面粗さ(表面21sの粗さ)は、第2部分22の表面粗さ(表面22sの粗さ)よりも小さい。
The arithmetic mean height Sa of the
上述したように、パーティクルを低減させるために、プラズマと接触する半導体製造装置用部材には、耐プラズマ性が求められる。そこで、従来、半導体製造装置用部材の表面を耐プラズマ性に優れた被膜(層)でコーティングする方法が用いられている。しかし、半導体製造装置用部材(例えば天板部材)の大部分を占める非孔部を、耐プラズマ性の高い被膜(例えばY2O3等)でコーティングした場合であっても、昨今では、パーティクルの低減の要求を十分に満たせない恐れがある。そのため、例えば、孔からのパーティクルの制御も求められている。孔からのパーティクルとしては、例えば、孔に設けられた被膜の一部が脱離することで発生するパーティクルや、孔に配置された部材(例えばインジェクタ)からのパーティクルなどが考えられる。 As described above, in order to reduce particles, members for semiconductor manufacturing equipment that come into contact with plasma are required to have plasma resistance. Therefore, conventionally, a method of coating the surface of a member for a semiconductor manufacturing apparatus with a film (layer) having excellent plasma resistance has been used. However, even when the non-porous portion that occupies most of the member for semiconductor manufacturing equipment (for example, the top plate member) is coated with a film having high plasma resistance (for example, Y 2 O 3 etc.), these days, particles There is a risk that the demand for reduction of So, for example, there is also a need to control particles from holes. Particles from the holes include, for example, particles generated by detachment of a part of the coating provided in the holes, particles from a member (for example, an injector) arranged in the holes, and the like.
これに対して、実施形態においては、基材10の第1面11及び第1孔部13aにセラミック層20が設けられ、第1面11上の第1部分21の表面21sの算術平均高さSaが、第1孔部13a上の第2部分22の表面22sの算術平均高さSaよりも小さい。これにより、パーティクルの発生または影響を低減することができる。
On the other hand, in the embodiment, the
例えば、腐食性プラズマと接する第1部分21の表面21sの算術平均高さSa(面粗さ)が比較的小さいことで、第1部分21からのパーティクルの発生を効果的に抑制することができる。すなわち、例えば、第1部分は平滑な構造を有しており、第1部分21における凹凸を基点としたクラックやパーティクルの発生を抑制できる。例えば、第1部分21がプラズマにより腐食され、その一部が、セラミック層20から脱離してパーティクルとなることを抑制できる。
For example, since the arithmetic mean height Sa (surface roughness) of the
また、第1孔部13a上の第2部分22の表面22sの算術平均高さSa(面粗さ)が、比較的大きいことで、孔13からのパーティクルの発生または影響を抑制することができる。例えば、第2部分22は第1孔部13a上に設けられているため、第2部分22においては、第1部分21よりも電界の影響が大きい場合があると考えられる。つまり、第1面11上に設けられた第1部分21がプラズマに曝されるときに、第1孔部13a上の第2部分22は、孔13の端部付近であるため、第1部分21よりも電界が集中しやすい場合がある。電界が集中する部分においては、電界強度が大きく、プラズマが集中することでプラズマによるダメージが大きくなる。ダメージを受けた部分がセラミック層20から脱離してパーティクルが発生する恐れがある。これに対して、実施形態においては、第2部分22の表面22sの算術平均高さSaが比較的大きいことで、第2部分22の表面積が大きくなり、電界の集中を緩和することができる。
In addition, since the arithmetic mean height Sa (surface roughness) of the
また、孔13の端部付近(出口付近)に設けられた第2部分22の表面22sの算術平均高さSaが比較的大きいことにより、孔13から発生したパーティクルを第2部分22で捕集することができ、パーティクルの影響をより効果的に抑制することができる。
In addition, since the
また、プラズマ生成用ガスが孔13を通過する場合においては、ガスの噴射によって孔周辺の温度が変化する。そのため、第2部分22における熱応力が、第1部分21における熱応力よりも高くなる恐れがある。熱応力に起因して、第2部分22においてクラックやパーティクルが発生する恐れがある。これに対して、第2部分22の表面22sの算術平均高さSaが比較的大きいことで、第2部分22の表面積が大きくなり、第2部分22の熱分散(放熱)効果を高めることができる。これにより、第2部分22におけるクラックやパーティクルの発生を抑制することができる。
Further, when the plasma-generating gas passes through the
例えば、第2部分22の表面粗さは、第1部分の表面粗さの2倍以上10倍以下、より好ましくは5倍以下であることが望ましい。第2部分22の表面22sの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaの2倍以上10倍以下、より好ましくは5倍以下であることが望ましい。第2部分22の表面22sの算術平均高さSaは、例えば0.5マイクロメートル(μm)未満である、また、例えば0.005μm以上である。第1部分21の表面21sの算術平均高さSaは、例えば0.1μm未満である、また、例えば0.001μm以上である。このような構成によれば、パーティクルの発生又は影響をより確実に低減することができる。
For example, the surface roughness of the
例えば、第3孔部13cの表面粗さは、第1部分21の表面粗さよりも大きく、第2部分22の表面粗さよりも大きい。例えば、第3孔部13cの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaよりも大きく、第2部分22の表面22sの算術平均高さSaよりも大きい。
For example, the surface roughness of the
既に述べたように、この例において、第3孔部13c上には、セラミック層20が設けられておらず、孔13の内壁が露出している。つまり、第3孔部13cは、セラミック層20と孔13の内壁との境界部分であり、プラズマと接する基材端部である。このような基材端部(第3孔部13c)の算術平均高さSa(面粗さ)を比較的大きくすることで、基材端部の表面積が大きくなり基材端部における電界の集中を緩和することができる。これにより、例えば、基材端部における電界集中によるプラズマのダメージを抑制し、基材端部からのパーティクルの発生を抑制することができる。
As already described, in this example, the
例えば、第3孔部13cの表面粗さは、第1部分21の表面粗さの2倍よりも大きいことが望ましい。第3孔部13cの表面粗さは、第1部分21の表面粗さの10倍以下とすることも好ましい。第3孔部13cの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaの2倍よりも大きいことが望ましい。第3孔部13cの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaの10倍以下とすることも好ましい。このような構成によれば、パーティクルの発生又は影響をより確実に低減することができる。
For example, it is desirable that the surface roughness of the
また、第3孔部13cの表面粗さは、第1部分21の表面粗さよりも大きく、第2部分22の表面粗さよりも小さくてもよい。例えば、第3孔部13cの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaよりも大きく、第2部分22の表面22sの算術平均高さSaよりも小さくてもよい。
Further, the surface roughness of the
第3孔部13cにおいては、プラズマと基材10とが直接接するため、基材10からのパーティクルが発生しやすい場合がある。これに対して、実施形態においては、第3孔部13cが、第1孔部13a、第2孔部13bに比べて、第1面11、第2面12から遠い位置に配置されている。さらに、第3孔部13cの算術平均高さSaが、第2部分22の表面の算術平均高さSaよりも小さい場合には、第3孔部13cからのパーティクルの発生をより低減させることができる。すなわち、例えば、第3孔部13cにおける凹凸を基点としたクラックやパーティクルの発生を抑制できる。第3孔部13cの一部が、基材10から脱離してパーティクルとなることを抑制できる。
In the
前述したように、基材10がプラズマと接することで腐食されると、基材10から微細なパーティクルが発生し、製造される半導体デバイスの歩留まりが低下する恐れがある。そこで基材10のうちプラズマと接する面を、基材10よりも高いプラズマ腐食耐性を備えたセラミック層で被覆する。基材10に設けられる孔13は、例えば基材10の第1、2面に対して垂直な垂直面を有するが、プラズマの一部は、孔13内部に回り込んで孔13の内壁を腐食させ、孔13からのパーティクルが発生することがある。そこで、孔13の内壁(例えば垂直面)にも、プラズマ腐食耐性の高いセラミック層を設ける方法が考えられる。しかし、例えば孔13の内部のセラミック層は比較的脆弱な可能性があり、脆弱なセラミック層がプラズマに腐食されるとパーティクルが発生する。また、第1面11と第2孔部13bとの間の傾斜面(第1孔部13a及び第3孔部13c)には、プラズマ集中が起きやすいことがある。
As described above, when the
これに対して、実施形態においては、第1孔部13aと第3孔部13cとによって形成される傾斜面13acのうち、プラズマと接する第1部分21に比較的近い第1孔部13aにセラミック層20の第2部分22が設けられる。これにより、第1孔部13aからのパーティクルの発生を効果的に抑制することができる。一方、傾斜面13acのうち、第1部分21から比較的遠い第3孔部13cは、プラズマと接する。すなわち、第1孔部13aに比べて第1部分21から遠くプラズマ腐食リスクが比較的低い第3孔部13cはセラミック層20で被覆されておらず、第3孔部13cにおいて基材10がプラズマと直接接する。これにより、性状の劣るセラミック層が第3孔部13cに形成されて、そのセラミック層からパーティクルが発生することを効果的に抑制することができる。
On the other hand, in the embodiment, of the inclined surface 13ac formed by the
また、傾斜面13acがZ方向に平行な断面において湾曲していると、傾斜面13acまたは傾斜面13ac上のセラミック層20に電界が集中し、パーティクルが発生することがある。これに対して、傾斜面13acがZ方向に平行な断面において直線状である場合には、傾斜面13acまたは傾斜面13ac上のセラミック層20における電界集中をより緩和することができる。
Further, if the inclined surface 13ac is curved in a cross section parallel to the Z direction, an electric field may be concentrated on the inclined surface 13ac or the
また、例えば、セラミック層20において、第2部分22は、第1部分21よりも薄い。すなわち、第2部分22の厚さT22は、第1部分21の厚さT21よりも小さい。プラズマに暴露されやすい第1部分21が第2部分22よりも厚いことにより、第1面11からのパーティクルの発生をより抑制することができる。一方、第1部分21よりもプラズマに暴露されにくい第2部分22が比較的薄いことにより、例えば、第2部分22におけるセラミック層20の崩壊が抑制され、パーティクルの発生をより抑制することができる。例えば、第2部分における膜厚を薄くすることで、膜中の歪や内部応力が緩和され、膜の崩壊を抑制できる。
Also, for example, in the
なお、セラミック層20の厚さは、基材10の表面からセラミック層20の表面までの距離である。具体的には、セラミック層20の厚さ(厚さT11及びT22)は、次のようにして求める。図2のようにZ方向に平行に半導体製造装置用部材120を切断し、その破断面を走査型電子顕微鏡(SEM:Scanning Electron Microscope)を用いて観察することで、セラミック層20の厚さを求める。例えば、第1部分21の厚さT21は、第1面11から表面21sまでの、第1面11に対して垂直な方向に沿った長さである。例えば、第2部分22の厚さT22は、第1孔部13aから表面22sまでの、第1孔部13aに対して垂直な方向に沿った長さである。SEMには例えば、HITACHI製S-5500を用い、SEM観察条件を、倍率5000倍、加速電圧15kVとしてもよい。断面画像において厚さにばらつきがある場合には、複数箇所で測定を行い、その平均値を算出する。第2部分22の厚さT22を第1部分21の厚さT21よりも小さくする方法は、例えば製膜時間を異ならせる(第2部分の製膜時間を第1部分の製膜時間よりも短くする)、研磨量を異ならせる(第2部分の研磨量を第1部分の研磨量よりも多くする)等、公知の方法が利用できる。
In addition, the thickness of the
また、第1面11と傾斜面13acとが形成するエッジ部(境界14)は、プラズマ照射面(表面21s)の近くに位置する。そのため、このエッジ部付近(エッジ部上のセラミック層20)にはプラズマが集中しやすい場合がある。これに対して、実施形態においては、第1面11と傾斜面13acとのなす角θαは、傾斜面13acと垂直面(第2孔部13b)とのなす角θβよりも大きい。角θαが比較的大きいことにより、第1面11と傾斜面13acとが形成するエッジ部付近へのプラズマ集中を緩和し、パーティクルの発生を抑制することができる。一方、角θβが大きい場合には、プラズマが孔13の内部により侵入しやすくなる。これに対して、角θβが比較的小さいことにより、プラズマが孔13の内部に侵入することを効果的に抑制することができる。
An edge portion (boundary 14) formed by the
また、角θαが角θβよりも大きい場合、第2孔部13bのZ方向の長さを長くしやすい。例えば後述する図6(a)に示す長さLnは、図6(b)に示す長さLnよりも長い。また、例えば、図2において、基材10の厚さ(第1面11及び第2面12のZ方向における位置)及び孔13の径(境界14及び境界17のX方向における位置)を変えずに、傾斜面13acが直線状のまま、角θαをさらに大きくすると、境界17の位置が下方に下がり、第2孔部13bがZ方向において長くなる。孔13からチャンバ内に流入するプラズマの原料ガスの流れ(方向性)は、例えば第2孔部13bによって規制されるため、第2孔部13bが長いことにより、原料ガスの流れを安定させやすい。また、第2孔部13bにインジェクタ等のユニットを固定する場合、第2孔部13bが長いことにより、ユニットを取り付けやすく、ユニットがプラズマに曝されることを抑制できる。
Further, when the angle θα is larger than the angle θβ, it is easy to increase the length of the
境界14及び境界17は、面取りされていることが好ましい。これにより、境界14上のセラミック層20や、境界17におけるプラズマ集中をより緩和することができる。
角θαは、例えば、150°以上180°以下であり、好ましくは160°以上180°以下である。これにより、第1面11と傾斜面13acとが形成するエッジ部付近へのプラズマ集中をより緩和し、パーティクルの発生をより抑制することができる。
The angle θα is, for example, 150° or more and 180° or less, preferably 160° or more and 180° or less. As a result, the concentration of plasma in the vicinity of the edge portion formed by the
角θβは、例えば90°より大きく120°以下であり、好ましくは90°より大きく105°以下である。これにより、プラズマが孔内部に侵入することをより効果的に抑制することができる。 The angle θβ is, for example, greater than 90° and less than or equal to 120°, preferably greater than 90° and less than or equal to 105°. This makes it possible to more effectively suppress the intrusion of plasma into the hole.
例えば、第2部分22の緻密度は、第1部分21の緻密度よりも高い。また、例えば、第2部分22の硬度は、第1部分21の硬度よりも高い。
For example, the denseness of the
半導体製造装置用部材のメンテナンスやハンドリング時においては、孔13(及び後述する貫通孔313)付近は、別の部材(例えばピンなどの治具や、スポンジ状の洗浄パッド)と物理的に接触する場合がある。このような物理的接触によって、孔13(及び貫通孔313)付近に摩耗、損傷または剥離が生じ、パーティクルが発生する恐れがある。例えば、半導体製造装置用部材のハンドリング時においては、孔13に位置決めピンなどの治具が挿入されることがある。孔13に設けられた第2部分22は、第1部分21に比べて、このような治具と物理的に接触する可能性が高い。また、例えば、半導体製造装置用部材のメンテナンス時において、第1面11側の表面洗浄が行われ、第1部分21及び第2部分22は、洗浄パッドなどの部材と接触する場合がある。このとき、孔13の形状に起因して、孔13に設けられた第2部分22に洗浄パッドから加えられる力は、第1面11上の第1部分21に洗浄パッドから加えられる力よりも大きくなることがある。洗浄パッドと半導体製造装置用部材との接触面積は一般に、傾斜面に位置する第2部分22において平面部に位置する第1部分21よりも小さくなる。したがって、洗浄パッドに加わる力が一定の場合、第2部分22では接触面積が小さい分、単位面積当たりの受ける力が大きくなる。
During maintenance and handling of members for semiconductor manufacturing equipment, the vicinity of the hole 13 (and a through
これに対して、第2部分22の緻密度が比較的高いことにより、半導体製造装置用部材のメンテナンスまたはハンドリング時における物理的な接触によって、第2部分22に損傷や剥離が生じることを抑制できる。したがって、パーティクルが発生することをより抑制することができる。また、第2部分22の硬度が比較的高いことにより、半導体製造装置用部材のメンテナンスまたはハンドリング時における物理的な接触によって、第2部分22に損傷や剥離が生じることを抑制できる。したがって、パーティクルが発生することをより抑制することができる。
On the other hand, since the density of the
図3(a)~図3(c)は、第1実施形態に係る別の半導体製造装置用部材の一部を例示する断面図である。
図3(a)~図3(c)に表した半導体製造装置用部材120a~120cは、孔13の形状において、図1及び図2に関して説明した半導体製造装置用部材120と異なる。これ以外については、半導体製造装置用部材120a~120cは、半導体製造装置用部材120と同様である。
図3(a)に表した半導体製造装置用部材120aにおいては、Z方向に平行な断面において、第1孔部13a及び第3孔部13cは、それぞれ直線状である。図3(a)では、Z方向に平行な断面において、第1孔部13aが延びる方向と第3孔部13cが延びる方向とは同一直線上ではなく、非平行である。例えば、第3孔部13cとZ方向とのなす角θ1は、第1孔部13aとZ方向とのなす角θ2よりも小さい。
3(a) to 3(c) are cross-sectional views illustrating a part of another semiconductor manufacturing apparatus member according to the first embodiment.
The
In the semiconductor
半導体製造装置用部材120aにおいては、Z方向に平行な断面において、第1孔部13aと第3孔部13cとが接する境界15は、角になっている。但し、図3(a)の断面において、境界15は丸められて湾曲し、曲率を有していてもよい。
In the semiconductor
図3(b)に表した半導体製造装置用部材120bにおいては、Z方向に平行な断面において、第3孔部13cは直線状であり、第1孔部13aは屈曲している。例えば、第1孔部13aは、第1面11と接する第1領域16aと、第3孔部13cと接する第2領域16bと、を有する。図3(b)の断面において、第1領域16a及び第2領域16bは、それぞれ直線状である。第1領域16a及び第2領域16bは、湾曲していてもよい。
In the semiconductor
図3(b)の例において、第1領域16aが延びる方向と第2領域16bが延びる方向とは同一直線上ではなく、非平行である。例えば、第2領域16bとZ方向とのなす角θ3は、第1領域16aとZ方向とのなす角θ4よりも小さい。また、図3(b)の例では、第2領域16bが延びる方向と第3孔部13cが延びる方向とは同一直線上である。
In the example of FIG. 3B, the direction in which the
半導体製造装置用部材120bにおいては、Z方向に平行な断面において、第1領域16aと第2領域16bとが接する境界16cは、角になっている。但し、図3(b)の断面において、境界16cは丸められて湾曲し、曲率を有していてもよい。
In the semiconductor
図3(c)に表した半導体製造装置用部材120cにおいては、第1孔部13aは、第1領域16a、第2領域16bを有しており、その境界16cは角になっている。また、第1孔部13aと第3孔部13cとの境界15は角になっている。境界15及び境界16cは、丸められて湾曲し、曲率を有していてもよい。以上説明したように、孔13の断面形状は、適宜、屈曲または湾曲したものでよい。
In the semiconductor
算術平均高さSaの評価にあたっては、レーザ顕微鏡を用いて評価対象の表面の算術平均高さSa(Arithmetical mean height of the surface)を調べる。この算術平均高さSaは、三次元表面性状に関する国際規格ISO025178(JISB0681)に規定されている。 In evaluating the arithmetic mean height Sa, the arithmetic mean height Sa (Arithmetic mean height of the surface) of the surface to be evaluated is examined using a laser microscope. This arithmetic mean height Sa is defined in the international standard ISO025178 (JISB0681) regarding three-dimensional surface properties.
レーザ顕微鏡としては、「VK-X1000/KEYENCE製」を使用する。対物レンズの倍率は、1000倍とする。S-フィルターは、2.5μmまたは0.8μmとし、L-フィルターは0.5mmに設定する。 As a laser microscope, "VK-X1000/manufactured by KEYENCE" is used. The objective lens has a magnification of 1000 times. The S-filter is either 2.5 μm or 0.8 μm and the L-filter is set at 0.5 mm.
算術平均高さとは、2次元の算術平均粗さRaを3次元に拡張したものであり、3次元粗さパラメータ(3次元高さ方向パラメータ)である。具体的には、算術平均高さSaは、表面形状曲面と平均面とで囲まれた部分の体積を測定面積で割ったものである。平均面をxy面、縦方向をz軸とし、測定された表面形状曲線をz(x、y)とすると、算術平均高さSaは、次式で定義される。ここで、式(1)の中の「A」は、測定面積である。
セラミック層20の緻密度は、膜を構成する粒子間の(ナノレベルの)隙間の大小を示す。セラミック層20の緻密度(第1部分21、第2部分22、および後述する第3部分23などの緻密度)は、例えば特許第6597922号公報に記載された方法によって算出される輝度Saによって評価できる。実施形態において緻密度が高いことは、輝度Saが小さいことに対応する。
The compactness of the
また、実施形態において、セラミック層20や基材10の表面硬度(第1部分21、第2部分22、後述する第1孔領域313aおよび第3孔領域313cなどの硬度)は、ISO14577に規定された方法によって評価できる。具体的には、評価対象の表面に対して極微小押し込み硬さ試験(ナノインデンテーション)による硬度測定を行う。圧子はバーコビッチ圧子、押し込み深さは200nmの固定値とし、インデンテーション硬さ(押し込み硬さ)HITを測定する。評価対象の表面におけるHITの測定箇所として傷や凹みを除外した表面を選択する。より好ましくは評価対象の表面は研磨を施した平滑面とする。測定点数は少なくとも25点以上とする。測定した25点以上のHITの平均値を実施形態における硬度とする。その他の試験方法及び分析方法、試験装置の性能を検証するための手順、標準参考試料に求められる条件については、ISO14577に準拠する。
In the embodiment, the surface hardness of the
実施形態において、プラズマ腐食耐性が高いことは、基準耐プラズマ性試験後の表面の算術平均高さSaが小さいことに対応する。基準耐プラズマ性試験は例えば以下のようにして実施される。セラミック層または基材などの評価対象の表面にプラズマを照射する。プラズマエッチング装置として、誘導結合型プラズマ反応性イオンエッチング装置(Muc-21 Rv-Aps-Se/住友精密工業製)を使用する。プラズマエッチングの条件は、電源出力としてICP出力を1500W、バイアス出力を750W、プロセスガスとしてCHF3ガス100ccmとO2ガス10ccmの混合ガス、圧力を0.5Pa、プラズマエッチング時間を1時間とする。プラズマ照射後の評価対象の表面の状態をレーザ顕微鏡により撮影する。具体的には、レーザ顕微鏡「OLS4500/オリンパス製」を使用し、対物レンズは、MPLAPON100xLEXT(開口数0.95、作動距離0.35mm、集光スポット径0.52μm、測定領域128×128μm)を用い、倍率を100倍とする。うねり成分除去のλcフィルターは25μmに設定する。測定は、任意の3箇所で行い、その平均値を算術平均高さSaとする。その他、三次元表面性状国際規格ISO25178を適宜参照する。本発明の1つの態様として、「基準耐プラズマ性試験」後のセラミック層又は基材の表面の算術平均高さSaは、0.060以下が好ましく、より好ましくは0.030以下である。 In embodiments, high plasma corrosion resistance corresponds to a small arithmetic mean height Sa of the surface after the standard plasma resistance test. A standard plasma resistance test is performed, for example, as follows. Plasma is applied to a surface to be evaluated, such as a ceramic layer or substrate. As a plasma etching device, an inductively coupled plasma reactive ion etching device (Muc-21 Rv-Aps-Se/manufactured by Sumitomo Seimitsu Kogyo Co., Ltd.) is used. The plasma etching conditions are as follows: ICP output of 1500 W, bias output of 750 W, mixed gas of 100 ccm of CHF3 gas and 10 ccm of O2 gas as process gas, pressure of 0.5 Pa, and plasma etching time of 1 hour. The state of the surface of the object to be evaluated after plasma irradiation is photographed with a laser microscope. Specifically, a laser microscope "OLS4500/manufactured by Olympus" was used, and the objective lens was MPLAPON100xLEXT (numerical aperture 0.95, working distance 0.35 mm, focused spot diameter 0.52 μm, measurement area 128×128 μm). and the magnification is 100 times. A λc filter for removing the undulation component is set to 25 μm. The measurement is performed at arbitrary three points, and the average value thereof is taken as the arithmetic mean height Sa. In addition, the three-dimensional surface property international standard ISO25178 is referred to as appropriate. As one aspect of the present invention, the arithmetic mean height Sa of the surface of the ceramic layer or substrate after the "reference plasma resistance test" is preferably 0.060 or less, more preferably 0.030 or less.
図4(a)~図4(c)を参照して、本願明細書における角θα及び角θβの算出方法について説明する。
図4(a)~図4(c)は、第1実施形態に係る基材の一部を例示する断面図である。
A method of calculating the angles θα and θβ in the present specification will be described with reference to FIGS. 4(a) to 4(c).
4(a) to 4(c) are cross-sectional views illustrating part of the base material according to the first embodiment.
図4(a)に示した基材10aは、図2に関して説明した基材10と同様である。第1面11は、X-Y平面に沿って延びている。第2孔部13bは、Z方向に沿って延びている。この例では、第1面11と第2孔部13bとを接続する傾斜面13acは、Z方向に平行な断面において、直線状である。Z方向に平行な断面において、傾斜面13acは、第1面11の端部e1から第2孔部13bの端部e2まで直線状に延びている。端部e1は、第1面11が傾斜面13acと接する点であり、端部e2は、第2孔部13bが傾斜面13acと接する点である。
The
Z方向に平行な断面において、傾斜面13acのうち第1面11と連続する部分P1が直線状の場合は、角θαは、第1面11と部分P1との間の角度である。Z方向に平行な断面において、傾斜面13acのうち第2孔部13bと連続する部分P2が直線状の場合は、角θβは、第2孔部13bと部分P2との間の角度である。図4(a)の例においては、角θαは、第1面11と、端部e1と端部e2とを繋ぐ線分と、によって形成される角度であり、角θβは、第2孔部13bと、端部e1と端部e2とを繋ぐ線分と、によって形成される角度である。なお、角θα及び角θβは、基材10の内側の角度であり、180°以下となる。
In a cross section parallel to the Z direction, if the portion P1 of the inclined surface 13ac that is continuous with the
図4(b)及び図4(c)に示したように、Z方向に平行な断面において部分P1、P2が湾曲している場合、角θα及び角θβは以下のようにして算出する。
図4(b)に示した基材10bは、傾斜面13acの形状において基材10aと異なる。基材10bにおいては、Z方向に平行な断面において、傾斜面13acのうち、第1面11と連続する部分P1が曲線状となっており、部分P1と連続する部分は直線状となっている。この場合、角θαは、図4(b)に示すように、第1面11と線分L1とによって形成される角度である。線分L1は、端部e1と端部e4とを結ぶ線分であり、端部e4は、傾斜面13acのうち部分P1と連続する直線状部分の端点である。また、基材10bにおいては、Z方向に平行な断面において、傾斜面13acのうち、第2孔部13bと連続する部分P2が曲線状となっており、部分P2と連続する部分は直線状となっている。この場合、角θβは、図4(b)に示すように、第2孔部13bと線分L2とによって形成される角度である。線分L2は、端部e2と端部e3とを結ぶ線分であり、端部e3は、傾斜面13acのうち部分P2と連続する直線状部分の端点である。なお、この例では、傾斜面13acのうち、部分P1と部分P2との間が直線状の部分P3となっており、部分P3の端部e3は部分P3が部分P1と接する点であり、部分P3の端部e4は部分P3が部分P2と接する点である。
As shown in FIGS. 4B and 4C, when the portions P1 and P2 are curved in the cross section parallel to the Z direction, the angles θα and θβ are calculated as follows.
The
図4(c)に示した基材10cは、傾斜面13acの形状において基材10aと異なる。基材10cにおいては、傾斜面13acは、Z方向に平行な断面において、曲線となっている。この場合、角θαは、図4(c)に示すように、第1面11と、端部e1と端部e2とを結ぶ線分L3と、によって形成される角度である。また、この場合、角θβは、図4(c)に示すように、第2孔部13bと、線分L3と、によって形成される角度である。
A
基材10は、金属、セラミックス、ガラス、プラスチック、およびそれらの組合せのいずれであってもよい。基材10は、好ましくは金属またはセラミックスである。金属には、表面に陽極酸化処理(アルマイト処理)を施したアルミニウムまたはアルミニウム合金を用いることができる。セラミックスには、酸化アルミニウム(アルミナ)、窒化アルミニウムなどを用いることができる。
セラミック層20は、例えば多結晶セラミックスを含む。セラミック層20は、セラミックスを主成分とする層である。セラミック層20は、例えば、希土類元素の酸化物、希土類元素のフッ化物および希土類元素の酸フッ化物からなる群から選択される少なくとも一種を含む。希土類元素として、例えば、Y、Sc、Yb、Ce、Pr、Eu、La、Nd、Pm、Sm、Gd、Tb、Dy、Ho、Er、Tm、およびLuからなる群から選択される少なくとも一種が挙げられる。より具体的には、セラミック層20は、イットリウムの酸化物(Y2O3、YαOβ(非化学量論的組成))、イットリウムオキシフッ化物(YOF、Y5O4F7,Y6O5F8,Y7O6F9およびY17O14F23)、(YO0.826F0.17)F1.174、YF3、Er2O3、Gd2O3、Nd2O3、Y3Al5O12、Y4Al2O9、Y2O3-ZrO2、Er3Al5O12、Gd3Al5O12、Er4Al2O9、ErAlO3、Gd4Al2O9、GdAlO3、Nd3Al5O12、Nd4Al2O9およびNdAlO3からなる群から選択される少なくとも一種を含む。セラミック層20は、Fe、Cr、Zn、およびCuからなる群から選択される少なくとも一種を含んでもよい。
例えば、セラミック層20は、フッ素及び酸素の少なくともいずれかと、イットリウムとを含む。セラミック層20は、例えば、酸化イットリウム(Y2O3)、フッ化イットリウム(YF3)又はオキシフッ化イットリウム(YOF)を主成分とする。
本明細書において「主成分」とは、当該成分を50%超、好ましくは70%以上、より好ましくは90%以上、さらに好ましくは95%以上、最も好ましくは100%含むことをいう。ここでいう「%」は、例えば、質量%である。
For example, the
As used herein, the term "main component" refers to containing the component in excess of 50%, preferably 70% or more, more preferably 90% or more, even more preferably 95% or more, and most preferably 100%. "%" here is mass %, for example.
あるいは、セラミック層20は、酸化物、フッ化物、オキシフッ化物以外であってもよい。具体的には、Cl元素やBr元素を含む化合物(塩化物、臭化物)が挙げられる。
Alternatively,
半導体製造装置用部材120において、セラミック層20は多結晶セラミックスのみから構成されてもよく、多結晶セラミックスとアモルファスセラミックスとを含むものであってもよい。
In the semiconductor
セラミック層20において、多結晶セラミックスの平均結晶子サイズは3nm以上50nm以下である。好ましくはその上限は30nmであり、より好ましくは20nm、さらに好ましくは15nmである。またその好ましい下限は5nmである。
In the
「平均結晶子サイズ」は以下の方法で求めることができる。
まず、倍率40万倍以上で透過型電子顕微鏡(TEM)画像を撮影する。この画像において結晶子15個の円形近似による直径の平均値より算出した値を平均結晶子サイズとする。このとき、FIB加工時のサンプル厚みを30nm程度に十分薄くすれば、より明確に結晶子を判別することができる。撮影倍率は、例えば40万倍以上200万倍以下の範囲で適宜選択することができる。
"Average crystallite size" can be obtained by the following method.
First, a transmission electron microscope (TEM) image is taken at a magnification of 400,000 times or more. A value calculated from the average value of the diameters of 15 crystallites in this image obtained by circular approximation is taken as the average crystallite size. At this time, if the thickness of the sample during FIB processing is made sufficiently thin to about 30 nm, the crystallites can be distinguished more clearly. The imaging magnification can be appropriately selected within a range of, for example, 400,000 times or more and 2,000,000 times or less.
実施形態に係る半導体製造装置用部材の製造手順においては、まず、孔13が設けられた基材10を用意する。そして、基材10の形状を適宜な手段により整える。例えば、基材10には、ブラスト、物理的研磨、ケミカルメカニカルポリッシング、ラッピング及び化学的研磨の少なくともいずれかが施される。これにより、第1面11や孔13(第1孔部13a、第2孔部13b及び第3孔部13c)の算術平均高さSa(面粗さ)や形状を制御することができる。
In the procedure for manufacturing a member for a semiconductor manufacturing apparatus according to the embodiment, first, a
その後、基材10上に、セラミック層20を形成する。セラミック層20を形成した後に、仕上げの研磨を行う。研磨には、ブラスト、物理的研磨、ケミカルメカニカルポリッシング、ラッピング及び化学的研磨の少なくともいずれかを用いることができる。これにより、例えばセラミック層20(第1部分21の表面21s及び第2部分22の表面22s)、第2孔部13b及び第3孔部13cの算術平均高さSaや形状を制御することができる。
After that, the
なお、基材10上にセラミック層20を形成する方法は、例えば溶射、CVD、ALD(Atomic Layer Deposition)、PVD(Physical Vapor Deposition)、または、エアロゾルデポジション法などの方法を用いることができる。
As a method for forming the
基材10上にセラミック層20を形成するとき、例えばエアロゾルデポジション法、溶射、CVD、またはPVDを用いる場合は、第3孔部13cとなる部分にテープなどのマスクを設けた上でセラミック層20となる膜を成膜してもよい。成膜後にマスクを取り除くことで、セラミック層20が設けられずに露出した第2孔部13b及び第3孔部13cが形成される。または、マスクを施さずに成膜した後、研磨などによって膜の一部を取り除くことで、露出した第2孔部13b及び第3孔部13cを形成してもよい。
When forming the
セラミック層20の形成方法によっては、孔13の内周面13sである第3孔部13cには、第1面11に比べてセラミック層20が形成されにくい場合がある。すなわち、例えば、PVD、溶射、エアロゾルデポジション法など、第1面11側から原料粒子を基材10に供給して(例えば衝突させて)セラミック層を形成する方法の場合、第3孔部13cは、第1面11から離れており第1面11に対して傾斜しているため、第3孔部13cに原料粒子が到達しにくいなど、平面とは異なる状態で第3孔部13cに到達する場合がある。このような場合に、仮に第3孔部13cにセラミック層20が形成されると、第3孔部13c上に形成されたセラミック層20の品質(例えば緻密度、硬度など)は、第1面11上に形成されたセラミック層20の品質よりも低くなることがある。品質が低く脆弱なセラミック層20の一部は、基材からより脱離しやすくなり、パーティクルの発生源となる恐れがある。第3孔部13cにはセラミック層20を設けないことで、むしろパーティクルの発生を低減させることができる。
Depending on the method of forming the
第3孔部13cのように、孔13の内壁(垂直面)にはセラミック層が形成しにくいことがある。孔13の内部にセラミック層を設けた場合、孔13の内部のセラミック層の性状(例えば緻密度や膜厚)は、基材の第1面上に設けられたセラミック層の性状に比べて劣る場合があり、孔13の内部の脆弱なセラミック層がプラズマに腐食されるとパーティクルが発生する。また、例えば、性状の劣るセラミック層の機械的性質(例えば外力に対する強度、硬度または靱性など)は、基材の機械的性質よりも劣る。そのため、半導体製造装置用部材のハンドリングやメンテナンス時の物理的衝撃や接触によりパーティクルが生じる恐れがある。
It may be difficult to form a ceramic layer on the inner wall (vertical surface) of the
例えば、PVD、溶射、またはエアロゾルデポジション法などによって、セラミック層20を形成する場合、垂直な第2孔部13bには膜が形成されにくいため、第2孔部13bが長いことにより、孔内部への成膜を抑制することができる。
For example, when the
なお、エアロゾルデポジション法においては、材料となる微粒子を基材に衝突させて、衝突の衝撃によって微粒子を基材上で接合させ、層状構造物を形成する。一方、エアロゾルデポジション法においては、材料となる微粒子が衝突する基材の表面が粗いと、微粒子が基材上で接合・集積しにくくなり、層状構造物が形成されにくくなる。実施形態においては、第3孔部13cの算術平均高さSaが比較的大きいことにより、エアロゾルデポジション法によって第3孔部13c上に脆弱なセラミック層が形成されることをより確実に抑制することができる。したがって、パーティクルの発生を抑制することができる。
In the aerosol deposition method, fine particles as a material are made to collide with a base material, and the fine particles are joined on the base material by the impact of the collision to form a layered structure. On the other hand, in the aerosol deposition method, if the surface of the substrate against which the fine particles of the material collide is rough, the fine particles are less likely to join and accumulate on the substrate, making it difficult to form a layered structure. In the embodiment, since the arithmetic mean height Sa of the
このように、エアロゾルデポジション法を用いる場合には、例えば第3孔部13cの算術平均高さSaを制御することで、第3孔部13c上にセラミック層が形成されることを抑制できる。エアロゾルデポジション法を用いた場合には、成膜前のマスキングなどの工程を省略してもよいため、半導体製造装置用部材を製造しやすい。
Thus, when the aerosol deposition method is used, for example, by controlling the arithmetic mean height Sa of the
「エアロゾルデポジション法」は、脆性材料を含む微粒子をガス中に分散させた「エアロゾル」をノズルから基材に向けて噴射し、金属、ガラス、セラミックス、プラスチックなどの基材に微粒子を衝突させ、この衝突の衝撃により脆性材料微粒子に変形や破砕を起させしめてこれらを接合させ、基材上に微粒子の構成材料からなる層状構造物(膜状構造物ともいう)をダイレクトに形成させる方法である。 In the "aerosol deposition method", an "aerosol" in which fine particles containing brittle materials are dispersed in gas is sprayed from a nozzle toward the base material, causing the fine particles to collide with the base material such as metal, glass, ceramics, and plastic. A method in which the brittle material fine particles are deformed or crushed by the impact of this collision and joined together to directly form a layered structure (also called a film-like structure) made of the constituent materials of the fine particles on the base material. be.
この例では、例えばイットリア等の耐パーティクル性に優れたセラミック材料の微粒子とガスとの混合物であるエアロゾルを、基材10に向けて噴射し、層状構造物(セラミック層20)を形成する。
In this example, a layered structure (ceramic layer 20) is formed by injecting an aerosol, which is a mixture of fine particles of a ceramic material having excellent particle resistance such as yttria, and gas, toward the
エアロゾルデポジション法によれば、特に加熱手段や冷却手段などを必要とせず、常温で層状構造物の形成が可能であり、焼成体と同等以上の機械的強度を有する層状構造物を得ることができる。また、微粒子を衝突させる条件や微粒子の形状、組成などを制御することにより、層状構造物の密度や微構造、機械強度、電気特性などを多様に変化させることが可能である。 According to the aerosol deposition method, it is possible to form a layered structure at room temperature without requiring any particular heating means or cooling means, and it is possible to obtain a layered structure having mechanical strength equal to or greater than that of a fired body. can. Further, by controlling the particle collision conditions, particle shape, composition, etc., it is possible to variously change the density, microstructure, mechanical strength, electrical properties, etc. of the layered structure.
なお、本願明細書において「多結晶」とは、結晶粒子が接合・集積してなる構造体をいう。結晶粒子は、実質的にひとつで結晶を構成する。結晶粒子の径は、通常5ナノメートル(nm)以上である。但し、微粒子が破砕されずに構造物中に取り込まれる場合には、結晶粒子は、多結晶である。 In the specification of the present application, the term "polycrystalline" refers to a structure formed by joining and accumulating crystal grains. Crystal grains constitute a crystal substantially singly. The diameter of the crystal grains is usually 5 nanometers (nm) or more. However, if the fine particles are incorporated into the structure without being crushed, the crystal grains are polycrystalline.
また、本願明細書において「微粒子」とは、一次粒子が緻密質粒子である場合には、粒度分布測定や走査型電子顕微鏡などにより同定される平均粒径が5マイクロメータ(μm)以下のものをいう。一次粒子が衝撃によって破砕されやすい多孔質粒子である場合には、平均粒径が50μm以下のものをいう。 In the specification of the present application, "fine particles" refer to particles having an average particle size of 5 micrometers (μm) or less as identified by particle size distribution measurement, a scanning electron microscope, or the like, when the primary particles are dense particles. Say. When the primary particles are porous particles that are easily crushed by impact, they have an average particle size of 50 μm or less.
また、本願明細書において「エアロゾル」とは、ヘリウム、窒素、アルゴン、酸素、乾燥空気、これらを含む混合ガスなどのガス中に前述の微粒子を分散させた固気混合相体を指し、一部「凝集体」を含む場合もあるが、実質的には微粒子が単独で分散している状態をいう。エアロゾルのガス圧力と温度は任意であるが、ガス中の微粒子の濃度は、ガス圧を1気圧、温度を摂氏20度に換算した場合に、吐出口から噴射される時点において0.0003mL/L~5mL/Lの範囲内であることが層状構造物の形成にとって望ましい。 In the present specification, the term "aerosol" refers to a solid-gas mixed phase body in which the fine particles are dispersed in a gas such as helium, nitrogen, argon, oxygen, dry air, or a mixed gas containing these. Although it may include "aggregate", it substantially refers to a state in which fine particles are individually dispersed. The gas pressure and temperature of the aerosol are arbitrary, but the concentration of fine particles in the gas is 0.0003 mL/L at the time of ejection from the outlet when the gas pressure is 1 atm and the temperature is 20 degrees Celsius. A range of ~5 mL/L is desirable for layered structure formation.
エアロゾルデポジションのプロセスは、通常は常温で実施され、微粒子材料の融点より十分に低い温度、すなわち摂氏数100度以下で層状構造物の形成が可能であるところにひとつの特徴がある。
なお、本願明細書において「常温」とは、セラミックスの焼結温度に対して著しく低い温度で、実質的には0~100℃の環境をいい、20℃±10℃前後の室温がより一般的である。
The aerosol deposition process is usually carried out at room temperature, and one of its characteristics is that it enables the formation of a layered structure at a temperature sufficiently lower than the melting point of the fine particle material, that is, at several 100 degrees Celsius or less.
In the specification of the present application, "normal temperature" is a temperature significantly lower than the sintering temperature of ceramics, and substantially refers to an environment of 0 to 100 ° C., and a room temperature of around 20 ° C. ± 10 ° C. is more common. is.
層状構造物の原料となる粉体を構成する微粒子は、セラミックスや半導体などの脆性材料を主体とし、同一材質の微粒子を単独であるいは粒径の異なる微粒子を混合させて用いることができるほか、異種の脆性材料微粒子を混合させたり、複合させたりして用いることが可能である。また、金属材料や有機物材料などの微粒子を脆性材料微粒子に混合したり、脆性材料微粒子の表面にコーティングしたりして用いることも可能である。これらの場合でも、層状構造物の形成の主となるものは、脆性材料である。 The fine particles that make up the powder that is the raw material for the layered structure are mainly composed of brittle materials such as ceramics and semiconductors. brittle material fine particles can be mixed or combined for use. Moreover, it is also possible to mix fine particles of a metal material or an organic material with the fine particles of the brittle material, or to coat the surface of the fine particles of the brittle material. Even in these cases, it is the brittle material that mainly forms the layered structure.
この手法によって形成される複合構造物において、結晶性の脆性材料微粒子を原料として用いる場合、複合構造物の層状構造物の部分は、その結晶粒子サイズが原料微粒子のそれに比べて小さい多結晶体であり、その結晶は実質的に結晶配向性がない場合が多い。また、脆性材料結晶同士の界面には、ガラス層からなる粒界層が実質的に存在しない。また多くの場合、複合構造物の層状構造物部分は、基材(この例において基材10)の表面に食い込む「アンカー層」を形成する。このアンカー層が形成されている層状構造物は、基材に対して極めて高い強度で強固に付着して形成される。
In the composite structure formed by this method, when crystalline brittle material fine particles are used as a raw material, the layered structure portion of the composite structure is a polycrystalline body whose crystal grain size is smaller than that of the raw fine particles. and the crystals often have substantially no crystal orientation. Further, substantially no grain boundary layer composed of a glass layer exists at the interface between the brittle material crystals. Also, in many cases, the layered structure portion of the composite structure forms an "anchor layer" that digs into the surface of the substrate (
エアロゾルデポジション法により形成される層状構造物は、微粒子同士が圧力によりパッキングされ物理的な付着で形態を保っている状態のいわゆる「圧粉体」とは明らかに異なり、十分な強度を保有している。 The layered structure formed by the aerosol deposition method possesses sufficient strength, clearly different from the so-called "green compact" in which fine particles are packed together by pressure and maintain their shape by physical adhesion. ing.
エアロゾルデポジション法において、飛来してきた脆性材料微粒子が基材の上で破砕・変形を起していることは、原料として用いる脆性材料微粒子と、形成された脆性材料構造物の結晶子(結晶粒子)サイズとをX線回折法などで測定することにより確認できる。すなわち、エアロゾルデポジション法で形成された層状構造物の結晶子サイズは、原料微粒子の結晶子サイズよりも小さい。微粒子が破砕や変形をすることで形成される「ずれ面」や「破面」には、もともとの微粒子の内部に存在し別の原子と結合していた原子が剥き出しの状態となった「新生面」が形成される。表面エネルギーが高く活性なこの新生面が、隣接した脆性材料微粒子の表面や同じく隣接した脆性材料の新生面あるいは基材の表面と接合することにより層状構造物が形成されるものと考えられる。 In the aerosol deposition method, the flying brittle material particles are crushed and deformed on the base material. ) can be confirmed by measuring the size by an X-ray diffraction method or the like. That is, the crystallite size of the layered structure formed by the aerosol deposition method is smaller than the crystallite size of the raw material fine particles. In the "displacement surface" and "fracture surface" formed by crushing and deformation of fine particles, the atoms that were originally present inside the fine particles and bonded to other atoms are exposed "new surfaces" ” is formed. It is considered that the layered structure is formed by joining the newly generated surfaces with high surface energy and activity to the surfaces of adjacent brittle material fine particles, the newly generated surfaces of similarly adjacent brittle material, or the surface of the base material.
また、エアロゾル中の微粒子の表面に水酸基がほどよく存在する場合は、微粒子の衝突時に微粒子同士や微粒子と構造物との間に生じる局部のずれ応力などにより、メカノケミカルな酸塩基脱水反応が起き、これら同士が接合するということも考えられる。外部からの連続した機械的衝撃力の付加は、これらの現象を継続的に発生させ、微粒子の変形、破砕などの繰り返しにより接合の進展、緻密化が行われ、脆性材料からなる層状構造物が成長するものと考えられる。 In addition, when hydroxyl groups are moderately present on the surface of fine particles in the aerosol, a mechanochemical acid-base dehydration reaction occurs due to local shear stress generated between fine particles and between fine particles and structures when fine particles collide. , it is also conceivable that these are joined together. The application of continuous mechanical impact force from the outside causes these phenomena to occur continuously, and the repeated deformation and crushing of fine particles promotes bonding and densification, resulting in layered structures made of brittle materials. considered to grow.
例えば、セラミック層20がエアロゾルデポジション法により形成された場合、セラミック層20は、セラミック焼成体や溶射膜などと比較すると構成する結晶子サイズが小さく緻密な微構造を有する。これにより、実施形態に係る半導体製造装置用部材120の耐パーティクル性は、焼成体や溶射膜の耐パーティクル性よりも高い。また、実施形態に係る半導体製造装置用部材120がパーティクルの発生源になる確率は、焼成体や溶射膜などがパーティクルの発生源になる確率よりも低い。
For example, when the
本発明による半導体製造装置用部材120を、例えばエアロゾルデポジション法で製造する場合、それに用いる装置の一例について説明する。エアロゾルデポジション法に用いる装置は、チャンバと、エアロゾル供給部と、ガス供給部と、排気部と、配管と、により構成される。チャンバの内部には、例えば、基材10を配置するステージと、駆動部と、ノズルと、が配置される。駆動部によりステージに配置された基材10とノズルとの位置を相対的に変えることができる。このとき、ノズルと基材10との間の距離を一定にしてもよいし、可変にしてもよい。この例では、駆動部はステージを駆動させる態様を示しているが、駆動部がノズルを駆動させてもよい。駆動方向は例えば、XYZθ方向である。
When the
エアロゾル供給部は、配管によりガス供給部と接続される。エアロゾル供給部では、原料微粒子とガスとが混合されたエアロゾルを、配管を介してノズルに供給する。装置は、原料微粒子を供給する粉体供給部をさらに備える。粉体供給部はエアロゾル供給部内に配置されてもよいし、エアロゾル供給部とは別に配置されてもよい。また、エアロゾル供給部とは別に、原料微粒子とガスとを混合するエアロゾル形成部を備えていてもよい。ノズルから噴射される微粒子の量が一定となるように、エアロゾル供給部からの供給量を制御することで、均質な構造物を得ることができる。 The aerosol supply is connected to the gas supply by a pipe. The aerosol supply unit supplies an aerosol in which raw material fine particles and gas are mixed to a nozzle through a pipe. The apparatus further includes a powder supply unit that supplies raw material fine particles. The powder feeder may be arranged within the aerosol feeder or may be arranged separately from the aerosol feeder. In addition to the aerosol supply section, an aerosol formation section for mixing raw material fine particles and gas may be provided. A homogeneous structure can be obtained by controlling the supply amount from the aerosol supply unit so that the amount of fine particles injected from the nozzle is constant.
ガス供給部は、窒素ガス、ヘリウムガス、アルゴンガス、空気などを供給する。供給されるガスが空気の場合、例えば、水分や油分などの不純物が少ない圧縮空気を用いるか、空気から不純物を取り除く空気処理部をさらに設けることが好ましい。 The gas supply unit supplies nitrogen gas, helium gas, argon gas, air, or the like. When the gas to be supplied is air, it is preferable to use, for example, compressed air with less impurities such as moisture and oil, or to further provide an air processing section for removing impurities from the air.
次に、エアロゾルデポジション法に用いる装置の動作の一例について説明する。チャンバ内のステージに基材10を配置した状態で、真空ポンプなどの排気部により、チャンバ内を大気圧以下、具体的には数百Pa程度に減圧する。一方、エアロゾル供給部の内圧をチャンバの内圧よりも高く設定する。エアロゾル供給部の内圧は、例えば、数百~数万Paである。粉体供給部を大気圧としてもよい。チャンバとエアロゾル供給部との差圧などにより、ノズルからの原料粒子の噴射速度が亜音速~超音速(50~500m/s)の領域となるように、エアロゾル中の微粒子を加速させる。噴射速度は、ガス供給部から供給されるガスの流速、ガス種、ノズルの形状、配管の長さや内径、排気部の排気量などにより制御される。例えば、ノズルとして、ラバルノズルなどの超音速ノズルを用いることもできる。ノズルから高速で噴射されたエアロゾル中の微粒子は、基材10に衝突し、粉砕または変形して基材10上に構造物(セラミック層20)として堆積される。基材10とノズルとの相対的な位置を変えることにより、所定面積を有する構造物(セラミック層20)を基材10上に備えた複合構造物(半導体製造装置用部材120)が形成される。
Next, an example of the operation of the device used for the aerosol deposition method will be described. With the
また、ノズルから噴射される前に、微粒子の凝集を解くための解砕部を設けてもよい。解砕部における解砕方法は、任意の方法を選択することができる。例えば、振動、衝突などの機械的解砕、静電気、プラズマ照射、分級、等公知の方法が挙げられる。 Further, a crushing section may be provided for breaking up aggregation of the fine particles before being jetted from the nozzle. Any method can be selected as the crushing method in the crushing section. Examples thereof include known methods such as mechanical disintegration such as vibration and collision, static electricity, plasma irradiation, and classification.
(第2実施形態)
図5(a)及び図5(b)は、第2実施形態に係る半導体製造装置用部材の一部を例示する断面図である。
(Second embodiment)
5(a) and 5(b) are cross-sectional views illustrating a part of a member for a semiconductor manufacturing apparatus according to the second embodiment.
図5(a)に表した半導体製造装置用部材120dには、半導体製造装置用部材120と同様の説明を適用することができる。ただし、第1部分21の表面の算術平均高さSaは、第2部分22の表面の算術平均高さSaよりも小さくなくてもよいし、半導体製造装置用部材120と同様でもよい。また、第3孔部13cの算術平均高さSaは、第1部分21、第2部分22の表面の算術平均高さSaより大きくなくてもよいし、半導体製造装置用部材120と同様でもよい。
The same description as the
図5(a)に表したように、半導体製造装置用部材120dは、複合構造物30を有する。複合構造物とは、基材と、基材表面上に設けられた構造物(例えば層又は膜)と、を備えたものをいう。複合構造物30は、基材10と、セラミック層20と、を含む。この例では、複合構造物30は、基材10とセラミック層20との積層体である。なお、実施形態において、基材10及びセラミック層20のそれぞれは、複数の層を含む積層構造を有していてもよい。
As shown in FIG. 5A, the semiconductor
図5(a)に表したように、複合構造物30は、第1主面311と、第1主面311とは反対側の第2主面312と、を有する。例えば、第1主面311は、セラミック層20の第1部分の表面21sであり、第2主面312は、基材10の第2面12である。また、複合構造物30には、少なくとも1つの貫通孔313が設けられている。貫通孔313は、Z方向に延び、基材10とセラミック層20とを貫通している。例えば、1つの貫通孔313が、複合構造物30の中央に設けられる。ただし、貫通孔313は、複合構造物30の中央でなくてもよいし、複数設けられてもよい。
As shown in FIG. 5( a ), the
貫通孔313は、Z方向に沿ってみたときに、例えば円形である。貫通孔313(貫通孔の内周面313s)は、第1孔領域313aと、第2孔領域313bと、第3孔領域313cと、を有する。第1孔領域313a、第2孔領域313b及び第3孔領域313cは、それぞれ露出しており、プラズマと接するように設けられている。内周面313sは、貫通孔313を規定する複合構造物30の内周表面である。内周面313sは、貫通孔313の内側を向き、X-Y平面と交差する。
The through-
第1孔領域313aは、内周面313sのうち第1主面311の近傍に位置し、第1主面311と隣接する領域である。第1孔領域313aは、第1主面311と連続している。第1孔領域313aは、Z方向において第1主面311と第2主面312との間に位置する。第1孔領域313aは、第1主面311に対して平行ではなく、第1主面311及びZ方向と交差する傾斜面である。第1孔領域313aは、Z方向に平行に延びる面であってもよい。Z方向に平行な断面において、第1孔領域313aは、直線状でもよいし、湾曲していてもよい。Z方向に沿ってみたときに(すなわちX-Y平面に投影したときに)、第1孔領域313aは、例えば第1主面311に囲まれた環状である。
The
第2孔領域313bは、Z方向において、第1孔領域313aと第2主面312との間に位置する。言い換えれば、第2孔領域313bのZ方向における位置は、第1孔領域313aのZ方向における位置と、第2主面312のZ方向における位置と、の間である。例えば、第2孔領域313bは、内周面313sのうち第2主面312の近傍に位置し、第2主面312と隣接する領域である。第2孔領域313bは、第2主面312と連続していてもよい。第2孔領域313bは、Z方向に延びており、例えばZ方向に対して平行である。第2孔領域313bは、例えば第2主面312に略垂直な垂直面である。Z方向に沿って見たときに、第2孔領域313bは、例えば第1孔領域313aの内側に位置する環状である。
The
第3孔領域313cは、Z方向において、第1孔領域313aと第2孔領域313bとの間に位置する。言い換えれば、第3孔領域313cのZ方向における位置は、第1孔領域313aのZ方向における位置と、第2孔領域313bのZ方向における位置と、の間である。第3孔領域313cは、内周面313sのうち第1孔領域313aと連続した領域である。第3孔領域313cは、第1面11に対して平行ではなく、第1面11及びZ方向と交差する傾斜面である。第3孔領域313cは、Z方向に延びる面であってもよい。Z方向に平行な断面において、第3孔領域313cは、直線状でもよいし、湾曲していてもよい。Z方向に沿ってみたときに、第3孔領域313cは、例えば、第1孔領域313aに囲まれ第1孔領域313aと接する環状であり、第3孔領域313cの内側に第2孔領域313bが位置する。第3孔領域313cと第2孔領域313bとは連続していてもよい。
The
図5(a)の例では、貫通孔313の第1孔領域313aは、セラミック層20の第2部分22の表面22sであり、第2孔領域313bは、基材10の孔13の第2孔部13bであり、第3孔領域313cは、基材10の孔13の第3孔部13cである。複合構造物30の貫通孔313の一部は、基材10の孔13の少なくとも一部である。具体的には、貫通孔313の一部は、基材10の孔13の一部を規定する第2孔部13b及び第3孔部13cによって規定されている。
In the example of FIG. 5( a ), the
第3孔領域313cの硬度は、第1孔領域313aの硬度よりも高い。例えば、第3孔領域313cは、第1孔領域313aよりも摩耗しにくい。図5(a)の例では、基材10の第3孔部13cの硬度は、セラミック層20の表面22sの硬度よりも高い。例えば、基材10の材料の硬度は、セラミック層20の材料の硬度よりも高い。これにより、第3孔領域313cの硬度を、第1孔領域313aの硬度よりも高くすることができる。具体的には、セラミック層20の第1部分21及び第2部分22の材料には、希土類元素の酸化物、希土類元素のフッ化物および希土類元素の酸フッ化物の少なくともいずれかを用いることができる。希土類元素は、Y、Sc、Yb、Ce、Pr、Eu、La、Nd、Pm、Sm、Gd、Tb、Dy、Ho、Er、Tm、およびLuからなる群から選択される少なくとも一種である。また、基材10の材料には、酸化アルミニウム(Al2O3)、酸化ジルコニウム(ZrO2)及び窒化アルミニウム(AlN)の少なくともいずれかを用いることができる。
The hardness of the
第3孔領域313cは、第1孔領域313aよりも貫通孔313の内側に位置する。例えば、半導体製造装置用部材のハンドリング時において、貫通孔313に位置決めピンなどの治具が挿入された場合、第3孔領域313cが治具と物理的に接触する可能性は、第1孔領域313aが治具と物理的に接触する可能性よりも高い。また、例えば、半導体製造装置用部材のメンテナンス時において、第1孔領域313aおよび第3孔領域313cが洗浄パッドと接触した場合、角θβが角θαよりも小さいと、第3孔領域313cは、第1孔領域313aよりも摩耗しやすい恐れがある。例えば、角θβが角θαよりも小さい場合、第3孔領域313cと第2孔領域313bとの境界の角部付近は、第1孔領域313aと第1主面311との境界の角部付近よりも力が集中しやすく、摩耗しやすい恐れがある。
The
これに対して、実施形態においては、第3孔領域313cの硬度が比較的高いことにより、半導体製造装置用部材のメンテナンスまたはハンドリング時における物理的な接触によって、第3孔領域313cにダメージが生じることを抑制できる。これにより、パーティクルが発生することを抑制することができる。
On the other hand, in the embodiment, since the hardness of the
図5(b)に表した半導体製造装置用部材120eは、セラミック層20が第3部分23を有する点において、半導体製造装置用部材120dと異なる。半導体製造装置用部材120eにおいては、第3孔領域313cは、第3部分23の表面23sである。これ以外については、半導体製造装置用部材120eには、半導体製造装置用部材120dと同様の説明を適用できる。
A semiconductor
セラミック層20の第3部分23は、第3孔部13c上に設けられ、第3孔部13cと接している。第3部分23は、第2部分22から連続して設けられている。第3部分23の表面23sは、プラズマと直接接する。つまり、表面23sは、第3部分23の第3孔部13cと接する面とは反対側の面であり、チャンバ110内に露出するように設けられている。この例では、第1孔部13a及び第3孔部13cがセラミック層20に覆われており、プラズマと直接接しないようになっている。これにより、基材の孔13の第1孔部13a及び第3孔部13cからのパーティクルの発生を抑制することができる。一方、図5(a)の例のように、第3孔部13cにセラミック層20を設けない場合には、性状の劣るセラミック層20が第3孔部13cに形成されることを抑制することができ、セラミック層20からのパーティクルの発生をより抑制することができる。
The
図5(b)の例では、貫通孔313の第1孔領域313aは、セラミック層20の第2部分22の表面22sであり、第2孔領域313bは、基材10の孔13の第2孔部13bであり、第3孔領域313cは、セラミック層20の第3部分23の表面23sである。この例でも、複合構造物30の貫通孔313の一部は、基材10の孔13の少なくとも一部である。具体的には、貫通孔313の一部は、基材10の孔13の一部を規定する第2孔部13bによって規定されている。
In the example of FIG. 5B, the
半導体製造装置用部材120eにおいても、第3孔領域313cの硬度は、第1孔領域313aの硬度よりも高い。すなわち、セラミック層20の第3部分23の表面23sの硬度は、セラミック層20の第2部分22の表面22sの硬度よりも高い。これにより、半導体製造装置用部材のメンテナンスまたはハンドリング時における物理的な接触によって、第3孔領域313cにダメージが生じることを抑制できる。これにより、パーティクルが発生することを抑制することができる。
Also in the semiconductor
例えば、第3部分23の材料は、第2部分22の材料と異なり、第3部分23の材料の硬度は、第2部分22の材料の硬度よりも高い。これにより、第3孔領域313cの硬度を第1孔領域313aの硬度よりも高くすることができる。例えば、第3部分23の材料には、希土類元素の酸化物、希土類元素のフッ化物および希土類元素の酸フッ化物の少なくともいずれかを用いることができる。希土類元素は、Y、Sc、Yb、Ce、Pr、Eu、La、Nd、Pm、Sm、Gd、Tb、Dy、Ho、Er、Tm、およびLuからなる群から選択される少なくとも一種である。第3部分23の組成と第2部分22の組成とを異ならせることにより、第3部分23の硬度と第2部分22の硬度とを異ならせることができる。
For example, the material of the
テープなどのマスキングを用いることで、第2部分22となる膜及び第3部分23となる膜のそれぞれを、所望の範囲に設けることができる。例えば、第1孔部13aまたは第2部分22上にマスクを設けた状態で、第3孔部13c上に第3部分23となる膜を成膜する。また、例えば、第3孔部13cまたは第3部分23上にマスクを設けた状態で、第1孔部13a上に第2部分22となる膜を成膜する。これにより、第1孔部13a及び第3孔部13c上に別々の膜を形成することができ、第3部分23の材料と第2部分22の材料とを異ならせることができる。これにより、第3部分23の硬度と第2部分22の硬度とを異ならせることができる。マスキングを用いずに、成膜後に膜の一部を研磨などによって取り除くことによって、第1孔部13a及び第3孔部13c上に別々の膜を設けてもよい。
By using masking such as tape, the film to be the
例えば、第3部分23の緻密度は、第2部分22の緻密度よりも高い。これにより、第3孔領域313cの硬度を第1孔領域313aの硬度よりも高くすることができる。例えば、第2部分22及び第3部分23となる1つの膜を成膜した後に、その膜の一部に表面改質処理を施すことで、第2部分22及び第3部分23を形成することができる。表面改質処理の一例としては、膜の表面から所定の深さの範囲にエネルギーを与えて溶融させた後、その範囲を冷却して溶融固化膜を形成する方法が挙げられる。表面改質処理によって形成された溶融固化膜は、表面改質処理が施されていない領域に比べて、空隙が少なく、表面が平坦化された緻密な膜となる。表面改質処理には、選択的に表面を熱溶融できる方法を用いてもよい。具体的には、表面改質処理は、レーザアニール処理またはプラズマジェット処理が挙げられる。例えば、表面改質処理が施された範囲が第3部分23となり、表面改質処理が施されていない範囲が第2部分22となる。
For example, the denseness of the
第3部分23の成膜条件と第2部分22の成膜条件とを異ならせてもよい。これにより、第3部分23の緻密度と第2部分22の緻密度とを異ならせる、または、第3部分23の硬度と第2部分22の硬度とを異ならせることができる。この成膜条件は、エアロゾルデポジション法を用いる場合、ガス供給部から供給されるガスの流量、流速またはガス種などが挙げられる。成膜条件は、ノズルから噴出されたエアロゾルが基材に衝突する角度でもよい。
The film forming conditions for the
なお、本実施形態においては、必ずしも第1孔部13a及び第3孔部13c上にセラミック層20が設けられなくてもよい。第1孔領域313aは基材10の表面でもよい。基材表面の一部の硬度を、表面処理(例えば被膜または改質処理)などによって、適宜調節してもよい。
In addition, in the present embodiment, the
図6(a)及び図6(b)は、半導体製造装置用部材の一部を例示する断面図である。 図6(a)、図6(b)は、それぞれ、半導体製造装置用部材の基材10を表す。図6(a)に示した基材10の構成は、図2に関して前述した基材10と同様である。図6(a)の基材10においては、角θαは150°である。
6A and 6B are cross-sectional views illustrating a part of the member for semiconductor manufacturing equipment. 6(a) and 6(b) respectively show the
図6(b)に示した基材10においては、角θαは120°である。図6(b)の基材10は、傾斜面13acの形状(長さ及び角度)及び第2孔部13bの長さにおいて、図6(a)の基材10と異なる。これ以外については、図6(b)の基材10の構成は、図6(a)の基材10と同様である。
In the
図6(a)に表した基材10においては、角θαは、角θβよりも大きい。図6(b)に表した基材10においては、角θαは、角θβよりも小さい。図6(a)の基材10の第2孔部13bのZ方向の長さLnは、図6(b)の基材10の第2孔部13bのZ方向の長さLnよりも長い。このように、基材10の厚さを一定とすると、角θαが角θβよりも大きい場合、第2孔部13bのZ方向の長さを長くしやすい。
In the
図6(a)及び図6(b)には、近接円PCを示す。近接円PCは、第1面11と傾斜面13acとが形成するエッジ部(境界14)に近接する。近接円PCは、図6(a)及び図6(b)のようなZ方向に平行な断面において、第1面11と傾斜面13acとに接する円である。図6(a)での近接円PCの中心pのX方向の位置と、境界14のX方向の位置と、の間の距離(距離t2)と、図6(b)での近接円PCの中心pのX方向の位置と、境界14のX方向の位置と、の間の距離(距離t2)とは一致している。つまり、図6(a)及び図6(b)において、境界14同士のX方向における位置を一致させた場合、中心p同士のX方向における位置が一致している。このとき、図6(a)及び図6(b)に示す傾斜の幅tは、一定としている。すなわち、図6(a)の幅tと図6(b)の幅tとは、互いに等しい。図6(a)に示す近接円PCの半径Rを、rとすると、図6(b)に示す近接円PCの半径Rは、0.47rである。
6(a) and 6(b) show the close circle PC. The close circle PC is close to the edge portion (boundary 14) formed by the
ここで、傾斜の幅tは、所定距離t1と距離t2との和である。図6(a)において、所定距離t1は、境界14から第2孔部13bまでのX方向における距離である。所定距離t1は、一定である。すなわち、図6(a)の所定距離t1と図6(b)の所定距離t1とは、互いに等しい。傾斜の幅tは、近接円PCの中心pと、図6(a)における第2孔部13bと、の間のX方向に沿った距離である。
Here, the width t of the slope is the sum of the predetermined distance t1 and the distance t2. In FIG. 6A, the predetermined distance t1 is the distance in the X direction from the
図7は、半導体製造装置用部材の応力を例示するグラフ図である。
図7は、近接円PCの半径Rと、半導体製造装置用部材に生じる応力Sと、の関係の計算結果を例示する。すなわち、図7は、図2と同様の半導体製造装置用部材において、図6(a)及び図6(b)と同様に基材10の近接円PCの半径Rを変化させたときの、応力Sの変化を示す。より具体的には、基材10において、距離t2(近接円PCの中心pのX方向における位置、境界14のX方向における位置)及び基材10の厚さを一定として、角θαを変化させる。これにより、半径R、第2孔部13bのZ方向の長さ、及び傾斜面13acの形状(長さ及び角度)が変化した場合の、境界14上に形成されたセラミック層20に生じる応力Sを計算する。なお、角θαは90°よりも大きいものとしており、このとき半径R>0.27rである。
FIG. 7 is a graph illustrating the stress of the member for semiconductor manufacturing equipment.
FIG. 7 illustrates calculation results of the relationship between the radius R of the close circle PC and the stress S generated in the member for semiconductor manufacturing equipment. That is, FIG. 7 shows the stress when the radius R of the proximal circle PC of the
応力Sは、第1部分21と第2部分22との接続部(すなわち境界14上に形成されたセラミック層20)に生じる応力(例えば残留応力)の計算結果である。例えば、応力Sの大きさは、境界14上のセラミック層20の表面における電界強度に対応する。
The stress S is a calculation result of stress (for example, residual stress) occurring in the connecting portion between the
角θαが大きくなると、近接円PCの半径Rが大きくなる。図7に表したように、半径Rが大きくなると、応力Sが小さくなる。例えば、図6(a)のように角θαが150°のときの半径Rをrとし、そのときの応力Sをs程度とする。図6(b)のように角θαが120°の場合には半径Rが0.47rであり、そのときの応力Sは1.7s程度と算出される。すなわち、図6(a)の例においては、図6(b)の例に比べて、応力集中を抑制することができ、1.7倍程度、応力が低減する。つまり、角θαを大きくすることで、応力集中を緩和することができる。角θαは、例えば150°以上、より好ましくは160°以上である。 As the angle θα increases, the radius R of the circle of approximation PC increases. As shown in FIG. 7, the stress S decreases as the radius R increases. For example, let r be the radius R when the angle θα is 150° as shown in FIG. 6A, and let S be the stress S at that time. When the angle θα is 120° as shown in FIG. 6B, the radius R is 0.47r, and the stress S at that time is calculated to be approximately 1.7s. That is, in the example of FIG. 6(a), the stress concentration can be suppressed compared to the example of FIG. 6(b), and the stress is reduced by about 1.7 times. That is, by increasing the angle θα, the stress concentration can be alleviated. The angle θα is, for example, 150° or more, more preferably 160° or more.
例えば、傾斜面13acを、Z方向に対して平行な断面において直線状とする。傾斜面13acがZ方向に平行な断面において湾曲していると、傾斜面13acまたは傾斜面13ac上のセラミック層20に電界が集中し、パーティクルが発生することがある。これに対して、傾斜面13acがZ方向に平行な断面において直線状である場合には、傾斜面13acまたは傾斜面13ac上のセラミック層20における電界集中をより緩和することができる。
For example, the inclined surface 13ac is linear in a cross section parallel to the Z direction. If the inclined surface 13ac is curved in a cross section parallel to the Z direction, an electric field may be concentrated on the inclined surface 13ac or the
なお、例えば、半径Rが0.3rの場合に応力Sは2.5s程度であり、半径Rが0.7rの場合に応力Sは1.2s程度である。 For example, when the radius R is 0.3r, the stress S is about 2.5s, and when the radius R is 0.7r, the stress S is about 1.2s.
図8は、半導体製造装置用部材における耐パーティクル性の評価を例示する表である。 サンプル1~5は、それぞれ、図2に関して説明した半導体製造装置用部材120と同様である。図8に表したように、サンプル1~5においては、第1部分21の算術平均高さSa、第2部分22の算術平均高さSa、及び第3孔部13cの算術平均高さSaの少なくともいずれかを変化させている。サンプル1~5において、算術平均高さSa以外(例えば角θα、角θβ、基材10の厚さなど)は一定である。
FIG. 8 is a table illustrating evaluation of particle resistance in members for semiconductor manufacturing equipment. Samples 1 to 5 are the same as the semiconductor
サンプル1において、第1部分21の算術平均高さSaは0.03μm、第2部分22の算術平均高さSaは0.06μm、第3孔部13cの算術平均高さSaは0.2μmである。
サンプル2において、第1部分21の算術平均高さSaは0.03μm、第2部分22の算術平均高さSaは0.12μm、第3孔部13cの算術平均高さSaは0.5μmである。
サンプル3において、第1部分21の算術平均高さSaは0.06μm、第2部分22の算術平均高さSaは0.35μm、第3孔部13cの算術平均高さSaは0.3μmである。
サンプル4において、第1部分21の算術平均高さSaは0.08μm、第2部分22の算術平均高さSaは0.81μm、第3孔部13cの算術平均高さSaは0.85μmである。
サンプル5において、第1部分21の算術平均高さSaは0.15μm、第2部分22の算術平均高さSaは0.41μm、第3孔部13cの算術平均高さSaは0.2μmである。
In sample 1, the arithmetic mean height Sa of the
In sample 2, the arithmetic mean height Sa of the
In sample 3, the arithmetic average height Sa of the
In sample 4, the arithmetic mean height Sa of the
In sample 5, the arithmetic average height Sa of the
また、図8は、各サンプルにおける、比R21と比R31とを表す。比R21は、第1部分21の算術平均高さSaに対する、第2部分22の算術平均高さSaの割合である。比31は、第1部分21の算術平均高さSaに対する、第3孔部13cの算術平均高さSaの割合である。
FIG. 8 also shows the ratio R21 and the ratio R31 in each sample. The ratio R21 is the ratio of the arithmetic mean height Sa of the
また、図8は、各サンプルにおける耐パーティクル性を「◎」「○」または「×」で表す。耐パーティクル性の評価においては、サンプルにプラズマを照射し、プラズマ照射前の算術平均高さSaと、プラズマ照射後の短術平均高さSaとの差を評価する。当該プラズマ照射の条件は、以下である。プラズマエッチング装置として、誘導結合型プラズマ反応性イオンエッチング装置(Muc-21 Rv-Aps-Se/住友精密工業製)を使用する。プラズマエッチングの条件は、電源出力としてICP(Inductively Coupled Plasma:誘導結合プラズマ)の出力を1500Wとし、バイアス出力を750Wとし、プロセスガスとしてCHF3ガス100ccmとO2ガス10ccmとの混合ガスを使用し、圧力を0.5Paとし、プラズマエッチング時間を1時間とする。 Also, in FIG. 8, the particle resistance of each sample is represented by "⊚", "◯" or "x". In the evaluation of the particle resistance, the sample is irradiated with plasma, and the difference between the arithmetic mean height Sa before plasma irradiation and the short arithmetic mean height Sa after plasma irradiation is evaluated. The plasma irradiation conditions are as follows. As a plasma etching device, an inductively coupled plasma reactive ion etching device (Muc-21 Rv-Aps-Se/manufactured by Sumitomo Seimitsu Kogyo Co., Ltd.) is used. Plasma etching conditions were as follows: ICP (Inductively Coupled Plasma) power output was 1500 W, bias output was 750 W, and a mixed gas of 100 ccm CHF3 gas and 10 ccm O2 gas was used as process gas. , the pressure is 0.5 Pa, and the plasma etching time is 1 hour.
「◎」は、第1部分21及び第2部分22及び第3孔部13cのすべてにおいて、プラズマ照射による算術平均高さSaの変化が小さいことを表す。「○」は、第1部分21及び第2部分22及び第3孔部13cのうちの2つ以上において、プラズマ照射による算術平均高さSaの変化が小さいこと表す。「×」は、「◎」及び「○」以外の耐パーティクル性を表す。
"A" indicates that the change in the arithmetic mean height Sa due to plasma irradiation is small in all of the
既に述べたように、例えば、第2部分22の表面22sの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaの2倍以上10倍以下、より好ましくは5倍以下である。言い換えれば、比R21は、2.0以上10以下、より好ましくは5.0以下である。図8に表したように、比R21が5.8であるサンプル3の耐パーティクル性は、比R21が10.1であるサンプル4の耐パーティクル性よりも高い。比R21が2.0であるサンプル1及び比R21が4.0であるサンプル2の耐パーティクル性は、サンプル3の耐パーティクル性よりも高い。
As already described, for example, the arithmetic mean height Sa of the
また、既に述べたように、例えば、第3孔部13cの算術平均高さSaは、第1部分21の表面21sの算術平均高さSaの2倍よりも大きい。言い換えれば、比R31は2.0より大きい。図8に表したように、比R31が6.7であるサンプル1、比R31が16.7であるサンプル2、および比R31が5.0であるサンプル3の耐パーティクル性は、比R31が1.3であるサンプル5の耐パーティクル性よりも高い。
Also, as already described, for example, the arithmetic mean height Sa of the
なお、図2~図6(b)に関して説明した半導体製造装置用部材の各断面は、孔13のX-Y平面における中心を通る断面でよい。
2 to 6B may be cross sections passing through the center of the
本願明細書において、「垂直」及び「平行」は、厳密な垂直及び厳密な平行だけではなく、例えば製造工程におけるばらつきなどを含むものであり、実質的に垂直及び実質的に平行であれば良い。 In the present specification, "perpendicular" and "parallel" include not only strict perpendicularity and strict parallelism, but also variations in the manufacturing process, for example, and may be substantially perpendicular and substantially parallel. .
以上、本発明の実施の形態について説明した。しかし、本発明はこれらの記述に限定されるものではない。前述の実施の形態に関して、当業者が適宜設計変更を加えたものも、本発明の特徴を備えている限り、本発明の範囲に包含される。例えば、半導体製造装置用部材、半導体製造装置などが備える各要素の形状、寸法、材質、配置、設置形態などは、例示したものに限定されるわけではなく適宜変更することができる。
また、前述した各実施の形態が備える各要素は、技術的に可能な限りにおいて組み合わせることができ、これらを組み合わせたものも本発明の特徴を含む限り本発明の範囲に包含される。
The embodiments of the present invention have been described above. However, the invention is not limited to these descriptions. Appropriate design changes made by those skilled in the art with respect to the above embodiments are also included in the scope of the present invention as long as they have the features of the present invention. For example, the shape, size, material, arrangement, installation form, and the like of each element included in the semiconductor manufacturing apparatus member, semiconductor manufacturing apparatus, etc. are not limited to those illustrated and can be changed as appropriate.
Moreover, each element provided in each of the above-described embodiments can be combined as long as it is technically possible, and a combination of these is also included in the scope of the present invention as long as it includes the features of the present invention.
10、10a~10c 基材、 11 第1面、 12 第2面、 13 孔、 13a 第1孔部、 13ac 傾斜面、 13b 第2孔部、 13c 第3孔部、 13s 内周面、 14、15 境界、 16a 第1領域、 16b 第2領域、 16c 境界、 17 境界、 20 セラミック層、 21 第1部分、 21s 表面、 22 第2部分、 22s 表面、 23 第3部分、 23s 表面、 30 複合構造物、 θα、θβ、θ1~θ4 角、 100 半導体製造装置、 110 チャンバ、 111 内壁、 111b 下側内壁、 111u 上側内壁、 120、120a~120e 半導体製造装置用部材、 160 静電チャック、 191 領域、 210 ウェーハ、 221 パーティクル、 311 第1主面、 312 第2主面、 313 貫通孔、 313a 第1孔領域、 313b 第2孔領域、 313c 第3孔領域、 313s 内周面、 L1~L3 線分、 T21、T22 厚さ、 e1~e4 端部、 P1~P3 部分
10, 10a to
Claims (10)
第1面と、前記第1面とは反対側の第2面と、前記第1面及び前記第2面を貫通する少なくとも1つの孔と、を含む基材と、
前記基材の少なくとも前記第1面上に露出するように設けられ耐プラズマ性を有するセラミック層と、
を備え、
前記孔は、
前記第1面と連続し、前記第1面から前記第2面に向かう第1方向に対して傾斜した傾斜面と、
前記第1方向において前記第2面と前記傾斜面との間に位置し、前記第1方向に沿って延びる垂直面と、
を有し、
前記セラミック層は、前記第1面上と、前記傾斜面上と、に設けられており、
前記傾斜面上のセラミック層の厚さは、前記第1面上のセラミック層の厚さよりも小さく、
前記第1面と前記傾斜面とのなす角は、前記垂直面と前記傾斜面とのなす角よりも大きい、半導体製造装置用部材。 A semiconductor manufacturing equipment member used in a chamber of a semiconductor manufacturing equipment,
a substrate comprising a first surface, a second surface opposite the first surface, and at least one hole extending through the first surface and the second surface;
a plasma-resistant ceramic layer provided so as to be exposed on at least the first surface of the base material;
with
The holes are
an inclined surface continuous with the first surface and inclined with respect to a first direction from the first surface to the second surface;
a vertical surface positioned between the second surface and the inclined surface in the first direction and extending along the first direction;
has
The ceramic layer is provided on the first surface and on the inclined surface,
the thickness of the ceramic layer on the inclined surface is smaller than the thickness of the ceramic layer on the first surface;
A member for a semiconductor manufacturing apparatus, wherein an angle formed by the first surface and the inclined surface is larger than an angle formed by the vertical surface and the inclined surface.
請求項1~9のいずれか1つに記載の半導体製造装置用部材と、
を備えた半導体製造装置であって、
前記チャンバは、プラズマが生成される空間を形成する内壁を有し、
前記半導体製造装置用部材の前記セラミック層は、前記内壁の少なくとも一部を構成する、半導体製造装置。 a chamber;
A member for a semiconductor manufacturing apparatus according to any one of claims 1 to 9;
A semiconductor manufacturing apparatus comprising
The chamber has an inner wall forming a space in which plasma is generated;
The semiconductor manufacturing apparatus, wherein the ceramic layer of the member for a semiconductor manufacturing apparatus constitutes at least part of the inner wall.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/701,855 US11749507B2 (en) | 2021-04-21 | 2022-03-23 | Semiconductor manufacturing apparatus member and semiconductor manufacturing apparatus |
KR1020220038619A KR102612460B1 (en) | 2021-04-21 | 2022-03-29 | Member for semiconductor manufacturing apparatus and semiconductor manufacturing apparatus |
JP2022186256A JP2023022145A (en) | 2021-04-21 | 2022-11-22 | Member for semiconductor manufacturing apparatus and semiconductor manufacturing apparatus |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021072042 | 2021-04-21 | ||
JP2021072042 | 2021-04-21 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022186256A Division JP2023022145A (en) | 2021-04-21 | 2022-11-22 | Member for semiconductor manufacturing apparatus and semiconductor manufacturing apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022166811A JP2022166811A (en) | 2022-11-02 |
JP7197036B2 true JP7197036B2 (en) | 2022-12-27 |
Family
ID=83606893
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022011206A Active JP7197036B2 (en) | 2021-04-21 | 2022-01-27 | Components for semiconductor manufacturing equipment and semiconductor manufacturing equipment |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP7197036B2 (en) |
CN (1) | CN115223836A (en) |
TW (1) | TWI804185B (en) |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000058510A (en) | 1998-07-31 | 2000-02-25 | Hitachi Chem Co Ltd | Electrode plate for plasma etching |
JP2002110655A (en) | 2000-10-04 | 2002-04-12 | Daido Steel Co Ltd | Jig for fixing rie substrate |
JP2012057251A (en) | 2010-08-13 | 2012-03-22 | Toshiba Corp | Protective film, method for forming the same, apparatus for manufacturing semiconductor, and plasma treatment apparatus |
JP2012060101A (en) | 2010-08-12 | 2012-03-22 | Toshiba Corp | Gas supply member, plasma processing device, and yttria containing film formation method |
JP2013041872A (en) | 2011-08-11 | 2013-02-28 | Tokyo Electron Ltd | Plasma processing apparatus |
JP2015529395A (en) | 2012-08-23 | 2015-10-05 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | Method and hardware for cleaning a UV chamber |
JP2016028379A (en) | 2014-07-10 | 2016-02-25 | 東京エレクトロン株式会社 | Plasma processing device part, plasma processing device, and method for manufacturing part for plasma processing device |
JP2017114724A (en) | 2015-12-24 | 2017-06-29 | Toto株式会社 | Plasma resistant member |
JP2018046278A (en) | 2016-09-13 | 2018-03-22 | Toto株式会社 | Members for semiconductor manufacturing apparatus |
JP2018107313A (en) | 2016-12-27 | 2018-07-05 | 東京エレクトロン株式会社 | Gas supply device, plasma processing device, and manufacturing method of gas supply device |
JP2019207912A (en) | 2018-05-28 | 2019-12-05 | 東京エレクトロン株式会社 | Upper electrode assembly, processing apparatus, and manufacturing method of upper electrode assembly |
JP2020141128A (en) | 2019-02-27 | 2020-09-03 | Toto株式会社 | Member for semiconductor manufacturing device, semiconductor manufacturing device having the same, and display manufacturing device |
-
2022
- 2022-01-27 JP JP2022011206A patent/JP7197036B2/en active Active
- 2022-02-07 TW TW111104377A patent/TWI804185B/en active
- 2022-04-06 CN CN202210355466.8A patent/CN115223836A/en active Pending
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000058510A (en) | 1998-07-31 | 2000-02-25 | Hitachi Chem Co Ltd | Electrode plate for plasma etching |
JP2002110655A (en) | 2000-10-04 | 2002-04-12 | Daido Steel Co Ltd | Jig for fixing rie substrate |
JP2012060101A (en) | 2010-08-12 | 2012-03-22 | Toshiba Corp | Gas supply member, plasma processing device, and yttria containing film formation method |
JP2012057251A (en) | 2010-08-13 | 2012-03-22 | Toshiba Corp | Protective film, method for forming the same, apparatus for manufacturing semiconductor, and plasma treatment apparatus |
JP2013041872A (en) | 2011-08-11 | 2013-02-28 | Tokyo Electron Ltd | Plasma processing apparatus |
JP2015529395A (en) | 2012-08-23 | 2015-10-05 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | Method and hardware for cleaning a UV chamber |
JP2016028379A (en) | 2014-07-10 | 2016-02-25 | 東京エレクトロン株式会社 | Plasma processing device part, plasma processing device, and method for manufacturing part for plasma processing device |
JP2017114724A (en) | 2015-12-24 | 2017-06-29 | Toto株式会社 | Plasma resistant member |
JP2018046278A (en) | 2016-09-13 | 2018-03-22 | Toto株式会社 | Members for semiconductor manufacturing apparatus |
JP2018107313A (en) | 2016-12-27 | 2018-07-05 | 東京エレクトロン株式会社 | Gas supply device, plasma processing device, and manufacturing method of gas supply device |
JP2019207912A (en) | 2018-05-28 | 2019-12-05 | 東京エレクトロン株式会社 | Upper electrode assembly, processing apparatus, and manufacturing method of upper electrode assembly |
JP2020141128A (en) | 2019-02-27 | 2020-09-03 | Toto株式会社 | Member for semiconductor manufacturing device, semiconductor manufacturing device having the same, and display manufacturing device |
Also Published As
Publication number | Publication date |
---|---|
TW202243075A (en) | 2022-11-01 |
TWI804185B (en) | 2023-06-01 |
JP2022166811A (en) | 2022-11-02 |
CN115223836A (en) | 2022-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6801773B2 (en) | Semiconductor manufacturing equipment and display manufacturing equipment including semiconductor manufacturing equipment members and semiconductor manufacturing equipment members | |
KR102135664B1 (en) | Plasma resistant member | |
JP7089707B2 (en) | Semiconductor manufacturing equipment and display manufacturing equipment equipped with semiconductor manufacturing equipment members and semiconductor manufacturing equipment members | |
JP2021077900A (en) | Member for semiconductor manufacturing device, semiconductor manufacturing device including the member, and display manufacturing device | |
JP7197036B2 (en) | Components for semiconductor manufacturing equipment and semiconductor manufacturing equipment | |
JP7108983B1 (en) | Components for semiconductor manufacturing equipment and semiconductor manufacturing equipment | |
JP2022166809A (en) | Member for semiconductor manufacturing apparatus, and semiconductor manufacturing apparatus | |
JP2022166808A (en) | Member for semiconductor manufacturing apparatus, and semiconductor manufacturing apparatus | |
JP2023022145A (en) | Member for semiconductor manufacturing apparatus and semiconductor manufacturing apparatus | |
US20220351944A1 (en) | Semiconductor manufacturing apparatus member and semiconductor manufacturing apparatus | |
US20220341018A1 (en) | Semiconductor manufacturing apparatus member and semiconductor manufacturing apparatus | |
JP2021177542A (en) | Composite structure and semiconductor manufacturing equipment with composite structure | |
JP6358492B2 (en) | Plasma resistant material | |
US20200273674A1 (en) | Semiconductor manufacturing apparatus member, and display manufacturing apparatus and semiconductor manufacturing apparatus comprising semiconductor manufacturing apparatus member | |
JP2022153274A (en) | Composite structure and semiconductor manufacturing apparatus including composite structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220523 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20220523 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220617 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220808 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220902 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221011 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20221115 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20221128 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7197036 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |