JP7083446B2 - 複数のプロセッサによる共有キャッシュ・ラインの同時変更 - Google Patents
複数のプロセッサによる共有キャッシュ・ラインの同時変更 Download PDFInfo
- Publication number
- JP7083446B2 JP7083446B2 JP2020523774A JP2020523774A JP7083446B2 JP 7083446 B2 JP7083446 B2 JP 7083446B2 JP 2020523774 A JP2020523774 A JP 2020523774A JP 2020523774 A JP2020523774 A JP 2020523774A JP 7083446 B2 JP7083446 B2 JP 7083446B2
- Authority
- JP
- Japan
- Prior art keywords
- cache line
- shared cache
- shared
- storage
- computer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000008859 change Effects 0.000 title description 4
- 238000003860 storage Methods 0.000 claims description 106
- 238000012545 processing Methods 0.000 claims description 48
- 238000000034 method Methods 0.000 claims description 41
- 230000001427 coherent effect Effects 0.000 claims description 39
- 238000004590 computer program Methods 0.000 claims description 15
- 230000014759 maintenance of location Effects 0.000 claims description 5
- 238000004891 communication Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 description 18
- 238000010586 diagram Methods 0.000 description 11
- 238000001693 membrane extraction with a sorbent interface Methods 0.000 description 11
- 230000008569 process Effects 0.000 description 9
- 238000007726 management method Methods 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000008520 organization Effects 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000012384 transportation and delivery Methods 0.000 description 3
- 238000013500 data storage Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 230000006855 networking Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 229920001690 polydopamine Polymers 0.000 description 2
- 230000001902 propagating effect Effects 0.000 description 2
- 230000002829 reductive effect Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 240000001436 Antirrhinum majus Species 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000009172 bursting Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000012508 change request Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000012517 data analytics Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000011176 pooling Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000013468 resource allocation Methods 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 230000008685 targeting Effects 0.000 description 1
- 210000003813 thumb Anatomy 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/0815—Cache consistency protocols
- G06F12/0817—Cache consistency protocols using directory methods
- G06F12/0828—Cache consistency protocols using directory methods with concurrent directory accessing, i.e. handling multiple concurrent coherency transactions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/0815—Cache consistency protocols
- G06F12/0817—Cache consistency protocols using directory methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/084—Multiuser, multiprocessor or multiprocessing cache systems with a shared cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1016—Performance improvement
- G06F2212/1024—Latency reduction
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Multi Processors (AREA)
Description
オンデマンド・セルフ・サービス:クラウド・コンシューマが、サービスのプロバイダとの対人的なやりとりを要求することなしに、必要に応じて自動的に、サーバ時間およびネットワーク・ストレージなどのコンピューティング能力を一方的にプロビジョニングすることが可能である。
ブロード・ネットワーク・アクセス:能力が、ネットワーク上で利用可能であり、異種のシン・クライアント・プラットフォームまたはシック・クライアント・プラットフォーム(例えば、モバイル電話、ラップトップ、およびPDA)による使用を促進する標準機構を通じてアクセスされる。
リソース・プーリング:プロバイダのコンピューティング・リソースは、様々な物理リソースおよび仮想リソースが、デマンドに応じて動的に割り当てられること、および再割当てされることが行われて、マルチテナント・モデルを使用して複数のコンシューマに役立てられるようにプールされる。コンシューマが、一般に、提供されるリソースの厳密なロケーションをまったく管理しておらず、それについての知識も有さないが、抽象性のより高いレベルにおいてロケーション(例えば、国、州、またはデータセンタ)を指定することができる可能性があるという点で、ロケーション独立の感覚が存在する。
迅速な伸縮性:能力が、急速にスケールアウトするように、かつ急速にスケールインすべく迅速に解放されるように、一部の事例において自動的に、迅速に、伸縮的にプロビジョニングされることが可能である。コンシューマには、プロビジョニングのために利用可能な能力は、しばしば、無制限であるように見え、任意の時点で任意の数量で購入されることが可能である。
測定されるサービス:クラウド・システムが、サービスのタイプ(例えば、ストレージ、処理、帯域幅、およびアクティブ・ユーザ・アカウント)に適切な抽象性の何らかのレベルで測定能力を活用することによって、リソース使用を自動的に制御し、最適化する。リソース使用率が、監視され、制御され、報告されて、利用されるサービスのプロバイダとコンシューマの両方に透明性を提供することが可能である。
ソフトウェア・アズ・ア・サービス(SaaS):コンシューマに提供される能力は、クラウド・インフラストラクチャ上で実行されるプロバイダのアプリケーションを使用することである。アプリケーションは、ウェブ・ブラウザ(例えば、ウェブ・ベースの電子メール)などのシン・クライアント・インターフェースを通じて様々なクライアント・デバイスからアクセス可能である。コンシューマは、限られたユーザ特有のアプリケーション構成設定を可能な例外として、ネットワーク、サーバ、オペレーティング・システム、ストレージ、または個々のアプリケーション能力さえも含め、基礎をなすクラウド・インフラストラクチャを管理することも、制御することもしない。
プラットフォーム・アズ・ア・サービス(PaaS):コンシューマに提供される能力は、プロバイダによってサポートされるプログラミング言語およびツールを使用して作成された、コンシューマによって作成された、または獲得されたアプリケーションをクラウド・インフラストラクチャ上に展開することである。コンシューマは、ネットワーク、サーバ、オペレーティング・システム、またはストレージを含め、基礎をなすクラウド・インフラストラクチャを管理することも、制御することもしないが、展開されるアプリケーション、および、場合により、アプリケーションをホストする環境構成を管理する。
インフラストラクチャ・アズ・ア・サービス(IaaS):コンシューマに提供される能力は、コンシューマが、オペレーティング・システムと、アプリケーションとを含むことが可能な任意のソフトウェアを展開すること、および実行することができる場合に、処理、ストレージ、ネットワーク、およびその他の基礎的なコンピューティング・リソースをプロビジョニングすることである。コンシューマは、基礎をなすクラウド・インフラストラクチャを管理することも、制御することもしないが、オペレーティング・システム、ストレージ、展開されるアプリケーション、および、場合により、選定されたネットワーキング構成要素(例えば、ホスト・ファイアウォール)の限られた制御を管理する。
プライベート・クラウド:クラウド・インフラストラクチャは、専ら組織のために運用される。クラウド・インフラストラクチャは、組織またはサードパーティによって管理されることが可能であり、敷地内に存在することも、敷地外に存在することも可能である。
コミュニティ・クラウド:クラウド・インフラストラクチャは、いくつかの組織によって共有され、共有される関心(例えば、任務、セキュリティ要件、ポリシー、およびコンプライアンス考慮事項)を有する特定のコミュニティをサポートする。クラウド・インフラストラクチャは、組織またはサードパーティによって管理されることが可能であり、敷地内に存在することも、敷地外に存在することも可能である。
パブリック・クラウド:クラウド・インフラストラクチャは、一般公衆または大きい業界グループに提供され、クラウド・サービスを販売する組織によって所有される。
ハイブリッド・クラウド:クラウド・インフラストラクチャは、固有のエンティティのままであるが、データ移植性およびアプリケーション移植性(例えば、クラウド間の負荷分散のためのクラウド・バースティング)を可能にする標準化された、または専有の技術によって一緒に結び付けられた2つ以上のクラウド(プライベート、コミュニティ、またはパブリック)の合成である。
Claims (22)
- コンピューティング環境内の処理を容易化するためのコンピュータによって実施される方法であって、
前記コンピューティング環境の複数のプロセッサから、共有キャッシュ・ラインに記憶する複数の記憶要求を獲得することであって、前記複数の記憶要求が同時記憶タイプのものである、前記獲得すること、および
前記複数の記憶要求に基づいて、前記共有キャッシュ・ラインにデータを同時に記憶すること
を含む、方法。 - 前記共有キャッシュ・ラインに関連付けられたキャッシュ・ディレクトリ状態を、複数のプロセッサによる複数の記憶要求が許容されることを示す共有-変更可能に設定することをさらに含む、請求項1に記載の方法。
- 前記データが、前記共有キャッシュ・ラインにおいて維持されるグローバル共有-変更可能構造に対する更新を備える、請求項1または2のいずれかに記載の方法。
- 前記グローバル共有-変更可能構造が、前記複数のプロセッサのうちの複数のプロセッサによって使用される、請求項3に記載の方法。
- 前記共有キャッシュ・ラインに対するアクセスを要求するフェッチ要求を獲得することであって、前記フェッチ要求が、前記同時記憶タイプとは異なる、前記獲得すること、
前記フェッチ要求に基づいて前記共有キャッシュ・ラインに関するシリアル化を実行すること、および
前記シリアル化を完了することに基づいて、前記共有キャッシュ・ラインから前記データを読み取ること
をさらに含む、請求項1ないし4のいずれかに記載の方法。 - シリアル化を前記実行することが、
前記共有キャッシュ・ラインに対する未処理の記憶を停止すること、および
前記共有キャッシュ・ラインのデータを同期すること
を含む、請求項5に記載の方法。 - 前記フェッチ要求に基づいて、前記共有キャッシュ・ラインの所有権状態を共有-変更可能状態から別の状態に変更することをさらに含む、請求項5または6のいずれかに記載の方法。
- 前記別の状態が、前記フェッチ要求に基づいて、排他的または読取り専用である、請求項7に記載の方法。
- 前記複数の記憶要求を前記獲得することが、
前記複数のプロセッサから複数の非コヒーレント記憶に起因するフェッチ要求を受信することであって、前記複数の非コヒーレント記憶に起因するフェッチ要求が、前記共有キャッシュ・ラインに対する阻止のない変更を許すようにアーキテクチャ上、定義される、前記受信すること
を含む、請求項1ないし8のいずれかに記載の方法。 - 前記記憶することが、前記複数のプロセッサの1つまたは複数のプライベート・キャッシュに前記データを記憶することなしに、前記共有キャッシュ・ラインに直接に前記データを記憶することを含む、請求項1ないし9のいずれかに記載の方法。
- コンピューティング環境内の処理を容易化するためのコンピュータ・システムであって、
メモリと、
前記メモリと通信状態にある少なくとも1つのプロセッサと
を備え、
前記コンピューティング環境の複数のプロセッサから、共有キャッシュ・ラインに記憶する複数の記憶要求を獲得することであって、前記複数の記憶要求が同時記憶タイプのものである、前記獲得すること、および
前記複数の記憶要求に基づいて、前記共有キャッシュ・ラインにデータを同時に記憶すること
を含む方法を実行するように構成される、
コンピュータ・システム。 - 前記方法が、前記共有キャッシュ・ラインに関連付けられたキャッシュ・ディレクトリ状態を、複数のプロセッサによる複数の記憶要求が許容されることを示す共有-変更可能に設定することをさらに含む、請求項11に記載のシステム。
- 前記データが、前記共有キャッシュ・ラインにおいて維持されるグローバル共有-変更可能構造に対する更新を備える、請求項11または12のいずれかに記載のシステム。
- 前記グローバル共有-変更可能構造が、前記複数のプロセッサのうちの複数のプロセッサによって使用される、請求項13に記載のシステム。
- 前記方法が、
前記共有キャッシュ・ラインに対するアクセスを要求するフェッチ要求を獲得することであって、前記フェッチ要求が、前記同時記憶タイプとは異なる、前記獲得すること、
前記フェッチ要求に基づいて前記共有キャッシュ・ラインに関するシリアル化を実行すること、および
前記シリアル化を完了することに基づいて、前記共有キャッシュ・ラインから前記データを読み取ること
をさらに含む、請求項11ないし14のいずれかに記載のシステム。 - シリアル化を前記実行することが、
前記共有キャッシュ・ラインに対する未処理の記憶を停止すること、および
前記共有キャッシュ・ラインのデータを同期すること
を含む、請求項15に記載のシステム。 - 前記方法が、前記フェッチ要求に基づいて、前記共有キャッシュ・ラインの所有権状態を共有-変更可能状態から別の状態に変更することをさらに含む、請求項15または16のいずれかに記載のシステム。
- 前記別の状態が、前記フェッチ要求に基づいて、排他的または読取り専用である、請求項17に記載のシステム。
- 前記複数の記憶要求を前記獲得することが、
前記複数のプロセッサから複数の非コヒーレント記憶に起因するフェッチ要求を受信することであって、前記複数の非コヒーレント記憶に起因するフェッチ要求が、前記共有キャッシュ・ラインに対する阻止のない変更を許すようにアーキテクチャ上、定義される、前記受信すること
を含む、請求項11ないし18のいずれかに記載のシステム。 - 前記記憶することが、前記複数のプロセッサの1つまたは複数のプライベート・キャッシュに前記データを記憶することなしに、前記共有キャッシュ・ラインに直接に前記データを記憶することを含む、請求項11ないし19のいずれかに記載のシステム。
- コンピューティング環境内の処理を容易化するためのコンピュータ・プログラム製品であって、
処理回路によって可読であり、かつ請求項1ないし10のいずれかに記載の方法を実行するために前記処理回路によって実行されるように命令を記憶するコンピュータ可読記憶媒体を備えるコンピュータ・プログラム製品。 - コンピュータ上で実行されたとき、請求項1ないし10のいずれかに記載の方法を実行するためのソフトウェア・コード部分を備える、コンピュータ可読媒体上に記憶され、かつデジタル・コンピュータの内部メモリにロード可能である、コンピュータ・プログラム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/809,049 US10769068B2 (en) | 2017-11-10 | 2017-11-10 | Concurrent modification of shared cache line by multiple processors |
US15/809,049 | 2017-11-10 | ||
PCT/IB2018/058761 WO2019092622A1 (en) | 2017-11-10 | 2018-11-08 | Concurrent modification of shared cache line by multiple processors |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021502629A JP2021502629A (ja) | 2021-01-28 |
JP7083446B2 true JP7083446B2 (ja) | 2022-06-13 |
Family
ID=66433437
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020523774A Active JP7083446B2 (ja) | 2017-11-10 | 2018-11-08 | 複数のプロセッサによる共有キャッシュ・ラインの同時変更 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10769068B2 (ja) |
JP (1) | JP7083446B2 (ja) |
CN (1) | CN111279323B (ja) |
DE (1) | DE112018004636B4 (ja) |
GB (1) | GB2581753B (ja) |
WO (1) | WO2019092622A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11200054B2 (en) * | 2018-06-26 | 2021-12-14 | Intel Corporation | Atomic-copy-XOR instruction for replacing data in a first cacheline with data from a second cacheline |
US10893120B2 (en) * | 2018-09-19 | 2021-01-12 | International Business Machines Corporation | Data caching and data-aware placement to accelerate machine learning applications |
US11989128B1 (en) * | 2022-12-15 | 2024-05-21 | International Business Machines Corporation | Invalidity protection for shared cache lines |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000250812A (ja) | 1999-03-01 | 2000-09-14 | Internatl Business Mach Corp <Ibm> | メモリ・キャッシュ・システムおよびその管理方法 |
JP2007323192A (ja) | 2006-05-30 | 2007-12-13 | Toshiba Corp | キャッシュメモリ装置および処理方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4136386A (en) | 1977-10-06 | 1979-01-23 | International Business Machines Corporation | Backing store access coordination in a multi-processor system |
US5291442A (en) * | 1990-10-31 | 1994-03-01 | International Business Machines Corporation | Method and apparatus for dynamic cache line sectoring in multiprocessor systems |
US5715428A (en) | 1994-02-28 | 1998-02-03 | Intel Corporation | Apparatus for maintaining multilevel cache hierarchy coherency in a multiprocessor computer system |
US6115804A (en) * | 1999-02-10 | 2000-09-05 | International Business Machines Corporation | Non-uniform memory access (NUMA) data processing system that permits multiple caches to concurrently hold data in a recent state from which data can be sourced by shared intervention |
US6928525B1 (en) | 2000-04-28 | 2005-08-09 | Hewlett-Packard Development Company, L.P. | Per cache line semaphore for cache access arbitration |
US6748498B2 (en) | 2000-06-10 | 2004-06-08 | Hewlett-Packard Development Company, L.P. | Scalable multiprocessor system and cache coherence method implementing store-conditional memory transactions while an associated directory entry is encoded as a coarse bit vector |
US6516393B1 (en) * | 2000-09-29 | 2003-02-04 | International Business Machines Corporation | Dynamic serialization of memory access in a multi-processor system |
US6571322B2 (en) | 2000-12-28 | 2003-05-27 | International Business Machines Corporation | Multiprocessor computer system with sectored cache line mechanism for cache intervention |
CN1320464C (zh) * | 2003-10-23 | 2007-06-06 | 英特尔公司 | 用于维持共享高速缓存一致性的方法和设备 |
US8935483B2 (en) | 2009-04-27 | 2015-01-13 | Lsi Corporation | Concurrent, coherent cache access for multiple threads in a multi-core, multi-thread network processor |
US8195883B2 (en) * | 2010-01-27 | 2012-06-05 | Oracle America, Inc. | Resource sharing to reduce implementation costs in a multicore processor |
US8738860B1 (en) | 2010-10-25 | 2014-05-27 | Tilera Corporation | Computing in parallel processing environments |
US10203881B2 (en) * | 2011-12-19 | 2019-02-12 | Apple Inc. | Optimized execution of interleaved write operations in solid state drives |
WO2014021879A1 (en) * | 2012-07-31 | 2014-02-06 | Hewlett-Packard Development Company, L.P. | Systems and methods for controlling access to a shared data structure with reader-writer locks using multiple sub-locks |
US9417910B2 (en) | 2012-12-20 | 2016-08-16 | Oracle International Corporation | System and method for implementing shared probabilistic counters storing update probability values |
US9092345B2 (en) | 2013-08-08 | 2015-07-28 | Arm Limited | Data processing systems |
US10146690B2 (en) * | 2016-06-13 | 2018-12-04 | Intel Corporation | Synchronization logic for memory requests |
-
2017
- 2017-11-10 US US15/809,049 patent/US10769068B2/en active Active
-
2018
- 2018-11-08 JP JP2020523774A patent/JP7083446B2/ja active Active
- 2018-11-08 CN CN201880069928.1A patent/CN111279323B/zh active Active
- 2018-11-08 WO PCT/IB2018/058761 patent/WO2019092622A1/en active Application Filing
- 2018-11-08 GB GB2008687.2A patent/GB2581753B/en active Active
- 2018-11-08 DE DE112018004636.2T patent/DE112018004636B4/de active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000250812A (ja) | 1999-03-01 | 2000-09-14 | Internatl Business Mach Corp <Ibm> | メモリ・キャッシュ・システムおよびその管理方法 |
JP2007323192A (ja) | 2006-05-30 | 2007-12-13 | Toshiba Corp | キャッシュメモリ装置および処理方法 |
Also Published As
Publication number | Publication date |
---|---|
US10769068B2 (en) | 2020-09-08 |
GB2581753B (en) | 2021-01-06 |
CN111279323A (zh) | 2020-06-12 |
GB202008687D0 (en) | 2020-07-22 |
US20190146916A1 (en) | 2019-05-16 |
CN111279323B (zh) | 2023-10-31 |
WO2019092622A1 (en) | 2019-05-16 |
GB2581753A (en) | 2020-08-26 |
DE112018004636B4 (de) | 2021-12-30 |
JP2021502629A (ja) | 2021-01-28 |
DE112018004636T5 (de) | 2020-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10027675B2 (en) | Determining virtual adapter access controls in a computing environment | |
US10572385B2 (en) | Granting exclusive cache access using locality cache coherency state | |
US10042653B2 (en) | Ascertaining configuration of a virtual adapter in a computing environment | |
US11003452B2 (en) | Effectiveness and prioritization of prefetches | |
JP7083446B2 (ja) | 複数のプロセッサによる共有キャッシュ・ラインの同時変更 | |
JP2020514856A (ja) | コンピューティング環境内の処理を容易にするためのコンピュータ・プログラム、コンピュータ・システムおよびコンピュータ実装方法 | |
EP3568754B1 (en) | Temporarily suppressing processing of a restrained storage operand request | |
US11010307B2 (en) | Cache management | |
US10572387B2 (en) | Hardware control of CPU hold of a cache line in private cache where cache invalidate bit is reset upon expiration of timer | |
US11151267B2 (en) | Move data and set storage key based on key function control |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200519 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210423 |
|
RD16 | Notification of change of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7436 Effective date: 20210603 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20210604 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220328 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220427 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20220502 |
|
RD14 | Notification of resignation of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7434 Effective date: 20220502 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220511 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7083446 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |