JP6984727B2 - Power converter and motor system - Google Patents

Power converter and motor system Download PDF

Info

Publication number
JP6984727B2
JP6984727B2 JP2020503225A JP2020503225A JP6984727B2 JP 6984727 B2 JP6984727 B2 JP 6984727B2 JP 2020503225 A JP2020503225 A JP 2020503225A JP 2020503225 A JP2020503225 A JP 2020503225A JP 6984727 B2 JP6984727 B2 JP 6984727B2
Authority
JP
Japan
Prior art keywords
operation mode
power
power supply
switching element
turned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020503225A
Other languages
Japanese (ja)
Other versions
JPWO2019167244A1 (en
Inventor
航平 恩田
由浩 竹島
達也 北村
寛康 岩蕗
秀之 早乙女
貴哉 武藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of JPWO2019167244A1 publication Critical patent/JPWO2019167244A1/en
Application granted granted Critical
Publication of JP6984727B2 publication Critical patent/JP6984727B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Inverter Devices (AREA)

Description

この発明は、直流電源からの電力を交流に変換してモータジェネレータなどの電動機に電力供給を行う電力変換装置及びこの電力変換装置を用いた電動機システムに関するものである。 The present invention relates to a power conversion device that converts electric power from a DC power source into alternating current and supplies power to an electric motor such as a motor generator, and an electric motor system using this power conversion device.

例えば、ハイブリッド自動車などに用いられるモータジェネレータを駆動する電動機システムは、直流電源からの電力を交流に変換して電動機に電力供給を行う電力変換装置を備えている。この電力変換装置では、MOSFET(metal oxide silicon field effect transistor)などの半導体スイッチング素子を高周波でスイッチングすることで、電動機の制御性の向上や装置の小型化を実現している。一方、半導体スイッチング素子を高周波でスイッチングする場合、スイッチング損失の増加によって電力変換装置の効率を低下させてしまう問題がある。 For example, an electric motor system for driving a motor generator used in a hybrid vehicle or the like is provided with a power conversion device that converts electric power from a DC power source into alternating current and supplies electric power to the electric motor. In this power conversion device, semiconductor switching elements such as MOSFETs (metric silicon field effect transistors) are switched at high frequencies to improve the controllability of the motor and reduce the size of the device. On the other hand, when the semiconductor switching element is switched at a high frequency, there is a problem that the efficiency of the power conversion device is lowered due to the increase in the switching loss.

この問題を解決するため、直流電源とインバータ回路との間に追加回路を設け、インバータ主回路素子がターンオンする時のスイッチング損失を抑制するソフトスイッチング機能を有する電動機システムが提案されている(例えば、特許文献1)。さらに、この技術によれば、共振原理を利用することでスイッチング時の電圧変化率dV/dtが緩やかになり、従って発生するノイズを低減する効果も期待できる。 In order to solve this problem, an electric motor system has been proposed in which an additional circuit is provided between the DC power supply and the inverter circuit and a soft switching function is provided to suppress switching loss when the inverter main circuit element is turned on (for example). Patent Document 1). Further, according to this technique, by using the resonance principle, the voltage change rate dV / dt at the time of switching becomes gentle, and therefore the effect of reducing the generated noise can be expected.

特開2000−262066号公報Japanese Unexamined Patent Publication No. 2000-262066

しかし、特許文献1に開示された発明では、ソフトスイッチング動作期間中はインバータ回路が直流電源から切断されるため、モータ電流相当の大電流をLC共振回路に流す必要があり、追加するLC共振回路の大型化や損失増加による電力変換装置の効率低下の問題がある。また、主回路電圧が零電圧になる期間は負荷電力に応じて大きくなるため、インバータが出力する実効的な電圧が低下し、従って電動機の出力性能が低下する問題もある。 However, in the invention disclosed in Patent Document 1, since the inverter circuit is disconnected from the DC power supply during the soft switching operation period, it is necessary to pass a large current equivalent to the motor current to the LC resonance circuit, and an additional LC resonance circuit is required. There is a problem that the efficiency of the power conversion device is reduced due to the increase in size and loss. Further, since the period during which the main circuit voltage becomes zero voltage increases according to the load power, there is a problem that the effective voltage output by the inverter decreases, and therefore the output performance of the motor decreases.

この発明は、上記の問題を解決するためになされたものであり、追加する回路の小型化および損失低減を実現した電力変換装置及び電動機システムを提供することを目的とする。 The present invention has been made to solve the above problems, and an object of the present invention is to provide a power conversion device and a motor system that realizes miniaturization and loss reduction of an additional circuit.

この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する電源遮断期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、電源遮断期間を周期的に繰り返すこと、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する周期的または断続的に繰り返される期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、キャリア信号のリセットする際に第2動作モードに遷移させること、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する周期的または断続的に繰り返される期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、正極母線の電圧を零電圧に低下させること、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する周期的または断続的に繰り返される期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、電源遮断回路によって直流電源と遮断されたインバータ回路とを遮断する期間は、インバータ回路へのすべての電力供給が遮断された期間であること、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する周期的または断続的に繰り返される期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、電源遮断回路とインバータ回路との間には、インバータ回路へ電力供給する蓄電デバイスを含まないこと、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する電源遮断期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、直流電源からの直流電力を交流電力に変換する期間または電動機からの交流電力を直流電力変換する期間中に、電源遮断期間を断続的に繰り返すこと、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、制御部は、電源遮断回路をオフとした状態で第2動作モードへ遷移させ、第1動作モードから第3動作モードへ遷移させる場合において、第1動作モード中に電源遮断回路をオフとするとともに、第3動作モード中に電源遮断回路をオンとすること、または、第3動作モードから第1動作モードへ遷移させる場合において、第3動作モード中に電源遮断回路をオフとするとともに、第1動作モード中に前記電源遮断回路をオンとすること、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、制御部は、鋸波キャリア信号および正弦波信号を用いたPWM制御によって、インバータ回路を制御し、制御部は、第2動作モードにおいて、鋸波キャリア信号および正弦波信号を比較判定することにより生成された信号に対し、予め定められた遅延を付加する固定遅延回路をさらに備えること、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、制御部は、直流電源の電圧値に基づいて、電源遮断回路が直流電源とインバータ回路とを遮断する期間および上アームおよび下アームを同時にオンする期間を制御すること、を特徴とする。
また、この発明に係る電力変換装置は、一端が直流電源に接続され直流電源からの入力を遮断する電源遮断回路と、一端が電源遮断回路の他端に接続され、直流電源からの電力を交流電力に変換するインバータ回路と、インバータ回路および電源遮断回路を制御する制御部と、を備え、インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御し、第1動作モードにおいて、下アームに電流を還流するよう下アームのスイッチング素子をオンとし、第3動作モードにおいて、上アームに電流を還流するよう上アームのスイッチング素子をオンとし、制御部は、第1動作モードから第3動作モードへ、または、第3動作モードから第1動作モードへ遷移させる場合において、第1動作モードと第3動作モードとの間に第2動作モードを設け、制御部は、インバータ回路を制御する制御信号のうち少なくとも1つの制御信号に基づいて、電源遮断回路が直流電源とインバータ回路とを再接続するタイミングを制御すること、を特徴とする。
In the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power cutoff circuit to convert the power from the DC power supply into AC power. The inverter circuit includes an inverter circuit for conversion and a control unit for controlling the inverter circuit and the power supply cutoff circuit, and the inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. The control unit has multiple legs connected in parallel to each other, and the control unit controls the lower arm of at least one of the multiple legs during the power supply cutoff period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. A first operation mode in which the switching element is turned on, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time, and at least one leg among the plurality of legs. The inverter circuit and the power supply cutoff circuit are controlled using the third operation mode in which the switching element of the upper arm is turned on, and in the first operation mode, the switching element of the lower arm is turned on so as to return the current to the lower arm. Then, in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit moves from the first operation mode to the third operation mode or from the third operation mode to the first operation. In the case of transitioning to the mode, a second operation mode is provided between the first operation mode and the third operation mode, and the power cutoff period is periodically repeated.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power supply cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit has a plurality of legs among the plurality of legs during a period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit repeatedly periodically or intermittently. A first operation mode in which the switching element of the lower arm of at least one leg is turned on, and a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time. The inverter circuit and the power supply cutoff circuit are controlled by using the third operation mode in which the switching element of the upper arm of at least one leg is turned on, and the current is returned to the lower arm in the first operation mode. The switching element of the lower arm is turned on, and in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit changes from the first operation mode to the third operation mode, or When transitioning from the third operation mode to the first operation mode, a second operation mode is provided between the first operation mode and the third operation mode, and the transition to the second operation mode is performed when the carrier signal is reset. , Is characterized.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power supply cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit has a plurality of legs among the plurality of legs during a period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit repeatedly periodically or intermittently. A first operation mode in which the switching element of the lower arm of at least one leg is turned on, and a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time. The inverter circuit and the power supply cutoff circuit are controlled by using the third operation mode in which the switching element of the upper arm of at least one leg is turned on, and the current is returned to the lower arm in the first operation mode. The switching element of the lower arm is turned on, and in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit changes from the first operation mode to the third operation mode, or When transitioning from the third operation mode to the first operation mode, a second operation mode is provided between the first operation mode and the third operation mode, and the voltage of the positive current bus is reduced to zero voltage. do.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. There are multiple legs connected in parallel to each other, and the control unit is out of the multiple legs during a period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit, and is repeated periodically or intermittently. A first operation mode in which the switching element of the lower arm of at least one leg is turned on, and a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time. The inverter circuit and the power cutoff circuit are controlled by using the third operation mode in which the switching element of the upper arm of at least one leg is turned on, and the current is returned to the lower arm in the first operation mode. The switching element of the lower arm is turned on, and in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit changes from the first operation mode to the third operation mode, or When transitioning from the third operation mode to the first operation mode, a second operation mode is provided between the first operation mode and the third operation mode, and the DC power supply and the inverter circuit cut off by the power cutoff circuit are cut off. The period is characterized in that all power supply to the inverter circuit is cut off.
Further, in the power conversion device according to the present invention, one end is connected to a power supply cutoff circuit to cut off the input from the DC power supply, and one end is connected to the other end of the power cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. There are multiple legs connected in parallel to each other, and the control unit is out of the multiple legs during a period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit, and is repeated periodically or intermittently. A first operation mode in which the switching element of the lower arm of at least one leg is turned on, and a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time. The inverter circuit and the power cutoff circuit are controlled by using the third operation mode in which the switching element of the upper arm of at least one leg is turned on, and the current is returned to the lower arm in the first operation mode. The switching element of the lower arm is turned on, and in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit changes from the first operation mode to the third operation mode, or When transitioning from the third operation mode to the first operation mode, a second operation mode is provided between the first operation mode and the third operation mode, and an inverter circuit is provided between the power cutoff circuit and the inverter circuit. It is characterized in that it does not include a power storage device that supplies power.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit is under at least one leg among the plurality of legs during the power supply cutoff period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. A first operation mode in which the switching element of the arm is turned on, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time, and at least one of the plurality of legs. A third operation mode in which the switching element of the upper arm of one leg is turned on, and an inverter circuit and a power supply cutoff circuit are controlled by using, and in the first operation mode, the switching element of the lower arm so as to return a current to the lower arm. Is turned on, and in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit changes from the first operation mode to the third operation mode, or from the third operation mode to the third. When transitioning to one operation mode, a second operation mode is provided between the first operation mode and the third operation mode, and the period during which the DC power from the DC power supply is converted to AC power or the AC power from the electric motor is DC. It is characterized in that the power cutoff period is intermittently repeated during the power conversion period.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power supply cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit controls the lower arm of at least one of the plurality of legs during the period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. A first operation mode in which the switching element is turned on, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time, and at least one leg among the plurality of legs. The inverter circuit and the power supply cutoff circuit are controlled using the third operation mode in which the switching element of the upper arm is turned on, and in the first operation mode, the switching element of the lower arm is turned on so as to return the current to the lower arm. Then, in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit moves from the first operation mode to the third operation mode or from the third operation mode to the first operation. In the case of transitioning to the mode, a second operation mode is provided between the first operation mode and the third operation mode, and the control unit shifts to the second operation mode with the power cutoff circuit turned off, and the first operation mode is provided. When transitioning from the operation mode to the third operation mode, the power cutoff circuit is turned off during the first operation mode and the power supply cutoff circuit is turned on during the third operation mode, or from the third operation mode. In the case of transitioning to the first operation mode, the power supply cutoff circuit is turned off during the third operation mode, and the power supply cutoff circuit is turned on during the first operation mode.
Further, in the power conversion device according to the present invention, one end is connected to a power supply cutoff circuit to cut off the input from the DC power supply, and one end is connected to the other end of the power supply cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit controls the lower arm of at least one of the plurality of legs during the period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. A first operation mode in which the switching element is turned on, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time, and at least one leg among the plurality of legs. The inverter circuit and the power supply cutoff circuit are controlled using the third operation mode in which the switching element of the upper arm is turned on, and in the first operation mode, the switching element of the lower arm is turned on so as to return the current to the lower arm. Then, in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit moves from the first operation mode to the third operation mode or from the third operation mode to the first operation. In the case of transitioning to the mode, a second operation mode is provided between the first operation mode and the third operation mode, and the control unit controls the inverter circuit by PWM control using a saw-wave carrier signal and a sinusoidal signal. However, in the second operation mode, the control unit further includes a fixed delay circuit that adds a predetermined delay to the signal generated by comparing and determining the sawwave carrier signal and the sinusoidal wave signal. It is a feature.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit. The inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit controls the lower arm of at least one of the plurality of legs during the period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. A first operation mode in which the switching element is turned on, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time, and at least one leg among the plurality of legs. The inverter circuit and the power supply cutoff circuit are controlled using the third operation mode in which the switching element of the upper arm is turned on, and in the first operation mode, the switching element of the lower arm is turned on so as to return the current to the lower arm. Then, in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit moves from the first operation mode to the third operation mode or from the third operation mode to the first operation. In the case of transitioning to the mode, a second operation mode is provided between the first operation mode and the third operation mode, and the control unit uses the DC power supply and the inverter circuit as the power supply cutoff circuit based on the voltage value of the DC power supply. It is characterized by controlling the period for shutting off and the period for turning on the upper arm and the lower arm at the same time.
Further, in the power conversion device according to the present invention, one end is connected to a DC power supply to cut off the input from the DC power supply, and one end is connected to the other end of the power cutoff circuit to exchange power from the DC power supply. The inverter circuit includes an inverter circuit that converts electric power and a control unit that controls the inverter circuit and the power supply cutoff circuit, and the inverter circuit consists of a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series. It has a plurality of legs connected in parallel to each other, and the control unit controls the lower arm of at least one of the plurality of legs during the period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. A first operation mode in which the switching element is turned on, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg of the plurality of legs are turned on at the same time, and at least one leg among the plurality of legs. The inverter circuit and the power supply cutoff circuit are controlled using the third operation mode in which the switching element of the upper arm is turned on, and in the first operation mode, the switching element of the lower arm is turned on so as to return the current to the lower arm. Then, in the third operation mode, the switching element of the upper arm is turned on so as to return the current to the upper arm, and the control unit moves from the first operation mode to the third operation mode or from the third operation mode to the first operation. In the case of transitioning to the mode, a second operation mode is provided between the first operation mode and the third operation mode, and the control unit supplies power based on at least one control signal among the control signals for controlling the inverter circuit. It is characterized in that the cutoff circuit controls the timing of reconnecting the DC power supply and the inverter circuit.

また、この発明に係る電動機システムは上記の電力変換装置と、直流電源と、電力変換装置に接続された電動機と、を備えることを特徴とする。 Further, the electric motor system according to the present invention is characterized by including the above-mentioned power conversion device, a DC power supply, and an electric motor connected to the power conversion device.

この発明に係る電力変換装置および電動機システムによれば、共振回路を用いることなくスイッチング損失の低減を実現することができる。 According to the power conversion device and the motor system according to the present invention, it is possible to reduce the switching loss without using a resonance circuit.

この発明の実施の形態1の電力変換装置および電動機システムの構成図である。It is a block diagram of the power conversion apparatus and the electric motor system of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る制御部の内部ブロック図である。It is an internal block diagram of the control part which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る動作説明用タイムチャートである。It is a time chart for operation explanation which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る動作説明用タイムチャートの一部拡大図である。It is a partially enlarged view of the time chart for operation explanation which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る低損失スイッチング動作説明図である。It is a low loss switching operation explanatory diagram which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る低損失スイッチング動作説明用模式図である。It is a schematic diagram for explaining the low loss switching operation which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る比較例の動作説明図である。It is operation | movement explanatory drawing of the comparative example which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態1の電力変換装置に係る低損失スイッチング動作説明用タイムチャートである。It is a time chart for explaining the low loss switching operation which concerns on the power conversion apparatus of Embodiment 1 of this invention. この発明の実施の形態2の電力変換装置に係る制御部の内部ブロック図である。It is an internal block diagram of the control part which concerns on the power conversion apparatus of Embodiment 2 of this invention. この発明の実施の形態3の電力変換装置および電動機システムの構成図である。It is a block diagram of the power conversion apparatus and the electric motor system of Embodiment 3 of this invention. この発明の実施の形態4の電力変換装置および電動機システムの構成を示すブロック図である。It is a block diagram which shows the structure of the power conversion apparatus and the electric motor system of Embodiment 4 of this invention. この発明の実施の形態4の電力変換装置に係る制御部の内部ブロック図である。It is an internal block diagram of the control part which concerns on the power conversion apparatus of Embodiment 4 of this invention. この発明の実施の形態5の電力変換装置に係る制御部の内部ブロック図である。It is an internal block diagram of the control part which concerns on the power conversion apparatus of Embodiment 5 of this invention.

実施の形態1.
本発明の実施の形態1に係る電力変換装置および電動機システムについて図面を参照して説明する。図1は、実施の形態1に示す電力変換装置および電動機システムの全体構成を示すブロック図である。図2は、電力変換装置が有する制御部の内部ブロック図である。図3および図4は、電力変換装置の動作説明用タイムチャートである。図5は、電力変換装置の低損失スイッチング動作の説明図である。図6は、電力変換装置の低損失スイッチング動作の説明用模式図である。図7は、比較例の動作説明図である。図8は、電力変換装置のインバータ1相分の低損失スイッチング動作説明用タイムチャートである。
Embodiment 1.
The power conversion device and the electric motor system according to the first embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram showing an overall configuration of the power conversion device and the electric motor system shown in the first embodiment. FIG. 2 is an internal block diagram of a control unit included in the power conversion device. 3 and 4 are time charts for explaining the operation of the power conversion device. FIG. 5 is an explanatory diagram of a low loss switching operation of the power conversion device. FIG. 6 is a schematic diagram for explaining the low loss switching operation of the power conversion device. FIG. 7 is an operation explanatory diagram of a comparative example. FIG. 8 is a time chart for explaining low-loss switching operation for one phase of the inverter of the power conversion device.

まず、実施の形態1の電力変換装置および電動機システムの全体構成を図1に基づいて説明する。実施の形態1に示す電動機システムは、電動機駆動装置1000と電動機130を備えている。電動機駆動装置1000は、電力変換装置100と直流電源である蓄電デバイス120とを備えている。また、電力変換装置100は、電源遮断回路10と、インバータ回路20と、制御部30とを備えている。 First, the overall configuration of the power conversion device and the electric motor system according to the first embodiment will be described with reference to FIG. The motor system shown in the first embodiment includes a motor drive device 1000 and a motor 130. The motor drive device 1000 includes a power conversion device 100 and a power storage device 120 which is a DC power source. Further, the power conversion device 100 includes a power supply cutoff circuit 10, an inverter circuit 20, and a control unit 30.

電動機駆動装置1000は、電動機130を制御するものである。ここで、電動機130は、交流電力が入出力される負荷であり、例えばモータやモータジェネレータである。電動機130がモータである場合には、電動機駆動装置1000は、直流電源であるリチウムイオンバッテリやニッケル水素バッテリあるいはコンデンサなどの蓄電デバイス120から供給される電力を、電力変換装置100で交流に変換し、変換された電力でモータである電動機130を駆動する。 The motor drive device 1000 controls the motor 130. Here, the electric motor 130 is a load to which AC power is input / output, and is, for example, a motor or a motor generator. When the motor 130 is a motor, the motor drive device 1000 converts the power supplied from the power storage device 120 such as a lithium ion battery, a nickel hydrogen battery, or a capacitor, which is a DC power source, into AC by the power conversion device 100. , The converted electric power drives the electric motor 130, which is a motor.

電力変換装置100は、一端が蓄電デバイス120に接続され、他端がインバータ回路20に接続されて、蓄電デバイス120からインバータ回路20への入力を遮断する電源遮断回路10と、一端が電源遮断回路10に接続されて、蓄電デバイス120からの入力電力を交流電力に変換して電動機130に電力を供給するインバータ回路20と、電源遮断回路10およびインバータ回路20を制御する制御部30を備えている。インバータ回路20の正極母線27は、電源遮断回路10を介して蓄電デバイス120のプラス端子に接続され、負極母線28は、電源遮断回路10を介して蓄電デバイス120のマイナス端子に接続されている。 The power conversion device 100 has a power cutoff circuit 10 having one end connected to the power storage device 120 and the other end connected to the inverter circuit 20 to cut off the input from the power storage device 120 to the inverter circuit 20, and one end to the power cutoff circuit. It includes an inverter circuit 20 that is connected to 10 and converts the input power from the power storage device 120 into AC power to supply power to the electric motor 130, and a control unit 30 that controls the power cutoff circuit 10 and the inverter circuit 20. .. The positive electrode bus 27 of the inverter circuit 20 is connected to the positive terminal of the power storage device 120 via the power cutoff circuit 10, and the negative electrode bus 28 is connected to the negative terminal of the power storage device 120 via the power supply cutoff circuit 10.

実施の形態1の電動機システムは、電動機130が発電機として動作する場合にも適用することができる。この場合は、発電機として動作する電動機130は動力を交流電力に変換し、電力変換装置100はこの交流電力を直流電力に変換して電源遮断回路10を介して蓄電デバイス120に電力を供給する。すなわち、実施の形態1の電動機システムは、電力変換装置100が伝送する電力の方向に関わらず、小型で低損失な電動機システムを実現することができる。 The electric motor system of the first embodiment can also be applied when the electric motor 130 operates as a generator. In this case, the electric motor 130 operating as a generator converts the power into AC power, and the power conversion device 100 converts the AC power into DC power and supplies the power to the power storage device 120 via the power cutoff circuit 10. .. That is, the electric motor system of the first embodiment can realize a small-sized and low-loss electric motor system regardless of the direction of the electric power transmitted by the power conversion device 100.

次に、電力変換装置100の各部の回路構成について、図1、図2に基づいて説明する。まず、電源遮断回路10について説明する。
電源遮断回路10は、インバータ回路20と蓄電デバイス120とを遮断する役割を果たし、本実施の形態では正極母線17にスイッチング部11を設ける構成を示している。スイッチング部11は、スイッチング素子11aを備えており、スイッチング素子11aがオフとなることにより直流電源としての蓄電デバイス120とインバータ回路20とを遮断することができる。なお、電源遮断回路10として、スイッチング素子を用いた構成について示したが、これに限ったものではなく、インバータ回路20等の異常時の保護を目的として備えたリレー素子などを用いても良い。
Next, the circuit configuration of each part of the power conversion device 100 will be described with reference to FIGS. 1 and 2. First, the power cutoff circuit 10 will be described.
The power cutoff circuit 10 plays a role of shutting off the inverter circuit 20 and the power storage device 120, and in the present embodiment, the switching unit 11 is provided on the positive electrode bus 17. The switching unit 11 includes a switching element 11a, and when the switching element 11a is turned off, the power storage device 120 as a DC power source and the inverter circuit 20 can be cut off. Although the configuration using the switching element is shown as the power supply cutoff circuit 10, the present invention is not limited to this, and a relay element or the like provided for the purpose of protection in the event of an abnormality such as the inverter circuit 20 may be used.

本実施の形態では、スイッチング素子11aのドレイン端子および逆並列ダイオード11bのカソード端子が蓄電デバイス120と接続されている。また、スイッチング部11の他端(スイッチング素子11aのソース端子および逆並列ダイオード11bのアノード端子)は、正極母線17に接続されている。なお、本実施の形態に示す電力変換装置では、正極母線17側にスイッチング部11を設ける構成について示したが、これに限ったものではなく、負極母線18側に設ける構成、または正極母線17および負極母線18の両方に設ける構成としてもよい。 In this embodiment, the drain terminal of the switching element 11a and the cathode terminal of the antiparallel diode 11b are connected to the power storage device 120. Further, the other end of the switching unit 11 (the source terminal of the switching element 11a and the anode terminal of the antiparallel diode 11b) is connected to the positive electrode bus 17. In the power conversion device shown in the present embodiment, the configuration in which the switching unit 11 is provided on the positive electrode bus 17 side is shown, but the present invention is not limited to this, and the configuration is not limited to this, or the configuration is provided on the negative electrode bus 18 side, or the positive electrode bus 17 and It may be configured to be provided on both of the negative electrode bus 18.

なお、本実施の形態では、スイッチング素子として、MOSFETを使用することを想定している。また、本実施の形態1では、スイッチング部がスイッチング素子と逆並列ダイオードで構成される例を示したが、逆並列ダイオードはスイッチング素子の寄生ダイオードで代用することができる。また、MOSFETの代わりにIGBT(insulated gate bipolar transistor)やその他のスイッチング素子を適用してもよい。また、そのスイッチング素子は、シリコン単元素半導体に限られるものではなく、シリコンカーバイドや窒化ガリウム等を適用した化合物半導体も適用できる。 In this embodiment, it is assumed that a MOSFET is used as the switching element. Further, in the first embodiment, the example in which the switching unit is composed of the switching element and the antiparallel diode is shown, but the antiparallel diode can be replaced by the parasitic diode of the switching element. Further, instead of the MOSFET, an IGBT (integrated gate bipolar transistor) or other switching element may be applied. Further, the switching element is not limited to the silicon single element semiconductor, and a compound semiconductor to which silicon carbide, gallium nitride or the like is applied can also be applied.

次に、インバータ回路20について説明する。
インバータ回路20は、PWM(Pulse Width Modulation)制御が適用された3相インバータであり、スイッチング素子を有する2つのアームを直列接続してレグを構成し、3つのレグを互いに並列接続したものである。ここでは、直列接続された2つのアームのうち、正極母線17側のアームを上アーム、負極母線18側のアームを下アームと称することとする。図1において、インバータ回路20は第1〜第3上アーム21,23,25と第1〜第3下アーム22,24,26とを有している。第1上アーム21と第1下アーム22とが第1レグを構成し、第2上アーム23と第2下アーム24とが第2レグを構成し、第3上アーム25と第3下アーム26とにより第3レグを構成している。また、各アームは、スイッチング素子と逆並列ダイオードとを備えている。例えば、第1上アーム21は、スイッチング素子21aと逆並列ダイオード21bとを備えている。
Next, the inverter circuit 20 will be described.
The inverter circuit 20 is a three-phase inverter to which PWM (Pulse Width Modulation) control is applied, and two arms having switching elements are connected in series to form a leg, and the three legs are connected in parallel to each other. .. Here, of the two arms connected in series, the arm on the positive electrode bus 17 side is referred to as an upper arm, and the arm on the negative electrode bus 18 side is referred to as a lower arm. In FIG. 1, the inverter circuit 20 has first to third upper arms 21, 23, 25 and first to third lower arms 22, 24, 26. The first upper arm 21 and the first lower arm 22 form the first leg, the second upper arm 23 and the second lower arm 24 form the second leg, and the third upper arm 25 and the third lower arm. 26 constitutes the third leg. Further, each arm includes a switching element and an antiparallel diode. For example, the first upper arm 21 includes a switching element 21a and an antiparallel diode 21b.

スイッチング素子21aのドレイン端子は正極母線17に接続され、スイッチング素子21aのソース端子はスイッチング素子22aのドレイン端子と直列に接続されている。また、スイッチング素子22aのソース端子は負極母線18に接続されている。同様に、スイッチング素子23aおよびスイッチング素子25aのドレイン端子は、正極母線17に接続され、ソース端子はそれぞれスイッチング素子24aおよびスイッチング素子26aのドレイン端子と直列に接続されている。また、スイッチング素子24aおよびスイッチング素子26aのソース端子は負極母線18に接続されている。 The drain terminal of the switching element 21a is connected to the positive electrode bus 17, and the source terminal of the switching element 21a is connected in series with the drain terminal of the switching element 22a. Further, the source terminal of the switching element 22a is connected to the negative electrode bus 18. Similarly, the drain terminals of the switching element 23a and the switching element 25a are connected to the positive electrode bus 17, and the source terminals are connected in series with the drain terminals of the switching element 24a and the switching element 26a, respectively. Further, the source terminals of the switching element 24a and the switching element 26a are connected to the negative electrode bus 18.

本実施の形態では、第1上アーム21と第1下アーム22とから成る第1レグはU相、第2上アーム23と第2下アーム24とから成る第2レグはV相、第3上アーム25と第3下アーム26とから成る第3レグはW相に対応する。第1上アーム21と第1下アーム22との接続点は、電動機130のU相端子130aに接続されており、第2上アーム23と第2下アーム24との接続点は、電動機130のV相端子130bに接続されている。また、第3上アーム25と第3下アーム26との接続点は、電動機130のW相端子130cに接続されている。 In the present embodiment, the first leg consisting of the first upper arm 21 and the first lower arm 22 is the U phase, and the second leg consisting of the second upper arm 23 and the second lower arm 24 is the V phase, the third. The third leg, which consists of the upper arm 25 and the third lower arm 26, corresponds to the W phase. The connection point between the first upper arm 21 and the first lower arm 22 is connected to the U-phase terminal 130a of the motor 130, and the connection point between the second upper arm 23 and the second lower arm 24 is the connection point of the motor 130. It is connected to the V-phase terminal 130b. Further, the connection point between the third upper arm 25 and the third lower arm 26 is connected to the W phase terminal 130c of the motor 130.

本実施の形態では、インバータ回路20として3相インバータを用いた場合について説明するが、これに限られるものではなく、2相インバータや4相以上の多相インバータであってもよい。すなわち、インバータ回路を構成するレグの数が2以上の場合に本発明を適用することができる。 In the present embodiment, a case where a three-phase inverter is used as the inverter circuit 20 will be described, but the present invention is not limited to this, and a two-phase inverter or a multi-phase inverter having four or more phases may be used. That is, the present invention can be applied when the number of legs constituting the inverter circuit is two or more.

次に、制御部30について説明する。
制御部30は、基準信号生成回路40と、鋸波キャリア生成回路50と、制御信号生成回路60とゲート駆動回路部70とを備える。基準信号生成回路40は、正弦波信号発生源41と位相シフタ42a,42bとを備える。制御信号生成回路60は、比較器61a〜61eと、反転回路62a〜62cと、固定遅延回路63a〜63cと、加算回路64とを備える。ゲート駆動回路部70は、ゲート駆動回路70a〜70gを備える。
Next, the control unit 30 will be described.
The control unit 30 includes a reference signal generation circuit 40, a sawtooth wave carrier generation circuit 50, a control signal generation circuit 60, and a gate drive circuit unit 70. The reference signal generation circuit 40 includes a sinusoidal signal generation source 41 and phase shifters 42a and 42b. The control signal generation circuit 60 includes comparators 61a to 61e, inverting circuits 62a to 62c, fixed delay circuits 63a to 63c, and an adder circuit 64. The gate drive circuit unit 70 includes gate drive circuits 70a to 70g.

ここで、制御部30と、電源遮断回路10、インバータ回路20、および電動機130との制御信号のインターフェイスを説明する。制御部30のゲート制御信号30aは、スイッチング素子11aのゲート端子に接続されている。また、ゲート制御信号30b〜30gは、スイッチング素子21a〜26aのそれぞれのゲート端子に接続されている。ここで、各スイッチング素子のゲート端子に与える制御信号は、各スイッチング素子のソース端子を基準として与えるものであり、実際には各ソース端子との接続配線が存在するが、簡略化のために図1では図示を省略している。
Here, the interface of the control signal between the control unit 30, the power cutoff circuit 10, the inverter circuit 20, and the motor 130 will be described. The gate control signal 30a of the control unit 30 is connected to the gate terminal of the switching element 11a. Further, the gate control signals 30b to 30g are connected to the respective gate terminals of the switching elements 21a to 26a. Here, the control signal given to the gate terminal of each switching element is given with reference to the source terminal of each switching element, and there is actually a connection wiring with each source terminal. In No. 1, the illustration is omitted.

次に、制御部30の制御および回路動作について説明する。図2は制御部30の内部ブロック図であり、スイッチング素子21a〜26aのゲート制御信号30b〜30gの生成方法を説明するものである。
一般に、インバータのPWM制御は、キャリア信号と基準信号を用いて実現されることが知られている。本実施の形態に示す電力変換装置および電動機システムでは、キャリア信号として、鋸波キャリア生成回路50によって鋸波キャリア信号50aが生成される例を示す。また、基準信号として、基準信号生成回路40内の正弦波信号発生源41で正弦波が生成される例を示す。この基準信号に基づいて、位相シフタ42a,42bにより+2/3πおよび+4/3π位相をシフトした信号が生成される。本実施の形態では、正弦波基準信号40a,40b,40cは、それぞれ電動機130のU相、V相、W相のゲート制御信号を生成する場合に用いられる。
Next, the control and circuit operation of the control unit 30 will be described. FIG. 2 is an internal block diagram of the control unit 30, and describes a method of generating gate control signals 30b to 30g of the switching elements 21a to 26a.
Generally, it is known that the PWM control of the inverter is realized by using the carrier signal and the reference signal. In the power conversion device and the electric motor system shown in the present embodiment, an example in which the sawtooth wave carrier signal 50a is generated by the sawtooth wave carrier generation circuit 50 as a carrier signal is shown. Further, as a reference signal, an example in which a sine wave is generated by the sine wave signal generation source 41 in the reference signal generation circuit 40 is shown. Based on this reference signal, the phase shifters 42a and 42b generate + 2 / 3π and + 4 / 3π phase-shifted signals. In the present embodiment, the sine wave reference signals 40a, 40b, and 40c are used when generating U-phase, V-phase, and W-phase gate control signals of the motor 130, respectively.

図2に示すように、制御部30は、鋸波キャリア信号50aと正弦波基準信号40a〜40cは、比較器61a〜61cでそれぞれ比較判定し、各相の上アームおよび下アームの制御信号が生成される。例えば、U相(第1レグ)の第1上アーム21のスイッチング素子21aのゲート制御信号30bは、比較器61aの出力をゲート駆動回路70bで増幅して生成される。一方、U相(第1レグ)の第1下アーム22のスイッチング素子22aのゲート制御信号30cは、比較器61aの出力を反転回路62aにより論理反転され、この信号に固定遅延回路63aで所定時間の遅延を付加し、ゲート駆動回路70cで増幅して生成される。V相(第2レグ)およびW相(第3レグ)についても同様である。その結果、後で説明する図3のゲート制御信号30b〜30gが生成される。なお、固定遅延回路63a〜63cで遅延させる所定時間は、スイッチング部11、各相の上アーム21,23,25および各相の下アーム22,24,26の寄生の入力容量と出力容量の充放電の時定数から決定する。 As shown in FIG. 2, the control unit 30 compares and determines the sawtooth carrier signal 50a and the sine wave reference signals 40a to 40c by the comparators 61a to 61c, respectively, and controls the upper arm and the lower arm of each phase. Generated. For example, the gate control signal 30b of the switching element 21a of the first upper arm 21 of the U phase (first leg) is generated by amplifying the output of the comparator 61a by the gate drive circuit 70b. On the other hand, in the gate control signal 30c of the switching element 22a of the first lower arm 22 of the U phase (first leg), the output of the comparator 61a is logically inverted by the inverting circuit 62a, and this signal is logically inverted by the fixed delay circuit 63a for a predetermined time. It is generated by adding a delay of the above and amplifying it by the gate drive circuit 70c. The same applies to the V phase (second leg) and the W phase (third leg). As a result, the gate control signals 30b to 30g of FIG. 3, which will be described later, are generated. The predetermined time to be delayed by the fixed delay circuits 63a to 63c is the charge of the parasitic input capacitance and output capacitance of the switching unit 11, the upper arms 21, 23, 25 of each phase, and the lower arms 22, 24, 26 of each phase. Determined from the time constant of discharge.

一方、電源遮断回路10のスイッチング素子11aのゲート制御信号30aは、比較器61d,61eによる基準信号Vref1およびVref2と鋸波キャリア信号50aとの比較判定結果に基づいて生成する。具体的には、比較器61dは、鋸波キャリア信号50aが正の基準信号Vref1より大きい状態を判定する。一方、比較器61eは鋸波キャリア信号50aが負の基準信号Vref2より小さい状態を判定する。比較器61dおよび比較器61eの出力は加算回路64で加算される。この結果、鋸波キャリア信号50aの値がリセットする点(微分値が不連続になる点)の前後の期間で加算回路64の出力はH状態になる。加算回路64の出力をゲート駆動回路70aで増幅してゲート制御信号30aが生成される。 On the other hand, the gate control signal 30a of the switching element 11a of the power supply cutoff circuit 10 is generated based on the comparison determination result of the reference signals Vref1 and Vref2 and the sawtooth wave carrier signal 50a by the comparators 61d and 61e. Specifically, the comparator 61d determines a state in which the sawtooth wave carrier signal 50a is larger than the positive reference signal Vref1. On the other hand, the comparator 61e determines a state in which the sawtooth wave carrier signal 50a is smaller than the negative reference signal Vref2. The outputs of the comparator 61d and the comparator 61e are added by the adder circuit 64. As a result, the output of the adder circuit 64 is in the H state in the period before and after the point where the value of the sawtooth carrier signal 50a is reset (the point where the differential value becomes discontinuous). The output of the adder circuit 64 is amplified by the gate drive circuit 70a to generate a gate control signal 30a.

なお、ゲート駆動回路部70のゲート駆動回路70a〜70gは、それぞれが駆動するスイッチング素子のソース電位が異なるため、絶縁インターフェイスおよび絶縁電源を備えている。 The gate drive circuits 70a to 70g of the gate drive circuit unit 70 are provided with an isolated interface and an isolated power supply because the source potentials of the switching elements driven by the gate drive circuits 70a to 70g are different from each other.

次に、本実施の形態に示す電力変換装置100の電源遮断回路10の動作を図3に基づいて説明する。
図3は、本実施の形態に示す電力変換装置における電源遮断回路の動作説明用のタイムチャートであり、信号波形を模式的に示している。なお、図3において、正弦波基準信号40a〜40cはU相、V相、W相に対応する正弦波基準信号を示す。ゲート制御信号30aは、スイッチング素子11aのゲート制御信号である。ゲート制御信号30b〜30gは、各レグの上アームおよび下アームのスイッチング素子21a〜26aのゲート制御信号を示す。また、Vbusは正極母線17の電圧である。さらに、Rは鋸波キャリア信号50aのリセットを表す。
Next, the operation of the power supply cutoff circuit 10 of the power conversion device 100 shown in the present embodiment will be described with reference to FIG.
FIG. 3 is a time chart for explaining the operation of the power supply cutoff circuit in the power conversion device shown in the present embodiment, and schematically shows a signal waveform. In FIG. 3, the sine wave reference signals 40a to 40c indicate the sine wave reference signals corresponding to the U phase, the V phase, and the W phase. The gate control signal 30a is a gate control signal of the switching element 11a. The gate control signals 30b to 30g indicate gate control signals of the switching elements 21a to 26a of the upper arm and the lower arm of each leg. Further, Vbus is the voltage of the positive electrode bus 17. Further, R represents a reset of the sawtooth carrier signal 50a.

図3に示す通り、鋸波キャリア信号50aの立ち上がり期間におけるスイッチング素子21a〜26aのスイッチングに対しては、電源遮断回路10のスイッチング素子11aはオン状態を保持している。従って、この期間は電源遮断動作を行わない。また、直列接続された上アームのスイッチング素子と下アームのスイッチング素子(例えば21aと22a)の短絡を防止するために、固定遅延回路63a〜63cにより所定期間のデッドタイム(以下、正デッドタイム)が確保される。この鋸波キャリア信号50aの立ち上がり期間の回路動作は、従来の一般的な3相インバータ制御と同様である。 As shown in FIG. 3, the switching element 11a of the power supply cutoff circuit 10 is kept on for the switching of the switching elements 21a to 26a during the rising period of the sawtooth carrier signal 50a. Therefore, the power cutoff operation is not performed during this period. Further, in order to prevent a short circuit between the switching element of the upper arm and the switching element of the lower arm (for example, 21a and 22a) connected in series, the fixed delay circuits 63a to 63c provide a dead time for a predetermined period (hereinafter referred to as a positive dead time). Is secured. The circuit operation during the rising period of the sawtooth wave carrier signal 50a is the same as that of the conventional general three-phase inverter control.

一方、鋸波キャリア信号50aを採用したことにより、鋸波のリセット時にスイッチング素子21a〜26aの全てがスイッチング動作することとなるが、その前後の期間(図3中の電源遮断期間Pr)を電源遮断回路10のスイッチング素子11aをオフ期間とする。 On the other hand, by adopting the sawtooth wave carrier signal 50a, all of the switching elements 21a to 26a are switched to operate when the sawtooth wave is reset, but the period before and after that (power cutoff period Pr in FIG. 3) is used as the power supply. The switching element 11a of the cutoff circuit 10 is set as the off period.

上述の通り、この電源遮断期間Prは、鋸波キャリア信号50aが正の基準信号Vref1より大きい期間と負の基準信号Vref2より小さい期間を加算回路64で加算することで生成している。この電源遮断期間Prに、インバータ回路20のスイッチング素子21a〜26aをスイッチングすることで、3相一括の低損失スイッチングを実現できる。 As described above, the power cutoff period Pr is generated by adding the period in which the sawtooth wave carrier signal 50a is larger than the positive reference signal Vref1 and the period in which the sawtooth wave carrier signal 50a is smaller than the negative reference signal Vref2 by the addition circuit 64. By switching the switching elements 21a to 26a of the inverter circuit 20 during this power supply cutoff period Pr, low loss switching of three phases can be realized.

次に、本実施の形態の電源遮断回路10の特徴とその効果を図4〜図8に基づいて説明する。
図4は、図3に図示した電源遮断期間Prを中心に、一点斜線で示した範囲Aを分かり易く拡大したものである。また、図4に図示した電源遮断期間Prの前および後の期間におけるインバータ回路20の電流経路を図5(a)および図5(b)にそれぞれ示している。鋸波のようなリセット形状(信号の符号が即座に反転する形状)を有するキャリア信号を採用することにより、キャリア信号がリセットする際に下アーム還流モード(図5(a))から上アーム還流モード(図5(b))に遷移するように制御することができる。さらに、固定遅延回路63a〜63cにより、電源遮断期間Prにおいてインバータ回路20の上アームおよび下アームのスイッチング素子(例えば21aと22a)が同時オンする期間(以下、負デッドタイム)を設ける。この負デッドタイムを設けることで、正極母線17の電圧Vbusを零電圧に低下させ、低損失スイッチング動作を実現できる。
Next, the features of the power cutoff circuit 10 of the present embodiment and their effects will be described with reference to FIGS. 4 to 8.
FIG. 4 is an easy-to-understand enlargement of the range A shown by the one-point diagonal line centering on the power cutoff period Pr shown in FIG. Further, the current paths of the inverter circuit 20 in the period before and after the power cutoff period Pr shown in FIG. 4 are shown in FIGS. 5 (a) and 5 (b), respectively. By adopting a carrier signal having a reset shape (a shape in which the sign of the signal is immediately inverted) like a sawtooth wave, the upper arm recirculation from the lower arm recirculation mode (FIG. 5A) when the carrier signal is reset. It can be controlled to transition to the mode (FIG. 5 (b)). Further, the fixed delay circuits 63a to 63c provide a period (hereinafter, negative dead time) in which the switching elements (for example, 21a and 22a) of the upper arm and the lower arm of the inverter circuit 20 are simultaneously turned on during the power supply cutoff period Pr. By providing this negative dead time, the voltage Vbus of the positive electrode bus 17 can be reduced to zero voltage, and a low loss switching operation can be realized.

図5(a)から図5(b)への環流電流の遷移を、低損失スイッチング動作の説明用模式図である図6で説明する。図6は、低損失スイッチング動作を分かり易く説明する模式図であり、符番号は省略している。図6(a)〜(c)は、図5(a)から図5(b)への遷移を示す図であり、図6(d)は、図5(b)に対応する。 The transition of the recirculation current from FIG. 5 (a) to FIG. 5 (b) will be described with reference to FIG. 6, which is a schematic diagram for explaining the low loss switching operation. FIG. 6 is a schematic diagram for explaining the low loss switching operation in an easy-to-understand manner, and the reference numerals are omitted. 6 (a) to 6 (c) are diagrams showing the transition from FIG. 5 (a) to FIG. 5 (b), and FIG. 6 (d) corresponds to FIG. 5 (b).

図6(a)は、図5(a)の状態からスイッチング部11のスイッチング素子11aがオフとなった状態である。ここでは、図6(a)に示す状態を第1動作モードと称することとする。第1動作モードは、一括スイッチング前の状態であり、図5(a)と同様に下アーム還流モードの状態である。すなわち、各相の下アームのスイッチング素子22a,24a,26aがオン状態(各相の上アームのスイッチング素子21a,23a,25aがオフ状態)となる状態であり、図6(a)に示すように、インバータ回路20のオン状態にある各相の下アーム22,24,26と電動機130との間で電流を還流させる還流モードである。ここで、図5(a)ではスイッチング素子11aがオフしているが、そのドレイン−ソース間電圧は増加せず、従って寄生容量は放電した状態を保持する。すなわち、スイッチング素子11aは零電流でターンオフすることとなる。 FIG. 6A is a state in which the switching element 11a of the switching unit 11 is turned off from the state of FIG. 5A. Here, the state shown in FIG. 6A is referred to as a first operation mode. The first operation mode is the state before batch switching, and is the state of the lower arm return mode as in FIG. 5A. That is, the switching elements 22a, 24a, 26a of the lower arm of each phase are in the on state (the switching elements 21a, 23a, 25a of the upper arm of each phase are in the off state), as shown in FIG. 6A. In addition, it is a recirculation mode in which a current is recirculated between the lower arms 22, 24, 26 of each phase in the ON state of the inverter circuit 20 and the motor 130. Here, in FIG. 5A, the switching element 11a is turned off, but the drain-source voltage thereof does not increase, and therefore the parasitic capacitance maintains the discharged state. That is, the switching element 11a is turned off at zero current.

図6(b)は、図6(a)の状態から、各相の上アームのスイッチング素子21a,23a,25aがオンとなった状態を示している。ここでは、図6(b)に示す状態を第2動作モードと称することとする。第2動作モードでは、インバータ回路20のすべての相の上アームおよび下アームのスイッチング素子21a〜26aが同時にオンとする状態である。ここで、図中の破線で示したスイッチング部の寄生容量を充放電する電流の経路を点線で示している。すなわち、第1の動作モードでオフ状態にあった各相の上アーム21,23,25は、寄生容量に電荷が充電されているため、そのオン動作によってこれらの寄生容量の電荷は放電されることとなる。図6(b)で上下アームが同時オンする段階においては、スイッチング部11の寄生容量に図6(b)中の点線の充電経路が形成されるため、正極母線17の電圧Vbusは零電圧に低下する。このとき、各相の上アームのスイッチング素子21a,23a,25aは零電流でターンオンし、各相の上アームおよび下アームを電流が還流する状態になる。 FIG. 6B shows a state in which the switching elements 21a, 23a, 25a of the upper arm of each phase are turned on from the state of FIG. 6A. Here, the state shown in FIG. 6B is referred to as a second operation mode. In the second operation mode, the switching elements 21a to 26a of the upper arm and the lower arm of all the phases of the inverter circuit 20 are turned on at the same time. Here, the path of the current that charges and discharges the parasitic capacitance of the switching portion shown by the broken line in the figure is shown by the dotted line. That is, since the upper arms 21, 23, 25 of each phase that were in the off state in the first operation mode are charged with the parasitic capacitance, the charge of these parasitic capacitances is discharged by the on operation. It will be. At the stage where the upper and lower arms are turned on at the same time in FIG. 6 (b), the dotted charging path in FIG. 6 (b) is formed in the parasitic capacitance of the switching unit 11, so that the voltage Vbus of the positive electrode bus 17 becomes zero voltage. descend. At this time, the switching elements 21a, 23a, 25a of the upper arm of each phase turn on with a zero current, and the current returns to the upper arm and the lower arm of each phase.

次に、図6(c)は、図6(b)の状態から、下アームのスイッチング素子22a、24a、26aがターンオフした状態を示している。ここでは、図6(c)に示す状態を第3動作モードと称することとする。第3動作モードでは、インバータ回路20の各相の上アームのスイッチング素子21a,23a,25aを同時にオンとした状態であり、各相の上アームを電流が還流することとなる。ここで、各相の下アームのスイッチング素子22a,24a,26aがオフした段階においては、正極母線17の電圧Vbusは零電圧にあり、従って各相の下アームのスイッチング素子22a,24a,26aは零電圧でスイッチングする。その後、スイッチング素子11aがオンすると(図6(d))、スイッチング部11の寄生容量は図中の点線の経路で放電され、一方で各相の下アーム22,24,26は図中の点線の経路で充電され、結果として正極母線17の電圧Vbusが上昇する。このタイミングでインバータ回路の還流電流は、下アームから上アームへ完全に移行する。このスイッチング素子11aのオン動作においても、スイッチング素子11aは零電流でターンオンする。 Next, FIG. 6 (c) shows a state in which the switching elements 22a, 24a, 26a of the lower arm are turned off from the state of FIG. 6 (b). Here, the state shown in FIG. 6C is referred to as a third operation mode. In the third operation mode, the switching elements 21a, 23a, and 25a of the upper arms of each phase of the inverter circuit 20 are turned on at the same time, and the current flows back through the upper arms of each phase. Here, at the stage when the switching elements 22a, 24a, 26a of the lower arm of each phase are turned off, the voltage Vbus of the positive electrode bus 17 is at zero voltage, so that the switching elements 22a, 24a, 26a of the lower arm of each phase are Switch at zero voltage. After that, when the switching element 11a is turned on (FIG. 6 (d)), the parasitic capacitance of the switching unit 11 is discharged along the dotted line path in the figure, while the lower arms 22, 24, 26 of each phase are the dotted line in the figure. As a result, the voltage Vbus of the positive electrode bus 17 rises. At this timing, the reflux current of the inverter circuit completely shifts from the lower arm to the upper arm. Even in the on operation of the switching element 11a, the switching element 11a turns on with a zero current.

以上のように、図6(a)〜(d)の各素子のスイッチング動作は、零電流または零電圧のスイッチングをするため、低損失なスイッチングを実現することができる。ここで、従来のソフトスイッチング技術では、共振原理によって正極母線17の電圧Vbusを上昇および下降さていた。一方、本発明では、第2動作モードにおけるインバータ回路の上アームおよび下アームの同時オン動作で正極母線17の電圧Vbusを下降させ、スイッチング部11の再接続動作(スイッチング素子11aのオン動作)でVbusを上昇させる点が異なる。これにより、共振回路が不要となり、回路の小型化を実現できる。さらに、従来のソフトスイッチング技術ではVbusの降下期間が負荷電力に依存して大きくならざるを得なかったのに対し(たとえば10μs)、本発明では共振周期に寄らず十分に小さくできるため(たとえば1μs未満)、従ってインバータの実効的な出力電圧の低下による電動機の出力性能の低下を抑制できる。 As described above, since the switching operation of each element of FIGS. 6A to 6D switches to zero current or zero voltage, low loss switching can be realized. Here, in the conventional soft switching technique, the voltage Vbus of the positive electrode bus 17 is increased and decreased by the resonance principle. On the other hand, in the present invention, the voltage Vbus of the positive electrode bus 17 is lowered by the simultaneous on operation of the upper arm and the lower arm of the inverter circuit in the second operation mode, and the reconnection operation of the switching unit 11 (on operation of the switching element 11a). The difference is that it raises Vbus. This eliminates the need for a resonance circuit and makes it possible to reduce the size of the circuit. Further, in the conventional soft switching technology, the drop period of Vbus has to be increased depending on the load power (for example, 10 μs), whereas in the present invention, it can be made sufficiently small regardless of the resonance period (for example, 1 μs). Less than), therefore, the deterioration of the output performance of the motor due to the decrease of the effective output voltage of the inverter can be suppressed.

なお、上記では第1動作モードにおいて各相の下アームのスイッチング素子22a,24a,26aをすべてオンとする場合について示したが、必ずしもすべてをオンとする必要はない。例えば、図6(a)に示す例ではスイッチング素子24aはオフとした場合でも、スイッチング素子24aに逆並列に接続された逆並列ダイオード24bを介して還流することができる。第2動作モードおよび第3動作モードについても同様であり、第2動作モードにおいては、各相の上アームのスイッチング素子21a,23a,25aおよび各相の下アームのスイッチング素子22a,24a,26aを、必ずしもすべてオンとする必要はない。また、第3動作モードにおいても、各相の上アームのスイッチング素子21a,23a,25a必ずしもすべてオンとする必要はない。 In the above, the case where the switching elements 22a, 24a, 26a of the lower arm of each phase are all turned on in the first operation mode is shown, but it is not always necessary to turn on all of them. For example, in the example shown in FIG. 6A, even when the switching element 24a is turned off, reflux can be performed via the antiparallel diode 24b connected in antiparallel to the switching element 24a. The same applies to the second operation mode and the third operation mode. In the second operation mode, the switching elements 21a, 23a, 25a of the upper arm of each phase and the switching elements 22a, 24a, 26a of the lower arm of each phase are used. , It doesn't have to be all on. Further, even in the third operation mode, it is not always necessary to turn on all the switching elements 21a, 23a, 25a of the upper arm of each phase.

ここで、低損失スイッチング動作を実現するとき、各相の上アームおよび下アームをオンにする負デッドタイムを設けることが必要である理由を比較例である図7を用いて説明する。
図7は、図5(a)から図5(b)に遷移する際に、一般的な正デッドタイム期間を設けた状態、すなわちインバータ回路のスイッチング素子21a〜26aの全てをオフした状態のインバータ回路の電流経路を示す図である。この場合は、負荷電流はインバータ回路20の逆並列ダイオードに流れることになる。その結果として、負荷電流はスイッチング部11の逆並列ダイオード11bを介して電源へ回生される。すなわち、スイッチング素子11aがオフ状態にあったとしても、図5(a)から図5(b)に遷移する際の正デッドタイム期間中に正極母線17の電圧Vbusが上昇し、従って零電圧スイッチング動作が実現できないこのため、一般的な正デッドタイム期間を設けた場合には、ソフトスイッチング動作を実現するために、正デッドタイム期間中の負荷電流を共振回路で流すために、大規模な共振回路を追加する必要がある。
Here, the reason why it is necessary to provide a negative dead time for turning on the upper arm and the lower arm of each phase when realizing the low loss switching operation will be described with reference to FIG. 7, which is a comparative example.
FIG. 7 shows an inverter in a state where a general positive dead time period is provided when transitioning from FIG. 5 (a) to FIG. 5 (b), that is, in a state where all the switching elements 21a to 26a of the inverter circuit are turned off. It is a figure which shows the current path of a circuit. In this case, the load current flows through the antiparallel diode of the inverter circuit 20. As a result, the load current is regenerated to the power supply via the antiparallel diode 11b of the switching unit 11. That is, even if the switching element 11a is in the off state, the voltage Vbus of the positive electrode bus 17 rises during the positive dead time period when transitioning from FIG. 5 (a) to FIG. 5 (b), and therefore zero voltage switching. Operation cannot be realized. Therefore, when a general positive dead time period is provided, a large-scale resonance is performed in order to pass the load current during the positive dead time period in the resonance circuit in order to realize the soft switching operation. You need to add a circuit.

さらに、本実施の形態の電源遮断回路10の動作を図8に基づいて、図1も参照して説明する。図8はU相を例として、図4の電源遮断期間Prにおける低損失スイッチング波形を模式的に示した図である。
図8において、ゲート制御信号30b,30cは、U相の上アームおよび下アームのスイッチング素子21a,22aのゲート制御信号である。ゲート制御信号30aは、スイッチング素子11aのゲート制御信号である。また、Vbusは正極母線17の電圧である。Ia(破線)は、U相上アーム(第1上アーム21)の逆並列ダイオード21bを流れる電流であり、Vka(実線)は、U相上アームの逆並列ダイオード21bの端子間電圧である。Id(破線)は、U相下アーム(第1下アーム22)のスイッチング素子22aを流れる電流であり、Vds(実線)は、U相下アームのスイッチング素子22aのソースードレイン間の電圧である。また、「HS」は通常スイッチングを示し、「SS」は低損失スイッチングを示す。
Further, the operation of the power cutoff circuit 10 of the present embodiment will be described with reference to FIG. 1 with reference to FIG. FIG. 8 is a diagram schematically showing a low loss switching waveform in the power supply cutoff period Pr of FIG. 4 by taking the U phase as an example.
In FIG. 8, the gate control signals 30b and 30c are gate control signals of the switching elements 21a and 22a of the upper arm and the lower arm of the U phase. The gate control signal 30a is a gate control signal of the switching element 11a. Further, Vbus is the voltage of the positive electrode bus 17. Ia (dashed line) is the current flowing through the antiparallel diode 21b of the U-phase upper arm (first upper arm 21), and Vka (solid line) is the voltage between the terminals of the antiparallel diode 21b of the U-phase upper arm. Id (dashed line) is the current flowing through the switching element 22a of the U-phase lower arm (first lower arm 22), and Vds (solid line) is the voltage between the source and drain of the switching element 22a of the U-phase lower arm. .. Further, "HS" indicates normal switching, and "SS" indicates low loss switching.

この電源遮断期間Prにおいて、U相下アームのスイッチング素子22aはオンからオフに遷移する。これに伴い、U相上アームの逆並列ダイオード21bはオフからオンに遷移し、電流Iaはすべて逆並列ダイオード21bに流れるようになる。図8において、U相下アームのスイッチング素子22aのオン→オフの遷移は、ゲート制御信号30c(U相下アームのスイッチング素子22aのゲート制御信号)のオン→オフの変化に対応する。この低損失スイッチングは、上述のように正極母線17の電圧Vbusが零電圧の状態のスイッチングであるため、スイッチング損失が発生しない零電圧スイッチングを実現できる。 During this power cutoff period Pr, the switching element 22a of the U-phase lower arm transitions from on to off. Along with this, the antiparallel diode 21b of the U-phase upper arm transitions from off to on, and all the current Ia flows to the antiparallel diode 21b. In FIG. 8, the transition from on to off of the switching element 22a of the U-phase lower arm corresponds to the change of on to off of the gate control signal 30c (gate control signal of the switching element 22a of the U-phase lower arm). Since this low-loss switching is switching in a state where the voltage Vbus of the positive electrode bus 17 is a zero voltage as described above, zero-voltage switching in which no switching loss occurs can be realized.

なお、通常スイッチング(HS)は、一般的な正デッドタイム期間を設けた場合のスイッチングであり、具体的には、U相下アームのスイッチング素子22aのオフ→オンへのスイッチングである。ここで、U相上アームの逆並列ダイオード21bを流れる電流(Ia)およびU相上アームの逆並列ダイオード21bの端子間電圧(Vka)の変化は、U相下アームのスイッチング素子22aがオフからオンに遷移することに伴い、U相上アームの逆並列ダイオード21bがオンからオフに遷移することを表している。 The normal switching (HS) is switching when a general positive dead time period is provided, and specifically, switching from off to on of the switching element 22a of the U-phase lower arm. Here, the change in the current (Ia) flowing through the antiparallel diode 21b of the U-phase upper arm and the terminal voltage (Vka) of the antiparallel diode 21b of the U-phase upper arm is changed from the off of the switching element 22a of the U-phase lower arm. This indicates that the antiparallel diode 21b of the U-phase upper arm transitions from on to off as it transitions to on.

このように、本実施の形態に示す電力変換装置および電動機システムは、鋸波キャリア信号のリセット時のインバータ動作を低損失化し、電源遮断回路10で発生するスイッチング損失をも抑制することができる。鋸波キャリア信号のリセット時に発生するインバータのスイッチングは総回数の1/2である。従って、本実施の形態1ではインバータ回路20のスイッチング損失を1/2に低減できる。一方で、電源遮断回路10で発生する損失は主としてスイッチング素子11aの導通損失であるが、この導通損失はスイッチング素子11aを並列化することでさらに低減できる。 As described above, the power conversion device and the electric motor system shown in the present embodiment can reduce the loss of the inverter operation at the time of resetting the sawtooth wave carrier signal and suppress the switching loss generated in the power supply cutoff circuit 10. The switching of the inverter that occurs when the sawtooth carrier signal is reset is 1/2 of the total number of times. Therefore, in the first embodiment, the switching loss of the inverter circuit 20 can be reduced to 1/2. On the other hand, the loss generated in the power cutoff circuit 10 is mainly the conduction loss of the switching element 11a, but this conduction loss can be further reduced by parallelizing the switching element 11a.

以上のように、本実施の形態1に示す電力変換装置および電動機システムでは、鋸波キャリア信号のようなリセット形状を有するキャリア信号を採用することでインバータを下アーム還流モードから上アーム還流モードに遷移する動作モードを設け、このタイミングで電源遮断回路のスイッチング素子11aをオフかつインバータの上、下アームの制御に負デッドタイム期間を設けることで蓄電デバイス120へ回生動作を防止し、共振電流を流すことなく低損失スイッチングを実現するものである。 As described above, in the power conversion device and the electric motor system shown in the first embodiment, the inverter is changed from the lower arm recirculation mode to the upper arm recirculation mode by adopting a carrier signal having a reset shape such as a saw wave carrier signal. A transition operation mode is provided, and at this timing, the switching element 11a of the power supply cutoff circuit is turned off and a negative dead time period is provided for the control of the upper and lower arms of the inverter to prevent the power storage device 120 from regenerating and reduce the resonance current. It realizes low loss switching without flowing.

従って、本実施の形態1で適用するキャリア信号は鋸波形状に限られるものではなく、下アーム還流から上アーム還流に遷移する動作モードを提供するキャリア信号全般に適用できる。 Therefore, the carrier signal applied in the first embodiment is not limited to the sawtooth wave shape, and can be applied to all carrier signals that provide an operation mode for transitioning from the lower arm reflux to the upper arm reflux.

また、本実施の形態1では、鋸波キャリア信号が立ち上がる期間中のスイッチングに対して正デッドタイムを与え、かつ鋸波キャリア信号のリセット時のスイッチングに対して負デッドタイムを与える手段として、固定遅延回路63a〜63cを用いた構成を例示した。しかし、これに限られるものではない。さらに、本実施の形態1では、下アーム還流から上アーム還流に遷移する場合を例示したが、比較器61a〜61cの+入力と−入力を入れ替えることで上アーム還流から下アーム還流に遷移させてもよい。 Further, in the first embodiment, it is fixed as a means to give a positive dead time to the switching during the period in which the sawtooth carrier signal rises and to give a negative dead time to the switching at the time of resetting the sawtooth carrier signal. The configuration using the delay circuits 63a to 63c is illustrated. However, it is not limited to this. Further, in the first embodiment, the case of transitioning from the lower arm reflux to the upper arm reflux is illustrated, but the transition from the upper arm reflux to the lower arm reflux is performed by exchanging the + input and the − input of the comparators 61a to 61c. You may.

なお、本実施の形態1では、直流電源として、蓄電デバイスを想定して説明した。しかし、交流電力をインバータで直流に変換した直流電源であってもよい。また、太陽光発電装置、燃料電池、直流出力可能な発電機であってもよい。 In the first embodiment, a power storage device is assumed as a DC power source. However, it may be a direct current power source obtained by converting AC power into direct current by an inverter. Further, it may be a photovoltaic power generation device, a fuel cell, or a generator capable of direct current output.

また、本実施の形態1では、電力変換装置100の低損失スイッチング(負デッドタイム)の適用を、蓄電デバイス120から電動機130に電流が流れる方向の例で説明した。しかし、電力変換装置100の低損失スイッチング(負デッドタイム)は、発電機としての電動機130から蓄電デバイス120に電流が流れる方向の場合でも、同様に適用できる。すなわち、電力変換装置100を流れる電流の方向に関わらずに、低損失スイッチング(負デッドタイム)を適用することで、共振回路を追加することいなく損失低減を実現した電力変換装置及びこれを用いた電動機システムを構成できる。 Further, in the first embodiment, the application of the low loss switching (negative dead time) of the power conversion device 100 has been described with an example of the direction in which the current flows from the power storage device 120 to the electric motor 130. However, the low loss switching (negative dead time) of the power converter 100 can be similarly applied even in the case where a current flows from the electric motor 130 as a generator to the power storage device 120. That is, a power conversion device that realizes loss reduction without adding a resonance circuit by applying low loss switching (negative dead time) regardless of the direction of the current flowing through the power conversion device 100, and the use thereof. The electric power system that was used can be configured.

以上説明したように、実施の形態1に係る電力変換装置および電動機システムは、直流電源とインバータ回路との間に接続された電源遮断部と、インバータ回路と、電源遮断部とを制御する制御部とを備えており、制御部が、制御部は、電源遮断回路が直流電源とインバータ回路とを遮断する期間において、複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いてインバータ回路および電源遮断回路を制御することにより、回路の小型化および損失低減を実現できる。さらに、インバータ出力の零電圧期間の増加による実効的な出力電圧の低下を抑制し、従って電動機の出力特性の低下を抑制できる。 As described above, the power conversion device and the electric motor system according to the first embodiment are a power supply cutoff unit connected between the DC power supply and the inverter circuit, and a control unit for controlling the inverter circuit and the power supply cutoff unit. The control unit turns on the switching element of the lower arm of at least one of the plurality of legs during the period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit. One operation mode, a second operation mode in which the switching elements of the upper arm and the lower arm of at least one leg among the plurality of legs are turned on at the same time, and the switching element of the upper arm of at least one leg among the plurality of legs. By controlling the inverter circuit and the power supply cutoff circuit using the third operation mode to be turned on, the circuit can be miniaturized and the loss can be reduced. Further, it is possible to suppress a decrease in the effective output voltage due to an increase in the zero voltage period of the inverter output, and thus suppress a decrease in the output characteristics of the motor.

実施の形態2.
実施の形態2の電力変換装置および電動機システムは、実施の形態1の電力変換装置および電動機システムと比べ、インバータ回路の上アームと下アームのスイッチング素子のゲート制御信号の遅延時間および電源遮断回路が蓄電デバイスとインバータ回路とを遮断する期間を削減し、従ってインバータ出力の零電圧期間を短縮する構成としたものである。実施の形態2に係る電力変換装置および電動機システムの構成は図1に示す場合と同様であり、説明を省略する。
Embodiment 2.
Compared with the power conversion device and the electric machine system of the first embodiment, the power conversion device and the electric power system of the second embodiment have a delay time of a gate control signal of a switching element of an upper arm and a lower arm of an inverter circuit and a power supply cutoff circuit. The configuration is such that the period for disconnecting the power storage device and the inverter circuit is reduced, and therefore the zero voltage period of the inverter output is shortened. The configuration of the power conversion device and the motor system according to the second embodiment is the same as that shown in FIG. 1, and the description thereof will be omitted.

以下、実施の形態2の電力変換装置について、制御部の内部ブロック図である図9に基づいて、実施の形態1との差異を中心に説明する。図9において、実施の形態1の図2と同一あるいは相当部分は、同一の符号を付している。なお、実施の形態1と区別するため、電力変換装置200、制御部230、および制御信号生成回路260としている。 Hereinafter, the power conversion device of the second embodiment will be described focusing on the difference from the first embodiment based on FIG. 9, which is an internal block diagram of the control unit. In FIG. 9, the same or corresponding parts as those in FIG. 2 of the first embodiment are designated by the same reference numerals. In order to distinguish it from the first embodiment, the power conversion device 200, the control unit 230, and the control signal generation circuit 260 are used.

まず、電力変換装置200の制御部230の構成を図9に基づいて説明する。
実施の形態2の制御部230と実施の形態1の制御部30との構成の違いは、制御信号生成回路260である。制御信号生成回路260において、実施の形態1の制御信号生成回路60の固定遅延回路63a〜63cを可変遅延回路263a〜263cとし、さらに電源電圧検出回路51と遮断期間調整回路を追加している。
First, the configuration of the control unit 230 of the power conversion device 200 will be described with reference to FIG.
The difference in configuration between the control unit 230 of the second embodiment and the control unit 30 of the first embodiment is the control signal generation circuit 260. In the control signal generation circuit 260, the fixed delay circuits 63a to 63c of the control signal generation circuit 60 of the first embodiment are used as variable delay circuits 263a to 263c, and a power supply voltage detection circuit 51 and a cutoff period adjustment circuit are added.

図2に示した実施の形態1における制御信号の生成方法と比べて、図9に示す制御部230では可変遅延回路263a〜263cが、電源電圧検出回路51が検出した蓄電デバイス120の電圧検出値51aに応じて遅延時間を可変させる。さらに、遮断期間調整回路66は、電圧検出値51aに応じて比較器61dおよび61eの基準電圧を調整する。これにより、実施の形態1では予め定めた所定の遅延時間および電源遮断期間を与えるに対して、本実施の形態2では蓄電デバイスの電圧値に応じて遅延時間を最適化することができる。すなわち、蓄電デバイスの電圧値に応じてスイッチング部11および第1〜第3上アーム21,23,25および第1〜第3下アーム22,24,26の寄生容量が変化することに起因して、正極母線17の電圧Vbusの立ち上がりおよび立ち下がり時間が変化すること考慮して遅延時間を与える。その結果、デッドタイムを最小化することができるため、デッドタイム追加による電力変換効率の低下を抑制できる効果がある。 Compared with the control signal generation method according to the first embodiment shown in FIG. 2, in the control unit 230 shown in FIG. 9, the variable delay circuits 263a to 263c are the voltage detection values of the power storage device 120 detected by the power supply voltage detection circuit 51. The delay time is varied according to 51a. Further, the cutoff period adjusting circuit 66 adjusts the reference voltages of the comparators 61d and 61e according to the voltage detection value 51a. As a result, in the first embodiment, a predetermined delay time and power cutoff period are given, whereas in the second embodiment, the delay time can be optimized according to the voltage value of the power storage device. That is, the parasitic capacitance of the switching unit 11, the first to third upper arms 21, 23, 25 and the first to third lower arms 22, 24, 26 changes according to the voltage value of the power storage device. , The delay time is given in consideration of the change in the rising and falling times of the voltage Vbus of the positive electrode bus 17. As a result, since the dead time can be minimized, there is an effect that the decrease in power conversion efficiency due to the addition of the dead time can be suppressed.

本実施の形態2では、蓄電デバイス120の状態を検出する方法として電源電圧検出回路51を用いる構成を例示したが、蓄電デバイス120から供給される電流値を検出する方法であってもよい。この場合、電源電圧検出回路の入力信号としては、カレントトランス等を用いて取得した正極母線17を流れる電流の測定値を用いることができる。 In the second embodiment, the configuration in which the power supply voltage detection circuit 51 is used as a method for detecting the state of the power storage device 120 is exemplified, but a method for detecting the current value supplied from the power storage device 120 may also be used. In this case, as the input signal of the power supply voltage detection circuit, the measured value of the current flowing through the positive electrode bus 17 acquired by using a current transformer or the like can be used.

本実施の形態2において、制御信号生成回路260以外の構成および動作は、実施の形態1と同様であるため、その説明は省略する。 In the second embodiment, the configuration and operation other than the control signal generation circuit 260 are the same as those in the first embodiment, and thus the description thereof will be omitted.

以上説明したように、実施の形態2に係る電力変換装置および電動機システムは、実施の形態1で示した電力変換装置の上アームと下アームのスイッチング素子のゲート制御信号の遅延時間および電源遮断期間を蓄電デバイスの状態に応じて変更する構成としたものである。したがって、実施の形態2の電力変換装置およびこれを用いた電動機システムは、実施の形態1と同様におよび共振回路を用いることなく損失低減を実現できる。さらに、デッドタイム追加による電力変換効率の低下、さらにはインバータ実効的な出力電圧の低下を抑制できる効果がある。 As described above, in the power conversion device and the electric motor system according to the second embodiment, the delay time and the power supply cutoff period of the gate control signals of the switching elements of the upper arm and the lower arm of the power conversion device shown in the first embodiment. Is configured to be changed according to the state of the power storage device. Therefore, the power conversion device of the second embodiment and the electric motor system using the same can realize the loss reduction as in the first embodiment and without using the resonance circuit. Further, there is an effect that the decrease in power conversion efficiency due to the addition of dead time and the decrease in the effective output voltage of the inverter can be suppressed.

実施の形態3.
実施の形態3に係る電力変換装置および電動機システムは、実施の形態2で示した電力変換装置および電動機システムと同様に、インバータ回路の上アームと下アームのスイッチング素子のゲート制御信号の遅延時間および電源遮断回路が蓄電デバイスとインバータ回路とを遮断する期間を削減し、インバータ出力の零電圧期間を短縮する構成としたものである。実施の形態3に係る電力変換装置および電動機システムの構成は図1に示す場合と同様であり、説明を省略する。
Embodiment 3.
In the power conversion device and the electric motor system according to the third embodiment, the delay time of the gate control signal of the switching element of the switching element of the upper arm and the lower arm of the inverter circuit and the delay time of the gate control signal are the same as those of the power conversion device and the electric motor system shown in the second embodiment. The power supply cutoff circuit reduces the period during which the power storage device and the inverter circuit are cut off, and shortens the zero voltage period of the inverter output. The configuration of the power conversion device and the motor system according to the third embodiment is the same as that shown in FIG. 1, and the description thereof will be omitted.

以下、実施の形態3の電力変換装置について、制御部の内部ブロック図である図10に基づいて、実施の形態2との差異を中心に説明する。図10において、実施の形態2の図9と同一あるいは相当部分は、同一の符号を付している。なお、実施の形態2と区別するため、電力変換装置300、制御部330、および制御信号生成回路360としている。 Hereinafter, the power conversion device of the third embodiment will be described focusing on the difference from the second embodiment based on FIG. 10, which is an internal block diagram of the control unit. In FIG. 10, the same or corresponding portions as those in FIG. 9 of the second embodiment are designated by the same reference numerals. In order to distinguish it from the second embodiment, the power conversion device 300, the control unit 330, and the control signal generation circuit 360 are used.

まず、電力変換装置300の制御部330の構成を図10に基づいて説明する。実施の形態3の制御部330と実施の形態2の制御部230との構成の違いは、電源電圧検出回路51を削除したこと、および制御信号生成回路360の構成である。 First, the configuration of the control unit 330 of the power conversion device 300 will be described with reference to FIG. The difference in the configuration between the control unit 330 of the third embodiment and the control unit 230 of the second embodiment is that the power supply voltage detection circuit 51 is deleted and the control signal generation circuit 360 is configured.

図9に示した実施の形態2における制御信号の生成方法と比べて、図10では可変遅延回路263a〜263cが、スイッチング素子11aを駆動するゲート駆動回路70aの出力電圧を判定するゲート判定回路267aの出力電圧に応じて遅延時間を可変させる。さらに、遮断期間調整回路66は、スイッチング素子26aを駆動するゲート駆動回路70gの出力電圧を判定するゲート判定回路267bの出力電圧に応じて比較器61dおよび61eの基準電圧を調整する。これにより、実施の形態2では蓄電デバイスの電圧値に応じて遅延時間を最適化したのに対し、本実施の形態3ではスイッチング素子11aおよび26aのゲートが完全にオフしたタイミングを検出して遅延時間を最適化することができる。具体的には、蓄電デバイス120とインバータ回路20が遮断されると即座にインバータ回路20の上アーム21,23,25および下アーム22,24,26を同時オン状態にし、かつインバータ回路20の上アーム21,23,25および下アーム22,24,26の同時オン状態が解除されると即座に蓄電デバイス120とインバータ回路20を再接続するように調整する。その結果、デッドタイムを最小化することができるため、デッドタイム追加による電力変換効率の低下を抑制できる効果がある。 Compared with the control signal generation method according to the second embodiment shown in FIG. 9, in FIG. 10, the variable delay circuits 263a to 263c determine the output voltage of the gate drive circuit 70a for driving the switching element 11a. The delay time is variable according to the output voltage of. Further, the cutoff period adjusting circuit 66 adjusts the reference voltages of the comparators 61d and 61e according to the output voltage of the gate determination circuit 267b for determining the output voltage of the gate driving circuit 70g for driving the switching element 26a. As a result, in the second embodiment, the delay time is optimized according to the voltage value of the power storage device, whereas in the third embodiment, the timing at which the gates of the switching elements 11a and 26a are completely turned off is detected and the delay is delayed. You can optimize the time. Specifically, as soon as the power storage device 120 and the inverter circuit 20 are cut off, the upper arms 21, 23, 25 and the lower arms 22, 24, 26 of the inverter circuit 20 are simultaneously turned on, and the upper arm of the inverter circuit 20 is turned on. As soon as the simultaneous ON state of the arms 21, 23, 25 and the lower arms 22, 24, 26 is released, the power storage device 120 and the inverter circuit 20 are adjusted to be reconnected. As a result, since the dead time can be minimized, there is an effect that the decrease in power conversion efficiency due to the addition of the dead time can be suppressed.

本実施の形態3では、インバータ回路の上アーム21,23,25および下アーム22,24,26の同時オン状態が解除されるタイミングを検出する方法として、スイッチング素子26aのゲート電圧を判定する例を示したが、他の下アームのスイッチング素子のゲート電圧を判定する方法、あるいは全ての下アームのスイッチング素子のゲート電圧を判定する方法であっても良い。 In the third embodiment, an example of determining the gate voltage of the switching element 26a as a method of detecting the timing at which the upper arms 21, 23, 25 and the lower arms 22, 24, 26 of the inverter circuit are released from the simultaneous ON state is determined. However, a method of determining the gate voltage of other lower arm switching elements or a method of determining the gate voltage of all lower arm switching elements may be used.

本実施の形態3において、制御信号生成回路360以外の構成および動作は、実施の形態1と同様であるため、その説明は省略する。 In the third embodiment, the configuration and operation other than the control signal generation circuit 360 are the same as those in the first embodiment, and thus the description thereof will be omitted.

以上説明したように、実施の形態3の電力変換装置は、実施の形態1の電力変換装置の上アームと下アームのスイッチング素子のゲート制御信号の遅延時間および電源遮断期間をスイッチング素子のゲートの放電時間に応じて最適化する構成としたものである。したがって、実施の形態3の電力変換装置およびこれを用いた電動機システムは、実施の形態1と同様におよび共振回路を用いることなく損失低減を実現できる。さらに、デッドタイム追加による電力変換効率の低下、さらにはインバータ実効的な出力電圧の低下を抑制できる効果がある。 As described above, in the power conversion device of the third embodiment, the delay time and the power supply cutoff period of the gate control signal of the switching element of the upper arm and the lower arm of the power conversion device of the first embodiment are set to the gate of the switching element. The configuration is optimized according to the discharge time. Therefore, the power conversion device of the third embodiment and the electric motor system using the same can realize the loss reduction as in the first embodiment and without using the resonance circuit. Further, there is an effect that the decrease in power conversion efficiency due to the addition of dead time and the decrease in the effective output voltage of the inverter can be suppressed.

実施の形態4.
実施の形態4の電力変換装置および電動機システムは、実施の形態1の電力変換装置および電動機システムのインバータ回路および電動機をX群とY群の2群構成としたものである。
Embodiment 4.
The power conversion device and the electric motor system of the fourth embodiment have two groups of X group and Y group of the inverter circuit and the electric motor of the power conversion device and the electric motor system of the first embodiment.

以下、実施の形態4の電力変換装置および電動機システムについて、電力変換装置および電動機システムの構成を示すブロック図である図11、および電力変換装置の制御部の内部ブロック図である図12に基づいて、実施の形態1との差異を中心に説明する。図11、12において、実施の形態1の図1、2と同一あるいは相当部分は、同一の符号を付している。なお、実施の形態1と区別するため、電動機システム4000、電力変換装置400、インバータ回路420X、420Y、制御部430、基準信号生成回路440、および制御信号生成回路460としている。また、図12において、図面を簡素化するため、ゲート駆動回路部を省略している。 Hereinafter, regarding the power conversion device and the motor system of the fourth embodiment, based on FIG. 11 which is a block diagram showing the configuration of the power conversion device and the motor system, and FIG. 12 which is an internal block diagram of the control unit of the power conversion device. , The difference from the first embodiment will be mainly described. In FIGS. 11 and 12, the same or corresponding portions as those in FIGS. 1 and 2 of the first embodiment are designated by the same reference numerals. In order to distinguish it from the first embodiment, the motor system 4000, the power conversion device 400, the inverter circuits 420X and 420Y, the control unit 430, the reference signal generation circuit 440, and the control signal generation circuit 460 are used. Further, in FIG. 12, the gate drive circuit unit is omitted in order to simplify the drawing.

まず、実施の形態4の電動機システム4000および電力変換装置400の全体構成を図11に基づいて説明する。
電動機システム4000は、蓄電デバイス120から供給される電力を、電力変換装置400で交流に変換し、変換された電力でモータである2台の電動機130X、130Yを駆動する。電力変換装置400は、負荷である2台の電動機130X、130Yにそれぞれ電力を供給するインバータ回路420X、420Yと、インバータ回路420X、420Yと蓄電デバイス120の間に接続された電源遮断回路10と、電源遮断回路10およびインバータ回路420X、420Yを制御する制御部430を備えている。以下、適宜、電動機130Xおよびインバータ回路420X、電動機130Yおよびインバータ回路420YをそれぞれX群、Y群と記載する。
First, the overall configuration of the motor system 4000 and the power conversion device 400 of the fourth embodiment will be described with reference to FIG.
The electric power system 4000 converts the electric power supplied from the power storage device 120 into alternating current by the power conversion device 400, and drives the two electric motors 130X and 130Y which are motors with the converted electric power. The power conversion device 400 includes inverter circuits 420X and 420Y that supply electric power to the two electric powers 130X and 130Y, which are loads, and a power supply cutoff circuit 10 connected between the inverter circuits 420X and 420Y and the power storage device 120, respectively. It includes a power cutoff circuit 10 and a control unit 430 that controls the inverter circuits 420X and 420Y. Hereinafter, the motor 130X and the inverter circuit 420X, and the motor 130Y and the inverter circuit 420Y will be referred to as a group X and a group Y, respectively.

電源遮断回路10とインバータ回路420X、420Yそれぞれの構成および動作は、実施の形態1に示す電源遮断回路とインバータ回路20と同様であるため、説明は省略する。 Since the configurations and operations of the power cutoff circuit 10 and the inverter circuits 420X and 420Y are the same as those of the power cutoff circuit and the inverter circuit 20 shown in the first embodiment, the description thereof will be omitted.

次に制御部430について説明する。
制御部430は、基準信号生成回路440と、鋸波キャリア生成回路50と、制御信号生成回路460と図示しないゲート駆動回路部とを備える。基準信号生成回路440では、実施の形態1の基準信号生成回路40に対して、インバータ回路420Y用に位相シフタ443a〜443cが追加されている。インバータ回路420Y用の正弦波基準信号40aY、40bY、40cYはそれぞれインバータ回路420Y(すなわち、電動機130Y)のU相、V相、W相に対応する。正弦波信号発生源41で生成する基準信号に対して、位相シフタ443aで位相をθ分だけシフトさせている。このため、この正弦波基準信号40aY、40bY、40cYは、インバータ回路420X(すなわち、電動機130X)用の正弦波基準信号40aX、40bX、40cXに対して、位相がθシフトしている。
Next, the control unit 430 will be described.
The control unit 430 includes a reference signal generation circuit 440, a sawtooth wave carrier generation circuit 50, a control signal generation circuit 460, and a gate drive circuit unit (not shown). In the reference signal generation circuit 440, phase shifters 443a to 443c are added for the inverter circuit 420Y to the reference signal generation circuit 40 of the first embodiment. The sine wave reference signals 40aY, 40bY, and 40cY for the inverter circuit 420Y correspond to the U phase, V phase, and W phase of the inverter circuit 420Y (that is, the electric motor 130Y), respectively. The phase shifter 443a shifts the phase by θ with respect to the reference signal generated by the sine wave signal generation source 41. Therefore, the phases of the sine wave reference signals 40aY, 40bY, and 40cY are phase-shifted with respect to the sine wave reference signals 40aX, 40bX, and 40cX for the inverter circuit 420X (that is, the electric motor 130X).

制御信号生成回路460では、実施の形態1の制御信号生成回路60に対して、2台のインバータ回路420X、420Yに対応する構成となっている。それぞれの構成、動作は、実施の形態1と同じである。すなわち、制御信号生成回路460では、インバータ回路420Xに対応する、比較器61aX〜61cXと、反転回路62aX〜62cXと、固定遅延回路63aX〜63cXとを備える。また、制御信号生成回路460では、インバータ回路420Yに対応する、比較器61aY〜61cYと、反転回路62aY〜62cYと、固定遅延回路63aY〜63cYとを備える。 The control signal generation circuit 460 has a configuration corresponding to two inverter circuits 420X and 420Y with respect to the control signal generation circuit 60 of the first embodiment. Each configuration and operation is the same as that of the first embodiment. That is, the control signal generation circuit 460 includes comparators 61aX to 61cX, inverting circuits 62aX to 62cX, and fixed delay circuits 63aX to 63cX corresponding to the inverter circuit 420X. Further, the control signal generation circuit 460 includes comparators 61aY to 61cY, inverting circuits 62aY to 62cY, and fixed delay circuits 63aY to 63cY corresponding to the inverter circuit 420Y.

2群の電動機(130X、130Y)を2群のインバータ回路(420X、420Y)で駆動する場合、2群のインバータ回路の各相の正弦波基準信号を異なる位相で与えることで、蓄電デバイス120に発生するリップル電流を分散化することが一般的である。本実施の形態4では、その位相差をθとしている。一方で、鋸波キャリア信号50aは、X群とY群で同一の信号を用いている。同一のキャリア信号を用いることで、鋸波キャリア信号のリセット時にX群とY群が同時にスイッチングするため、電源遮断回路のゲート制御信号は図2と同様に生成することができる。すなわち、電源遮断回路の動作周波数の増加を抑制し、制御負荷の増加を抑制することができる。 When the two groups of motors (130X, 130Y) are driven by the two groups of inverter circuits (420X, 420Y), the sine wave reference signals of each phase of the two groups of inverter circuits are given in different phases to the power storage device 120. It is common to disperse the generated ripple current. In the fourth embodiment, the phase difference is θ. On the other hand, as the sawtooth wave carrier signal 50a, the same signal is used in the X group and the Y group. By using the same carrier signal, the X group and the Y group are switched at the same time when the sawtooth carrier signal is reset, so that the gate control signal of the power supply cutoff circuit can be generated in the same manner as in FIG. That is, it is possible to suppress an increase in the operating frequency of the power cutoff circuit and suppress an increase in the control load.

実施の形態4では、インバータ回路420X、420Yおよび電動機130X、130Yが、2群構成になっているため、電動機の総出力トルクを向上できる。また、一方の電動機は駆動を主体とし、他方の電動機は発電を主体とするように設計することで、駆動と発電の両機能をそれぞれ最適に実現することができる。 In the fourth embodiment, since the inverter circuits 420X and 420Y and the motors 130X and 130Y have a two-group configuration, the total output torque of the motor can be improved. Further, by designing one electric motor mainly for driving and the other electric motor mainly for power generation, both the driving and power generation functions can be optimally realized.

本実施の形態4では、インバータ回路および電動機が2群構成の例を示したが、3群構成あるいはそれ以上の多群構成に対しても、同様に適用することができる。 In the fourth embodiment, an example in which the inverter circuit and the motor have a two-group configuration is shown, but the same can be applied to a multi-group configuration having a three-group configuration or more.

以上説明したように、実施の形態4の電力変換装置および電動機システムは、実施の形態1の電力変換装置および電動機システムのインバータ回路および電動機をX群とY群の2群構成としたものである。したがって、実施の形態4の電力変換装置およびこれを用いた電動機システムは、実施の形態1と同様に追加する回路の小型化および損失低減を実現できる。さらに、電動機の総出力トルクの向上、および駆動と発電の両機能の最適化を実現することができる。 As described above, the power conversion device and the electric motor system of the fourth embodiment have the inverter circuit and the electric motor of the power conversion device and the electric motor system of the first embodiment in two groups of X group and Y group. .. Therefore, the power conversion device of the fourth embodiment and the electric motor system using the same can realize the miniaturization and loss reduction of the circuit to be added as in the first embodiment. Furthermore, it is possible to improve the total output torque of the motor and optimize both the drive and power generation functions.

実施の形態5.
実施の形態5の電力変換装置および電動機システムは、実施の形態4の電力変換装置および電動機システムに対して、2群のインバータ回路の鋸波キャリア信号に位相差φを設ける構成としたものである。
Embodiment 5.
The power conversion device and the motor system of the fifth embodiment are configured to provide a phase difference φ in the sawwave carrier signals of the two groups of inverter circuits with respect to the power conversion device and the motor system of the fourth embodiment. ..

以下、実施の形態5の電力変換装置および電動機システムについて、電力変換装置の内部ブロック図である図13に基づいて、実施の形態4との差異を中心に説明する。図13において、実施の形態4の図12と同一あるいは相当部分は、同一の符号を付している。なお、実施の形態4と区別するため、電力変換装置500、制御部530、および制御信号生成回路560としている。なお、図13において、図面を簡素化するため、ゲート駆動回路部を省略している。 Hereinafter, the power conversion device and the electric motor system of the fifth embodiment will be described focusing on the differences from the fourth embodiment based on FIG. 13, which is an internal block diagram of the power conversion device. In FIG. 13, the same or corresponding portions as those in FIG. 12 of the fourth embodiment are designated by the same reference numerals. In order to distinguish it from the fourth embodiment, the power conversion device 500, the control unit 530, and the control signal generation circuit 560 are used. In FIG. 13, the gate drive circuit unit is omitted in order to simplify the drawing.

まず、実施の形態5の電動機システムおよび電力変換装置500の全体構成は、実施の形態4の電動機システム4000および電力変換装置400と同様である。すなわち、電動機システムは、蓄電デバイス120から供給される電力を、電力変換装置500で交流に変換し、変換された電力でモータである2台の電動機を駆動する。 First, the overall configuration of the electric motor system and the power conversion device 500 of the fifth embodiment is the same as that of the electric motor system 4000 and the power conversion device 400 of the fourth embodiment. That is, the electric motor system converts the electric power supplied from the power storage device 120 into alternating current by the electric power conversion device 500, and drives the two electric motors which are motors with the converted electric power.

次に制御部530について説明する。
実施の形態4の制御部430との違いは、制御信号生成回路560である。まず、構成の違いを説明する。制御信号生成回路560では、実施の形態4の制御信号生成回路460に対して、位相シフタ565と加算回路566が追加されている。位相シフタ565によって、鋸波キャリア生成回路50が生成する鋸波キャリア信号50aに対して、位相差φ分だけシフトさせて、X群用の鋸波キャリア信号(50aX)として用いている。また、加算回路566では、鋸波キャリア信号50a(50aY)と位相差φ分だけシフトさせたX群用の鋸波キャリア信号(50aX)を加算し、その出力を比較器61d、61eに入力している。
なお、図13では、鋸波キャリア信号50aと同じ信号であるが、鋸波キャリア信号50aXとの対応を明確にするため、鋸波キャリア信号50aYと記載している。
Next, the control unit 530 will be described.
The difference from the control unit 430 of the fourth embodiment is the control signal generation circuit 560. First, the difference in configuration will be described. In the control signal generation circuit 560, a phase shifter 565 and an addition circuit 566 are added to the control signal generation circuit 460 of the fourth embodiment. The phase shifter 565 shifts the sawtooth carrier signal 50a generated by the sawtooth carrier generation circuit 50 by the phase difference φ and uses it as the sawtooth carrier signal (50aX) for the X group. Further, in the adder circuit 566, the sawtooth wave carrier signal 50a (50aY) and the sawtooth wave carrier signal (50aX) for the X group shifted by the phase difference φ are added, and the outputs thereof are input to the comparators 61d and 61e. ing.
In FIG. 13, the signal is the same as the sawtooth carrier signal 50a, but is described as the sawtooth carrier signal 50aY in order to clarify the correspondence with the sawtooth carrier signal 50aX.

次に、電力変換装置500の動作について、実施の形態4の電力変換装置400との差異を中心に説明する。
位相差φは、蓄電デバイス120に発生するリップル電流、およびノイズを分散化する目的で与えられる。この場合、インバータ回路のX群とY群の鋸波キャリア信号50aXおよび鋸波キャリア信号50aYのリセットタイミングがずれるため、両方のリセットタイミングで電源遮断回路を動作させる必要がある。そこで、本実施の形態5では、鋸波キャリア信号50aXと鋸波キャリア信号50aYを加算回路566で加算し、比較器61d,61eに入力する構成としている。このため、電源遮断回路10の動作周波数は実施の形態4に示す電力変換装置の2倍となり、電源遮断回路10の損失も2倍になる。
Next, the operation of the power conversion device 500 will be described focusing on the difference from the power conversion device 400 of the fourth embodiment.
The phase difference φ is given for the purpose of dispersing the ripple current and noise generated in the power storage device 120. In this case, since the reset timings of the sawtooth wave carrier signal 50aX and the sawtooth wave carrier signal 50aY of the X group and the Y group of the inverter circuit are different, it is necessary to operate the power supply cutoff circuit at both reset timings. Therefore, in the fifth embodiment, the sawtooth wave carrier signal 50aX and the sawtooth wave carrier signal 50aY are added by the adder circuit 566 and input to the comparators 61d and 61e. Therefore, the operating frequency of the power supply cutoff circuit 10 is double that of the power conversion device shown in the fourth embodiment, and the loss of the power supply cutoff circuit 10 is also doubled.

従来方式では、共振回路の損失が問題となり、例えばインバータ回路X群とY群でそれぞれ個別に共振回路を設けるなどの対策が必要と考えられる。
一方、本実施の形態5の電動機システムでは、共振回路を削除したことにより、異なるタイミングでスイッチングするインバータ回路X群とY群に同一の電源遮断回路を適用することができる。
In the conventional method, the loss of the resonance circuit becomes a problem, and it is considered necessary to take measures such as providing resonance circuits individually for the inverter circuits X group and Y group, for example.
On the other hand, in the motor system of the fifth embodiment, the same power cutoff circuit can be applied to the inverter circuits X group and Y group that switch at different timings by deleting the resonance circuit.

本実施の形態5の制御部530の制御信号生成回路560以外の構成および動作は、実施の形態4と同様であるため、その説明は省略する。 Since the configuration and operation of the control unit 530 of the fifth embodiment other than the control signal generation circuit 560 are the same as those of the fourth embodiment, the description thereof will be omitted.

本実施の形態5では、インバータ回路および電動機が2群構成の例を示したが、3群構成あるいはそれ以上の多群構成に対しても、各群の正弦波基準信号および鋸波キャリア信号に位相差を与えることで、容易に適用することができる。 In the fifth embodiment, an example in which the inverter circuit and the electric motor have a two-group configuration is shown, but even in a multi-group configuration having a three-group configuration or more, the sine wave reference signal and the sawtooth carrier signal of each group can be used. It can be easily applied by giving a phase difference.

以上説明したように、実施の形態5の電力変換装置および電動機システムは、実施の形態4の電力変換装置および電動機システムに対して、2群のインバータ回路の鋸波キャリア信号に位相差φを設ける構成としたものである。したがって、実施の形態5の電力変換装置およびこれを用いた電動機システムは、実施の形態1と同様に追加するLC共振回路の小型化および損失低減を実現できる。さらに、電動機の総出力トルクの向上、および駆動と発電の両機能の最適化を実現することができるとともに、蓄電デバイスに発生するリップル電流およびノイズを分散できる。 As described above, in the power conversion device and the motor system of the fifth embodiment, the phase difference φ is provided in the saw wave carrier signal of the two groups of inverter circuits with respect to the power conversion device and the motor system of the fourth embodiment. It is a composition. Therefore, the power conversion device of the fifth embodiment and the electric motor system using the same can realize the miniaturization and loss reduction of the LC resonance circuit to be added as in the first embodiment. Further, it is possible to improve the total output torque of the motor and optimize both the drive and power generation functions, and to disperse the ripple current and noise generated in the power storage device.

なお、本発明は、その発明の範囲内において、各実施の形態を自由に組み合わせたり、実施の形態を適宜、変形、省略したりすることが可能である。 In the present invention, each embodiment can be freely combined, and the embodiments can be appropriately modified or omitted within the scope of the invention.

10 電源遮断回路、11 スイッチング部、11a スイッチング素子、11b 逆並列ダイオード、17 正極母線、18 負極母線、20 インバータ回路、21 第1上アーム、21a スイッチング素子、21b 逆並列ダイオード、22 第1下アーム、22a スイッチング素子、22b 逆並列ダイオード、23 第2上アーム、23a スイッチング素子、23b 逆並列ダイオード、24 第2下アーム、24a スイッチング素子、24b 逆並列ダイオード、25 第3上アーム、25a スイッチング素子、25b 逆並列ダイオード、26 第3下アーム、26a スイッチング素子、26b 逆並列ダイオード、27 正極母線、28 負極母線、30 制御部、30a〜g ゲート制御信号、40 基準信号生成回路、40a〜c 正弦波基準信号、40aX〜cX 正弦波基準信号、40aY〜cY 正弦波基準信号、41 正弦波信号発生源、42a 位相シフタ、42b 位相シフタ、50 鋸波キャリア生成回路、51 電源電圧検出回路、51a 電圧検出値、60 制御信号生成回路、61a〜e 比較器、62a〜c 反転回路、63a〜c 固定遅延回路、64 加算回路、66 遮断期間調整回路、70a〜gゲート駆動回路部、100 電力変換装置、120 蓄電デバイス、130 電動機、130a U相端子、130b V相端子、130c W相端子、200 電力変換装置、230 制御部、260 制御信号生成回路、263a〜c 可変遅延回路、267a ゲート判定回路、267b ゲート判定回路、300 電力変換装置、330 制御部、360 制御信号生成回路、400 電力変換装置、420X インバータ回路、420Y インバータ回路、430 制御部、440 基準信号生成回路、443a〜c 位相シフタ、460 制御信号生成回路、500 電力変換装置、530 制御部、560 制御信号生成回路、565 位相シフタ、566 加算回路、1000 電動機駆動装置、4000 電動機システム 10 Power supply cutoff circuit, 11 Switching unit, 11a switching element, 11b anti-parallel diode, 17 positive positive bus, 18 negative negative bus, 20 inverter circuit, 21 first upper arm, 21a switching element, 21b anti-parallel diode, 22 first lower arm , 22a switching element, 22b anti-parallel diode, 23 second upper arm, 23a switching element, 23b anti-parallel diode, 24 second lower arm, 24a switching element, 24b anti-parallel diode, 25 third upper arm, 25a switching element, 25b anti-parallel diode, 26 third lower arm, 26a switching element, 26b anti-parallel diode, 27 positive electrode bus, 28 negative negative bus, 30 control unit, 30a to g gate control signal, 40 reference signal generation circuit, 40a to c sinusoidal wave. Reference signal, 40aX to cX sine wave reference signal, 40aY to cY sine wave reference signal, 41 sine wave signal source, 42a phase shifter, 42b phase shifter, 50 saw wave carrier generation circuit, 51 power supply voltage detection circuit, 51a voltage detection Value, 60 control signal generation circuit, 61a to e comparator, 62a to c inverting circuit, 63a to c fixed delay circuit, 64 adder circuit, 66 cutoff period adjustment circuit, 70a to g gate drive circuit, 100 power converter, 120 power storage device, 130 electric motor, 130a U-phase terminal, 130b V-phase terminal, 130c W-phase terminal, 200 power converter, 230 control unit, 260 control signal generation circuit, 263a to c variable delay circuit, 267a gate judgment circuit, 267b Gate judgment circuit, 300 power conversion device, 330 control unit, 360 control signal generation circuit, 400 power conversion device, 420X inverter circuit, 420Y inverter circuit, 430 control unit, 440 reference signal generation circuit, 443a to c phase shifter, 460 control Signal generation circuit, 500 power converter, 530 control unit, 560 control signal generation circuit, 565 phase shifter, 566 adder circuit, 1000 diode drive device, 4000 diode system

Claims (17)

一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する電源遮断期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記電源遮断期間を周期的に繰り返すこと
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a power cutoff period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
A power conversion device characterized by periodically repeating the power cutoff period.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する周期的または断続的に繰り返される期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、キャリア信号のリセットする際に前記第2動作モードに遷移させること
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit, and is repeated periodically or intermittently.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. A power conversion device characterized in that the second operation mode is provided between them, and the transition to the second operation mode is performed when the carrier signal is reset.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する周期的または断続的に繰り返される期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、正極母線の電圧を零電圧に低下させること
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit, and is repeated periodically or intermittently.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. A power conversion device characterized in that the second operation mode is provided between them to reduce the voltage of the positive electrode bus to zero voltage.
前記制御部は、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設けて正極母線の電圧を零電圧に低下させ、スイッチング動作を行なうこと
を特徴とする請求項3に記載の電力変換装置。
The control unit is characterized in that the second operation mode is provided between the first operation mode and the third operation mode to reduce the voltage of the positive electrode bus to zero voltage and perform a switching operation. 3. The power conversion device according to 3.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する周期的または断続的に繰り返される期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記電源遮断回路によって前記直流電源と遮断された前記インバータ回路とを遮断する期間は、前記インバータ回路へのすべての電力供給が遮断された期間であること
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit, and is repeated periodically or intermittently.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
A power conversion device, characterized in that the period for disconnecting the DC power supply and the inverter circuit cut off by the power supply cutoff circuit is a period during which all power supply to the inverter circuit is cut off.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する周期的または断続的に繰り返される期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記電源遮断回路と前記インバータ回路との間には、前記インバータ回路へ電力供給する蓄電デバイスを含まないこと
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit, and is repeated periodically or intermittently.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
A power conversion device characterized in that a power storage device for supplying power to the inverter circuit is not included between the power supply cutoff circuit and the inverter circuit.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する電源遮断期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記直流電源からの直流電力を交流電力に変換する期間または電動機からの交流電力を直流電力変換する期間中に、前記電源遮断期間を断続的に繰り返すこと
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a power cutoff period in which the power cutoff circuit cuts off the DC power supply and the inverter circuit.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
A power conversion device characterized in that the power cutoff period is intermittently repeated during a period of converting DC power from the DC power source to AC power or a period of converting AC power from an electric motor to DC power.
前記制御部は、前記第1動作モードにおいて、前記複数のレグのうちすべてのレグの下アームをオンとし、
前記第2動作モードにおいて、前記複数のレグのうちすべてのレグの上アームおよび下アームのスイッチング素子を同時にオンとし、
前記第3動作モードにおいて、前記複数のレグのうちすべてのレグの上アームをオンとすること、
を特徴とする請求項1から7のいずれか1項に記載の電力変換装置。
In the first operation mode, the control unit turns on the lower arms of all the legs among the plurality of legs.
In the second operation mode, the switching elements of the upper arm and the lower arm of all the legs among the plurality of legs are turned on at the same time.
In the third operation mode, turning on the upper arm of all the legs among the plurality of legs.
The power conversion device according to any one of claims 1 to 7.
前記制御部は、前記電源遮断回路をオフとした状態で前記第2動作モードへ遷移させること
を特徴とする請求項1から8のいずれか1項に記載の電力変換装置。
The power conversion device according to any one of claims 1 to 8, wherein the control unit shifts to the second operation mode with the power supply cutoff circuit turned off.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記制御部は、前記電源遮断回路をオフとした状態で前記第2動作モードへ遷移させ、
前記第1動作モードから前記第3動作モードへ遷移させる場合において、前記第1動作モード中に前記電源遮断回路をオフとするとともに、前記第3動作モード中に前記電源遮断回路をオンとすること、
または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第3動作モード中に前記電源遮断回路をオフとするとともに、前記第1動作モード中に前記電源遮断回路をオンとすること、
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
The control unit shifts to the second operation mode with the power cutoff circuit turned off.
When transitioning from the first operation mode to the third operation mode, the power cutoff circuit is turned off during the first operation mode and the power cutoff circuit is turned on during the third operation mode. ,
Alternatively, in the case of transitioning from the third operation mode to the first operation mode, the power cutoff circuit is turned off during the third operation mode and the power cutoff circuit is turned on during the first operation mode. To do,
A power conversion device characterized by.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記制御部は、鋸波キャリア信号および正弦波信号を用いたPWM制御によって、前記インバータ回路を制御し、
前記制御部は、前記第2動作モードにおいて、前記鋸波キャリア信号および正弦波信号を比較判定することにより生成された信号に対し、予め定められた遅延を付加する固定遅延回路をさらに備えること、
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
The control unit controls the inverter circuit by PWM control using a sawtooth carrier signal and a sine wave signal.
The control unit further includes a fixed delay circuit that adds a predetermined delay to the signal generated by comparing and determining the sawtooth carrier signal and the sine wave signal in the second operation mode.
A power conversion device characterized by.
前記制御部は、前記第2動作モードをあらかじめ決められた所定の時間になるように制御すること、
を特徴とする請求項1〜11のいずれか1項に記載の電力変換装置。
The control unit controls the second operation mode so as to have a predetermined time.
The power conversion device according to any one of claims 1 to 11.
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する期間があらかじめ決められた所定の時間になるように制御すること、
を特徴とする請求項1〜12のいずれか1項に記載の電力変換装置。
The control unit controls so that the period during which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit is a predetermined time determined in advance.
The power conversion device according to any one of claims 1 to 12.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記制御部は、前記直流電源の電圧値に基づいて、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する期間および前記上アームおよび前記下アームを同時にオンする期間を制御すること、
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
Based on the voltage value of the DC power supply, the control unit controls a period during which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit and a period during which the upper arm and the lower arm are turned on at the same time.
A power conversion device characterized by.
前記制御部は、前記電源遮断回路の制御信号に基づいて、前記上アームおよび前記下アームを同時オンするタイミングを調整すること、
を特徴とする請求項1〜14のいずれか1項に記載の電力変換装置。
The control unit adjusts the timing of simultaneously turning on the upper arm and the lower arm based on the control signal of the power cutoff circuit.
The power conversion device according to any one of claims 1 to 14.
一端が直流電源に接続され前記直流電源からの入力を遮断する電源遮断回路と、
一端が前記電源遮断回路の他端に接続され、前記直流電源からの電力を交流電力に変換するインバータ回路と、
前記インバータ回路および前記電源遮断回路を制御する制御部と、
を備え、
前記インバータ回路は、スイッチング素子を有する上アームおよびスイッチング素子を有する下アームが直列接続された複数のレグであって、互いに並列接続された複数のレグを有しており、
前記制御部は、前記電源遮断回路が前記直流電源と前記インバータ回路とを遮断する期間において、
前記複数のレグのうち少なくとも1つのレグの下アームのスイッチング素子をオンとする第1動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームおよび下アームのスイッチング素子を同時にオンとする第2動作モードと、
前記複数のレグのうち少なくとも1つのレグの上アームのスイッチング素子をオンとする第3動作モードと、を用いて前記インバータ回路および前記電源遮断回路を制御し、
前記第1動作モードにおいて、前記下アームに電流を還流するよう前記下アームのスイッチング素子をオンとし、
前記第3動作モードにおいて、前記上アームに電流を還流するよう前記上アームのスイッチング素子をオンとし、
前記制御部は、前記第1動作モードから前記第3動作モードへ、または、前記第3動作モードから前記第1動作モードへ遷移させる場合において、前記第1動作モードと前記第3動作モードとの間に前記第2動作モードを設け、
前記制御部は、前記インバータ回路を制御する制御信号のうち少なくとも1つの制御信号に基づいて、前記電源遮断回路が前記直流電源と前記インバータ回路とを再接続するタイミングを制御すること、
を特徴とする電力変換装置。
A power cutoff circuit whose one end is connected to a DC power supply and cuts off the input from the DC power supply,
An inverter circuit in which one end is connected to the other end of the power cutoff circuit and the power from the DC power supply is converted into AC power.
A control unit that controls the inverter circuit and the power cutoff circuit,
Equipped with
The inverter circuit is a plurality of legs in which an upper arm having a switching element and a lower arm having a switching element are connected in series, and has a plurality of legs connected in parallel to each other.
The control unit is used during a period in which the power supply cutoff circuit cuts off the DC power supply and the inverter circuit.
A first operation mode in which the switching element of the lower arm of at least one of the plurality of legs is turned on, and
A second operation mode in which the switching elements of the upper arm and the lower arm of at least one of the plurality of legs are turned on at the same time.
The inverter circuit and the power supply cutoff circuit are controlled by using a third operation mode in which the switching element of the upper arm of at least one of the plurality of legs is turned on.
In the first operation mode, the switching element of the lower arm is turned on so as to return a current to the lower arm.
In the third operation mode, the switching element of the upper arm is turned on so as to return a current to the upper arm.
The control unit has the first operation mode and the third operation mode in the case of transitioning from the first operation mode to the third operation mode or from the third operation mode to the first operation mode. The second operation mode is provided between them.
The control unit controls the timing at which the power cutoff circuit reconnects the DC power supply and the inverter circuit based on at least one control signal among the control signals for controlling the inverter circuit.
A power conversion device characterized by.
請求項1〜16のいずれか1項に記載の電力変換装置と、
前記直流電源と、
前記電力変換装置に接続された電動機と、
を備えることを特徴とする電動機システム。
The power conversion device according to any one of claims 1 to 16.
With the DC power supply
The motor connected to the power converter and
An electric motor system characterized by being equipped with.
JP2020503225A 2018-03-02 2018-03-02 Power converter and motor system Active JP6984727B2 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2018/007964 WO2019167244A1 (en) 2018-03-02 2018-03-02 Power conversion device and electric motor system

Publications (2)

Publication Number Publication Date
JPWO2019167244A1 JPWO2019167244A1 (en) 2020-06-18
JP6984727B2 true JP6984727B2 (en) 2021-12-22

Family

ID=67806087

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020503225A Active JP6984727B2 (en) 2018-03-02 2018-03-02 Power converter and motor system

Country Status (2)

Country Link
JP (1) JP6984727B2 (en)
WO (1) WO2019167244A1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7390881B2 (en) * 2019-12-11 2023-12-04 富士フイルムヘルスケア株式会社 Power conversion equipment, X-ray imaging equipment, motor drive equipment
JP7366321B1 (en) 2021-11-26 2023-10-20 三菱電機株式会社 detection circuit
WO2023248430A1 (en) * 2022-06-23 2023-12-28 新電元工業株式会社 Electric current detection device and electric current detection method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3298625B2 (en) * 1999-03-08 2002-07-02 サンケン電気株式会社 Power converter
JP4754902B2 (en) * 2005-08-19 2011-08-24 株式会社ダイヘン Inverter power supply
JP5679239B1 (en) * 2013-08-27 2015-03-04 株式会社京三製作所 Single phase inverter
WO2016136815A1 (en) * 2015-02-25 2016-09-01 本田技研工業株式会社 Electric power system

Also Published As

Publication number Publication date
WO2019167244A1 (en) 2019-09-06
JPWO2019167244A1 (en) 2020-06-18

Similar Documents

Publication Publication Date Title
EP2590306B1 (en) Dc-dc power conversion apparatus
EP2773034B1 (en) Control device and control method for power converter
CN102403914B (en) Module switch, electricity inverter and the method for driving electricity inverter
EP2472708B1 (en) Power conversion device and control method therefor
US10581342B2 (en) Three-level two-stage decoupled active NPC converter
US11431184B2 (en) Power supply device
JP2007181253A (en) Power converter
JPWO2011033698A1 (en) Power converter
JP6984727B2 (en) Power converter and motor system
RU2671947C1 (en) Charging inverter
WO2023074636A1 (en) Power conversion device and control method
JP6594566B2 (en) Power conversion device and motor drive device using the same
JP2008236889A (en) Inverter device
JP2017228912A (en) Semiconductor device
JP3177085B2 (en) Power converter
WO2024106290A1 (en) Electric power converting device
WO2024106284A1 (en) Power conversion device
WO2024043124A1 (en) Power conversion device
WO2024090345A1 (en) Power converter
JP2018121472A (en) Power conversion device
WO2024043125A1 (en) Electric power conversion device
EP4380035A1 (en) Control apparatus for an arcp inverter
JPWO2017034028A1 (en) Inverter control method
JP2022131596A (en) Power supply device
JP2022113486A (en) Power supply device

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200116

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200116

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210316

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210426

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210608

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210707

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210824

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211011

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211026

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211108

R151 Written notification of patent or utility model registration

Ref document number: 6984727

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151