JP6645402B2 - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP6645402B2
JP6645402B2 JP2016222509A JP2016222509A JP6645402B2 JP 6645402 B2 JP6645402 B2 JP 6645402B2 JP 2016222509 A JP2016222509 A JP 2016222509A JP 2016222509 A JP2016222509 A JP 2016222509A JP 6645402 B2 JP6645402 B2 JP 6645402B2
Authority
JP
Japan
Prior art keywords
thick portion
lead frame
semiconductor device
sealing resin
semiconductor element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016222509A
Other languages
Japanese (ja)
Other versions
JP2018082005A (en
Inventor
裕孝 大野
裕孝 大野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Priority to JP2016222509A priority Critical patent/JP6645402B2/en
Publication of JP2018082005A publication Critical patent/JP2018082005A/en
Application granted granted Critical
Publication of JP6645402B2 publication Critical patent/JP6645402B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Description

本明細書で開示する技術は、半導体装置に関する。   The technology disclosed in this specification relates to a semiconductor device.

特許文献1に、半導体装置が開示されている。この半導体装置は、半導体素子と、半導体素子を封止する封止樹脂と、封止樹脂の内部に位置する上面に半導体素子が接合されたリードフレームと、第1リードフレームの下面に接合されているとともに封止樹脂の表面に露出する絶縁シートとを備える。絶縁シートは、例えば冷却器といった半導体装置に隣接配置された他の装置から、リードフレームを電気的に絶縁する。   Patent Literature 1 discloses a semiconductor device. The semiconductor device includes a semiconductor element, a sealing resin for sealing the semiconductor element, a lead frame having a semiconductor element bonded to an upper surface located inside the sealing resin, and a lower surface of a first lead frame. And an insulating sheet exposed on the surface of the sealing resin. The insulating sheet electrically insulates the lead frame from other devices arranged adjacent to the semiconductor device, for example, a cooler.

上述した半導体装置の製造工程では、いわゆるモールド成形を行うことによって、封止樹脂による半導体素子の封止が行われる。このモールド成形では、半導体素子がはんだ付けされたリードフレームを、絶縁シートとともに金型内に配置する。そして、軟化する温度まで加熱された封止樹脂を金型内へ注入する。これにより、封止樹脂による半導体素子の封止と併せて、リードフレームと絶縁シートとの間の接合を行うことができる。   In the semiconductor device manufacturing process described above, the semiconductor element is sealed with a sealing resin by performing so-called molding. In this molding, a lead frame to which a semiconductor element is soldered is placed in a mold together with an insulating sheet. Then, the sealing resin heated to a softening temperature is injected into the mold. Thereby, the bonding between the lead frame and the insulating sheet can be performed together with the sealing of the semiconductor element with the sealing resin.

特開2004−165281号公報JP 2004-165281 A

モールド成形後、半導体装置の温度が室温まで低下する過程において、半導体装置の各構成部材には熱収縮が生じる。ここで、封止樹脂とリードフレームは互いに異なる材料で構成されているので、封止樹脂とリードフレームにそれぞれ生じる収縮量も互いに相違する。その結果、半導体装置には反りといった変形が生じ得る。半導体装置が小型であれば、変形量も僅かであることから、そのような変形を無視することができる。しかしながら、例えば複数の半導体素子を有する半導体装置では、そのサイズが比較的に大きくなることから、上述した熱収縮に伴う変形量も大きくなる。この場合、封止樹脂の表面に位置する絶縁シートが引き伸ばされたり、折り曲げられたりして、絶縁シートの破断や剥離といった不具合が起こり得る。   After the molding, in the process of lowering the temperature of the semiconductor device to room temperature, each component of the semiconductor device undergoes thermal contraction. Here, since the sealing resin and the lead frame are made of different materials, the amounts of shrinkage generated in the sealing resin and the lead frame are also different from each other. As a result, deformation such as warpage may occur in the semiconductor device. If the semiconductor device is small, the amount of deformation is small, and such deformation can be ignored. However, for example, in a semiconductor device having a plurality of semiconductor elements, the size thereof is relatively large, so that the amount of deformation due to the above-described thermal shrinkage is also large. In this case, the insulating sheet located on the surface of the sealing resin may be stretched or bent, and a problem such as breakage or peeling of the insulating sheet may occur.

上記を鑑み、本開示は、絶縁シートを有する半導体装置において、絶縁シートの破断や剥離といった不具合を抑制し得る技術を提供する。   In view of the above, the present disclosure provides a technique capable of suppressing defects such as breakage and peeling of an insulating sheet in a semiconductor device having the insulating sheet.

本明細書が開示する半導体装置は、第1半導体素子及び第2半導体素子と、第1半導体素子及び第2半導体素子を封止する封止樹脂と、封止樹脂の内部に位置する上面に第1半導体素子及び第2半導体素子が載置されたリードフレームと、そのリードフレームの下面に接合されているとともに封止樹脂の表面に露出する第1絶縁シート及び第2絶縁シートとを備える。リードフレームは、第1厚肉部と、第1厚肉部に間隔を空けて隣り合う第2厚肉部と、第1厚肉部と第2厚肉部との間を第1厚肉部及び第2厚肉部よりも小さな断面積で伸びる薄肉部とを有する。第1厚肉部の上面には第1半導体素子が載置されており、第1厚肉部の下面には第1絶縁シートが接合されている。第2厚肉部の上面には第2半導体素子が載置されており、第2厚肉部の下面には第2絶縁シートが接合されている。そして、第1厚肉部と第2厚肉部との間は封止樹脂で満たされている。 A semiconductor device disclosed in the present specification includes a first semiconductor element and a second semiconductor element, a sealing resin for sealing the first semiconductor element and the second semiconductor element, and a first semiconductor element and a second semiconductor element on an upper surface located inside the sealing resin. comprising 1 and the semiconductor element and the lead frame second semiconductor elements are mounted, and a first insulation sheet and the second insulation sheet is exposed on the surface of the sealing resin with and is joined to the lower surface of the rie de frame. The lead frame includes a first thick portion, a second thick portion adjacent to the first thick portion at an interval, and a first thick portion between the first thick portion and the second thick portion. And a thin portion extending with a smaller cross-sectional area than the second thick portion. A first semiconductor element is mounted on an upper surface of the first thick portion, and a first insulating sheet is joined to a lower surface of the first thick portion. The second semiconductor element is mounted on the upper surface of the second thick portion, and the second insulating sheet is joined to the lower surface of the second thick portion. The space between the first thick portion and the second thick portion is filled with a sealing resin.

ここで、本明細書における「上面」及び「下面」との用語は、互いに反対側に位置する二つの表面を便宜的に区別して表現するものであり、例えば鉛直上方に位置する面や鉛直下方に位置する面に限定して解釈されることを意図しない。半導体装置は、例えば「上面」が鉛直下方に位置するとともに「下面」が鉛直上方に位置するような姿勢で設計、製造又は使用されてもよい。また、ここでいう「断面積」とは、第1厚肉部と第2厚肉部とが隣り合う方向に垂直な断面の面積を意味する。   Here, the terms “upper surface” and “lower surface” in the present specification are used to express two surfaces located on opposite sides for the sake of convenience, and for example, a surface located vertically above or a surface below vertically It is not intended to be construed as being limited to the plane located at. The semiconductor device may be designed, manufactured, or used, for example, in such a posture that the “upper surface” is located vertically below and the “lower surface” is vertically located above. In addition, the “cross-sectional area” here means an area of a cross section perpendicular to a direction in which the first thick portion and the second thick portion are adjacent to each other.

さらに、第1絶縁シート及び第2絶縁シートが封止樹脂の表面に露出するとは、それらが封止樹脂の内部に完全に封止されていないことを意味し、第1絶縁シート及び第2絶縁シートが必ずしも外部に露出されていることを意図しない。例えば、第1絶縁シート及び第2絶縁シートは、金属層といった導電性を有する層によって覆われていてもよく、第1絶縁シート及び第2絶縁シート(即ち、絶縁性の層)が外部から視認不能であってもよい。   Further, that the first insulating sheet and the second insulating sheet are exposed on the surface of the sealing resin means that they are not completely sealed inside the sealing resin, and that the first insulating sheet and the second insulating sheet are not exposed. It is not intended that the sheet be necessarily exposed to the outside. For example, the first insulating sheet and the second insulating sheet may be covered with a conductive layer such as a metal layer, and the first insulating sheet and the second insulating sheet (that is, the insulating layer) are visually recognized from the outside. It may not be possible.

上記した半導体装置では、リードフレームに薄肉部が形成されている。薄肉部は、第1厚肉部や第2厚肉部よりも断面積が小さく、リードフレームの剛性を低下させる。リードフレームの剛性が低下することで、熱収縮する封止樹脂に応じてリードフレームも変形しやすくなり、封止樹脂とリードフレームとの間の収縮量の差が低減される。また、第1厚肉部と第2厚肉部との間が封止樹脂で満たされているので、これによっても封止樹脂とリードフレームとの間の収縮量の差が低減される。両者の間で収縮量の差が低減されることで、半導体装置に生じる変形が抑制される。さらに、リードフレームに接合された絶縁シートは、第1絶縁シートと第2絶縁シートに分割されているので、各々の絶縁シートに生じる応力が低減される。以上により、絶縁シートの破断や剥離といった不具合が有意に抑制される。   In the above-described semiconductor device, a thin portion is formed in the lead frame. The thin portion has a smaller cross-sectional area than the first thick portion and the second thick portion, and reduces the rigidity of the lead frame. When the rigidity of the lead frame is reduced, the lead frame is also easily deformed in response to the heat-shrinkable sealing resin, and the difference in the amount of shrinkage between the sealing resin and the lead frame is reduced. Further, since the space between the first thick portion and the second thick portion is filled with the sealing resin, the difference in the amount of shrinkage between the sealing resin and the lead frame is also reduced. By reducing the difference in the amount of shrinkage between the two, deformation occurring in the semiconductor device is suppressed. Furthermore, since the insulating sheet bonded to the lead frame is divided into the first insulating sheet and the second insulating sheet, the stress generated on each of the insulating sheets is reduced. As described above, defects such as breakage and peeling of the insulating sheet are significantly suppressed.

実施例の半導体装置10を示す断面図。FIG. 2 is a cross-sectional view illustrating the semiconductor device 10 according to the embodiment. 図1中のII−II線における断面図。Sectional drawing in the II-II line in FIG. 半導体装置10の製造工程(特に、モールド成形)を示す図。FIG. 4 is a diagram illustrating a manufacturing process (particularly, molding) of the semiconductor device 10. 半導体装置10のモールド成形後に生じる変形を説明する図。FIG. 4 is a diagram illustrating deformation that occurs after the semiconductor device 10 is molded. 図2と同じ位置の断面図であって、リードフレーム20の薄肉部23、25の態様が異なる変形例を示す。FIG. 4 is a cross-sectional view of the same position as that of FIG. 図1と同じ位置の断面図であって、封止樹脂18に凹部18c、18dを設けた変形例を示す図。FIG. 2 is a cross-sectional view of the same position as in FIG. 1, showing a modification in which concave portions 18 c and 18 d are provided in a sealing resin 18.

図面を参照して、実施例の半導体装置10について説明する。半導体装置10は、いわゆるパワー半導体パッケージであって、例えばハイブリッド車、燃料電池車又は電気自動車といった電動型の自動車において、電源と走行用モータとの間を接続する電力供給回路に採用することができる。但し、半導体装置10は、電動型の自動車に限られず、様々な装置の電力供給回路にも採用することができる。   A semiconductor device 10 according to an embodiment will be described with reference to the drawings. The semiconductor device 10 is a so-called power semiconductor package, and can be employed in a power supply circuit that connects between a power supply and a running motor in an electric vehicle such as a hybrid vehicle, a fuel cell vehicle, or an electric vehicle. . However, the semiconductor device 10 is not limited to an electric vehicle, and can be employed in power supply circuits of various devices.

図1、図2に示すように、半導体装置10は、第1半導体素子12、第2半導体素子14及び第3半導体素子16を備える。第1半導体素子12、第2半導体素子14及び第3半導体素子16の各々は、いわゆるパワー半導体素子であり、例えばMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)又はIGBT(Insulated Gate Bipolar Transistor)といったスイッチング素子であってもよいし、ダイオードであってもよい。第1半導体素子12、第2半導体素子14及び第3半導体素子16を構成する半導体材料は特に限定されず、例えばシリコン、炭化シリコン又は窒化ガリウムといったIII−V族半導体であってもよい。なお、半導体装置10が有する半導体素子の数は三つに限定されず、二つであってもよいし、四つ以上であってもよい。   As shown in FIGS. 1 and 2, the semiconductor device 10 includes a first semiconductor element 12, a second semiconductor element 14, and a third semiconductor element 16. Each of the first semiconductor element 12, the second semiconductor element 14, and the third semiconductor element 16 is a so-called power semiconductor element, such as a MOSFET (Metal-Oxide-Semiconductor Field-Effect Transistor) or an IGBT (Insulated Gate Bipolar Transistor). It may be a switching element or a diode. The semiconductor material forming the first semiconductor element 12, the second semiconductor element 14, and the third semiconductor element 16 is not particularly limited, and may be, for example, a group III-V semiconductor such as silicon, silicon carbide, or gallium nitride. Note that the number of semiconductor elements included in the semiconductor device 10 is not limited to three, and may be two or four or more.

第1半導体素子12、第2半導体素子14及び第3半導体素子16は、図1の左右方向に沿って並んでおり、同一平面上に配置されている。ここで、説明の便宜上、第1半導体素子12、第2半導体素子14及び第3半導体素子16が並ぶ方向(図1の左右方向)をX軸方向として、図1に示すようにXYZ直交座標系を定義する。Y軸方向は、図1の奥行方向であり、三つの半導体素子12、14、16が配置された平面に平行である。Z軸方向は、図1の上下方向であり、三つの半導体素子12、14、16が配置された平面に垂直である。   The first semiconductor element 12, the second semiconductor element 14, and the third semiconductor element 16 are arranged along the left-right direction in FIG. 1, and are arranged on the same plane. Here, for convenience of explanation, a direction in which the first semiconductor element 12, the second semiconductor element 14, and the third semiconductor element 16 are arranged (left-right direction in FIG. 1) is defined as an X-axis direction, and as shown in FIG. Is defined. The Y-axis direction is the depth direction in FIG. 1 and is parallel to the plane on which the three semiconductor elements 12, 14, 16 are arranged. The Z-axis direction is the vertical direction in FIG. 1 and is perpendicular to the plane on which the three semiconductor elements 12, 14, 16 are arranged.

半導体装置10は、封止樹脂18をさらに備える。封止樹脂18は、三つの半導体素子12、14、16を封止している。後述するように、封止樹脂18は、金型100(図3参照)を用いて成形されたものであり、樹脂モールド等とも称される。封止樹脂18には、特に限定されないが、例えばエポキシ樹脂を主成分とする封止材料を採用することができる。封止樹脂18は、概して板状の形状を有しており、上面18aと下面18bを有する。上面18aと下面18bは、互いに平行であるとともに、Z軸方向に対して垂直である。換言すると、上面18aと下面18bは、X軸方向及びY軸方向に平行であり、上面18a及び下面18bの法線は、Z軸方向に平行である。   The semiconductor device 10 further includes a sealing resin 18. The sealing resin 18 seals the three semiconductor elements 12, 14, 16. As will be described later, the sealing resin 18 is molded using a mold 100 (see FIG. 3), and is also called a resin mold or the like. Although there is no particular limitation on the sealing resin 18, for example, a sealing material containing an epoxy resin as a main component can be employed. The sealing resin 18 has a generally plate-like shape, and has an upper surface 18a and a lower surface 18b. The upper surface 18a and the lower surface 18b are parallel to each other and perpendicular to the Z-axis direction. In other words, the upper surface 18a and the lower surface 18b are parallel to the X-axis direction and the Y-axis direction, and the normal of the upper surface 18a and the lower surface 18b is parallel to the Z-axis direction.

半導体装置10は、リードフレーム20をさらに備える。リードフレーム20は、例えば銅又はその他の金属といった、導電性を有する材料で構成されている。リードフレーム20は、概して板状の形状を有しており、上面20aと下面20bを有する。後述する凹部23c、25cの範囲を除いて、上面20aと下面20bは、互いに平行であるとともに、Z軸方向に対して垂直である。換言すると、上面20aと下面20bは、X軸方向及びY軸方向に平行であり、上面20a及び下面20bの法線は、Z軸方向に平行である。   The semiconductor device 10 further includes a lead frame 20. The lead frame 20 is made of a conductive material such as copper or another metal. The lead frame 20 has a generally plate-like shape, and has an upper surface 20a and a lower surface 20b. The upper surface 20a and the lower surface 20b are parallel to each other and perpendicular to the Z-axis direction, except for a range of concave portions 23c and 25c described later. In other words, the upper surface 20a and the lower surface 20b are parallel to the X-axis direction and the Y-axis direction, and the normal of the upper surface 20a and the lower surface 20b is parallel to the Z-axis direction.

リードフレーム20の上面20aは、封止樹脂18の内部に位置しており、三つの半導体素子12、14、16は、リードフレーム20の上面20aに載置されている。三つの半導体素子12、14、16の各々は、リードフレーム20の上面20aにはんだ付けされており、リードフレーム20と電気的及び熱的に接続されている。リードフレーム20の一部は、図示されない位置で封止樹脂18の外部へ伸びており、外部の回路に接続するための接続端子を構成している。なお、リードフレーム20は、単一の部材で構成されていてもよいし、複数の部材の組み合わせによって構成されていてもよい。   The upper surface 20a of the lead frame 20 is located inside the sealing resin 18, and the three semiconductor elements 12, 14, 16 are mounted on the upper surface 20a of the lead frame 20. Each of the three semiconductor elements 12, 14, 16 is soldered to the upper surface 20a of the lead frame 20, and is electrically and thermally connected to the lead frame 20. A part of the lead frame 20 extends outside the sealing resin 18 at a position (not shown), and forms a connection terminal for connecting to an external circuit. Note that the lead frame 20 may be composed of a single member, or may be composed of a combination of a plurality of members.

リードフレーム20は、第1厚肉部22、第2厚肉部24及び第3厚肉部26を有する。第1厚肉部22、第2厚肉部24及び第3厚肉部26は、互いに間隔を空けながら、X軸方向に沿って並んでいる。第1厚肉部22の上面20aには、第1半導体素子12が載置されており、第2厚肉部24の上面20aには、第2半導体素子14が載置されており、第3厚肉部26の上面20aには、第3半導体素子12が載置されている。なお、第1厚肉部22には、第1半導体素子12に加えて、他の半導体素子がさらに載置されてもよい。第2厚肉部24及び第3厚肉部26についても同様である。   The lead frame 20 has a first thick portion 22, a second thick portion 24, and a third thick portion 26. The first thick portion 22, the second thick portion 24, and the third thick portion 26 are arranged along the X-axis direction while being spaced from each other. The first semiconductor element 12 is mounted on the upper surface 20a of the first thick part 22, and the second semiconductor element 14 is mounted on the upper surface 20a of the second thick part 24. The third semiconductor element 12 is mounted on the upper surface 20a of the thick portion 26. In addition, in addition to the first semiconductor element 12, another semiconductor element may be further mounted on the first thick part 22. The same applies to the second thick portion 24 and the third thick portion 26.

リードフレーム20はさらに、第1薄肉部23及び第2薄肉部25を有する。第1薄肉部23は、第1厚肉部22と第2厚肉部24との間に位置しており、第1厚肉部22と第2厚肉部24とを互い接続している。第1薄肉部23の厚さは、第1厚肉部22の厚さ及び第2厚肉部24の厚さよりも薄い。ここでいう厚さとは、Z軸方向の寸法であり、上面20aと下面20bとの間の距離である。第1厚肉部22と第2厚肉部24との間は、封止樹脂18によって満たされている。同様に、第2薄肉部25は、第2厚肉部24と第3厚肉部26との間に位置しており、第2厚肉部24と第3厚肉部26とを互い接続している。第2薄肉部25の厚さは、第2厚肉部24の厚さ及び第3厚肉部26の厚さよりも薄い。第2厚肉部24と第3厚肉部26との間についても、封止樹脂18によって満たされている。   The lead frame 20 further has a first thin portion 23 and a second thin portion 25. The first thin portion 23 is located between the first thick portion 22 and the second thick portion 24, and connects the first thick portion 22 and the second thick portion 24 to each other. The thickness of the first thin portion 23 is smaller than the thickness of the first thick portion 22 and the thickness of the second thick portion 24. The thickness here is a dimension in the Z-axis direction, and is a distance between the upper surface 20a and the lower surface 20b. The space between the first thick portion 22 and the second thick portion 24 is filled with the sealing resin 18. Similarly, the second thin portion 25 is located between the second thick portion 24 and the third thick portion 26, and connects the second thick portion 24 and the third thick portion 26 to each other. ing. The thickness of the second thin portion 25 is smaller than the thickness of the second thick portion 24 and the thickness of the third thick portion 26. The space between the second thick portion 24 and the third thick portion 26 is also filled with the sealing resin 18.

一例ではあるが、本実施例のリードフレーム20では、リードフレーム20の下面20bに二つの凹部23c、25cを設けることによって、第1薄肉部23及び第2薄肉部25がそれぞれ形成されている。二つの凹部23c、25cの各々は、Y軸方向に沿って伸びる溝状の凹部であり、封止樹脂18によって満たされている。なお、第1薄肉部23と第2薄肉部25の一方又は両方に、上面20aから下面20bまで伸びる開口を形成してもよい。このような開口を形成することで、モールド成形において封止樹脂18の凹部23c、25cへの流動を促すことができる。   As an example, in the lead frame 20 of the present embodiment, the first thin portion 23 and the second thin portion 25 are respectively formed by providing two concave portions 23c and 25c on the lower surface 20b of the lead frame 20. Each of the two concave portions 23 c and 25 c is a groove-shaped concave portion extending along the Y-axis direction, and is filled with the sealing resin 18. An opening extending from the upper surface 20a to the lower surface 20b may be formed in one or both of the first thin portion 23 and the second thin portion 25. By forming such an opening, it is possible to promote the flow of the sealing resin 18 to the concave portions 23c and 25c in molding.

上記した構成により、リードフレーム20の断面積は、第1薄肉部23及び第2薄肉部25において、第1厚肉部22、第2厚肉部24及び第3厚肉部26よりも小さくなっている。なお、ここでいう断面積とは、X軸方向(即ち、三つの厚肉部22、24、26が並ぶ方向)に垂直な断面の面積を意味する。このような構成によると、第1薄肉部23及び第2薄肉部25が存在しない場合と比較して、リードフレーム20の剛性(特に、X軸方向の圧縮に対する剛性)を低減することができる。これにより、詳しくは後述するが、半導体装置10の温度変化に伴う変形を抑制することができる。   With the above-described configuration, the cross-sectional area of the lead frame 20 is smaller in the first thin portion 23 and the second thin portion 25 than in the first thick portion 22, the second thick portion 24, and the third thick portion 26. ing. Here, the cross-sectional area means an area of a cross section perpendicular to the X-axis direction (that is, the direction in which the three thick portions 22, 24, and 26 are arranged). According to such a configuration, the rigidity of the lead frame 20 (particularly, rigidity against compression in the X-axis direction) can be reduced as compared with the case where the first thin portion 23 and the second thin portion 25 are not present. Thereby, although it will be described in detail later, it is possible to suppress deformation of the semiconductor device 10 due to a temperature change.

半導体装置10は、第1絶縁シート32、第2絶縁シート34及び第3絶縁シート36をさらに備える。三つの絶縁シート32、34、36は、リードフレーム20の下面20bに接合されており、かつ、封止樹脂18の下面18bに露出している。詳しくは、第1絶縁シート32は、第1厚肉部22の下面20bに接合されており、第2絶縁シート34は、第2厚肉部24の下面20bに接合されており、第3絶縁シート36は、第3厚肉部26の下面20bに接合されている。   The semiconductor device 10 further includes a first insulating sheet 32, a second insulating sheet 34, and a third insulating sheet 36. The three insulating sheets 32, 34, 36 are joined to the lower surface 20b of the lead frame 20, and are exposed on the lower surface 18b of the sealing resin 18. More specifically, the first insulating sheet 32 is joined to the lower surface 20b of the first thick portion 22, the second insulating sheet 34 is joined to the lower surface 20b of the second thick portion 24, and the third insulating sheet The sheet 36 is joined to the lower surface 20b of the third thick portion 26.

第1絶縁シート32は、第1厚肉部22の下面20bよりも面積が大きく、第1厚肉部22の下面20bを完全に覆うとともに、当該下面20bに接合されていない余剰部分が、第1絶縁シート32の周縁に沿って途切れることなく伸びている。第2絶縁シート34及び第3絶縁シート36についても同様である。三つの絶縁シート32、34、36の各々は、例えば樹脂材料といった、絶縁性の材料を用いて構成されている。半導体装置10は、通常、冷却器(図示省略)に隣接して配置され、封止樹脂18の下面18bが冷却器に当接する。このとき、リードフレーム20と冷却器との間に絶縁シート32、34、36が介在することで、半導体装置10と冷却器との間が電気的に絶縁される。   The first insulating sheet 32 has a larger area than the lower surface 20b of the first thick portion 22 and completely covers the lower surface 20b of the first thick portion 22. It extends without interruption along the periphery of one insulating sheet 32. The same applies to the second insulating sheet 34 and the third insulating sheet 36. Each of the three insulating sheets 32, 34, 36 is made of an insulating material such as a resin material. The semiconductor device 10 is usually arranged adjacent to a cooler (not shown), and the lower surface 18b of the sealing resin 18 contacts the cooler. At this time, since the insulating sheets 32, 34, 36 are interposed between the lead frame 20 and the cooler, the semiconductor device 10 and the cooler are electrically insulated.

半導体装置10は、第1上部リード42、第2上部リード44及び第3上部リード46をさらに備える。第1上部リード42は、第1半導体素子12にはんだ付けされており、第1半導体素子12を介してリードフレーム20と電気的に接続される。第2上部リード44は、第2半導体素子14にはんだ付けされており、第2半導体素子14を介してリードフレーム20と電気的に接続される。第3上部リード46は、第3半導体素子16にはんだ付けされており、第3半導体素子16を介してリードフレーム20と電気的に接続される。三つの上部リード42、44、46の各々は、銅又はその他金属材料といった、導線性を有する材料を用いて構成されている。三つの上部リード42、44、46の各々は、ここでは図示されないが、封止樹脂18の内部又は外部で互いに電気的に接続されていてもよいし、封止樹脂18の外部へ伸びて外部の回路と電気的に接続されてもよい。   The semiconductor device 10 further includes a first upper lead 42, a second upper lead 44, and a third upper lead 46. The first upper lead 42 is soldered to the first semiconductor element 12 and is electrically connected to the lead frame 20 via the first semiconductor element 12. The second upper lead 44 is soldered to the second semiconductor element 14 and is electrically connected to the lead frame 20 via the second semiconductor element 14. The third upper lead 46 is soldered to the third semiconductor element 16, and is electrically connected to the lead frame 20 via the third semiconductor element 16. Each of the three upper leads 42, 44, 46 is made of a conductive material such as copper or another metal material. Although not shown here, each of the three upper leads 42, 44, and 46 may be electrically connected to each other inside or outside the sealing resin 18, or may extend outside the sealing resin 18 and extend outside. May be electrically connected.

図3に示すように、半導体装置10の製造工程では、いわゆるモールド成形を行うことによって、封止樹脂18の封止及び成形が行われる。モールド成形では、上部リード42、44、46、半導体素子12、14、16、リードフレーム20及び絶縁シート32、34、36といった半導体装置10の構成部材が、金型100内に配置される。なお、この段階で半導体素子12、14、16はリードフレーム20に既にはんだ付けされている。その他のはんだ付けされる部材(例えば上部リード42、44、46)も同様である。次いで、軟化する温度まで加熱された封止樹脂18が、金型100内へ注入される。これにより、封止樹脂18によって半導体素子12、14、16が封止されるとともに、リードフレーム20と絶縁シート32、34、36とが互いに接合される。   As shown in FIG. 3, in the manufacturing process of the semiconductor device 10, sealing and molding of the sealing resin 18 are performed by performing so-called molding. In the molding, constituent members of the semiconductor device 10 such as the upper leads 42, 44, 46, the semiconductor elements 12, 14, 16, the lead frame 20, and the insulating sheets 32, 34, 36 are arranged in the mold 100. At this stage, the semiconductor elements 12, 14, 16 are already soldered to the lead frame 20. The same applies to other members to be soldered (for example, upper leads 42, 44, 46). Next, the sealing resin 18 heated to a softening temperature is injected into the mold 100. Thus, the semiconductor elements 12, 14, 16 are sealed by the sealing resin 18, and the lead frame 20 and the insulating sheets 32, 34, 36 are joined to each other.

図4に示すように、モールド成形後、半導体装置10は金型100から取り出され、室温まで冷却される。半導体装置10の温度が室温まで低下する過程において、半導体装置10の各構成部材には熱収縮が生じる。ここで、封止樹脂18とリードフレーム20は互いに異なる材料で構成されているので、封止樹脂18とリードフレーム20にそれぞれ生じる収縮量も互いに相違する。本実施例では、封止樹脂18に生じる収縮量の方が、リードフレーム20に生じる収縮量よりも大きい。一般的に、樹脂材料はガラス転移点以上の温度において線膨張係数が大きいので、金属材料に比べて、温度低下時における収縮量も大きくなりやすい。特に、半導体装置で一般的に採用されているエポキシ樹脂のような熱硬化性樹脂を用いる場合は、硬化時の収縮量も大きいことから、これらの半導体装置(本実施例の半導体装置10も含む)では、封止樹脂18の方がリードフレーム20よりも収縮量が大きくなり得る。この点に関して、半導体装置10の上側部分10aは封止樹脂18の占める割合が高く、半導体装置10の下側部分10bはリードフレーム20の占める割合が高い。その結果、半導体装置10には、図4中の破線Dで模式的に示すように、上面18aが凹状に湾曲する反りが生じ得る。図4中の矢印Sは、半導体装置10の各部における収縮の方向及び収縮量を模式的に示す。なお、封止樹脂18とリードフレーム20を構成する材料によっては、両者に生じる収縮量の大小関係が逆になることもあり、この場合、半導体装置10に生じる反りの向きも逆となる。   As shown in FIG. 4, after molding, the semiconductor device 10 is removed from the mold 100 and cooled to room temperature. In the process of lowering the temperature of the semiconductor device 10 to room temperature, each component of the semiconductor device 10 undergoes thermal contraction. Here, since the sealing resin 18 and the lead frame 20 are made of different materials, the amounts of shrinkage generated in the sealing resin 18 and the lead frame 20 are also different from each other. In the present embodiment, the amount of contraction generated in the sealing resin 18 is larger than the amount of contraction generated in the lead frame 20. In general, a resin material has a large linear expansion coefficient at a temperature equal to or higher than the glass transition point, and therefore, the amount of shrinkage when the temperature is lowered tends to be larger than that of a metal material. In particular, when a thermosetting resin such as an epoxy resin generally used in semiconductor devices is used, the amount of shrinkage during curing is large, and therefore these semiconductor devices (including the semiconductor device 10 of the present embodiment) are used. In (2), the amount of shrinkage of the sealing resin 18 can be larger than that of the lead frame 20. In this regard, the upper portion 10a of the semiconductor device 10 has a higher proportion of the sealing resin 18, and the lower portion 10b of the semiconductor device 10 has a higher proportion of the lead frame 20. As a result, the semiconductor device 10 may be warped such that the upper surface 18a is concavely curved, as schematically shown by a broken line D in FIG. Arrows S in FIG. 4 schematically show the direction and amount of contraction in each part of the semiconductor device 10. Note that, depending on the materials forming the sealing resin 18 and the lead frame 20, the magnitude relationship between the amounts of shrinkage generated therebetween may be reversed, and in this case, the direction of the warpage generated in the semiconductor device 10 is also reversed.

図4中の破線Dは、半導体装置10に生じる変形を誇張して示しており、本実施例の半導体装置10において、そのような大きな変形は生じない。しかしながら、そのような大きな変形が半導体装置10に仮に生じたとすると、絶縁シート32、34、36が引き伸ばされたり、折り曲げられたりして、絶縁シート32、34、36の破断や剥離といった不具合が起こり得る。絶縁シート32、34、36の不具合は、リードフレーム20と外部の機器(例えば冷却器)との間の絶縁性を低下させる。ここで、本実施例の半導体装置10は、複数の半導体素子12、14、16を有しており、それらがX軸方向に沿って直線上に配列されている。このような構成であると、半導体装置10のX軸方向の寸法が比較的に大きくなることから、半導体装置10に生じる変形も大きくなり得る。半導体装置10に変形が生じていると、冷却器に対して半導体装置10を配置するときに、半導体装置10に力を加え、冷却器の平坦な表面に密着するように半導体装置10を矯正する必要がある。このとき、例えば図4に示す反り量δが大きいほど、半導体装置10の矯正による変形量も大きくなるので、絶縁シート32、34、36の剥離や剥離といった不具合を招きやすい。   The dashed line D in FIG. 4 exaggerates the deformation that occurs in the semiconductor device 10, and such a large deformation does not occur in the semiconductor device 10 of the present embodiment. However, if such a large deformation occurs in the semiconductor device 10, the insulating sheets 32, 34, and 36 may be stretched or bent to cause a problem such as breakage or peeling of the insulating sheets 32, 34, or 36. obtain. Failure of the insulating sheets 32, 34, 36 reduces the insulation between the lead frame 20 and an external device (for example, a cooler). Here, the semiconductor device 10 of the present embodiment has a plurality of semiconductor elements 12, 14, and 16, which are arranged linearly along the X-axis direction. With such a configuration, since the dimension of the semiconductor device 10 in the X-axis direction is relatively large, the deformation of the semiconductor device 10 can be large. If the semiconductor device 10 is deformed, a force is applied to the semiconductor device 10 when the semiconductor device 10 is disposed with respect to the cooler, and the semiconductor device 10 is corrected so as to be in close contact with the flat surface of the cooler. There is a need. At this time, for example, the larger the amount of warpage δ shown in FIG. 4 is, the larger the amount of deformation of the semiconductor device 10 due to the correction is, and therefore, a problem such as peeling or peeling of the insulating sheets 32, 34, and 36 is likely to occur.

上記の点に関して、本実施例の半導体装置10では、リードフレーム20に薄肉部23、25が形成されている。前述したように、薄肉部23、25は、厚肉部22、24、26よりも断面積が小さく、リードフレーム20の剛性を低下させる。リードフレーム20の剛性が低下することで、熱収縮する封止樹脂18に応じてリードフレーム20も変形しやすくなり、封止樹脂18とリードフレーム20との間の収縮量の差が低減される。また、第1厚肉部22と第2厚肉部24との間、及び、第2厚肉部24と第3厚肉部26との間は、封止樹脂18で満たされている。これによっても、封止樹脂18とリードフレーム20との間の収縮量の差(詳しくは、半導体装置10の上側部分10aと下側部分10bとの間の収縮量の差)が低減される。両者の間で収縮量の差が低減されることで、半導体装置10に生じる変形が抑制される。   Regarding the above points, in the semiconductor device 10 of the present embodiment, the thin portions 23 and 25 are formed on the lead frame 20. As described above, the thin portions 23 and 25 have a smaller cross-sectional area than the thick portions 22, 24 and 26 and reduce the rigidity of the lead frame 20. Since the rigidity of the lead frame 20 is reduced, the lead frame 20 is also easily deformed in response to the heat-shrinkable sealing resin 18, and the difference in the amount of shrinkage between the sealing resin 18 and the lead frame 20 is reduced. . The space between the first thick portion 22 and the second thick portion 24 and the space between the second thick portion 24 and the third thick portion 26 are filled with the sealing resin 18. This also reduces the difference in the amount of contraction between the sealing resin 18 and the lead frame 20 (specifically, the difference in the amount of contraction between the upper portion 10a and the lower portion 10b of the semiconductor device 10). By reducing the difference in the amount of shrinkage between the two, deformation occurring in the semiconductor device 10 is suppressed.

さらに、本実施例の半導体装置10では、リードフレーム20に接合された絶縁シート32、34、36が、単一のシート材ではなく、第1絶縁シート32、第2絶縁シート34及び第3絶縁シート36に分割されているので、各々の絶縁シート32、34、36に生じる応力が低減される。半導体装置10に生じる変形が抑制されることに加えて、各々の絶縁シート32、34、36に生じる応力が低減されることで、絶縁シート32、34、36の破断や剥離といった不具合が効果的に抑制される。これにより、冷却器(図示省略)とリードフレーム20との間の絶縁性が確保される。また、複数の絶縁シート32、34、36を用いることで、単一の絶縁シートを採用する場合よりも、絶縁シート32、34、36の各々のサイズは小さくなる。それにより、例えば半導体装置10の製造工程において、絶縁シート32、34、36の取扱いが容易となる。   Furthermore, in the semiconductor device 10 of the present embodiment, the insulating sheets 32, 34, and 36 bonded to the lead frame 20 are not a single sheet material, but the first insulating sheet 32, the second insulating sheet 34, and the third insulating sheet. Since the sheet is divided into the sheets 36, the stress generated in each of the insulating sheets 32, 34, 36 is reduced. In addition to suppressing the deformation that occurs in the semiconductor device 10, the stress that occurs in each of the insulating sheets 32, 34, and 36 is reduced, so that problems such as breakage and peeling of the insulating sheets 32, 34, and 36 are effective. Is suppressed. Thereby, insulation between the cooler (not shown) and the lead frame 20 is ensured. Further, by using the plurality of insulating sheets 32, 34, 36, the size of each of the insulating sheets 32, 34, 36 becomes smaller than when a single insulating sheet is employed. Thereby, for example, in the manufacturing process of the semiconductor device 10, handling of the insulating sheets 32, 34, 36 becomes easy.

上述した半導体装置10では、様々に設計変更を行うことができる。例えば、図4に示すように、リードフレーム20の薄肉部23、25は、厚肉部22、24、26よりも幅寸法が小さい部分であってもよい。このような薄肉部23、25は、一例ではあるが、平面視したリードフレーム20に切欠き23d、25dを形成することによって、設けることができる。ここでいう幅寸法とは、リードフレーム20のY軸方向の寸法である。このような形態においても、薄肉部23、25は、厚肉部22、24、26よりも断面積が小さくなることから、リードフレーム20の剛性を低下させることができる。薄肉部23、25の幅寸法(Y軸方向の寸法)は、例えば上部リード42、44、46と同程度とすることができる。このとき、薄肉部23、25の厚み(Z軸方向の寸法)は、厚肉部22、24、26の厚みより小さくてもよいし、同じであってもよい。   In the semiconductor device 10 described above, various design changes can be made. For example, as shown in FIG. 4, the thin portions 23, 25 of the lead frame 20 may be portions having a smaller width dimension than the thick portions 22, 24, 26. Although such thin portions 23 and 25 are only an example, they can be provided by forming notches 23d and 25d in the lead frame 20 as viewed in plan. Here, the width dimension is a dimension of the lead frame 20 in the Y-axis direction. Also in such a form, the thin portions 23 and 25 have a smaller cross-sectional area than the thick portions 22, 24 and 26, so that the rigidity of the lead frame 20 can be reduced. The width dimension (dimension in the Y-axis direction) of the thin portions 23, 25 can be, for example, about the same as the upper leads 42, 44, 46. At this time, the thicknesses (dimensions in the Z-axis direction) of the thin portions 23, 25 may be smaller than or the same as the thicknesses of the thick portions 22, 24, 26.

第1薄肉部23及び第2薄肉部25の具体的な態様は、本明細書で開示されたものに限定されない。リードフレーム20に凹部、切欠き、貫通孔等を設けることで、第1薄肉部23や第2薄肉部25は形成することができる。第1薄肉部23は、第1厚肉部22と第2厚肉部24との間を、第1厚肉部22及び第2厚肉部24より小さな断面積で伸びる部分であればよい。同様に、第2薄肉部25は、第2厚肉部24と第3厚肉部26との間を、第2厚肉部24及び第3厚肉部26より小さな断面積で伸びる部分であればよい。このような構成によれば、リードフレーム20の剛性を低下させることによって、半導体装置10の温度変化に伴う変形を抑制することができる。なお、半導体装置10は、第3半導体素子16を必ずしも備える必要はなく、この場合、リードフレーム20は、少なくとも第1厚肉部22、第2厚肉部24及び第1薄肉部23を有すればよい。   Specific modes of the first thin portion 23 and the second thin portion 25 are not limited to those disclosed in the present specification. The first thin portion 23 and the second thin portion 25 can be formed by providing the lead frame 20 with a concave portion, a notch, a through hole, and the like. The first thin portion 23 may be any portion that extends between the first thick portion 22 and the second thick portion 24 with a smaller cross-sectional area than the first thick portion 22 and the second thick portion 24. Similarly, the second thin portion 25 is a portion extending between the second thick portion 24 and the third thick portion 26 with a smaller cross-sectional area than the second thick portion 24 and the third thick portion 26. Just fine. According to such a configuration, by reducing the rigidity of the lead frame 20, deformation of the semiconductor device 10 due to a temperature change can be suppressed. Note that the semiconductor device 10 does not necessarily need to include the third semiconductor element 16. In this case, the lead frame 20 has at least the first thick portion 22, the second thick portion 24, and the first thin portion 23. Just fine.

他の一変形例として、図5に示すように、封止樹脂18の上面18aに、一又は複数の凹部18c、18dを設けてもよい。なお、図5に例示する凹部18c、18dは、それぞれ薄肉部23、25に沿って設けられており、Y軸方向に伸びる溝形状を有している。なお、凹部18c、18dの形状や数は特に限定されない。封止樹脂18の上面18aに凹部18c、18dを設けることで、半導体装置10の上側部分10aの収縮量を低減することができ、半導体装置10に生じる変形をさらに抑制することができる。また、封止樹脂18に凹部18c、18dを設けることで、必要となる封止樹脂18の容積が減少することから、比較的に大型の半導体装置10のモールド成形が容易となる。なお、モールド成形では、凹部18c、18dによって区切られた複数の部分ごとに、軟化させた封止樹脂18の注入を行ってもよい。   As another modified example, as shown in FIG. 5, one or a plurality of concave portions 18c and 18d may be provided on the upper surface 18a of the sealing resin 18. The concave portions 18c and 18d illustrated in FIG. 5 are provided along the thin portions 23 and 25, respectively, and have a groove shape extending in the Y-axis direction. The shape and number of the concave portions 18c and 18d are not particularly limited. By providing the recesses 18c and 18d on the upper surface 18a of the sealing resin 18, the amount of contraction of the upper portion 10a of the semiconductor device 10 can be reduced, and the deformation of the semiconductor device 10 can be further suppressed. Further, by providing the recesses 18c and 18d in the sealing resin 18, the required volume of the sealing resin 18 is reduced, so that the molding of the relatively large semiconductor device 10 becomes easy. In the molding, the softened sealing resin 18 may be injected into each of a plurality of portions separated by the concave portions 18c and 18d.

以上、本技術の具体例を詳細に説明したが、これらは例示に過ぎず、特許請求の範囲を限定するものではない。本明細書又は図面に記載された技術要素は、単独であるいは各種の組合せによって技術的有用性を発揮するものであり、出願時の請求項に記載された組合せに限定されるものではない。また、本明細書又は図面に例示された技術は複数の目的を同時に達成し得るものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。   As described above, the specific examples of the present technology have been described in detail. However, these are merely examples and do not limit the scope of the claims. The technical elements described in the present specification or the drawings exert technical utility singly or in various combinations, and are not limited to the combinations described in the claims at the time of filing. In addition, the technology exemplified in the present specification or the drawings can simultaneously achieve a plurality of objects, and has technical utility by achieving one of the objects.

10:半導体装置
12:第1半導体素子
14:第2半導体素子
16:第3半導体素子
18:封止樹脂
20:リードフレーム
20a:リードフレーム20の上面
20b:リードフレーム20の下面
22:リードフレーム20の第1厚肉部
23:リードフレーム20の第1薄肉部
24:リードフレーム20の第2厚肉部
25:リードフレーム20の第2薄肉部
26:リードフレーム20の第3厚肉部
32:第1絶縁シート
34:第2絶縁シート
36:第3絶縁シート
42:第1上部リード
44:第2上部リード
46:第3上部リード
100:金型
10: semiconductor device 12: first semiconductor element 14: second semiconductor element 16: third semiconductor element 18: sealing resin 20: lead frame 20a: upper surface 20b of lead frame 20: lower surface 22 of lead frame 20: lead frame 20 First thick portion 23: first thin portion 24 of lead frame 20: second thick portion 25 of lead frame 20: second thin portion 26 of lead frame 20: third thick portion 32 of lead frame 20: First insulating sheet 34: Second insulating sheet 36: Third insulating sheet 42: First upper lead 44: Second upper lead 46: Third upper lead 100: Mold

Claims (1)

第1半導体素子及び第2半導体素子と、
前記第1半導体素子及び前記第2半導体素子を封止する封止樹脂と、
前記封止樹脂の内部に位置する上面に、前記第1半導体素子及び前記第2半導体素子が載置されたリードフレームと、
記リードフレームの下面に接合されているとともに、前記封止樹脂の表面に露出する第1絶縁シート及び第2絶縁シートと、
を備え、
前記リードフレームは、第1厚肉部と、前記第1厚肉部に間隔を空けて隣り合う第2厚肉部と、前記第1厚肉部と前記第2厚肉部との間を前記第1厚肉部及び前記第2厚肉部より小さな断面積で伸びる薄肉部とを有し、
前記第1厚肉部の前記上面には、前記1半導体素子が載置されているとともに、前記第1厚肉部の前記下面には、前記第1絶縁シートが接合されており、
前記第2厚肉部の前記上面には、前記2半導体素子が載置されているとともに、前記第2厚肉部の前記下面には、前記第2絶縁シートが接合されており、
前記第1厚肉部と前記第2厚肉部との間は前記封止樹脂で満たされている、
半導体装置。
A first semiconductor element and a second semiconductor element;
A sealing resin for sealing the first semiconductor element and the second semiconductor element;
A lead frame on which the first semiconductor element and the second semiconductor element are mounted on an upper surface located inside the sealing resin;
Together are joined to the lower surface of the front cut over lead frame, a first insulating sheet and the second insulation sheet which is exposed on the surface of the sealing resin,
With
The lead frame includes a first thick portion, a second thick portion adjacent to the first thick portion at an interval, and a space between the first thick portion and the second thick portion. A first thick portion and a thin portion extending with a smaller cross-sectional area than the second thick portion;
The first semiconductor element is mounted on the upper surface of the first thick portion, and the first insulating sheet is joined to the lower surface of the first thick portion,
The second semiconductor element is mounted on the upper surface of the second thick portion, and the second insulating sheet is joined to the lower surface of the second thick portion,
The space between the first thick portion and the second thick portion is filled with the sealing resin.
Semiconductor device.
JP2016222509A 2016-11-15 2016-11-15 Semiconductor device Active JP6645402B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016222509A JP6645402B2 (en) 2016-11-15 2016-11-15 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016222509A JP6645402B2 (en) 2016-11-15 2016-11-15 Semiconductor device

Publications (2)

Publication Number Publication Date
JP2018082005A JP2018082005A (en) 2018-05-24
JP6645402B2 true JP6645402B2 (en) 2020-02-14

Family

ID=62197861

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016222509A Active JP6645402B2 (en) 2016-11-15 2016-11-15 Semiconductor device

Country Status (1)

Country Link
JP (1) JP6645402B2 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014017318A (en) * 2012-07-06 2014-01-30 Toyota Industries Corp Semiconductor device
JP6141120B2 (en) * 2013-07-01 2017-06-07 三菱電機株式会社 Semiconductor device
JP6365322B2 (en) * 2015-01-23 2018-08-01 三菱電機株式会社 Semiconductor device

Also Published As

Publication number Publication date
JP2018082005A (en) 2018-05-24

Similar Documents

Publication Publication Date Title
US10170433B2 (en) Insulated circuit board, power module and power unit
JP6526229B2 (en) Power module
JP7040032B2 (en) Semiconductor device
JP6138500B2 (en) Power semiconductor device
JP2014183058A (en) Power semiconductor module
JP2016018866A (en) Power module
JP6391527B2 (en) Power semiconductor module
US8916960B2 (en) Semiconductor unit
KR20200069017A (en) Power module of double-faced cooling and method of producintg thereof
US9666519B2 (en) Power semiconductor module and power unit
US10658273B2 (en) Semiconductor device and manufacturing method thereof
JP6095303B2 (en) Semiconductor device and manufacturing method of semiconductor device
CN111276447A (en) Double-side cooling power module and manufacturing method thereof
JP7163583B2 (en) semiconductor equipment
JP2012142466A (en) Semiconductor device
US11201099B2 (en) Semiconductor device and method of manufacturing the same
JP2015185835A (en) Semiconductor device and manufacturing method of the same
JP7204919B2 (en) Power module and manufacturing method thereof
JP6645402B2 (en) Semiconductor device
JP2015122453A (en) Power module
KR102405276B1 (en) Semiconductor package and method of fabricating the same
JP7118205B1 (en) Semiconductor device and semiconductor module using the same
US11735557B2 (en) Power module of double-faced cooling
JP7413668B2 (en) Semiconductor device and its manufacturing method
JP7155748B2 (en) semiconductor equipment

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181225

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190718

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190723

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190730

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191210

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191223

R151 Written notification of patent or utility model registration

Ref document number: 6645402

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151