JP6616341B2 - Display panel driver setting method and display device - Google Patents

Display panel driver setting method and display device Download PDF

Info

Publication number
JP6616341B2
JP6616341B2 JP2017018518A JP2017018518A JP6616341B2 JP 6616341 B2 JP6616341 B2 JP 6616341B2 JP 2017018518 A JP2017018518 A JP 2017018518A JP 2017018518 A JP2017018518 A JP 2017018518A JP 6616341 B2 JP6616341 B2 JP 6616341B2
Authority
JP
Japan
Prior art keywords
display panel
memory
panel driver
setting data
setting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017018518A
Other languages
Japanese (ja)
Other versions
JP2017076154A (en
Inventor
裕則 近藤
敦史 遊佐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Priority to JP2017018518A priority Critical patent/JP6616341B2/en
Publication of JP2017076154A publication Critical patent/JP2017076154A/en
Application granted granted Critical
Publication of JP6616341B2 publication Critical patent/JP6616341B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、映像信号に応じて複数の表示パネルドライバで表示パネルを駆動する際の表示パネルドライバの設定方法、及び表示装置に関する。 The present invention is method of setting the display panel driver when driving the display panel in a plurality of display panel driver according to the video signal, relating及Beauty Display device.

プラズマディスプレイパネル、液晶パネル、有機EL(Electro Luminescence)パネル等の表示パネルには、映像信号に応じた階調電圧を表示パネルに形成されている複数のソースラインに供給する複数のソースドライバが設けられている。   Display panels such as plasma display panels, liquid crystal panels, and organic EL (Electro Luminescence) panels are provided with a plurality of source drivers that supply gradation voltages corresponding to video signals to a plurality of source lines formed on the display panel. It has been.

この際、表示パネルの駆動方法に対応させて各ソースドライバの駆動方法が決定することから、ソースドライバ等の機能の動作タイミング等を制御するタイミングコントーラを別に設けることが一般的である。   At this time, since the driving method of each source driver is determined in accordance with the driving method of the display panel, it is common to provide a separate timing controller for controlling the operation timing of the functions of the source driver and the like.

そこで、これら表示パネル及び複数のソースドライバからなるシステムの仕様に合わせてタイミングコントローラに設定すべきシステムインタフェース情報が記憶されているEEPROM(Electrically Erasable Programmable Read-Only Memory)を搭載した表示パネルが提案されている(例えば、特許文献1の図1参照)。   Therefore, a display panel equipped with an EEPROM (Electrically Erasable Programmable Read-Only Memory) that stores system interface information to be set in the timing controller in accordance with the specifications of the system consisting of these display panels and a plurality of source drivers has been proposed. (For example, refer to FIG. 1 of Patent Document 1).

当該タイミングコントローラ及びEEPROM間の通信は、1対1の関係であれば直接通信用の経路を設けることで対応可能となる。そこで、ソースドライバとタイミングコントローラを一体形成する集積回路が開発されつつある(特許文献2参照)。かかる集積回路では、タイミングコントローラを内蔵したソースドライバ毎にEEPROMからの設定が必要であり、夫々のソースドライバとEEPROM間で専用線を用意して通信を行うか、又は共通の通信線を用いてタイミングを異ならせて設定することが必要となる。   Communication between the timing controller and the EEPROM can be handled by providing a direct communication path as long as it has a one-to-one relationship. Therefore, an integrated circuit in which a source driver and a timing controller are integrally formed is being developed (see Patent Document 2). In such an integrated circuit, setting from the EEPROM is required for each source driver having a built-in timing controller, and communication is performed by preparing a dedicated line between each source driver and the EEPROM, or by using a common communication line. It is necessary to set the timing differently.

そこで、各ソースドライバとEEPROM間の通信を簡略化させる方式として、ソースドライバ間で通信させる技術も考案されている(特許文献3の図1参照)。   Therefore, as a method for simplifying communication between each source driver and the EEPROM, a technique for communicating between source drivers has been devised (see FIG. 1 of Patent Document 3).

この表示パネルでは、ソースドライバ6各々の内の1つのソースドライバ6aだけが上記EEPROM21に接続されており、このソースドライバ6aが基点となって、EEPROM21から読み出されたシステムインタフェース情報を取り込む。そして、ソースドライバ6aは、かかるシステムインタフェース情報に基づいて自身の設定を行いつつ、このシステムインタフェース情報を、第1のITO(Indium Tin Oxide) 配線パターン12を介してカスケード接続されている他のソースドライバ6に中継供給する。この際、他のソースドライバ6は、第1のITO配線パターン12を介して供給されたシステムインタフェース情報に基づいて自身の設定を行いつつ、このシステムインタフェース情報を第2のITO配線パターン12を介してカスケード接続されている更に他のソースドライバ6に中継供給する。かかる構成により、EEPROM21から読み出されたシステムインタフェース情報は、基点となるソースドライバ6aを介して他のソースドライバ6にも供給され、このソースドライバ6内でもシステムインタフェース情報に基づく設定が為される。   In this display panel, only one source driver 6a of each of the source drivers 6 is connected to the EEPROM 21, and the source driver 6a serves as a base point to capture system interface information read from the EEPROM 21. Then, the source driver 6a performs its own setting based on the system interface information, and this system interface information is connected to other sources cascade-connected via a first ITO (Indium Tin Oxide) wiring pattern 12. Relay supplied to the driver 6. At this time, the other source driver 6 performs its own setting based on the system interface information supplied via the first ITO wiring pattern 12 and transmits the system interface information via the second ITO wiring pattern 12. Are relayed to another source driver 6 connected in cascade. With this configuration, the system interface information read from the EEPROM 21 is also supplied to other source drivers 6 via the source driver 6a serving as a base point, and the setting based on the system interface information is also performed in the source driver 6. .

このように、上記した表示パネルでは、EEPROMから読み出した設定用情報を一旦、基点となるソースドライバに取り込み、これをカスケード接続された配線を介して他のソースドライバに中継供給するようにしている。従って、直列にカスケード接続されているソースドライバの段数が多くなるほど、全てのソースドライバに設定用の情報が供給されるまでに費やされる時間が長くなる。よって、設定処理を開始させてから実際の表示動作に移行するまでの待機時間が長くなるという問題があった。   As described above, in the display panel described above, the setting information read from the EEPROM is once taken into the source driver serving as the base point, and this is relay-supplied to other source drivers via the cascade-connected wirings. . Therefore, as the number of stages of source drivers cascaded in series increases, the time spent before setting information is supplied to all source drivers becomes longer. Therefore, there is a problem that the waiting time from the start of the setting process to the transition to the actual display operation becomes long.

特開2007−079077号公報Japanese Patent Laid-Open No. 2007-079077 特開2010−190932号公報JP 2010-190932 A 特開2009−32714号公報JP 2009-32714 A

本発明は、かかる問題を解消すべく為されたものであり、複数の表示パネルドライバに対して迅速に、仕様に合わせた設定を行うことが可能な表示パネルドライバの設定方法、及び表示装置を提供することを目的とする。 The present invention, such a problem are those to have been made to solve, quickly to a plurality of display panel driver setting method of a display panel driver which can perform settings to match the specifications, and Viewing device The purpose is to provide.

本発明に係る表示パネルドライバの設定方法は、映像信号に応じた画像を表示する表示パネルを駆動する複数の表示パネルドライバを、メモリに格納された設定データに基づいて仕様に合わせた設定とする表示パネルドライバの設定方法であって、前記表示パネルドライバ各々の内の1の表示パネルドライバが、前記メモリから前記設定データの読み出しを要求する読出命令及び前記メモリに対して前記設定データの書き込みを要求する書込命令のうちの一方を示すメモリアクセス信号を前記メモリ、及び前記1の表示パネルドライバを除く他の表示パネルドライバに供給すると共に、前記メモリアクセス信号が前記読出命令を示す場合に前記メモリから第1ライン上に読み出された前記設定データを取り込んで当該設定データに基づく設定を行うステップと、前記他の表示パネルドライバが、前記1の表示パネルドライバから供給された前記メモリアクセス信号が前記読出命令を示す場合、前記1の表示パネルドライバによる前記設定データの取り込み動作と同時に前記第1ライン上から前記設定データを取り込んで当該設定データに基づく設定を行うステップと、を有する。 In the display panel driver setting method according to the present invention, a plurality of display panel drivers that drive a display panel that displays an image corresponding to a video signal are set according to specifications based on setting data stored in a memory. A display panel driver setting method, wherein one display panel driver in each of the display panel drivers writes a read command for requesting reading of the setting data from the memory and writing of the setting data to the memory When a memory access signal indicating one of the requested write commands is supplied to the memory and other display panel drivers other than the one display panel driver, and the memory access signal indicates the read command Setting based on the setting data fetched from the memory on the first line And performing, the other display panel driver, wherein when said memory access signal supplied from the display panel driver 1 indicates the read command, at the same time the uptake behavior of the setting data by the first display panel driver Fetching the setting data from the first line and performing setting based on the setting data.

本発明に係る表示装置は、映像信号に応じた画像を表示する表示パネルと、前記表示パネルを駆動する第1表示パネルドライバ及び第2表示パネルドライバと、設定データが記憶されているメモリと、を有する表示装置であって、前記第1表示パネルドライバは、前記メモリから前記設定データの読み出しを要求する読出命令、及び前記メモリに対して前記設定データの書き込みを要求する書込命令のうちの一方を示すメモリアクセス信号を第1双方向端子を介して出力する第1回路と、前記メモリアクセス信号が前記読出命令を示す場合に取込イネーブル信号を生成する第1取込制御回路と、前記メモリから読み出された前記設定データを入力端子を介して受けこれを前記取込イネーブル信号に応じて取り込む第1レジスタと、を有し、前記第2表示パネルドライバは、前記第1双方向端子を介して出力され第2双方向端子に入力された前記メモリアクセス信号が前記読出命令を示す場合に取込イネーブル信号を生成する第2取込制御回路と、前記メモリから読み出された前記設定データを入力端子を介して受けこれを前記取込イネーブル信号に応じて、前記第1表示パネルドライバの前記第1レジスタによる前記設定データの取り込み動作と同時に取り込む第2レジスタと、を有し、前記メモリの出力端子が第1ラインによって前記第1及び第2表示パネルドライバの前記入力端子に接続されており、前記第1及び第2表示パネルドライバ各々の前記第1及び第2双方向端子及び前記メモリが第2ラインによって接続されている。 A display device according to the present invention includes a display panel that displays an image according to a video signal, a first display panel driver and a second display panel driver that drive the display panel, a memory that stores setting data, The first display panel driver includes: a read command that requests reading of the setting data from the memory; and a write command that requests writing of the setting data to the memory. A first circuit that outputs a memory access signal indicating one through a first bidirectional terminal; a first capture control circuit that generates a capture enable signal when the memory access signal indicates the read command; A first register that receives the setting data read from the memory via an input terminal and captures the setting data in response to the capture enable signal; The second display panel driver, the second loading of the first output via a bidirectional terminal said memory access signal inputted to the second bidirectional terminal generates a capture enable signal to indicate the read command The setting data read operation from the control circuit and the setting data read by the first register of the first display panel driver in response to the take-in enable signal. A second register that captures simultaneously, and an output terminal of the memory is connected to the input terminal of the first and second display panel drivers by a first line, and the first and second display panel drivers Each of the first and second bidirectional terminals and the memory are connected by a second line.

本発明においては、表示パネルを駆動する複数の表示パネルドライバを仕様に合わせた状態に設定するにあたり、その設定内容を示す設定データをメモリに格納しておく。そして、複数の表示パネルドライバの内の1の表示パネルドライバが、上記設定データが読み出し状態となったことを示すメモリアクセス信号を上記メモリと共に他の表示パネルドライバに供給する。かかるメモリアクセス信号に応じて、メモリは、設定データを第1ライン上に読み出す。この際、上記1の表示パネルドライバは、この第1ライン上に読み出された設定データを取り込んで当該設定データに基づく設定を行う。一方、他の表示パネルドライバは、上記1の表示パネルドライバから供給されたメモリアクセス信号に応じて、上記第1ライン上から設定データを取り込んで当該設定データに基づく設定を行う。   In the present invention, when setting a plurality of display panel drivers that drive the display panel to a state in accordance with the specifications, setting data indicating the setting contents is stored in a memory. One of the plurality of display panel drivers supplies a memory access signal indicating that the setting data is in a read state to the other display panel drivers together with the memory. In response to the memory access signal, the memory reads the setting data on the first line. At this time, the first display panel driver takes in the setting data read out on the first line and performs setting based on the setting data. On the other hand, the other display panel driver takes in the setting data from the first line in accordance with the memory access signal supplied from the one display panel driver and performs setting based on the setting data.

かかる構成によれば、上記1の表示パネルドライバから発せられたメモリアクセス信号に応じて、上記メモリから第1ライン上に設定データが読み出されると共に、この第1ライン上に読み出された設定データが、上記1の表示パネルドライバ及び他の表示パネルドライバに同時に取り込まれる。従って、メモリから読み出された設定データを、カスケード配線を介して複数の表示パネルドライバの各々に順に中継させて行くものに比して、迅速に設定動作を終了させることが可能となる。   According to this configuration, the setting data is read from the memory onto the first line in response to the memory access signal issued from the one display panel driver, and the setting data read onto the first line is read out from the memory. Are taken into the display panel driver and the other display panel driver at the same time. Therefore, the setting operation can be quickly completed as compared with the case where the setting data read from the memory is relayed in order to each of the plurality of display panel drivers via the cascade wiring.

本発明に係る表示装置の概略構成を示すブロック図である。It is a block diagram which shows schematic structure of the display apparatus which concerns on this invention. 本発明に係る表示パネルドライバとしてのソースドライバ13A、13Bの内部構成を示すブロック図である。It is a block diagram which shows the internal structure of source driver 13A, 13B as a display panel driver based on this invention. ラッチ番号昇順で画素データの取り込みを行う場合におけるソースドライバ13の内部動作の一例を示すタイムチャートである。6 is a time chart illustrating an example of an internal operation of the source driver 13 when pixel data is captured in ascending order of latch numbers. ラッチ番号降順で画素データの取り込みを行う場合におけるソースドライバ13の内部動作の一例を示すタイムチャートである。6 is a time chart showing an example of an internal operation of the source driver 13 when pixel data is taken in descending order of latch numbers. 設定データ取得制御部130の内部構成を示すブロック図である。3 is a block diagram illustrating an internal configuration of a setting data acquisition control unit 130. FIG. 設定データメモリ14からの設定データの取り込み動作を示すタイムチャートである。4 is a time chart showing an operation for fetching setting data from a setting data memory 14; ソースドライバ13A、13B及び設定データメモリ14の接続形態を示す図である。4 is a diagram showing a connection form of source drivers 13A and 13B and setting data memory 14. FIG. 設定データメモリ14に対する設定データの書き込み動作を示すタイムチャートである。6 is a time chart showing a setting data writing operation to the setting data memory 14;

図1は、本発明に係る表示パネルドライバを含む表示装置の概略構成を示すブロック図である。   FIG. 1 is a block diagram showing a schematic configuration of a display device including a display panel driver according to the present invention.

図1に示すように、かかる表示装置は、表示パネル10、駆動制御部11、走査ドライバ12、ソースドライバ13A、13B及び設定データメモリ14を含む。ソースドライバ13A内には駆動制御部11A及び駆動部15Aが内蔵されており、ソースドライバ13B内には、駆動制御部11B及び駆動部15Bが内蔵されている。尚、図1に示す一例では、走査ドライバ12をソースドライバ13A及び13Bとは別に設けるようにしているが、ソースドライバ13A又は13B内に走査ドライバ12を内蔵させるようにしても良い。   As shown in FIG. 1, the display device includes a display panel 10, a drive control unit 11, a scan driver 12, source drivers 13 </ b> A and 13 </ b> B, and a setting data memory 14. A drive control unit 11A and a drive unit 15A are built in the source driver 13A, and a drive control unit 11B and a drive unit 15B are built in the source driver 13B. In the example shown in FIG. 1, the scanning driver 12 is provided separately from the source drivers 13A and 13B. However, the scanning driver 12 may be incorporated in the source driver 13A or 13B.

表示パネル10は、プラズマディスプレイパネル、液晶パネル、有機ELパネル等からなる2次元画像表示用の表示パネルである。表示パネル10には、夫々が2次元画面の水平方向に伸張するn本(nは2以上の整数)の走査ラインC〜Cと、夫々が2次元画面の垂直方向に伸張する2m本(mは1以上の整数)のソースラインS〜S2mとが設けられており、走査ライン及びソースラインの各交叉部の領域(破線に囲まれた領域)に画素を担う表示セルが形成されている。 The display panel 10 is a two-dimensional image display display panel including a plasma display panel, a liquid crystal panel, an organic EL panel, and the like. The display panel 10 includes n scanning lines C 1 to C n each extending in the horizontal direction of the two-dimensional screen (n is an integer of 2 or more) and 2m each extending in the vertical direction of the two-dimensional screen. (M is an integer greater than or equal to 1 ) source lines S 1 to S 2m are provided, and a display cell that bears a pixel is formed in a region (region surrounded by a broken line) of each intersection of the scan line and the source line. Has been.

駆動制御部11A及び11Bは、入力映像信号に応じて走査ラインC〜C各々に走査パルスを順次印加させるべき走査制御信号を生成し、これを走査ドライバ12に供給する。走査ドライバ12は、かかる走査制御信号に応じたタイミングで走査パルスを生成し、これを表示パネル10の走査ラインC〜C各々に順次択一的に印加する。 The drive controllers 11 </ b > A and 11 </ b > B generate scan control signals to sequentially apply scan pulses to the scan lines C 1 to C n according to the input video signal, and supply the scan control signals to the scan driver 12. The scan driver 12 generates a scan pulse at a timing corresponding to the scan control signal and sequentially applies the scan pulse to each of the scan lines C 1 to C n of the display panel 10.

また、駆動制御部11A及び11Bは、入力映像信号に同期したスキャンクロック信号SCLK及びスタートパルス信号ST(後述する)等の各種制御信号を生成してソースドライバ13A及び13B内の駆動部15A及び15Bに供給する。更に、駆動制御部11A及び11Bは、かかる入力映像信号に基づき各画素毎の輝度レベルを表す画素データPDを生成し、これを1表示ライン分(2m個)ずつ、シリアル形態にて駆動部15A及び15Bの各々に供給する。すなわち、駆動制御部11Aは、入力映像信号に基づき1表示ラインの前半に対応した画素データPDの系列からなる画素データPD、PD、PD、・・・、PDを生成し、順次駆動部15Aに供給する。また、駆動制御部11Bは、入力映像信号に基づき1表示ラインの後半に対応した画素データPDの系列からなる画素データPDm+1、PDm+2、PDm+3、・・・、PD2mを生成し、順次駆動部15Bに供給する。 The drive control units 11A and 11B generate various control signals such as a scan clock signal SCLK and a start pulse signal ST (described later) synchronized with the input video signal, and drive units 15A and 15B in the source drivers 13A and 13B. To supply. Further, the drive control units 11A and 11B generate pixel data PD representing the luminance level of each pixel based on the input video signal, and drive the data 15A in a serial form for each display line (2m). And 15B. That is, the drive control unit 11A generates pixel data PD 1 , PD 2 , PD 3 ,..., PD m composed of a series of pixel data PD corresponding to the first half of one display line based on the input video signal, and sequentially Supply to the drive unit 15A. Further, the drive control unit 11B generates pixel data PD m + 1 , PD m + 2 , PD m + 3 ,..., PD 2m composed of a series of pixel data PD corresponding to the second half of one display line based on the input video signal, and sequentially It supplies to the drive part 15B.

尚、夫々が表示パネルドライバとしてのソースドライバ13A及び13Bは、互いに同一の内部構成を有し、夫々異なる半導体ICチップに構築されている。   The source drivers 13A and 13B, each serving as a display panel driver, have the same internal configuration and are constructed in different semiconductor IC chips.

ソースドライバ13Aの駆動部15Aは、上記した画素データPD〜PD2mの内のPD〜PDの各々を順次取り込むm個のラッチ(後述する)を有する。駆動部15Aは、各ラッチに取り込まれた画素データPD〜PDの各々が示す輝度レベルに対応した階調電圧をピーク値とする駆動パルスGP〜GPを生成し、夫々を出力端子D〜Dを介してチップ外部に出力する。ソースドライバ13Aの出力端子D〜Dは、表示パネル10のソースラインS〜Sに夫々接続されている。よって、ソースドライバ13Aにおいて生成された上記駆動パルスGP〜GPは、出力端子D〜Dを介してソースラインS〜Sに印加される。 The drive unit 15A of the source driver 13A includes m latches (described later) that sequentially capture each of the PD 1 to PD m of the pixel data PD 1 to PD 2m . The drive unit 15A generates drive pulses GP 1 to GP m having peak values of gradation voltages corresponding to the luminance levels indicated by the pixel data PD 1 to PD m captured by the latches, and outputs the drive pulses GP 1 to GP m , respectively. through D 1 to D m output to the outside of the chip. The output terminals D 1 to D m of the source driver 13A are connected to source lines S 1 to S m of the display panel 10, respectively. Therefore, the drive pulses GP 1 to GP m generated in the source driver 13A are applied to the source lines S 1 to S m via the output terminals D 1 to D m .

ソースドライバ13Bの駆動部15Bは、上記した画素データPD〜PD2mの内のPDm+1〜PD2mの各々を順次取り込むm個のラッチ(後述する)を有する。駆動部15Bは、各ラッチに取り込まれた画素データPDm+1〜PD2mの各々が示す輝度レベルに対応した階調電圧をピーク値とする駆動パルスGPm+1〜GP2mを生成し、夫々を出力端子D〜Dを介してチップ外部に出力する。ソースドライバ13Bの出力端子D〜Dは、表示パネル10のソースラインSm+1〜S2mに夫々接続されている。よって、ソースドライバ13Bにおいて生成された上記駆動パルスGPm+1〜GP2mは、出力端子D〜Dを介してソースラインSm+1〜S2mに印加される。 Driving portion 15B of the source driver 13B has the above-mentioned pixel data PD 1 ~PD 2m PD m + 1 ~PD 2m each sequentially captures the m latches of of the (to be described later). The drive unit 15B generates drive pulses GP m + 1 to GP 2m having peak values corresponding to the luminance levels indicated by the pixel data PD m + 1 to PD 2m captured in the latches, and outputs the output pulses GP m + 1 to GP 2m , respectively. through D 1 to D m output to the outside of the chip. The output terminals D 1 to D m of the source driver 13B are connected to the source lines S m + 1 to S 2m of the display panel 10, respectively. Therefore, the drive pulses GP m + 1 to GP 2m generated in the source driver 13B are applied to the source lines S m + 1 to S 2m via the output terminals D 1 to D m .

設定データメモリ14は、例えばEEPROMの如き不揮発性メモリであり、ソースドライバ13A及び13Bの設定、つまりシステムの仕様に合わせた動作を指定する為の設定データとして、先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNが予め記憶されている。尚、先頭ラッチ指定データDLとは、ソースドライバ13A及び13Bに搭載されているデータラッチ部内において、表示ラインの先頭の画素データPDの取り込みを担うべきラッチの番号を示すデータである。また、後尾ラッチ指定データDLとは、かかるデータラッチ部内において、表示ラインの最後尾の画素データPDの取り込みを担うべきラッチの番号を示すデータである。また、スキャン方向指定データDSCNとは、このデータラッチ部内において画素データ片の取り込み対象となるラッチを、ラッチ番号昇順及びラッチ番号降順の内のいずれのスキャン方向で順次択一的に選択して行くのかを指定するデータである。例えば、データラッチ部内においてラッチ番号の昇順に画素データ片を各ラッチに取り込ませる場合には論理レベル0、ラッチ番号の降順に画素データ片を各ラッチに取り込ませる場合には論理レベル1のスキャン方向指定データDSCNを、設定データメモリ14に記憶させておく。 The setting data memory 14 is a non-volatile memory such as an EEPROM, for example. As setting data for specifying the settings of the source drivers 13A and 13B, that is, the operation in accordance with the system specifications, the leading latch specifying data DL H and the trailing latch specifying data DL T, and the scan direction designating data D SCN are stored in advance. Note that the first latch designating data DL H, in the data latch unit mounted on the source driver 13A and 13B, a data indicating the number of latches should take the uptake of the head of the pixel data PD of the display lines. Further, the tail latch designating data DL T, within such a data latch unit is data indicating the number of latches should take the last pixel data PD capture display line. Further, the scan direction designation data DSCN is to select the latches to be fetched of the pixel data pieces in this data latch part sequentially in either of the scan number ascending order or the latch number descending order. This data specifies whether to go. For example, when the pixel data pieces are taken into the respective latches in the ascending order of the latch numbers in the data latch unit, the logic level is 0. The designated data DSCN is stored in the setting data memory 14.

設定データメモリ14は、ソースドライバ13A及び13B各々に対応した先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNを、ソースドライバ13Aから供給されたメモリアクセス信号BDAO(後述する)に応じてシリアル形態にて読み出す。この際、設定データメモリ14は、これらDL、DL及びDSCNをシリアル形態で表す設定データ信号BDAIをソースドライバ13A及び13Bに供給する。また、設定データメモリ14は、ソースドライバ13Aから供給されたメモリアクセス信号BDAOに応じて、設定すべき先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCN各々の書き込みを行う。 Configuration data memory 14, the top latch designating data DL H corresponding to each source driver 13A and 13B, the tail latch specifying data DL T, and the scan direction designating data D SCN, memory access signal BDAO (described later supplied from the source driver 13A Read in serial form. At this time, the setting data memory 14 supplies these DL H, the configuration data signal BDAI representative of the DL T and D SCN in serial form to the source driver 13A and 13B. The setting data memory 14 in response to the memory access signal BDAO supplied from the source driver 13A, the top latch designating data DL H to be set, the writing of tail latch specifying data DL T, and the scan direction designating data D SCN each Do.

図2は、ソースドライバ13A及び13Bの内部構成を示すブロック図である。   FIG. 2 is a block diagram showing an internal configuration of the source drivers 13A and 13B.

図2に示すように、ソースドライバ13A及び13Bの各々は、設定データ取得制御部130、ラッチ選択カウンタ131、ラッチイネーブル生成部132、データラッチ部133及び駆動パルス出力部134を含む。   As shown in FIG. 2, each of the source drivers 13A and 13B includes a setting data acquisition control unit 130, a latch selection counter 131, a latch enable generation unit 132, a data latch unit 133, and a drive pulse output unit 134.

設定データ取得制御部130は、設定データメモリ14から読み出された設定データ信号BDAIを、ソースドライバ(13A、13B)に設けられている入力端子T1を介して取り込んで保持する。そして、設定データ取得制御部130は、設定データ信号BDAIから、先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNを抽出して読み出し、これらをラッチ選択カウンタ131に供給する。 The setting data acquisition control unit 130 captures and holds the setting data signal BDAI read from the setting data memory 14 via the input terminal T1 provided in the source driver (13A, 13B). Then, the setting data acquisition control unit 130, supplied from the setting data signal BDAI, the top latch designating data DL H, read and extract the tail latch specifying data DL T, and the scan direction designating data D SCN, these latch selection counter 131 To do.

また、設定データ取得制御部130は、ソースドライバ(13A、13B)に設けられている入力端子T0を介して外部から供給されたマスタスレイブ指定信号MSCがマスタ側を示す場合には、電源投入後の所定のタイミングに応じて、設定データメモリ14をアクセスする為のメモリアクセス信号BDAO(後述する)を生成し、これをソースドライバ(13A、13B)に設けられている双方向端子T2を介してチップ外部に出力する。一方、マスタスレイブ指定信号MSCがスレイブ側を示す場合には、設定データ取得制御部130は、メモリアクセス信号BDAOを双方向端子T2を介してチップ外部から取り込む。   Further, the setting data acquisition control unit 130, after the master is turned on, when the master slave designation signal MSC supplied from the outside via the input terminal T0 provided in the source driver (13A, 13B) indicates the master side. A memory access signal BDAO (to be described later) for accessing the setting data memory 14 is generated in accordance with a predetermined timing, and this is generated via a bidirectional terminal T2 provided in the source driver (13A, 13B). Output outside the chip. On the other hand, when the master slave designation signal MSC indicates the slave side, the setting data acquisition control unit 130 takes in the memory access signal BDAO from the outside of the chip via the bidirectional terminal T2.

更に、設定データ取得制御部130は、マスタスレイブ指定信号MSCがマスタ側を示す場合には、電源投入後の所定のタイミングに応じてチップセレクト信号BRST及びクロック信号BCK(後述する)を生成し、これらをソースドライバ(13A、13B)に設けられている双方向端子T3及びT4を介してチップ外部に出力する。一方、かかるマスタスレイブ指定信号MSCがスレイブ側を示す場合には、設定データ取得制御部130は、これらBRST及びBCKを、上記した双方向端子T3及びT4を介してチップ外部から取り込む。   Further, when the master slave designation signal MSC indicates the master side, the setting data acquisition control unit 130 generates a chip select signal BRST and a clock signal BCK (described later) according to a predetermined timing after power-on, These are output to the outside of the chip via bidirectional terminals T3 and T4 provided in the source driver (13A, 13B). On the other hand, when the master slave designation signal MSC indicates the slave side, the setting data acquisition control unit 130 captures these BRST and BCK from the outside of the chip via the bidirectional terminals T3 and T4.

ラッチ選択カウンタ131は、アップダウンカウンタ1311及び比較器1312からなる。   The latch selection counter 131 includes an up / down counter 1311 and a comparator 1312.

アップダウンカウンタ1311は、駆動制御部11から供給されたスタートパルス信号STに応じて、先頭ラッチ指定データDLにて示されるラッチ番号をカウント初期値として取り込む。ここで、アップダウンカウンタ1311は、スキャン方向指定データDSCNがラッチ番号の昇順を示す場合にはアップカウンタとして動作し、上記カウント初期値からその値を、スキャンクロック信号SCLKのパルス毎にアップカウントして行く。一方、アップダウンカウンタ1311は、スキャン方向指定データDSCNがラッチ番号の降順を示す場合にはダウンカウンタとして動作し、上記カウント初期値からその値を、スキャンクロック信号SCLKのパルス毎にダウンカウントして行く。この際、アップダウンカウンタ1311は、現在のカウント値をラッチ選択値LSとして比較器1312に供給する。比較器1312は、後尾ラッチ指定データDLにて示されるラッチ番号の値と、ラッチ選択値LSとが等しい場合に限り、カウント値をゼロにリセットさせるリセット信号RSを生成しこれをアップダウンカウンタ1311に供給する。かかるリセット信号RSに応じて、アップダウンカウンタ1311は、現在のカウント値をゼロにリセットしてそのカウント動作を停止する。 Up-down counter 1311 in response to the start pulse signal ST supplied from the drive control unit 11 takes in the latch number indicated by the top latch designating data DL H as a count initial value. Here, the up / down counter 1311 operates as an up counter when the scan direction designation data DSCN indicates the ascending order of the latch number, and counts up the value from the initial count value for each pulse of the scan clock signal SCLK. Go. On the other hand, the up / down counter 1311 operates as a down counter when the scan direction designation data DSCN indicates the descending order of the latch numbers, and counts down the value from the initial count value for each pulse of the scan clock signal SCLK. Go. At this time, the up / down counter 1311 supplies the current count value to the comparator 1312 as the latch selection value LS. Comparator 1312, tail and value of the latch number indicated by the latch designating data DL T, only when the latch selection value LS are equal, the generated up-down counter which a reset signal RS for resetting the count value to zero 1311. In response to the reset signal RS, the up / down counter 1311 resets the current count value to zero and stops the counting operation.

このように、アップダウンカウンタ1311は、先ず、スタートパルス信号STに応じて、先頭ラッチ指定データDLにて示されるラッチ番号をカウント初期値として取り込む。そして、アップダウンカウンタ1311は、そのカウント初期値を、スキャン方向指定データDSCNに従ってアップカウント又はダウンカウントして得られたカウント値をラッチ選択値LSとして次段のラッチイネーブル生成部132に供給するのである。 Thus, the up-down counter 1311, first, in response to the start pulse signal ST, captures the latch number indicated by the top latch designating data DL H as a count initial value. Then, the up / down counter 1311 supplies the count initial value as the latch selection value LS to the latch enable generation unit 132 at the next stage as the count value obtained by up-counting or down-counting the initial count value according to the scan direction designation data DSCN. It is.

ラッチイネーブル生成部132は、ラッチ選択値LSに基づき、ラッチイネーブル信号E〜Eの内の1つだけをラッチイネーブルを示す論理レベル1、その他をラッチディスエーブルを示す論理レベル0としたラッチイネーブル信号E〜Eを生成するデコーダからなる。 Based on the latch selection value LS, the latch enable generation unit 132 latches only one of the latch enable signals E 1 to E m with a logic level 1 indicating latch enable and the other with a logic level 0 indicating latch disable. It consists decoder generates an enable signal E 1 to E m.

例えば、ラッチイネーブル生成部132は、ラッチ選択値LSがラッチ番号"1"を示す場合には、ラッチイネーブル信号E〜Eの内のEだけを論理レベル1、その他は全て論理レベル0となるラッチイネーブル信号E〜Eを生成する。また、ラッチ選択値LSがラッチ番号"2"を示す場合には、ラッチイネーブル生成部132は、ラッチイネーブル信号E〜Eの内のEだけを論理レベル1、その他は全て論理レベル0となるラッチイネーブル信号E〜Eを生成する。また、ラッチ選択値LSがラッチ番号"3"を示す場合には、ラッチイネーブル生成部132は、ラッチイネーブル信号E〜Eの内のEだけを論理レベル1、その他は全て論理レベル0となるラッチイネーブル信号E〜Eを生成する。また、ラッチ選択値LSがラッチ番号"m"を示す場合には、ラッチイネーブル生成部132は、ラッチイネーブル信号E〜Eの内のEだけを論理レベル1、その他は全て論理レベル0となるラッチイネーブル信号E〜Eを生成する。 For example, when the latch selection value LS indicates the latch number “1”, the latch enable generation unit 132 sets only E 1 among the latch enable signals E 1 to E m to the logic level 1 and all the others to the logic level 0. Latch enable signals E 1 to E m are generated. Further, when the latch selection value LS indicates the latch number “2”, the latch enable generation unit 132 sets only E 2 of the latch enable signals E 1 to E m to the logic level 1, and all the others are the logic level 0. Latch enable signals E 1 to E m are generated. When the latch selection value LS indicates the latch number “3”, the latch enable generation unit 132 sets only E 3 among the latch enable signals E 1 to E m to the logic level 1 and all the others to the logic level 0. Latch enable signals E 1 to E m are generated. When the latch selection value LS indicates the latch number “m”, the latch enable generation unit 132 sets only E m among the latch enable signals E 1 to E m to the logic level 1 and all the others to the logic level 0. Latch enable signals E 1 to E m are generated.

ラッチイネーブル生成部132は、上記したラッチイネーブル信号E〜Eをデータラッチ部133に供給する。 The latch enable generation unit 132 supplies the above-described latch enable signals E 1 to E m to the data latch unit 133.

データラッチ部133は、ラッチ番号"1"〜"m"が割り当てられているm個のラッチ133〜133からなり、夫々のイネーブル端子ENに、上記したラッチイネーブル信号E〜Eが夫々供給されている。また、ラッチ133〜133各々のデータ入力端子Iには上記した画素データPDが共通に供給されおり、且つラッチ133〜133各々のクロック入力端子には上記したスキャンクロック信号SCLKが共通に供給されている。この際、ラッチ133〜133の内で、そのイネーブル端子ENに論理レベル1のラッチイネーブル信号Eが供給された1つのラッチ133のみがスキャンクロック信号SCLKに応じて画素データPDを取り込み、これを保持する。 Data latch unit 133 consists of m latch 133 1 to 133 m to latch number "1" ~ "m" is assigned, the enable terminal EN of the respective latch enable signals E 1 to E m described above is Each is supplied. Further, the latch 133 1 to 133 m each data input terminal I pixel data PD described above has been commonly supplied, and the scan clock signal SCLK to latches 133 1 to 133 m each clock input terminal and the common Has been supplied to. At this time, among the latches 133 1 to 133 m , only one latch 133 whose enable terminal EN is supplied with the latch enable signal E of the logic level 1 takes in the pixel data PD in accordance with the scan clock signal SCLK. Hold.

かかる構成により、ラッチ133〜133は、駆動制御部11から供給された画素データPDを、ラッチイネーブル生成部132から供給されたラッチイネーブル信号E〜Eに応じて個別に取り込んでこれを保持する。そして、ラッチ133〜133は、夫々に保持された画素データを画素データPPD〜PPDとして駆動パルス出力部134に供給する。 With this configuration, the latches 133 1 to 133 m individually take in the pixel data PD supplied from the drive control unit 11 according to the latch enable signals E 1 to E m supplied from the latch enable generation unit 132. Hold. Then, the latches 133 1 to 133 m supply the pixel data held therein to the drive pulse output unit 134 as the pixel data PPD 1 to PPD m .

駆動パルス出力部134は、画素データPPD〜PPDの各々を個別に、その画素データPPDにて示される輝度レベルに対応したピーク電圧を有する駆動パルスGPに変換し、各画素データPPD〜PPDに対応した駆動パルスGP〜GPの各々を、出力端子D〜Dを介して出力する。 Driving pulse output section 134 individually each pixel data PPD 1 ~PPD m, converted to drive pulses GP with a peak voltage corresponding to the luminance level represented by the pixel data PPD, each pixel data PPD 1 ~ each of the driving pulses GP 1 ~GP m corresponding to PPD m, via the output terminal D 1 to D m.

以下に、上記したラッチ選択カウンタ131、ラッチイネーブル生成部132、データラッチ部133の動作について説明する。   The operations of the latch selection counter 131, the latch enable generation unit 132, and the data latch unit 133 will be described below.

先ず、出力端子D〜D各々に対応したラッチ133〜133に対して、ラッチ番号の昇順、つまり、ラッチ133、133、133、・・・、133m−1、133の順に画素データを取り込ませる場合には、以下の如き先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNを設定データメモリ14に予め書き込んでおく。 First, the output to the terminal D 1 to D m each latch corresponding 133 1 to 133 m, ascending latch number, that is, the latch 133 1, 133 2, 133 3 , ···, 133 m-1, 133 When the pixel data is captured in the order of m , the following leading latch designation data DL H , trailing latch designation data DL T and scan direction designation data DSCN are written in the setting data memory 14 in advance.

DL:"1"
DL:"m"
SCN:"0"
すなわち、表示ラインの先頭の画素データ片の取り込みを担うラッチのラッチ番号"1"を示す先頭ラッチ指定データDL、表示ラインの最後尾の画素データ片の取り込みを担うラッチのラッチ番号"m"を示す後尾ラッチ指定データDLを、設定データメモリ14に書き込んでおく。更に、ラッチ番号の昇順に画素データ片の取り込みを行うことを示す論理レベル0のスキャン方向指定データDSCNを設定データメモリ14に書き込んでおく。
DL H : “1”
DL T : “m”
DSCN : “0”
That is, first latch designation data DL H indicating the latch number “1” of the latch responsible for fetching the first pixel data piece of the display line, and latch number “m” of the latch responsible for fetching the last pixel data piece of the display line. the tail latch designating data DL T indicating a is written in the setting data memory 14. Further, scan direction designation data DSCN of logic level 0 indicating that pixel data pieces are to be fetched in ascending order of latch numbers are written in the setting data memory 14.

これにより、アップダウンカウンタ1311は、図3に示す如く、スタートパルス信号STに応じて、カウント初期値として先頭ラッチ指定データDLにて示される値"1"を取り込み、その値をラッチ選択値LSとしてラッチイネーブル生成部132に供給する。ラッチイネーブル生成部132は、このラッチ選択値LSにて示される値"1"に応じて、図3に示すように、先ず、論理レベル1のラッチイネーブル信号Eをラッチ133に供給する。この際、ラッチ133は、画素データPDの値を取り込み、これを画素データPPDとして出力する。ここで、スキャン方向指定データDSCNが"0"であることから、アップダウンカウンタ1311はアップカウンタとして動作する。従って、スキャンクロック信号SCLKの立ち上がりエッジ毎に、アップダウンカウンタ1311のカウント値、つまりラッチ選択値LSが図3に示すように"1"ずつ増加して行く。これにより、ラッチイネーブル生成部132は、ラッチ選択値LSの値に応じて、図3に示す如く、順次択一的に論理レベル1となるラッチイネーブル信号E、E、・・・、Em−1、Eをラッチ133、133、133、・・・、133m−1、133に供給する。この際、ラッチ133〜133の各々は、図3に示す如く夫々に供給されたラッチイネーブル信号E〜Eのタイミングで画素データPDの値を順に取り込み、夫々を画素データPPD〜PPDとして出力する。ここで、アップダウンカウンタ1311のカウント値が、後尾ラッチ指定データDLにて示される値"m"と等しくなると、比較器1312によってリセット信号RSが生成され、アップダウンカウンタ1311のカウント値、つまりラッチ選択値LSが"0"にリセットされる。従って、論理レベル1のラッチイネーブル信号Eがラッチ133に供給された以降、論理レベル1のラッチイネーブル信号Em+1〜Eの生成は為されず、それ故、ラッチ133m+1〜133の取り込み動作も為されない。 Thus, the up-down counter 1311, as shown in FIG. 3, in accordance with the start pulse signal ST, captures the value "1" indicated by the top latch designating data DL H as a count initial value, latch selection value that value LS is supplied to the latch enable generation unit 132 as LS. As shown in FIG. 3, the latch enable generation unit 132 first supplies a latch enable signal E 1 of logic level 1 to the latch 133 1 according to the value “1” indicated by the latch selection value LS. At this time, the latch 133 1 takes in the value of the pixel data PD and outputs it as the pixel data PPD 1 . Here, since the scan direction designation data DSCN is “0”, the up / down counter 1311 operates as an up counter. Therefore, at every rising edge of the scan clock signal SCLK, the count value of the up / down counter 1311, that is, the latch selection value LS increases by "1" as shown in FIG. As a result, the latch enable generator 132 sequentially selects the latch enable signals E 2 , E 3 ,..., E, which sequentially become the logic level 1, as shown in FIG. m−1 and E m are supplied to the latches 133 2 , 133 3 , 133 4 ,..., 133 m−1 , 133 m . At this time, each latch 133 2 to 133 m, in turn captures the value of the pixel data PD at the timing of the latch enable signal E 2 to E m supplied respectively as shown in FIG. 3, respectively pixel data PPD 2 ~ Output as PPD m . Here, the count value of the up-down counter 1311, becomes equal to the value "m" indicated by the tail latch designating data DL T, the reset signal RS is generated by the comparator 1312, the count value of the up-down counter 1311, that is The latch selection value LS is reset to “0”. Thus, after the latch enable signal E m of the logic level 1 is supplied to the latch 133 m, generation of the latch enable signal E m + 1 to E k logic level 1 is not made, therefore, of the latch 133 m + 1 to 133 k No capture operation is performed.

一方、上記したラッチ133〜133に対して、ラッチ番号の降順、つまり、ラッチ133、133m−1、・・・、133、133、133の順に画素データを取り込ませる場合には、以下の如き先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNを設定データメモリ14に予め書き込んでおく。 On the other hand, when the above-mentioned latches 133 1 to 133 m are fetched in the descending order of the latch numbers, that is, in the order of the latches 133 m , 133 m−1 ,..., 133 3 , 133 2 , 133 1 the following such first latch designating data DL H, previously written the tail latch specifying data DL T, and the scan direction designating data D SCN in the setting data memory 14.

DL:"m"
DL:"1"
SCN:"1"
すなわち、表示ラインの先頭の画素データ片の取り込みを担うラッチのラッチ番号"m"を示す先頭ラッチ指定データDL、表示ラインの最後尾の画素データ片の取り込みを担うラッチのラッチ番号"1"を示す後尾ラッチ指定データDLを、設定データメモリ14に書き込んでおく。更に、ラッチ番号の降順に画素データ片の取り込みを行うことを示す論理レベル1のスキャン方向指定データDSCNを設定データメモリ14に書き込んでおく。
DL H : “m”
DL T : "1"
DSCN : "1"
That is, first latch designation data DL H indicating the latch number “m” of the latch responsible for fetching the first pixel data piece of the display line, and latch number “1” of the latch responsible for fetching the last pixel data piece of the display line. the tail latch designating data DL T indicating a is written in the setting data memory 14. Furthermore, scan direction designation data DSCN of logic level 1 indicating that the pixel data pieces are taken in descending order of the latch numbers are written in the setting data memory 14.

これにより、アップダウンカウンタ1311は、図4に示す如く、スタートパルス信号STに応じて、カウント初期値として先頭ラッチ指定データDLにて示される値"m"を取り込み、その値をラッチ選択値LSとしてラッチイネーブル生成部132に供給する。ラッチイネーブル生成部132は、このラッチ選択値LSにて示される値"m"に応じて、図4に示すように、先ず、論理レベル1のラッチイネーブル信号Eをラッチ133に供給する。この際、ラッチ133は、画素データPDの値を取り込み、これを画素データPPDとして出力する。ここで、スキャン方向指定データDSCNが"1"であることから、アップダウンカウンタ1311はダウンカウンタとして動作する。従って、スキャンクロック信号SCLKの立ち上がりエッジ毎に、アップダウンカウンタ1311のカウント値、つまりラッチ選択値LSが図4に示すように"1"ずつ減少して行く。これにより、ラッチイネーブル生成部132は、ラッチ選択値LSの値に応じて、図4に示す如く、順次択一的に論理レベル1となるラッチイネーブル信号E、Em−1、・・・、E、Eを、ラッチ133、133m−1、・・・、133、133に供給する。この際、133m−1〜133の各々は、図4に示す如く夫々に供給されたラッチイネーブル信号Em−1〜Eのタイミングで画素データPDの値を順に取り込み、夫々を画素データPPDm−1〜PPDとして出力する。ここで、アップダウンカウンタ1311のカウント値が、後尾ラッチ指定データDLにて示される値"1"と等しくなると、比較器1312によってリセット信号RSが生成され、アップダウンカウンタ1311のカウント値、つまりラッチ選択値LSが"0"にリセットされる。 Thus, the up-down counter 1311, as shown in FIG. 4, in response to the start pulse signal ST, captures the value "m" indicated by the top latch designating data DL H as a count initial value, latch selection value that value LS is supplied to the latch enable generation unit 132 as LS. Latch enable generation section 132, according to the value "m" indicated by the latch selection value LS, as shown in FIG. 4, first, supplying a latch enable signal E m of the logic level 1 to the latch 133 m. At this time, the latch 133 m takes in the value of the pixel data PD and outputs it as the pixel data PPD m . Here, since the scan direction designation data DSCN is “1”, the up / down counter 1311 operates as a down counter. Therefore, at every rising edge of the scan clock signal SCLK, the count value of the up / down counter 1311, that is, the latch selection value LS decreases by "1" as shown in FIG. As a result, the latch enable generation unit 132 sequentially selects the latch enable signals E m , E m−1 ,... That sequentially become the logic level 1 as shown in FIG. 4 according to the value of the latch selection value LS. , E 2 , E 1 are supplied to the latches 133 m , 133 m−1 ,..., 133 2 , 133 1 . At this time, each of the 133 m-1 ~133 1 in turn captures the value of the pixel data PD at the timing of the latch enable signal is supplied to each E m-1 ~E 1 as shown in FIG. 4, respectively pixel data output as PPD m-1 ~PPD 1. Here, the count value of the up-down counter 1311, becomes equal to the value "1" indicated by the tail latch designating data DL T, the reset signal RS is generated by the comparator 1312, the count value of the up-down counter 1311, that is The latch selection value LS is reset to “0”.

このように、データラッチ部133は、設定データメモリ14に記憶されている設定データ(DL、DL、DSCN)によって設定された画素データのスキャン方向に沿って、先頭ラッチから後尾ラッチに向けて順次画素データPDの取込を行う。 As described above, the data latch unit 133 changes from the first latch to the rear latch along the scan direction of the pixel data set by the setting data (DL H , DL T , DSCN ) stored in the setting data memory 14. The pixel data PD is sequentially fetched.

次に、設定データ取得制御部130による、設定データメモリ14からの設定データ(DL、DL及びDSCN)の取り込み動作について説明する。 Next, an operation for fetching setting data (DL H , DL T and DSCN ) from the setting data memory 14 by the setting data acquisition control unit 130 will be described.

図5は、設定データ取得制御部130の内部構成を示すブロック図である。   FIG. 5 is a block diagram illustrating an internal configuration of the setting data acquisition control unit 130.

図5に示すように、設定データ取得制御部130は、チップセレクト生成回路1301、クロック生成回路1302、取込制御回路1303、データレジスタ1304及びメモリ制御回路1305を含む。   As shown in FIG. 5, the setting data acquisition control unit 130 includes a chip select generation circuit 1301, a clock generation circuit 1302, an acquisition control circuit 1303, a data register 1304, and a memory control circuit 1305.

チップセレクト生成回路1301は、マスタスレイブ指定信号MSCがマスタ側を示す論理レベル1である場合には、電源投入後の所定のタイミング、つまり図6に示す如き設定開始のタイミングに応じて期間IPの間だけ論理レベル0の状態となるチップセレクト信号BRSTを生成し、これをラインLa及び双方向端子T4を介してチップ外部に出力する。更に、チップセレクト生成回路1301は、かかるチップセレクト信号BRSTを、ラインLaを介してクロック生成回路1302、取込制御回路1303、及びメモリ制御回路1305の各々にも供給する。尚、チップセレクト生成回路1301は、マスタスレイブ指定信号MSCがスレイブ側を示す論理レベル0である場合には、上記したチップセレクト信号BRSTの生成動作を行わず、この間、ラインLa及び双方向端子T4を入力端子として動作させる状態に設定する。   When the master slave designation signal MSC is at the logic level 1 indicating the master side, the chip select generation circuit 1301 has a period IP according to a predetermined timing after power-on, that is, a setting start timing as shown in FIG. A chip select signal BRST that is in a logic level 0 state is generated for a certain period, and this is output to the outside of the chip via line La and bidirectional terminal T4. Further, the chip select generation circuit 1301 supplies the chip select signal BRST to each of the clock generation circuit 1302, the capture control circuit 1303, and the memory control circuit 1305 via the line La. The chip select generation circuit 1301 does not perform the above-described generation operation of the chip select signal BRST when the master slave designation signal MSC is at the logic level 0 indicating the slave side, during this time, the line La and the bidirectional terminal T4. Is set to operate as an input terminal.

クロック生成回路1302は、マスタスレイブ指定信号MSCがマスタ側を示す論理レベル1である場合に限り、ラインLaを介して供給されたチップセレクト信号BRSTが論理レベル0の状態にある間に亘り、図6に示す如き32個分のクロックパルスを含むクロック信号BCKを生成し、これをラインLb及び双方向端子T3を介してチップ外部に出力する。更に、クロック生成回路1302は、かかるクロック信号BCKを、ラインLbを介して取込制御回路1303、データレジスタ1304及びメモリ制御回路1305の各々にも供給する。尚、クロック生成回路1302は、マスタスレイブ指定信号MSCがスレイブ側を示す論理レベル0である場合には、上記クロック信号BCKの生成動作は行わず、この間、ラインLb及び双方向端子T3を入力端子として動作させる状態に設定する。   Only when the master slave designation signal MSC is at the logic level 1 indicating the master side, the clock generation circuit 1302 continues while the chip select signal BRST supplied via the line La is in the logic level 0 state. A clock signal BCK including 32 clock pulses as shown in FIG. 6 is generated and output to the outside of the chip via the line Lb and the bidirectional terminal T3. Further, the clock generation circuit 1302 supplies the clock signal BCK to each of the capture control circuit 1303, the data register 1304, and the memory control circuit 1305 via the line Lb. Note that the clock generation circuit 1302 does not generate the clock signal BCK when the master slave designation signal MSC is at the logic level 0 indicating the slave side, and during this time, the line Lb and the bidirectional terminal T3 are input terminals. Set to the state to operate as.

取込制御回路1303は、チップセレクト信号BRSTが論理レベル1から論理レベル0の状態に遷移すると、先ず、メモリアクセス信号BDAO中に含まれるオペレーションコードC〜C(後述する)が読出命令を示すか否かを判定する。ここで、取込制御回路1303は、オペレーションコードが読出命令を示す場合にだけ、図6に示す如く、クロック信号BCKによるクロックパルス数が24個に到ったタイミングで論理レベル0から論理レベル1の状態に遷移し、且つ8クロックパルス分の周期だけその状態を維持する取込イネーブル信号ENをデータレジスタ1304に供給する。一方、上記オペレーションコードC〜Cが読出命令を示していないと判定された場合、取込制御回路1303は、論理レベル0の状態を維持する取込イネーブル信号ENをデータレジスタ1304に供給する。ただし、チップセレクト信号BRSTが論理レベル1から論理レベル0の状態に遷移した場合の動作として、読出命令であると固定して使用する場合には、メモリアクセス信号BDAOを入力しない状態でチップセレクト信号BRSTの論理レベル0の状態を検知することで、取込イネーブル信号ENを生成させることも可能である。 When the chip select signal BRST transitions from the logic level 1 to the logic level 0, the fetch control circuit 1303 first has operation codes C 1 to C 8 (described later) included in the memory access signal BDAO as a read command. It is determined whether or not to show. Here, only when the operation code indicates a read command, the capture control circuit 1303, as shown in FIG. 6, at the timing when the number of clock pulses by the clock signal BCK reaches 24, from the logic level 0 to the logic level 1 Then, an acquisition enable signal EN that makes a transition to the above state and maintains that state for a period of 8 clock pulses is supplied to the data register 1304. On the other hand, when it is determined that the operation codes C 1 to C 8 do not indicate a read instruction, the capture control circuit 1303 supplies a capture enable signal EN that maintains the logic level 0 state to the data register 1304. . However, when the chip select signal BRST transitions from the logic level 1 to the logic level 0 state when the read instruction is fixed and used, the chip select signal is not input when the memory access signal BDAO is not input. It is also possible to generate the capture enable signal EN by detecting the BRST logic level 0 state.

データレジスタ1304は、取込イネーブル信号ENが論理レベル1の状態にある間に亘り、設定データメモリ14から読み出されたシリアル形態の設定データ信号BDAIを入力端子T1及びラインL1を介して受け、これをクロック信号BCKに同期させて順次取り込む。そして、データレジスタ1304は、取り込んだ設定データ信号BDAIに含まれる先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNを、ラッチ選択カウンタ131に供給する。なお、前述した如き電源投入後の所定のタイミング、つまり設定データメモリ14に格納されている設定データ(DL、DL、DSCN)をデータレジスタ1304へ反映させる設定動作の実行機会は、例えば、電源立ち上げ後の所定期間内での少なくとも1回である。また、電源立ち上げ後、かかる設定動作を定期的(例えば1秒に一度)に繰り返し実行するようにしても良い。尚、いずれの設定動作においても、電源立ち上げ後の電源が安定状態に到った後に実施するのが望ましい。 The data register 1304 receives the serial configuration data signal BDAI read from the configuration data memory 14 through the input terminal T1 and the line L1 while the capture enable signal EN is in the logic level 1 state. This is sequentially taken in synchronization with the clock signal BCK. The data register 1304 supplies first latch designating data DL H, the tail latch specifying data DL T, and the scan direction designating data D SCN, the latch selection counter 131 included in the acquired setting data signal BDAI. It should be noted that the predetermined timing after power-on as described above, that is, the execution opportunity of the setting operation for reflecting the setting data (DL H , DL T , DSCN ) stored in the setting data memory 14 to the data register 1304 is, for example, , At least once within a predetermined period after the power is turned on. Further, after the power is turned on, the setting operation may be repeatedly executed periodically (for example, once per second). In any of the setting operations, it is desirable that the setting operation is performed after the power supply has reached a stable state.

メモリ制御回路1305は、マスタスレイブ指定信号MSCがマスタ側を示す論理レベル1である場合に、チップセレクト信号BRSTが論理レベル1から論理レベル0の状態に遷移すると、図6に示すように、先ず、読出命令を8ビットシリアルで表すオペレーションコードC〜Cを含むメモリアクセス信号BDAOをラインL2上に送出する。引き続き、メモリ制御回路1305は、設定データ(DL、DL、DSCN)が記憶されている設定データメモリ14内の番地を16ビットシリアルで表すアドレスデータA〜A16を含むメモリアクセス信号BDAOをラインL2上に送出する。メモリ制御回路1305は、かかるメモリアクセス信号BDAOをラインL2を介して取込制御回路1303に供給しつつ、これを双方向端子T2を介してチップ外部に出力する。尚、メモリ制御回路1305は、マスタスレイブ指定信号MSCがスレイブ側を示す論理レベル0である場合には、メモリアクセス信号BDAOの送出動作を行わず、この間、ラインL2及び双方向端子T2を入力端子として動作させる状態に設定する。 When the master slave designation signal MSC is at the logic level 1 indicating the master side and the chip select signal BRST transitions from the logic level 1 to the logic level 0, the memory control circuit 1305 first starts as shown in FIG. Then, a memory access signal BDAO including operation codes C 1 to C 8 representing a read instruction in 8-bit serial is sent on line L2. Subsequently, the memory control circuit 1305 includes a memory access signal including address data A 1 to A 16 that represents the address in the setting data memory 14 in which the setting data (DL H , DL T , DSCN ) are stored in 16-bit serial. BDAO is sent out on line L2. The memory control circuit 1305 supplies the memory access signal BDAO to the take-in control circuit 1303 via the line L2, and outputs it to the outside of the chip via the bidirectional terminal T2. When the master slave designation signal MSC is at a logic level 0 indicating the slave side, the memory control circuit 1305 does not send out the memory access signal BDAO, and during this time, the line L2 and the bidirectional terminal T2 are input terminals. Set to the state to operate as.

図7は、ソースドライバ13A及び13B各々内に設けられている設定データ取得制御部130を抜粋して、設定データ取得制御部130各々と設定データメモリ14との接続形態を示す図である。   FIG. 7 is a diagram showing a connection form between the setting data acquisition control unit 130 and the setting data memory 14 by extracting the setting data acquisition control unit 130 provided in each of the source drivers 13A and 13B.

図7に示す一例では、ソースドライバ13Aの設定データ取得制御部130としての130aには、マスタ側を示す論理レベル1のマスタスレイブ指定信号MSCが供給されており、ソースドライバ13Bの設定データ取得制御部130としての130bには、スレイブ側を示す論理レベル0のマスタスレイブ指定信号MSCが供給されている。すなわち、ソースドライバ13Aが設定データ取り込みの為のマスタドライバ、ソースドライバ13Bがスレイブドライバとなる。これにより、設定データ取得制御部130a及び130bの内の130aのチップセレクト生成回路1301、クロック生成回路1302及びメモリ制御回路1305が上述した如き動作を実行する一方、130bのチップセレクト生成回路1301、クロック生成回路1302及びメモリ制御回路1305は動作停止状態となる。   In the example shown in FIG. 7, a master slave designation signal MSC of logical level 1 indicating the master side is supplied to the setting data acquisition control unit 130 of the source driver 13A, and the setting data acquisition control of the source driver 13B A master slave designation signal MSC having a logic level 0 indicating the slave side is supplied to 130b serving as the unit 130. That is, the source driver 13A is a master driver for fetching setting data, and the source driver 13B is a slave driver. As a result, among the setting data acquisition controllers 130a and 130b, the chip select generation circuit 1301, the clock generation circuit 1302 and the memory control circuit 1305 of 130a execute the operations as described above, while the chip select generation circuit 1301 of 130b, the clock The generation circuit 1302 and the memory control circuit 1305 are in an operation stop state.

また、図7に示すように、ソースドライバ13A及び13B各々における、設定データ信号BDAIの入力を担う入力端子T1は共にラインLL1によって設定データメモリ14のシリアル出力端子SOに接続されている。また、ソースドライバ13A及び13B各々における、上記したメモリアクセス信号BDAOの入出力を担う双方向端子T2は共にラインLL2によって設定データメモリ14のシリアル入力端子SIに接続されている。また、ソースドライバ13A及び13B各々における、上記したクロック信号BCKの入出力を担う双方向端子T3は共にラインLL3によって設定データメモリ14のクロック端子CKに接続されている。更に、ソースドライバ13A及び13B各々における、チップセレクト信号BRSTの入出力を担う双方向端子T4は共にラインLL4によって設定データメモリ14のチップセレクト端子CSに接続されている。   In addition, as shown in FIG. 7, the input terminal T1 responsible for the input of the setting data signal BDAI in each of the source drivers 13A and 13B is connected to the serial output terminal SO of the setting data memory 14 by a line LL1. Further, in each of the source drivers 13A and 13B, the bidirectional terminal T2 responsible for input / output of the memory access signal BDAO is connected to the serial input terminal SI of the setting data memory 14 through a line LL2. Further, in each of the source drivers 13A and 13B, the bidirectional terminal T3 responsible for the input / output of the clock signal BCK is connected to the clock terminal CK of the setting data memory 14 through a line LL3. Further, the bidirectional terminal T4 for inputting / outputting the chip select signal BRST in each of the source drivers 13A and 13B is connected to the chip select terminal CS of the setting data memory 14 through the line LL4.

ここで、設定データメモリ14のデータをデータレジスタ1304へ反映させる処理を開始するにあたり、ソースドライバ13Aの設定データ取得制御部130aが、図6に示す如きチップセレクト信号BRST及びクロック信号BCKを、ソースドライバ13Bの設定データ取得制御部130b及び設定データメモリ14に供給する。更に、設定データ取得制御部130aは、図6に示す如き、読出命令を示すオペレーションコードC〜C及びアドレスデータA〜A16を含むメモリアクセス信号BDAOを、ソースドライバ13Bの設定データ取得制御部130b及び設定データメモリ14に供給する。これにより、設定データメモリ14は、アドレスデータA〜A16によって示される番地に記憶されている設定データ(DL、DL、DSCN)を読み出す。そして、設定データメモリ14は、かかる設定データ(DL、DL、DSCN)をシリアル形態で表す図6に示す如きデータDA〜DAからなる設定データ信号BDAIを、ソースドライバ13A及び13Bの設定データ取得制御部130a及び130bに供給する。 Here, when starting the process of reflecting the data in the setting data memory 14 to the data register 1304, the setting data acquisition control unit 130a of the source driver 13A uses the chip select signal BRST and the clock signal BCK as shown in FIG. This is supplied to the setting data acquisition controller 130b and the setting data memory 14 of the driver 13B. Further, as shown in FIG. 6, the setting data acquisition control unit 130a acquires the memory access signal BDAO including the operation codes C 1 to C 8 indicating the read instruction and the address data A 1 to A 16 and acquires the setting data of the source driver 13B. The data is supplied to the control unit 130b and the setting data memory 14. Thereby, the setting data memory 14 reads the setting data (DL H , DL T , DSCN ) stored at the address indicated by the address data A 1 to A 16 . Then, the setting data memory 14, such setting data (DL H, DL T, D SCN) configuration data signal BDAI comprising data DA 1 to DA 8 as shown to in Figure 6 representing a serial form, the source driver 13A and 13B To the setting data acquisition control units 130a and 130b.

尚、この間、設定データ取得制御部130aで生成されたチップセレクト信号BRSTは、自身の取込制御回路1303に供給されると共に、ソースドライバ13Bの双方向端子T4及びラインLaを介して設定データ取得制御部130bの取込制御回路1303に供給される。更に、設定データ取得制御部130aが生成したクロック信号BCKは、自身の取込制御回路1303に供給されると共に、ソースドライバ13Bの双方向端子T3を介して設定データ取得制御部130bの取込制御回路1303に供給される。   During this period, the chip select signal BRST generated by the setting data acquisition control unit 130a is supplied to its own acquisition control circuit 1303, and setting data acquisition is performed via the bidirectional terminal T4 and the line La of the source driver 13B. It is supplied to the capture control circuit 1303 of the control unit 130b. Further, the clock signal BCK generated by the setting data acquisition control unit 130a is supplied to its own acquisition control circuit 1303, and the acquisition control of the setting data acquisition control unit 130b via the bidirectional terminal T3 of the source driver 13B. This is supplied to the circuit 1303.

これにより、設定データ取得制御部130a及び130b各々の取込制御回路1303は、図6に示す如き論理レベル1の取込イネーブル信号ENをデータレジスタ1304に供給する。かかる取込イネーブル信号ENに応じて、設定データ取得制御部130a及び130b各々のデータレジスタ1304は、図6に示す如く設定データメモリ14から読み出された設定データ信号BDAIを取り込んでこれを記憶する。すなわち、設定データ信号BDAIによって表される先頭ラッチ指定データDL、後尾ラッチ指定データDL及びスキャン方向指定データDSCNが、設定データ取得制御部130a及び130b各々のデータレジスタ1304に同時に取り込まれるのである。 As a result, the capture control circuit 1303 of each of the setting data acquisition controllers 130a and 130b supplies a capture enable signal EN having a logic level 1 as shown in FIG. In response to the fetch enable signal EN, the data registers 1304 of the setting data acquisition controllers 130a and 130b fetch the setting data signal BDAI read from the setting data memory 14 as shown in FIG. 6 and store it. . That is, the top latch designating data DL H represented by the set data signal BDAI, since tail latch designating data DL T, and the scan direction designating data D SCN is captured simultaneously setting data acquisition control unit 130a and 130b each data register 1304 is there.

従って、設定データメモリ14に格納されている設定データ(DL、DL、DSCN)がソースドライバ13A及び13B各々のデータレジスタ1304に同時に保持され、かかる設定データに従った設定が為される。この際、電源投入後の最初の設定は、初期設定としての設定データがデータレジスタ1304に取り込まれる。 Accordingly, the setting data (DL H , DL T , DSCN ) stored in the setting data memory 14 is simultaneously held in the data registers 1304 of the source drivers 13A and 13B, and the setting according to the setting data is performed. . At this time, as the initial setting after power-on, setting data as an initial setting is taken into the data register 1304.

尚、設定データ取得制御部130aのメモリ制御回路1305は、上述した如き、設定データメモリ14から設定データ(DL、DL、DSCN)を読み出すべき読出制御の他に、設定データメモリ14に対して設定データを書き込ませるべき書込制御を行うことも可能である。 Note that the memory control circuit 1305 of the setting data acquisition control unit 130a stores the setting data (DL H , DL T , DSCN ) in the setting data memory 14 in addition to the reading control for reading the setting data (DL H , DL T , DSCN ) from the setting data memory 14 as described above. On the other hand, it is also possible to perform write control for writing the setting data.

ここで、設定データを設定データメモリ14に書き込む場合、設定データ取得制御部130aのチップセレクト生成回路1301及びクロック生成回路1302は、図8に示す如きチップセレクト信号BRST及びクロック信号BCKを生成し、これらを設定データ取得制御部130b及び設定データメモリ14に供給する。更に、設定データ取得制御部130aのメモリ制御回路1305は、図8に示す如き、書込命令を示すオペレーションコードC〜C、書込番地を示すアドレスデータA〜A16、書込用の設定データ(DL、DL、DSCN)を表すデータDB〜DBを含むメモリアクセス信号BDAOを、設定データメモリ14及びソースドライバ13Bに供給する。かかるメモリアクセス信号BDAOに応じて、設定データメモリ14は、上記したアドレスデータA〜A16に示される番地に、書込用の設定デーダ(DL、DL、DSCN)を表すデータDB〜DBを書き込む。 Here, when writing the setting data into the setting data memory 14, the chip select generation circuit 1301 and the clock generation circuit 1302 of the setting data acquisition control unit 130a generate a chip select signal BRST and a clock signal BCK as shown in FIG. These are supplied to the setting data acquisition control unit 130b and the setting data memory 14. Further, as shown in FIG. 8, the memory control circuit 1305 of the setting data acquisition control unit 130a includes operation codes C 1 to C 8 indicating a write command, address data A 1 to A 16 indicating a write address, and write data. setting data (DL H, DL T, D SCN) a memory access signal BDAO including data DB 1 to DB 8 representing the supplies the setting data memory 14 and the source driver 13B. In response to the memory access signal BDAO, the setting data memory 14, the address indicated in the address data A 1 to A 16 as described above, setting for the write Deda (DL H, DL T, D SCN) data representative of the DB writing a 1 ~DB 8.

この際、かかるメモリアクセス信号BDAOは、ラインL2を介して設定データ取得制御部130aの取込制御回路1303に供給されると共に、双方向端子T2を介して設定データ取得制御部130bの取込制御回路1303にも供給される。よって、取込制御回路1303は、図8に示す如きチップセレクト信号BRST及びクロック信号BCKが供給されているものの、メモリアクセス信号BDAOに含まれるオペレーションコードC〜Cが書込命令であることから、書込ディスエーブルを示す論理レベル0の取込イネーブル信号ENをデータレジスタ1304に供給する。これにより、設定データメモリ14に対するデータ書込時において、設定データ取得制御部130a及び130b各々のデータレジスタ1304が、誤ってデータの取り込みを行ってしまうという誤動作が防止される。ただし、設定データをスレイブドライバへ即座に反映させたい場合などは、設定データ取得制御部130bの取込制御回路1303が、読出と書込双方で取込イネーブル信号ENを論理レベル1の状態に遷移させることも可能である。 At this time, the memory access signal BDAO is supplied to the acquisition control circuit 1303 of the setting data acquisition control unit 130a via the line L2, and the acquisition control of the setting data acquisition control unit 130b via the bidirectional terminal T2. It is also supplied to the circuit 1303. Therefore, the fetch control circuit 1303 is supplied with the chip select signal BRST and the clock signal BCK as shown in FIG. 8, but the operation codes C 1 to C 8 included in the memory access signal BDAO are write commands. Then, a fetch enable signal EN of logic level 0 indicating write disable is supplied to the data register 1304. This prevents a malfunction that the data register 1304 of each of the setting data acquisition controllers 130a and 130b erroneously takes in data when writing data to the setting data memory 14. However, when it is desired to immediately reflect the setting data to the slave driver, the acquisition control circuit 1303 of the setting data acquisition control unit 130b changes the acquisition enable signal EN to the logic level 1 state for both reading and writing. It is also possible to make it.

尚、上記実施例では、表示パネル10に形成されている複数のソースラインSを2つのライン群(S〜S、Sm+1〜S2m)に分け、各ライン群を2つのソースドライバ(13A、13B)で駆動するようにしているが、ソースドライバ13の数は2つに限定されるものではなく、3つ以上であっても構わない。この際、t個(tは2以上の整数)のソースドライバの内の1つをマスタドライバ、他のソースドライバを全てスレイブドライバに設定すべく、夫々に対応したマスタスレイブ指定信号MSCを予め各ソースドライバに供給しておく。 In the above embodiment, the plurality of source lines S formed on the display panel 10 are divided into two line groups (S 1 to S m , S m + 1 to S 2m ), and each line group is divided into two source drivers ( 13A, 13B). However, the number of source drivers 13 is not limited to two, and may be three or more. At this time, in order to set one of t source drivers (t is an integer of 2 or more) as a master driver and all other source drivers as slave drivers, respective master slave designation signals MSC corresponding to the source drivers are set in advance. Supply it to the source driver.

要するに、本発明に係る表示パネルドライバの設定方法は、複数の表示パネルドライバ(13A、13B)を仕様に合わせた状態に設定するにあたり、その仕様に基づく設定データ(DL、DL、DSCN)をメモリ(14)に記憶しておく。この際、複数の表示パネルドライバの内の1の表示パネルドライバ(13A)は、この設定データが読み出し状態となったことを示す第1信号(メモリアクセス信号BDAO又はチップセレクト信号BRST)を、メモリと共に他の表示パネルドライバ(13B)に供給する。かかる第1信号(BDAO、BRST)に応じて、メモリは、設定データを第1ライン(LL1)に読み出す。この際、上記1の表示パネルドライバ(13A)は、この第1ライン上に読み出された設定データを取り込み(1303、1304)、当該設定データに基づく設定を行う。一方、他の表示パネルドライバ(13B)は、上記1の表示パネルドライバ(13A)から供給された第1信号(BDAO、BRST)に応じて、第1ライン上から設定データを取り込み(1303、1304)、当該設定データに基づく設定を行う。 In short, the setting method of a display panel driver according to the present invention, a plurality of display panel driver (13A, 13B) when setting the state combined to the specification, the setting data (DL H based on the specification, DL T, D SCN ) Is stored in the memory (14). At this time, one display panel driver (13A) of the plurality of display panel drivers receives a first signal (memory access signal BDAO or chip select signal BRST) indicating that the setting data is in a read state. At the same time, it is supplied to another display panel driver (13B). In response to the first signal (BDAO, BRST), the memory reads the setting data to the first line (LL1). At this time, the one display panel driver (13A) takes in the setting data read out on the first line (1303, 1304) and performs setting based on the setting data. On the other hand, the other display panel driver (13B) fetches the setting data from the first line in accordance with the first signal (BDAO, BRST) supplied from the one display panel driver (13A) (1303, 1304). ), Setting based on the setting data.

また、本発明に係る表示パネルドライバは、メモリ(14)に記憶されている設定データ(DL、DL、DSCN)が読み出し状態となったことを示す第1信号(BDAO、BRST)を、双方向端子(T2)を介して出力するメモリ制御回路(1305)と、この第1信号又は双方向端子(T2)を介して外部から入力された第1信号に応じて取込イネーブル信号(EN)を生成する取込制御回路(1303)と、メモリ(14)から読み出された設定データを上記取込イネーブル信号に応じて取り込むレジスタ(1304)と、を有する。 The display panel driver according to the present invention, setting data stored in the memory (14) (DL H, DL T, D SCN) first signal (BDAO, BRST) indicating that a read state , A memory control circuit (1305) that outputs via the bidirectional terminal (T2), and a capture enable signal (1) according to the first signal or the first signal input from the outside via the bidirectional terminal (T2). EN) and a register (1304) for fetching setting data read from the memory (14) in response to the fetch enable signal.

また、本発明に係る表示装置は、映像信号に応じた画像を表示する表示パネル(10)と、表示パネルを駆動する複数の表示パネルドライバ(13A、13B)と、設定データ(DL、DL、DSCN)が記憶されているメモリ(14)と、を有する。尚、表示パネルドライバの各々は、上記したメモリ制御回路(1305)と、取込制御回路(1303)と、レジスタ(1304)と、を有する。この際、メモリ(14)の出力端子(SO)が第1ライン(LL1)によって表示パネルドライバ各々の入力端子(T1)に接続されており、表示パネルドライバ各々の双方向端子(T2)及びメモリが第2ライン(LL2)によって接続されている。 The display device according to the present invention includes a display panel (10) for displaying an image corresponding to a video signal, a plurality of display panel drivers (13A, 13B) for driving the display panel, and setting data (DL H , DL And a memory (14) in which T 1 , D SCN ) are stored. Each of the display panel drivers includes the memory control circuit (1305), the capture control circuit (1303), and the register (1304). At this time, the output terminal (SO) of the memory (14) is connected to the input terminal (T1) of each display panel driver by the first line (LL1), and the bidirectional terminal (T2) and the memory of each display panel driver. Are connected by the second line (LL2).

よって、上記構成によれば、1の表示パネルドライバ(13A)から発せられた第1信号(BDAO、BRST)に応じて、メモリ(14)から設定データ(DL、DL、DSCN)が第1ライン(LL1)に読み出されると共に、上記1の表示パネルドライバ(13A)及び他の表示パネルドライバ(13B)が、この第1ライン上に読み出された設定データを同時に取り込むことになる。 Therefore, according to the above configuration, the first signal emitted from the first display panel driver (13A) (BDAO, BRST) according to the setting from the memory (14) data (DL H, DL T, D SCN) is The first display panel driver (13A) and the other display panel driver (13B) read the setting data read on the first line at the same time as they are read out to the first line (LL1).

従って、本発明によれば、メモリから読み出された設定データを、カスケード配線を介して直列に接続されている表示パネルドライバ各々に順に中継供給するものに比して、迅速に設定動作を終了させることが可能となる。   Therefore, according to the present invention, the setting operation is completed more quickly than the case where the setting data read from the memory is relayed in turn to each of the display panel drivers connected in series via the cascade wiring. It becomes possible to make it.

13A、13B ソースドライバ
14 設定データメモリ
130 設定データ取得制御部
13A, 13B Source driver 14 Setting data memory 130 Setting data acquisition controller

Claims (11)

映像信号に応じた画像を表示する表示パネルを駆動する複数の表示パネルドライバを、メモリに格納された設定データに基づいて仕様に合わせた設定とする表示パネルドライバの設定方法であって、
前記表示パネルドライバ各々の内の1の表示パネルドライバが、前記メモリから前記設定データの読み出しを要求する読出命令及び前記メモリに対して前記設定データの書き込みを要求する書込命令のうちの一方を示すメモリアクセス信号を前記メモリ、及び前記1の表示パネルドライバを除く他の表示パネルドライバに供給すると共に、前記メモリアクセス信号が前記読出命令を示す場合に前記メモリから第1ライン上に読み出された前記設定データを取り込んで当該設定データに基づく設定を行うステップと、
前記他の表示パネルドライバが、前記1の表示パネルドライバから供給された前記メモリアクセス信号が前記読出命令を示す場合、前記1の表示パネルドライバによる前記設定データの取り込み動作と同時に前記第1ライン上から前記設定データを取り込んで当該設定データに基づく設定を行うステップと、を有することを特徴とする表示パネルドライバの設定方法。
A display panel driver setting method in which a plurality of display panel drivers that drive a display panel that displays an image according to a video signal are set according to specifications based on setting data stored in a memory,
One display panel driver of each of the display panel drivers outputs one of a read command for requesting reading of the setting data from the memory and a write command for requesting writing of the setting data to the memory. The memory access signal shown is supplied to the memory and other display panel drivers other than the one display panel driver, and is read out from the memory onto the first line when the memory access signal indicates the read command. Capturing the setting data and performing setting based on the setting data;
When the memory access signal supplied from the one display panel driver indicates the read command, the other display panel driver outputs the setting data on the first line simultaneously with the setting data fetching operation by the one display panel driver. And a step of taking the setting data from and setting based on the setting data.
前記設定を、電源立上後の所定期間に実施することを特徴とする請求項1に記載の表示パネルのドライバの設定方法。   2. The display panel driver setting method according to claim 1, wherein the setting is performed in a predetermined period after the power is turned on. 前記設定を、電源立上後、定期的に実施することを特徴とする請求項1に記載の表示パネルのドライバの設定方法。   2. The display panel driver setting method according to claim 1, wherein the setting is periodically performed after the power is turned on. 前記メモリ、前記1の表示パネルドライバ及び前記他の表示パネルドライバは前記第1ラインに夫々接続されていることを特徴とする請求項1〜3のいずれか1に記載の表示パネルドライバの設定方法。   4. The display panel driver setting method according to claim 1, wherein the memory, the one display panel driver, and the other display panel driver are connected to the first line, respectively. . 前記メモリ、前記1の表示パネルドライバ及び前記他の表示パネルドライバは、更に前記第1ラインとは異なる第2ラインに夫々接続されており、
前記1の表示パネルドライバは、前記メモリアクセス信号を前記第2ラインによって前記メモリ及び前記他の表示パネルドライバに供給することを特徴とする請求項2〜4のいずれか1に記載の表示パネルドライバの設定方法。
The memory, the one display panel driver, and the other display panel driver are further connected to a second line different from the first line, respectively.
5. The display panel driver according to claim 2, wherein the one display panel driver supplies the memory access signal to the memory and the other display panel driver through the second line. 6. Setting method.
映像信号に応じた画像を表示する表示パネルと、前記表示パネルを駆動する第1表示パネルドライバ及び第2表示パネルドライバと、設定データが記憶されているメモリと、を有する表示装置であって、
前記第1表示パネルドライバは、前記メモリから前記設定データの読み出しを要求する読出命令、及び前記メモリに対して前記設定データの書き込みを要求する書込命令のうちの一方を示すメモリアクセス信号を第1双方向端子を介して出力する第1回路と、前記メモリアクセス信号が前記読出命令を示す場合に取込イネーブル信号を生成する第1取込制御回路と、前記メモリから読み出された前記設定データを入力端子を介して受けこれを前記取込イネーブル信号に応じて取り込む第1レジスタと、を有し、
前記第2表示パネルドライバは、前記第1双方向端子を介して出力され第2双方向端子に入力された前記メモリアクセス信号が前記読出命令を示す場合に取込イネーブル信号を生成する第2取込制御回路と、前記メモリから読み出された前記設定データを入力端子を介して受けこれを前記取込イネーブル信号に応じて、前記第1表示パネルドライバの前記第1レジスタによる前記設定データの取り込み動作と同時に取り込む第2レジスタと、を有し、
前記メモリの出力端子が第1ラインによって前記第1及び第2表示パネルドライバの前記入力端子に接続されており、前記第1及び第2表示パネルドライバ各々の前記第1及び第2双方向端子及び前記メモリが第2ラインによって接続されていることを特徴とする表示装置。
A display device that includes a display panel that displays an image according to a video signal, a first display panel driver and a second display panel driver that drive the display panel, and a memory that stores setting data.
The first display panel driver outputs a memory access signal indicating one of a read command for requesting reading of the setting data from the memory and a write command for requesting writing of the setting data to the memory. A first circuit that outputs via one bidirectional terminal; a first capture control circuit that generates a capture enable signal when the memory access signal indicates the read command; and the setting read from the memory A first register that receives data via an input terminal and captures the data in response to the capture enable signal;
The second display panel driver generates a capture enable signal when the memory access signal output through the first bidirectional terminal and input to the second bidirectional terminal indicates the read command. The setting control circuit and the setting data read from the memory are received via an input terminal, and the setting data is fetched by the first register of the first display panel driver in response to the fetch enable signal. A second register for capturing simultaneously with the operation,
An output terminal of the memory is connected to the input terminals of the first and second display panel drivers by a first line, and the first and second bidirectional terminals of each of the first and second display panel drivers; A display device, wherein the memory is connected by a second line.
前記第1回路は、前記メモリアクセス信号を生成するメモリ制御回路であることを特徴とする請求項6に記載の表示装置。   The display device according to claim 6, wherein the first circuit is a memory control circuit that generates the memory access signal. 前記メモリ制御回路は、外部供給されたマスタスレイブ指定信号がマスタ側を示す場合には前記メモリアクセス信号を双方向端子を介して出力する一方、前記マスタスレイブ指定信号がスレイブ側を示す場合には前記メモリアクセス信号を生成することなく前記双方向端子を入力状態に設定することを特徴とする請求項7に記載の表示装置。   The memory control circuit outputs the memory access signal via a bidirectional terminal when an externally supplied master slave designation signal indicates the master side, whereas when the master slave designation signal indicates a slave side. The display device according to claim 7, wherein the bidirectional terminal is set to an input state without generating the memory access signal. 前記第2表示パネルドライバは更に前記メモリ制御回路を有し、前記第1表示パネルドライバにはマスタ側を示す前記マスタスレイブ指定信号が外部供給されて前記メモリ制御回路が前記メモリアクセス信号を前記第1双方向端子を介して出力し、前記第2表示パネルドライバにはスレイブ側を示す前記マスタスレイブ指定信号が外部供給されて前記メモリ制御回路が前記メモリアクセス信号を生成することなく前記第2双方向端子を入力状態に設定することを特徴とする請求項8に記載の表示装置。 The second display panel driver further includes the memory control circuit. The master display designating signal indicating the master side is externally supplied to the first display panel driver , and the memory control circuit sends the memory access signal to the first display panel driver . The master slave designation signal indicating the slave side is externally supplied to the second display panel driver , and the memory control circuit does not generate the memory access signal. the display device according to claim 8, characterized in that you set the direction pin input state. 前記第1表示パネルドライバにおいて前記メモリ制御回路が前記書込命令を示す前記メモリアクセス信号を生成した場合に前記第1取込制御回路が前記取込イネーブル信号の生成を停止し、前記第2表示パネルドライバにおいて前記第2双方向端子を介して外部から入力された前記メモリアクセス信号が前記書込命令を示す場合に前記第2取込制御回路が前記取込イネーブル信号の生成を停止することを特徴とする請求項9に記載の表示装置。 When the memory control circuit generates the memory access signal indicating the write command in the first display panel driver, the first capture control circuit stops generating the capture enable signal, and the second display In the panel driver, when the memory access signal input from the outside via the second bidirectional terminal indicates the write command, the second capture control circuit stops generating the capture enable signal. The display device according to claim 9, wherein 前記第1表示パネルドライバの前記メモリ制御回路は、電源投入後の所定のタイミングで前記メモリアクセス信号の生成を行うことを特徴とする請求項7〜10のいずれか1に記載の表示装置。 The display device according to claim 7, wherein the memory control circuit of the first display panel driver generates the memory access signal at a predetermined timing after power is turned on.
JP2017018518A 2017-02-03 2017-02-03 Display panel driver setting method and display device Active JP6616341B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017018518A JP6616341B2 (en) 2017-02-03 2017-02-03 Display panel driver setting method and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017018518A JP6616341B2 (en) 2017-02-03 2017-02-03 Display panel driver setting method and display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012236861A Division JP6088202B2 (en) 2012-10-26 2012-10-26 Display panel driver setting method, display panel driver, and display device including the same

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2018192149A Division JP6674002B2 (en) 2018-10-10 2018-10-10 Display panel driver

Publications (2)

Publication Number Publication Date
JP2017076154A JP2017076154A (en) 2017-04-20
JP6616341B2 true JP6616341B2 (en) 2019-12-04

Family

ID=58550237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017018518A Active JP6616341B2 (en) 2017-02-03 2017-02-03 Display panel driver setting method and display device

Country Status (1)

Country Link
JP (1) JP6616341B2 (en)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3866577B2 (en) * 2002-01-18 2007-01-10 シャープ株式会社 Display drive device
JP3724578B2 (en) * 2003-07-18 2005-12-07 セイコーエプソン株式会社 Semiconductor device and control method thereof
TWI331743B (en) * 2005-03-11 2010-10-11 Chimei Innolux Corp Driving system in a liquid crystal display
JP2009032714A (en) * 2007-07-24 2009-02-12 Renesas Technology Corp Semiconductor integrated circuit, display device, and electronic circuit
JP2010127829A (en) * 2008-11-28 2010-06-10 Seiko Epson Corp Integrated circuit device and electronic device

Also Published As

Publication number Publication date
JP2017076154A (en) 2017-04-20

Similar Documents

Publication Publication Date Title
US10249232B2 (en) Display panel driver setting method, display panel driver, and display apparatus including the same
US10991282B2 (en) Light up control system board, detection method, and light up detection device
TWI559215B (en) Display system and operation method thereof
WO2016140158A1 (en) Display device
US10674112B2 (en) Display driver circuit for adjusting framerate to reduce power consumption
KR102473299B1 (en) Display device and method of driving the same
KR101423334B1 (en) Semiconductor integrated circuit device for display controller
WO2012053466A1 (en) Display device and method of driving same
JP2014085619A (en) Display panel driver and method for driving the same
CN105825826A (en) Display driver
WO2012172976A1 (en) Semiconductor integrated device, display device, and debugging method for semiconductor integrated device
JP6616341B2 (en) Display panel driver setting method and display device
US20190197929A1 (en) Driving apparatus of display panel and operation method thereof
JP6674002B2 (en) Display panel driver
TW201937468A (en) Display device and gate driver thereof
WO2001018779A1 (en) Led display device and control method therefor
CN108196911B (en) Method and device for configuring parameters of image display expansion box
JP4561666B2 (en) Verification simulator and verification simulation method
JP5239177B2 (en) Display driving device and display device including the same
CN109545131B (en) Display driver, display device and method of operating display driver
JP2007183377A (en) Display control device
KR20130062778A (en) Image display device and memory manegment method thereof
JP2012053762A (en) Data input/output control device
CN115547250A (en) Display control method and device, control system, display device and electronic equipment
JP5218915B2 (en) Image processing apparatus and image processing method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170203

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171205

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180130

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20180710

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181010

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20181017

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20181229

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190822

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191107

R150 Certificate of patent or registration of utility model

Ref document number: 6616341

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250