JP6574054B2 - パケット転送 - Google Patents

パケット転送 Download PDF

Info

Publication number
JP6574054B2
JP6574054B2 JP2018509961A JP2018509961A JP6574054B2 JP 6574054 B2 JP6574054 B2 JP 6574054B2 JP 2018509961 A JP2018509961 A JP 2018509961A JP 2018509961 A JP2018509961 A JP 2018509961A JP 6574054 B2 JP6574054 B2 JP 6574054B2
Authority
JP
Japan
Prior art keywords
packet
board
vxlan
port
entry
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018509961A
Other languages
English (en)
Other versions
JP2018518925A (ja
Inventor
ジャン,ヤン
クアン,リン
ワン,ミンフイ
ジャン,ホンユアン
フ,ハイ
ウェン,グアンリャン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Publication of JP2018518925A publication Critical patent/JP2018518925A/ja
Application granted granted Critical
Publication of JP6574054B2 publication Critical patent/JP6574054B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4633Interconnection of networks using encapsulation techniques, e.g. tunneling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4604LAN interconnection over a backbone network, e.g. Internet, Frame Relay
    • H04L12/462LAN interconnection over a bridge based backbone
    • H04L12/4625Single bridge functionality, e.g. connection of two networks over a single bridge
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4641Virtual LANs, VLANs, e.g. virtual private networks [VPN]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4641Virtual LANs, VLANs, e.g. virtual private networks [VPN]
    • H04L12/4645Details on frame tagging
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/74Address processing for routing
    • H04L45/745Address table lookup; Address filtering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/09Mapping addresses
    • H04L61/25Mapping addresses of the same type
    • H04L61/2503Translation of Internet protocol [IP] addresses
    • H04L61/2592Translation of Internet protocol [IP] addresses using tunnelling or encapsulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4604LAN interconnection over a backbone network, e.g. Internet, Frame Relay
    • H04L2012/4629LAN interconnection over a backbone network, e.g. Internet, Frame Relay using multilayer switching, e.g. layer 3 switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/618Details of network addresses
    • H04L2101/622Layer-2 addresses, e.g. medium access control [MAC] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/09Mapping addresses
    • H04L61/25Mapping addresses of the same type
    • H04L61/2596Translation of addresses of the same type other than IP, e.g. translation from MAC to MAC addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/59Network arrangements, protocols or services for addressing or naming using proxies for addressing

Description

VXLAN(Virtual eXtensible Local Area Network)は、IP(Internet Protocol)ネットワークに基づいて、「MAC in UDP」カプセルを採用するレイヤ2VPN(Virtual Private Network)技術である。VXLANは、サービスプロバイダまたは企業IPネットワークに基づいて、分散した物理的なサイトの間でレイヤ2相互接続を実行し、異なるテナントに対してサービス分離を提供することができる。VXLANは、データセンターネットワークに適用することができる。
本発明の特徴は、例として示されるが、以下の図面に限定されない。以下の図面では、同様の要素に同様の参照番号を付す。
本発明のいくつかの実施例に係るVLANからVXLANへのパケットの転送方法を示すフローチャートである。 本発明のいくつかの実施例に係るI/Oボードによってファブリックボードに変更されたパケットを送信する方法を示すフローチャートである。 本発明のいくつかの実施例に係る対応するI/Oボードの判定方法を示すフローチャートである。 本発明のいくつかの実施例に係るパケットを対応するI/Oボードに送信する方法を示すフローチャートである。 本発明のいくつかの実施例に係るVLANからVXLANへパケットを転送するためのネットワーキング構造を示す図である。 本発明のいくつかの実施例に係るVLANからVXLANへパケットを転送する装置の構造を示す図である。 本発明のいくつかの実施例に係るVLANからVXLANへパケットを転送する装置のハードウェア構造を示す図である。
簡単に例示する目的で、本実施形態は、その実施例を主に参照して記述される。以下の説明では、本実施形態を十分に理解するために具体的かつ詳細に記述されている。しかしながら、本実施形態は、これらの具体的かつ詳細に記載された内容に限定せずに実施可能であることは明らかである。他の実施例では、本実施形態が不必要に不明瞭とならないように、いくつかの方法および構造は詳細に記述していない。本実施形態を通じて、用語「a」および「an」は、特定のエレメントの少なくとも一つを示す。本明細書において、用語「含む」は、それを含むが、それに限定することではないことを意味し、用語「含み」は、それを含んでいるが、それに限定することではないことを意味し、用語「に基づく」は、少なくとも部分的にそれを基づくことを意味する。
スイッチは、フレーム型であり、メインボードと、入出力(I/O)ボードと、ファブリックボードとを備える。メインボードは、プロトコルスタックの計算、転送エントリの配布および制御、および装置の管理を実行するためのボードである。I/Oボードは、データパケットの内部転送や外部転送などのデータパケットの転送を実行するためのボードである。ファブリックボードは、装置内のボードの間およびチップの間でデータパケットおよび制御パケットを転送するためのボードである。ファブリックボード上のチップは、パケット転送機能を有し、異なるI/Oボードの間でパケットを転送することができる。
VXLANスイッチは、フレーム型スイッチの構造と同様に、メインボードと、I/Oボードと、ファブリックボードとを含む。一例として、二つ以上のI/Oボードが配置されている。
VXLANの適用において、VXLANスイッチは、ファブリックボードがスイッチのファブリックボードと同様に設置される。VXLANスイッチのファブリックボード上のチップは、パケット転送機能を有し、異なるI/Oボードの間でパケットを転送することができる。
本発明のいくつかの実施例では、VXLANスイッチがゲートウェイとして選択される。ゲートウェイとして選択されたVXLANスイッチ(以下、ゲートウェイVXLANスイッチという)は、改善することができる。
ゲートウェイVXLANスイッチは、以下のように改善することができる。
ゲートウェイVXLANスイッチのファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。エントリ機能は、メインボードによって配布されたエントリを受信して保存する機能や、エントリ検索機能などを含む。例えば、ファブリックボードに用いられるチップは、ゲートウェイVXLANスイッチのI/Oボードに用いられたスイッチチップであってもよい。
ゲートウェイVXLANスイッチのファブリックボードが、転送機能およびエントリ機能を有するチップを使用する場合、ゲートウェイVXLANスイッチに入力したパケットのレイヤ3転送がゲートウェイVXLANスイッチのI/Oボードとファブリックボードとの連携を介して実行できる。以下では、いくつかの実施例および図1を参照して、VLAN(Virtual Local Area Network)からVXLANにパケットの転送方法を説明する。
図1は、本発明のいくつかの実施例に係るVLANからVXLANへのパケットの転送方法を示すフローチャートである。この方法は、ゲートウェイVXLANスイッチに適用することができる。ゲートウェイVXLANスイッチのファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。たとえば、ファブリックボードに用いられるチップは、ゲートウェイVXLANスイッチのI/Oボードに用いられるチップと同一であってもよい。これにより、図1に示すように、この方法は、下記のステップ201〜203を含む。
ステップ201において、ゲートウェイVXLANスイッチのI/Oボードは、VLANからパケットを受信し、ローカルのレイヤ3テーブルからパケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、レイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合、パケットの送信元MACアドレスをゲートウェイVXLANスイッチのゲートウェイMACアドレスに変更し、パケットの宛先MACアドレスをレイヤ3エントリ内のMACアドレスに変更し、変更されたパケットをゲートウェイVXLANスイッチのファブリックボードに送信する。
本発明の一つの実施例では、I/Oボードのローカルのレイヤ3エントリは、レイヤ3エントリ学習方法に従ってI/Oボードによって学習されるか、またはメインボードに設置されるか、あるいはレイヤ3エントリ学習方法に従ってメインボードによって学習され、I/Oボードに配布されてもよい。一例として、レイヤ3エントリは、ルーティングエントリであってもよく、宛先IPアドレス、VLAN ID(identity)、宛先MACアドレス、送信元MACアドレス、出口ポートなどを含んでもよい。レイヤ3エントリに含まれた内容に応じて、ステップ201でパケットの宛先IPアドレスに対応するレイヤ3エントリは、パケットの宛先IPアドレスを含むレイヤ3エントリである。
ステップ201の例では、I/Oボードからファブリックボードへの変更されたパケットの送信されることを確保するために、I/Oボードはパケットに内部カプセルを付加する。仮に、この内部カプセルを、第1内部カプセルと呼ぶこととする。ステップ201の例では、図2を参照すると、I/Oボードが変更されたパケットをファブリックボードへ送信する方法は、下記のステップa1およびステップa2を含む。
ステップa1において、変更されたパケットに第1内部カプセルを付加する。
第1内部カプセルは、第1宛先チップIDと第1宛先ポートIDとを含む。第1宛先チップIDは第1仮想チップIDであり、第1宛先ポートIDは第1仮想ポートIDである。
本発明の一つの実施例では、第1仮想チップIDは、エントリ検索およびパケット転送を行うことをファブリックボードに指示するための予め設置された仮想チップIDであってもよい。第1仮想ポートIDは、エントリ検索およびパケット転送を行うことをファブリックボードに指示するための予め設置された仮想ポートIDであってもよい。ゲートウェイVXLANスイッチが複数のファブリックボードを含む場合、すべてのファブリックボードには、第1仮想チップIDと第1仮想ポートIDが配置される。
ステップa2において、I/Oボードが一つのファブリックボードに接続されると、第1内部カプセルが付加されたパケットは、I/Oボードがファブリックボードに接続される内部ポートを介して送信される。I/Oボードが複数のファブリックボードに接続されると、第1内部カプセルが付加されたパケットは、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して送信される。
I/Oボードが複数のファブリックボードに接続される場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートは、束ねられて内部ポートグループとなる。したがって、ステップa2の例では、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して、第1内部カプセルが付加されたパケットを送信するプロセスは、内部ポートグループから一つの内部ポートを選択するステップと、選択された内部ポートを介して、第1内部カプセルが付加されたパケットを送信するステップとを含む。内部ポートグループから一つの内部ポートを選択する方法としては、たとえば、内部ポートをランダムに選択する方法や、ハッシュアルゴリズムなどのアルゴリズムで内部ポートを選択する方法などの様々な方法がある。
ステップa1およびステップa2によれば、ゲートウェイVXLANスイッチのI/Oボードは、ゲートウェイVXLANスイッチのファブリックボードに変更されたパケットを送信することができる。
ステップ202において、ゲートウェイVXLANスイッチのファブリックボードは、I/Oボードによって送信されたパケットを受信し、受信したパケットのレイヤ2転送を実行することを判定し、そのパケットの宛先MACアドレスに対応するMACエントリをローカルのMACテーブルから検索し、MACエントリ内の出口ポートがVXLANトンネルポートであるときに、パケットをMACエントリ内の出口ポートに関連付けられた、ゲートウェイVXLANスイッチのI/Oボードに送信する。
本発明の一つの実施例では、MACエントリ内の出口ポートに関連付けられたI/Oボードは、対応するI/Oボードと呼ばれる。
ステップ201で説明した第1内部カプセルに基づいて、ファブリックボードによる受信したパケットのレイヤ2転送の実行を判定するプロセスは、以下のように実行される。
ファブリックボードは、受信したパケットの第1内部カプセルのヘッダから第1宛先チップIDおよび第1宛先ポートIDを判定する。第1宛先チップIDが第1仮想チップIDであり、第1宛先ポートIDが第1仮想ポートIDである場合、ファブリックボードは当該パケットから第1内部カプセルを除去する。第1内部カプセルが除去された後、パケットの宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスではない場合、ファブリックボードは、受信したパケットのレイヤ2転送を実行することを判定する。
ステップ202の例では、ファブリックボードのローカルのMACテーブルは、メインボードに配置されてもよく、またはMACエントリ学習方法に従ってメインボードによって学習され、ファブリックボードに配布されてもよい。MACエントリ内の出口ポートがVXLANトンネルポートである場合、VXLANトンネルポートは仮想トンネルポートである。本発明の一つの実施例では、VXLANトンネルポートは、VXLANトンネルカプセルのインデックスで表す。たとえば、VXLANトンネルポートはトンネル1で表す。トンネル1はVXLANトンネルカプセルのインデックスである。
本発明の一つの実施例では、ステップ202で説明した対応するI/Oボードは、VXLANトンネルポート(即ち、MACエントリ内の出口ポートである)に関連付けられたVXLANトンネルに対応したネクストホップエントリによって判定できる。実施例では、図3を参照すると、対応するI/Oボードの判定方法は、下記のステップを含む。
ステップb11において、VXLANトンネルポートに関連付けられたVXLANトンネルに対応してローカルのネクストホップエントリを検索する。
ステップb12において、ネクストホップエントリに一つのネクストホップが含まれる場合、ネクストホップエントリ内のネクストホップを対象ネクストホップとして判定し、ネクストホップエントリに複数のネクストホップが含まれる場合、ネクストホップエントリ中の複数のネクストホップから一つのネクストホップを対象ネクストホップとして選択する。
ネクストホップエントリ内の複数のネクストホップから一つのネクストホップを選択する方法としては、例えば、ネクストホップをランダムに選択する方法や、ハッシュアルゴリズムなどの選択方法によってネクストホップを選択する方法などの様々な方法がある。
ステップb13において、ネクストホップエントリでの対象ネクストホップに対応した出口ポートが単一の物理ポートである場合、対応するI/Oボードは、物理ポートが位置するI/Oボードである。ネクストホップエントリでの対象ネクストホップに対応した出口ポートが、複数の物理ポートを束ねて形成する物理ポートグループである場合、対応するI/Oボードは、物理ポートグループ内で一つの物理ポートが位置するI/Oボードである。
ここで、物理ポートグループ内で一つの物理ポートは、物理ポートグループから選択されてもよい。物理ポートグループから一つの物理ポートを選択する方法としては、たとえば、物理ポートをランダムに選択する方法や、ハッシュアルゴリズムなどの選択方法によって物理ポートを選択する方法などの様々な方法がある。
以上で、ステップb11〜b13により、対応するI/Oボードを判定することができる。
本発明の一つの実施例では、ファブリックボードは、変更されたパケットに第2内部カプセルを付加し、第2内部カプセルが付加されたパケットを対応するI/Oボードに送信する。これにより、対応するI/Oボードは、ファブリックボードによって送信され第2内部カプセルが付加されたパケットにVXLANカプセルを付加し、VXLANカプセルが付加されたパケットをVXLANに転送することができる。
ステップ202の例では、図4を参照すると、パケットを対応するI/Oボードに送信する方法には、下記のステップが含まれる。
ステップb1において、パケットに第2内部カプセルを付加する。
第2内部カプセルは、MACエントリ内の出口ポートの情報を含む。MACエントリ内の出口ポートがVXLANトンネルポートである場合、VXLANトンネルポートはVXLANトンネルカプセルのインデックスで表す。これによって、第2内部カプセルに含まれたMACエントリ内の出口ポートの情報は、VXLANトンネルカプセルのインデックスに相当する。
ステップb2において、第2内部カプセルが付加されたパケットを対応するI/Oボードに送信する。
ステップb1およびb2によれば、対応するI/Oボードによってファブリックボードから受信したパケットは、第2内部カプセルが付加されたパケットである。
ステップ203において、ゲートウェイVXLANスイッチの対応するI/Oボードは、ファブリックボードによって送信されたパケットを受信し、受信したパケットにVXLANカプセルを付加し、VXLANカプセルが付加されたパケットをVXLANに転送する。
ステップ203の例では、受信したパケットにVXLANカプセルを付加し、VXLANカプセルが付加されたパケットをVXLANに転送するプロセスは、以下のように実行される。
対応するI/Oボードは、当該パケットの第2内部カプセルのヘッダから出口ポートの情報を判定し、当該パケットに対して第2内部カプセルを除去する。また、対応するI/Oボードは、出口ポートの情報に従ってローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索し、出口ポートの情報に対応するVNID(Virtual Network ID)を判定し、検索されたVXLANトンネルカプセルエントリおよび判定されたVNIDに基づいて、当該パケットにVXLANカプセルを付加し、VXLANトンネルカプセルエントリ内の出口ポートを介してVXLANカプセルが付加されたパケットを送信する。
出口ポートの情報に対応するVNIDは、予め配置されたローカルのVNIDテーブルによって判定されてもよい。VNIDテーブル内のVNIDエントリは、VNIDおよびVXLANトンネルカプセルのインデックスを含む。MACエントリ内の出口ポートがVXLANトンネルポートである場合、VXLANトンネルポートはVXLANトンネルカプセルのインデックスで表す。VXLANトンネルカプセルのインデックスは、MACエントリ内の出口ポートの情報に相当する。したがって、出口ポートの情報に対応するVNIDを判定するプロセスは、予め配置されたローカルのVNIDテーブルから出口ポートの情報を含むVNIDエントリを検索し、検索されたVNIDエントリ内のVNIDを出口ポートの情報に対応するVNIDとして判定する。
MACエントリ内の出口ポートは、VXLANトンネルポートである。VXLANトンネルポートがVXLANトンネルカプセルのインデックスで表す場合、出口ポートの情報に基づいて、ローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索するプロセスは、VXLANトンネルカプセルのインデックスに基づいてローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索することを意味する。
VXLANトンネルカプセルエントリおよびVNIDに基づいてパケットにVXLANカプセルを付加するプロセスは、VXLANトンネルカプセルエントリ内のVXLANトンネルカプセル情報に基づいてパケットにVXLANの外層ヘッダを付加するステップと、VNIDに基づいてVXLANフィールド(例えば、VNIDフィールド)をパケットに付加するステップとを含む。VXLANの外層ヘッダには、外側イーサネット(登録商標)(ETH)カプセルが含まれている。外側ETHカプセルは、外側送信元MACアドレス、外側宛先MACアドレス、外側送信元IPアドレスおよび外側宛先IPアドレスを含む。
本発明の一つの実施例では、検索されたVXLANトンネルカプセルエントリ内の出口ポートを介してパケットを送信するプロセスは、検索されたMACエントリ内の出口ポートを識別するステップと、出口ポートが単一の物理ポートである場合、単一の物理ポートを介してパケットを送信し、出口ポートが、複数の物理ポートを束ねて構成された物理ポートグループである場合、物理ポートグループから一つの物理ポートを選択し、選択された物理ポートを介してパケットを送信するステップとを含む。物理ポートはランダムに選択できず、対応するI/Oボードを判定するときにファブリックボードによって選択された物理ポートと同一である必要がある。I/Oボードがファブリックボードによって選択された物理ポートと同一になることを確保するように物理ポートを選択する方法は複数ある。たとえば、ファブリックボードはハッシュアルゴリズムに従って物理ポートを選択し、I/Oボードもハッシュアルゴリズムに従って物理ポートを選択する。
本発明の一つの実施例では、I/Oボードのローカルのカプセルエントリは、I/Oボードに予め配置されていてもよい。
本発明の一つの実施例では、ゲートウェイVXLANスイッチのファブリックボードに使用されるチップは、転送機能と様々なエントリ機能を有するチップである。例えば、I/Oボードが使用するチップと同一なチップを使用してもよい。したがって、ゲートウェイVXLANスイッチがI/Oボードを介してVXLANからパケットを受信すると、I/Oボードのローカルのレイヤ3テーブルからパケットの宛先IPアドレスに対応するレイヤ3エントリが検索される。レイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合、I/Oボードは、パケットの送信元MACアドレスと宛先MACアドレスを変更し、変更されたパケットをファブリックボードに送信する。パケットの宛先MACアドレスと一致するMACエントリは、ファブリックボードのローカルMACテーブルから検索される。MACエントリ内の出口ポートがVXLANトンネルポートである場合、レイヤ3エントリ内の出口ポートに関連付けられた、ゲートウェイVXLANスイッチのI/Oボードは、パケットをVXLANカプセル化し、VXLANカプセル化されたパケットをVXLANに転送する。VXLANレイヤ3ゲートウェイ機能は、ゲートウェイVXLANスイッチを介して実装することができる。パケットは、VLANからVXLANに転送することができる。プロセス全体がゲートウェイVXLANスイッチ内で実行される。これにより、任意の帯域幅資源が無駄にならず、パケットのワイヤスピード転送が実現することができる。
以下、一例を参照して図1に示すフローチャートを説明する。
図5は、本発明のいくつかの実施例に係るVLANからVXLANにパケットを転送するためのネットワーキング構造を示す図である。図5に示すように、物理マシン(PM)1〜PM5はVLAN内の装置で、仮想マシン(VM)1〜VM5はVXLAN内の装置である。ゲートウェイVXLANスイッチは、VLANとVXLANとの間に接続され、メインボード、I/Oボード、およびファブリックボードを含む。メインボードは図5に図示されていない。ファブリックボードは、転送機能およびさまざまなエントリ機能を備えたチップを使用する。ファブリックボードに使用されるチップは、I/Oボードに使用されるチップと同一である。図5には、VXLANスイッチの3つのI/Oボードを示す。
VLANからVXLANにパケットを転送するプロセスを説明する。ここでは、PM1がVM1をアクセスすると想定する。
ゲートウェイVXLANスイッチのI/Oボード1は、ローカルポート(例えば、図5のポート10)を介してPM1からパケットを受信する。ここでは、I/Oボードで受信したパケットをパケット0と呼ぶ。
I/Oボード1は、パケット0の宛先IPアドレスに対応するレイヤ3エントリをローカルのレイヤ3テーブルから検索する。
検索されたレイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合に、パケット0がファブリックボードへ転送されることを示す。I/Oボード1は、パケット0の送信元MACアドレスをゲートウェイVXLANスイッチのゲートウェイMACアドレスに変更し、パケット0の宛先MACアドレスを、検索されたレイヤ3エントリ内の宛先MACアドレスに変更する。図5において、検索されたレイヤ3エントリ内の宛先MACアドレスは、VM1のMACアドレスである。ここで、送信元MACアドレスと宛先MACアドレスが変更されたパケット0は、パケット1と呼ばれる。
I/Oボード1は、パケット1に第1内部カプセルを付加する。第1内部カプセルに含まれた第1宛先チップIDは、第1仮想チップID(例えば、図5に示すチップ01)であり、第1内部カプセルに含まれた第1宛先ポートIDは、第1仮想ポートID(例えば、図5に示すポート1)である。ここで、第1内部カプセルが付加されたパケット1は、パケット2と呼ばれる。
I/Oボード1は、図5に示すように、内部ポート11、内部ポート12及び内部ポート13がバインディングされた内部ポートグループを介して各ファブリックボードに接続されている。I/Oボード1は、内部ポートグループから一つの内部ポートを選択し、例えば、図5に示す内部ポート11を選択してパケット2をファブリックボード1に送信する。I/Oボード1による内部ポートの選択方法は、予め設定されていてもよい。例えば、I/Oボード1は、パケット2の宛先IPアドレスに対してハッシュアルゴリズムに従ってハッシュ演算を行うことができ、ハッシュ演算結果に対応する番号を有する内部ポートを選択する。
ファブリックボード1は、パケット2を受信し、パケット2の第1内部カプセルのヘッダから第1仮想チップIDである第1宛先チップID、および第1仮想ポートIDである第1宛先ポートIDがそれぞれチップ01およびポート1であると判定し、パケット2から第1内部カプセルを除去する。この場合、パケット1が復元される。
ファブリックボード1は、パケット1の宛先MACアドレスを識別し、パケット1の宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスではないと発見し、パケット1のレイヤ2転送を行うことを判定する。
ファブリックボード1は、パケット1の宛先MACアドレスに対応するMACエントリをローカルのMACテーブルから検索する。ファブリックボード1は、検索されたMACエントリ内の出口ポートがVXLANトンネルポートであると発見し、VXLANトンネルポートに関連付けられたVXLANトンネルに対応してローカルのネクストホップエントリを検索する。検索されたネクストホップエントリが一つのネクストホップを有し、且つネクストホップの出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、ファブリックボード1は、物理ポートグループ内で一つの物理ポートが配置されるI/Oボードを対応するI/Oボードとして選択する。ネクストホップの出口ポートが単一の物理ポートである場合、ファブリックボード1は、単一の物理ポートが配置されるI/Oボードを対応するI/Oボードとして選択する。ここでは、対応するI/OボードがI/Oボード2であると想定する。
ファブリックボード1は、パケット1に第2内部カプセルを付加する。ここで、第2内部カプセルが付加されたパケット1は、パケット3と呼ばれる。第2内部カプセルは、検索されたMACエントリ内の出口ポートの情報を含む。検索されたMACエントリ内の出口ポートがVXLANトンネルポートである場合、VXLANトンネルポートはVXLANトンネルカプセルのインデックスで表す。第2内部カプセルに含まれた出口ポートの情報は、VXLANトンネルカプセルのインデックスに相当する。
ファブリックボード1は、ファブリックボード1がI/Oボード2に接続される内部ポートを介して、パケット3をI/Oボード2に送信する。
I/Oボード2は、ファブリックボード1によって送信されたパケット3を受信し、パケット3の第2内部カプセルのヘッダ内の出口ポートの情報を判定し、パケット3から第2内部カプセルを除去する。この場合、パケット1が復元される。
I/Oボード2は、出口ポートの情報に基づいて、ローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索し、出口ポートの情報に対応するVNIDを判定する。
I/Oボード2は、検索されたVXLANトンネルカプセルエントリおよび判定したVNIDに基づいてパケット1をVXLANカプセルを付加し、VXLANトンネルカプセルエントリ内の出口ポートを介して、VXLANカプセルが付加されたパケット1を送信する。ここでは、VXLANカプセルが付加されたパケット1がパケット4と呼ばれる。
検索されたVXLANトンネルカプセルエントリおよび判定したVNIDに基づいてI/Oボード2がパケット1をVXLANカプセルを付加するプロセスは、VXLANトンネルカプセルエントリ内のVXLANトンネルカプセル情報に基づいて、パケット1にVXLANの外層ヘッダを付加するステップと、VNID(すなわち、出口ポートが属するVXLANのVNID、例えば、図5に示すVXLANのVNID200)に基づいて、VXLANフィールド(すなわち、VNIDフィールド)をパケット1に付加するステップとを含む。パケット1のVXLANの外層ヘッダには、外側イーサネット(ETH)カプセルが含まれている。外側ETHカプセルは、外側送信元MACアドレス、外側宛先MACアドレス、外側送信元IPアドレスおよび外側宛先IPアドレスを含む。
I/Oボード2は、検索されたVXLANトンネルカプセルエントリ内の出口ポートに応じてパケット4を送信する。一例では、検索されたVXLANトンネルカプセルエントリ内の出口ポートに応じてI/Oボード2がパケット4を送信するプロセスは、検索されたVXLANトンネルカプセルエントリ内の出口ポートを識別するステップを含む。識別された出口ポートは、ファブリックボード1によって発見されたネクストホップの出口ポートである。ファブリックボード1によって発見されたネクストホップの出口ポートが、複数の物理ポートがバインディングされた物理ポートグループである場合、検索されたVXLANトンネルカプセルエントリ内の識別された出口ポートは物理ポートグループである。したがって、I/Oボード2は、対応するI/Oボードを判定する際に、ファブリックボード1による物理ポートの選択方法によって、識別された出口ポートから一つの物理ポートを選択することにより、パケット4を送信するポートがファブリックボード1によって選択された物理ポートと同一であることが確保される。
VXLANのVM1は、PM1によって送信されたパケットを受信することができる。したがって、パケットは、ゲートウェイVXLANスイッチを介して、VLANからVXLANに転送することができる。
VLANからVXLANにパケットを転送する装置は、以下の実施例を参照して説明される。
図6は、本発明のいくつかの実施例に係るVLANからVXLANにパケットを転送する装置の構造を示す図である。この装置は、ゲートウェイとして使用されるVXLANスイッチである。VXLANスイッチには、I/Oボードとファブリックボードが含まれている。ファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。図6に示すように、VXLANスイッチは、I/Oボード処理部601とファブリックボード処理部602とをさらに備える。
I/Oボード処理部601は、VXLANスイッチのI/Oボード上に配置され、VXLANからパケットを受信し、パケットの宛先IPアドレスに対応するレイヤ3エントリをローカルのレイヤ3テーブルから検索し、レイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合、パケットの送信元MACアドレスをVXLANスイッチのゲートウェイMACアドレスに変更し、パケットの宛先MACアドレスをレイヤ3エントリのMACアドレスに変更し、変更されたパケットをVXLANスイッチのファブリックボードに送信し、ファブリックボードから送信されたパケットを受信し、受信したパケットにVXLANカプセルを付加し、VXLANカプセルが付加されたパケットをVXLANに転送する。
ファブリックボード処理部602は、VXLANスイッチのファブリックボード上に配置され、I/Oボードによって送信されたパケットを受信し、受信したパケットのレイヤ2転送を実行することを判定し、ローカルのMACテーブルからパケットの宛先MACアドレスに対応するMACエントリを検索し、MACエントリ内の出口ポートがVXLANトンネルポートである場合、パケットをゲートウェイVXLANスイッチにおいてMACエントリ内の出口ポートに関連付けられたI/Oボードに送信することができる。
実施例では、I/Oボード処理部601は、以下のプロセスによりVXLANスイッチのファブリックボードに変更されたパケットを送信する。
I/Oボード処理部601は、変更されたパケットに第1内部カプセルを付加する。第1内部カプセルは、第1宛先チップIDと第1宛先ポートIDとを含む。第1宛先チップIDは第1仮想チップIDであり、第1宛先ポートIDは第1仮想ポートIDである。
実施例では、I/Oボードが一つのファブリックボードに接続されている場合、I/Oボード処理部601は、I/Oボードがファブリックボードに接続される内部ポートを介して第1内部カプセルが付加されたパケットを送信する。I/Oボードが複数のファブリックボードに接続されている場合、I/Oボード処理部601は、I/Oボードが複数のファブリックボードにそれぞれ接続されている内部ポートの一つを介して第1内部カプセルが付加されたパケットを送信する。
実施例では、ファブリックボード処理部602は、以下のプロセスにより第1内部カプセルが付加された受信したパケットのレイヤ2転送を実行することを判定することができる。ファブリックボード処理部602は、第1内部カプセルが付加された受信したパケットの第1内部カプセルのヘッダから第1宛先チップIDおよび第1宛先ポートIDを判定する。第1宛先チップIDが第1仮想チップIDであり、第1宛先ポートIDが第1仮想ポートIDである場合、ファブリックボード処理部602は、第1内部カプセルが付加されたパケットに対して第1内部カプセルを除去する。ファブリックボード処理部602は、第1内部カプセルが除去された後に、パケットの宛先MACアドレスがVXLANスイッチのゲートウェイMACアドレスではないと判定した場合、パケットのレイヤ2転送を行うことを判定する。
実施例では、ファブリックボード処理部602は、以下のプロセスにより、パケットを、MACエントリ内の出口ポートに関連付けられた、VXLANスイッチのI/Oボードに送信する。
ファブリックボード処理部602は、パケットに第2内部カプセルを付加し、第2内部カプセルが付加されたパケットを、MACエントリ内の出口ポートに関連付けられた、VXLANスイッチのI/Oボードに送信する。第2内部カプセルは、MACエントリ内の出口ポートの情報を含む。
実施例では、I/Oボード処理部601は、以下のプロセスにより、変更されたパケットにVXLANカプセルを付加し、VXLANカプセルが付加されたパケットをVXLANに転送することができる。
対応するI/Oボード処理部601は、パケットの第2内部カプセルのヘッダから出口ポートの情報を判定し、パケットから第2内部カプセルを除去する。対応するI/Oボード処理部601は、出口ポートの情報に基づいて、I/OボードのローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索し、出口ポートの情報に対応するVNIDを判定し、検索されたVXLANトンネルカプセルエントリと判定したVNIDに基づいて、パケットにVXLANカプセルを付加し、VXLANトンネルカプセルエントリ内の出口ポートを介して、VXLANカプセルが付加されたパケットを送信する。
実施例では、ファブリックボード処理部602は、以下のプロセスにより、MACエントリ内の出口ポートに関連付けられたI/Oボードを判定する。
ファブリックボード処理部602は、MACエントリ内の出口ポートに関連付けられたVXLANトンネルに対応してローカルのネクストホップエントリを検索する。
ネクストホップエントリに一つのネクストホップが含まれる場合、ファブリックボード処理部602は、ネクストホップエントリ内のネクストホップを対象ネクストホップとして判定する。ネクストホップエントリに複数のネクストホップが含まれる場合、ファブリックボード処理部602は、ネクストホップエントリ内の複数のネクストホップのうちの一つを対象ネクストホップとして選択する。
ファブリックボード処理部602は、ネクストホップエントリ内の対象ネクストホップに対応する出口ポートが単一の物理ポートである場合、物理ポートが配置されたI/OボードをMACエントリ内の出口ポートに関連付けられたI/Oボードとして判定する。ファブリックボード処理部602は、ネクストホップエントリ内の対象ネクストホップに対応する出口ポートが、複数の物理ポートがバインディングされた物理ポートグループである場合、物理ポートグループ内の一つの物理ポートが配置されたI/OボードをMACエントリ内の出口ポートに関連付けられたI/Oボードとして判定する。
本発明のいくつかの実施例によれば、VLANからVXLANにパケットを転送するための装置のハードウェア構造も示されている。この装置はゲートウェイとして使用されるVXLANスイッチである。図7に示すように、VXLANスイッチのハードウェア構成では、I/Oボード70およびファブリックボード71が含まれる。
I/Oボード70は、第1プロセッサ701(例えば、CPU)と第1非一時的記憶装置702とを含む。
第1非一時的記憶装置702は、第1プロセッサ701によって実行可能なI/Oボード処理指令が含まれたコンピュータ読み取り可能な指令を格納することができる。
第1プロセッサ701は、第1非一時的記憶部702に記憶されたI/Oボード処理指令を読み出して実行することにより、図6に示すI/Oボード処理部の機能を実現することができる。
ファブリックボード71は、第2プロセッサ711(例えば、CPU)と、第2非一時的記憶装置712とを含む。
第2非一時的記憶装置712は、第2プロセッサ711によって実行可能なファブリックボード処理指令が含まれたコンピュータ読み取り可能な指令を格納することができる。
第2プロセッサ711は、第2非一時的記憶装置712に記憶されたファブリックボード処理指令を読み出して実行することにより、図6に示すファブリックボード処理部の機能を実現することができる。
本発明の全体で具体的に記載されているが、本発明の代表的な例は、広範囲で有用性を有し、上記の議論は限定的であると解釈されるべきではなく、本発明の態様の例示的な論議として提供される。
本明細書には、実施例とともに変更例を記載して説明する、本明細書で使用される用語、説明、および図面は、単なる例として説明されるが、これに限定することはない。さまざまな変更は、添付の特許請求の範囲およびそれらの同等物によって定義された本発明の精神および範囲を逸脱することなく行うことが可能である。添付の特許請求の範囲およびそれらの同等物では、全ての用語は、特に明記しない限り最も広く合理的な意味を持つ。

Claims (8)

  1. パケット転送方法であって、
    VXLANスイッチのI/Oボードによって、VLANからパケットを受信し、ローカルのレイヤ3テーブルから前記パケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、レイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合、前記パケットの送信元MACアドレスを前記VXLANスイッチのゲートウェイMACアドレスに変更し、前記パケットの宛先MACアドレスをレイヤ3エントリ内のMACアドレスに変更し、前記変更されたパケットに、第1仮想チップIDである第1宛先チップIDと第1仮想ポートIDである第1宛先ポートIDとを含む第1内部カプセルを付加し、前記第1内部カプセルが付加された前記パケットを前記VXLANスイッチのファブリックボードに送信するステップと、
    前記VXLANスイッチのファブリックボードによって、前記I/Oボードから送信されたパケットを受信し、受信したパケットのレイヤ2転送を実行することを判定するステップとを備え、
    前記判定することは、
    前記受信したパケットの第1内部カプセルにおける前記第1宛先チップIDおよび前記第1宛先ポートIDを判定することと、
    前記第1宛先チップIDが前記第1仮想チップIDであり、かつ前記第1宛先ポートIDが前記第1仮想ポートIDである場合、前記パケットから前記第1内部カプセルを除去することと、
    前記第1内部カプセルを除去した後、前記パケットの前記宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスではない場合、前記パケットのレイヤ2転送を行うことを判定することとを含み、前記方法はさらに、
    ローカルのMACテーブルから前記パケットの前記宛先MACアドレスに対応するMACエントリを検索し、前記MACエントリ内の出口ポートがVXLANトンネルポートである場合、パケットをMACエントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードに送信するステップと、
    MACエントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードによって、前記ファブリックボードから送信されたパケットを受信し、受信したパケットにVXLANカプセルを付加し、前記VXLANカプセルが付加されたパケットをVXLANに転送するステップと、を備えることを特徴するパケット転送方法。
  2. 前記VXLANスイッチのファブリックボードに前記第1内部カプセルが付加された記パケットを送信するステップは、
    前記I/Oボードが一つのファブリックボードに接続される場合、前記I/Oボードがファブリックボードに接続される内部ポートを介して、前記第1内部カプセルが付加されたパケットを送信し、前記I/Oボードが複数のファブリックボードに接続される場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して前記第1内部カプセルが付加されたパケットを送信すること、をえることを特徴とする請求項1に記載のパケット転送方法。
  3. 前記MACエントリ内の出口ポートに関連付けられた、前記VXLANスイッチの前記I/Oボードへ前記パケットを送信するステップは、
    前記パケットに第2内部カプセルを付加することと、
    前記第2内部カプセルが付加されたパケットを、前記MACエントリ内の出口ポートに関連付けられた、前記VXLANスイッチの前記I/Oボードへ送信することと、を備え、
    前記第2内部カプセルは、前記MACエントリ内の出口ポートの情報を含み、
    前記受信したパケットVXLANカプセルを付加し、前記VXLANカプセルが付加されたパケットを前記VXLANに転送するステップは、
    前記パケットの第2内部カプセルから出口ポートの情報を判定し、前記パケットから前記第2内部カプセルを除去し、前記出口ポートの情報に基づいて、ローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索し、前記出口ポートの情報に対応するVNIDを判定し、検索されたVXLANトンネルカプセルエントリと判定したVNIDに基づいて、前記パケットにVXLANカプセルを付加し、前記VXLANトンネルカプセルエントリ内の出口ポートを介して、VXLANカプセルされたパケットを送信することを備える
    ことを特徴とする請求項1に記載のパケット転送方法。
  4. 前記MACエントリ内の前記出口ポートに関連付けられたI/Oボードを判定するステップは、
    前記MACエントリ内の出口ポートに関連付けられたVXLANトンネルに対応してローカルのネクストホップエントリを検索することと、
    ネクストホップエントリに一つのネクストホップが含まれる場合、ネクストホップエントリ内のネクストホップを対象ネクストホップとして判定し、ネクストホップエントリに複数のネクストホップが含まれる場合、複数のネクストホップのうちの一つを対象ネクストホップとして選択することと、
    前記ネクストホップエントリ内の前記対象ネクストホップに対応する出口ポートが単一の物理ポートである場合、前記物理ポートが位置するI/Oボードを前記MACエントリ内の出口ポートに関連付けられたI/Oボードとして判定し、前記ネクストホップエントリ内の前記対象ネクストホップに対応する出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、前記物理ポートグループ内の一つの物理ポートが位置するI/Oボードを前記MACエントリ内の出口ポートに関連付けられたI/Oボードとして判定することと、を備えることを特徴とする請求項1に記載のパケット転送方法。
  5. VXLANスイッチであって、
    前記VXLANスイッチのI/Oボード上に配置され、VLANからパケットを受信し、前記パケットの宛先IPアドレスに対応するレイヤ3エントリをローカルのレイヤ3テーブルから検索し、レイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合、前記パケットの送信元MACアドレスをVXLANスイッチのゲートウェイMACアドレスに変更し、前記パケットの宛先MACアドレスを前記レイヤ3エントリ内のMACアドレスに変更し、前記変更されたパケットに、第1仮想チップIDである第1宛先チップIDと第1仮想ポートIDである第1宛先ポートIDとを含む第1内部カプセルを付加し、前記第1内部カプセルが付加された記パケットを前記VXLANスイッチのファブリックボードに送信し、前記ファブリックボードから送信されたパケットを受信し、受信したパケットにVXLANカプセルを付加し、前記VXLANカプセルが付加されたパケットをVXLANに転送するI/Oボード処理部と、
    前記VXLANスイッチのファブリックボード上に配置され、前記I/Oボードによって送信されたパケットを受信し、前記受信したパケットのレイヤ2転送を実行することを判定し、ローカルのMACテーブルから前記パケットの前記宛先MACアドレスに対応するMACエントリを検索し、前記MACエントリ内の出口ポートがVXLANトンネルポートである場合、前記パケットをMACエントリ内の出口ポートに関連付けられた、前記VXLANスイッチのI/Oボードに送信するファブリックボード処理部と、を備え
    前記ファブリックボード処理部は、
    前記受信したパケットの第1内部カプセルから前記第1宛先チップIDおよび前記第1宛先ポートIDを判定し、前記第1宛先チップIDが前記第1仮想チップIDであり、かつ前記第1宛先ポートIDが前記第1仮想ポートIDである場合、前記パケットから前記第1内部カプセルを除去し、前記第1内部カプセルを除去した後、前記パケットの前記宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスではない場合、前記パケットのレイヤ2転送を行うことを判定することにより、前記第1内部カプセルが付加された前記受信したパケットのレイヤ2転送を実行することを判定することを特徴とするVXLANスイッチ。
  6. 前記I/Oボード処理部は
    記I/Oボードが一つのファブリックボードに接続される場合、前記I/Oボードがファブリックボードに接続される内部ポートを介して、前記第1内部カプセルが付加されたパケットを送信し、前記I/Oボードが複数のファブリックボードに接続される場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して前記第1内部カプセルが付加されたパケットを送信することと、により、前記VXLANスイッチのファブリックボードに前記第1内部カプセルが付加された前記パケットを送信することを特徴とする請求項5に記載のVXLANスイッチ。
  7. 前記ファブリックボード処理部は、
    前記パケットに第2内部カプセルを付加することと、
    前記第2内部カプセルが付加されたパケットを、前記MACエントリ内の出口ポートに関連付けられた、前記VXLANスイッチの前記I/Oボードへ送信することと、により、前記MACエントリ内の出口ポートに関連付けられた、前記VXLANスイッチの前記I/Oボードへ前記パケットを送信し、
    前記第2内部カプセルは、前記MACエントリ内の出口ポートの情報を含み、
    前記I/Oボード処理部は、
    前記パケットの第2内部カプセルから出口ポートの情報を判定し、前記パケットから前記第2内部カプセルを除去し、前記出口ポートの情報に基づいて、ローカルのVXLANトンネルカプセルテーブルからVXLANトンネルカプセルエントリを検索し、前記出口ポートの情報に対応するVNIDを判定し、検索されたVXLANトンネルカプセルエントリと判定したVNIDに基づいて、前記パケットにVXLANカプセルを付加し、前記VXLANトンネルカプセルエントリ内の出口ポートを介して、VXLANカプセルが付加されたパケットを送信することにより、前記受信したパケットにVXLANカプセルを付加し、前記VXLANカプセルが付加されたパケットを前記VXLANに転送する、ことを特徴とする請求項5に記載のVXLANスイッチ。
  8. 前記ファブリックボード処理部は、
    前記MACエントリ内の出口ポートに関連付けられたVXLANトンネルに対応してローカルのネクストホップエントリを検索することと、
    ネクストホップエントリに一つのネクストホップが含まれる場合、ネクストホップエントリ内のネクストホップを対象ネクストホップとして判定し、ネクストホップエントリに複数のネクストホップが含まれる場合、複数のネクストホップのうちの一つを対象ネクストホップとして選択することと、
    前記ネクストホップエントリ内の前記対象ネクストホップに対応する出口ポートが単一の物理ポートである場合、前記物理ポートが位置するI/Oボードを前記MACエントリ内の出口ポートに関連付けられたI/Oボードとして判定し、前記ネクストホップエントリ内の前記対象ネクストホップに対応する出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、前記物理ポートグループ内の一つの物理ポートが位置するI/Oボードを前記MACエントリ内の出口ポートに関連付けられたI/Oボードとして判定することと、により、前記MACエントリ内の前記出口ポートに関連付けられたI/Oボードを判定する、ことを特徴とする請求項5に記載のVXLANスイッチ。
JP2018509961A 2015-05-04 2016-05-04 パケット転送 Active JP6574054B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510222676.XA CN106209638B (zh) 2015-05-04 2015-05-04 从虚拟局域网至虚拟可扩展局域网的报文转发方法和设备
CN201510222676.X 2015-05-04
PCT/CN2016/080957 WO2016177321A1 (en) 2015-05-04 2016-05-04 Packet forwarding

Publications (2)

Publication Number Publication Date
JP2018518925A JP2018518925A (ja) 2018-07-12
JP6574054B2 true JP6574054B2 (ja) 2019-09-11

Family

ID=57218126

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018509961A Active JP6574054B2 (ja) 2015-05-04 2016-05-04 パケット転送

Country Status (5)

Country Link
US (1) US10313154B2 (ja)
EP (1) EP3292661B1 (ja)
JP (1) JP6574054B2 (ja)
CN (1) CN106209638B (ja)
WO (1) WO2016177321A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10038632B2 (en) * 2015-07-23 2018-07-31 Netscout Systems, Inc. AIA enhancements to support L2 connected networks
CN107659484B (zh) * 2017-10-13 2020-08-21 锐捷网络股份有限公司 从vlan网络接入vxlan网络的方法、装置及系统
CN109995636B (zh) * 2017-12-31 2021-06-04 中国移动通信集团江西有限公司 混合组网方法、装置、系统、设备及介质
CN109120532A (zh) * 2018-11-12 2019-01-01 盛科网络(苏州)有限公司 一种精确控制mac表项数量的芯片实现方法
CN111628921B (zh) * 2019-02-27 2021-07-20 华为技术有限公司 一种报文的处理方法、报文转发装置以及报文处理装置
CN112532756B (zh) * 2019-09-17 2023-10-24 华为技术有限公司 接口扩展方法、装置和系统
US11902166B2 (en) * 2020-08-04 2024-02-13 Cisco Technology, Inc. Policy based routing in extranet networks
CN115225573A (zh) * 2022-07-18 2022-10-21 中国联合网络通信集团有限公司 表项老化处理方法、流量转发方法、装置、vtep及vxlan

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8804729B1 (en) * 2006-02-16 2014-08-12 Marvell Israel (M.I.S.L.) Ltd. IPv4, IPv6, and ARP spoofing protection method
US8819267B2 (en) 2011-11-16 2014-08-26 Force10 Networks, Inc. Network virtualization without gateway function
US8923149B2 (en) 2012-04-09 2014-12-30 Futurewei Technologies, Inc. L3 gateway for VXLAN
US8934501B2 (en) 2012-06-11 2015-01-13 Avaya Inc. Bidirectional translation of network edge virtualization encapsulation to core network virtualization encapsulation
US9210079B2 (en) 2012-08-14 2015-12-08 Vmware, Inc. Method and system for virtual and physical network integration
CN103227757B (zh) * 2012-08-31 2016-12-28 杭州华三通信技术有限公司 一种报文转发方法及设备
US9036639B2 (en) 2012-11-29 2015-05-19 Futurewei Technologies, Inc. System and method for VXLAN inter-domain communications
CN103095546B (zh) * 2013-01-28 2015-10-07 华为技术有限公司 一种处理报文的方法、装置及数据中心网络
CN103200069B (zh) * 2013-03-29 2016-01-27 华为技术有限公司 一种报文处理的方法和设备
CN104283817B (zh) 2013-07-03 2017-10-27 新华三技术有限公司 用于实现交换线卡与逻辑线卡互通的方法及报文转发设备
US9374323B2 (en) * 2013-07-08 2016-06-21 Futurewei Technologies, Inc. Communication between endpoints in different VXLAN networks
CN104348726B (zh) * 2013-08-02 2018-12-11 新华三技术有限公司 报文转发方法和装置
CN104378297B (zh) * 2013-08-15 2018-01-16 新华三技术有限公司 一种报文转发方法及设备
JP6156737B2 (ja) 2013-08-19 2017-07-05 APRESIA Systems株式会社 ネットワーク中継システムおよびスイッチ装置
WO2015180084A1 (zh) * 2014-05-29 2015-12-03 华为技术有限公司 一种报文转发方法和VxLAN网关
CN104158718B (zh) 2014-08-25 2017-06-13 新华三技术有限公司 一种报文处理方法和装置
CN104378300B (zh) * 2014-11-27 2018-04-03 盛科网络(苏州)有限公司 一种在芯片中实现Vxlan二层转发表的处理方法

Also Published As

Publication number Publication date
JP2018518925A (ja) 2018-07-12
CN106209638A (zh) 2016-12-07
CN106209638B (zh) 2019-07-12
US20180123828A1 (en) 2018-05-03
EP3292661A4 (en) 2018-03-14
EP3292661A1 (en) 2018-03-14
WO2016177321A1 (en) 2016-11-10
US10313154B2 (en) 2019-06-04
EP3292661B1 (en) 2019-08-14

Similar Documents

Publication Publication Date Title
JP6574054B2 (ja) パケット転送
JP6581277B2 (ja) データパケット転送
JP6488426B2 (ja) マルチキャストデータパケット転送
JP6437693B2 (ja) マルチキャストデータパケット転送
JP6529660B2 (ja) マルチキャストデータパケット転送
JP6437692B2 (ja) パケット転送
JPWO2014136864A1 (ja) パケット書換装置、制御装置、通信システム、パケット送信方法及びプログラム
JP6437694B2 (ja) パケット転送
US10177935B2 (en) Data transfer system, data transfer server, data transfer method, and program recording medium

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171110

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180911

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181210

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190416

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190712

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190806

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190814

R150 Certificate of patent or registration of utility model

Ref document number: 6574054

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250