JP6437692B2 - パケット転送 - Google Patents
パケット転送 Download PDFInfo
- Publication number
- JP6437692B2 JP6437692B2 JP2018509957A JP2018509957A JP6437692B2 JP 6437692 B2 JP6437692 B2 JP 6437692B2 JP 2018509957 A JP2018509957 A JP 2018509957A JP 2018509957 A JP2018509957 A JP 2018509957A JP 6437692 B2 JP6437692 B2 JP 6437692B2
- Authority
- JP
- Japan
- Prior art keywords
- packet
- port
- board
- layer
- entry
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004744 fabric Substances 0.000 claims description 109
- 210000002425 internal capsule Anatomy 0.000 claims description 70
- 239000002775 capsule Substances 0.000 claims description 51
- 238000000034 method Methods 0.000 claims description 43
- 230000006870 function Effects 0.000 description 20
- 238000010586 diagram Methods 0.000 description 4
- 230000006855 networking Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/70—Virtual switches
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/25—Routing or path finding in a switch fabric
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/407—Bus networks with decentralised control
- H04L12/413—Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/46—Interconnection of networks
- H04L12/4633—Interconnection of networks using encapsulation techniques, e.g. tunneling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/46—Interconnection of networks
- H04L12/4641—Virtual LANs, VLANs, e.g. virtual private networks [VPN]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/74—Address processing for routing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L61/00—Network arrangements, protocols or services for addressing or naming
- H04L61/50—Address allocation
- H04L61/5007—Internet protocol [IP] addresses
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/66—Arrangements for connecting between networks having differing types of switching systems, e.g. gateways
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2101/00—Indexing scheme associated with group H04L61/00
- H04L2101/60—Types of network addresses
- H04L2101/618—Details of network addresses
- H04L2101/622—Layer-2 addresses, e.g. medium access control [MAC] addresses
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/66—Layer 2 routing, e.g. in Ethernet based MAN's
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/325—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the network layer [OSI layer 3], e.g. X.25
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
ゲートウェイVXLANスイッチのファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。エントリ機能は、メインボードによって配布されたエントリを受信して保存する機能や、エントリ検索機能などを含む。例えば、ファブリックボードによって用いられるチップは、ゲートウェイVXLANスイッチのI/Oボードに用いられたスイッチチップであってもよい。
第2内部カプセルは、第2宛先チップIDおよび第2宛先ポートIDを含む。第2宛先チップIDは、対応するI/Oボードでパケットを転送するためのチップのIDである。対応するI/Oボードで一つのチップが配置される場合、第2宛先チップIDは、このチップのIDである。対応するI/Oボードで複数のチップが配置される場合、複数のチップのうちの一つは、パケットを転送するために予め割り当てられる。第2宛先チップIDは、この割り当てられたチップのIDである。第2宛先ポートIDは、ステップb1で記載した対象出口ポートのIDである。
図4は、本開示のいくつかの実施例に係るVXLANからVLANへパケットを転送するためのネットワーキング構造を示す図である。図4に示すように、物理マシン(PM)1〜PM5は、VLAN内のデバイスであり、仮想マシン(VM)1〜VM5はVXLAN内のデバイスである。ゲートウェイVXLANスイッチは、VLANとVXLANとの間に接続され、メインボード、I/Oボード、およびファブリックボードを含む。メインボードは図4に示されていない。ファブリックボードは、転送機能およびさまざまなエントリ機能を備えたチップを使用する。ファブリックボードによって使用されるチップは、I/Oボードによって使用されるチップと同一である。図4は、VXLANスイッチの3つのI/Oボードを示す。
Claims (10)
- パケット転送方法であって、
VXLANスイッチのI/Oボードによって、VXLANカプセルが付加されたパケットを受信し、前記VXLANカプセルが付加されたパケットから前記VXLANカプセルを除去し、前記パケットのレイヤ3転送を行うことを判定し、前記VXLANスイッチのファブリックボードに前記パケットを送信するステップと、
前記VXLANスイッチのファブリックボードによって、前記I/Oボードから送信されたパケットを受信し、受信したパケットのレイヤ3転送を実行することを判定し、ローカルのレイヤ3テーブルから前記パケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、前記パケットの送信元MACアドレスを前記VXLANスイッチのゲートウェイMACアドレスに変更し、前記パケットの宛先MACアドレスをレイヤ3エントリ内の宛先MACアドレスに変更し、前記レイヤ3エントリ内の出口ポートがVLANポートである場合、変更されたパケットを、レイヤ3エントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードに送信するステップと、
レイヤ3エントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードによって、前記ファブリックボードから送信されたパケットを受信し、レイヤ3エントリ内の出口ポートを介して、前記パケットをVLANに転送するステップと、を備えることを特徴とするパケット転送方法。 - 前記VXLANカプセルが付加されたパケットから前記VXLANカプセルを除去する前に、前記VXLANスイッチのI/Oボードが前記パケットのVXLANカプセルのヘッダからVNIDを識別するステップをさらに備え、
VXLANカプセルを除去した後、前記VXLANスイッチのI/Oボードによって、パケットのレイヤ3転送を行うことを判定するステップは、前記VXLANカプセルを除去した後、前記パケットの宛先MACアドレスとVNIDに対応するMACエントリをローカルのMACテーブルから検索し、前記MACエントリが検索され、かつ前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスである場合に、前記VXLANカプセルを除去した後、前記パケットのレイヤ3転送を行うことを判定することを備えることを特徴とする請求項1に記載のパケット転送方法。 - 前記VXLANスイッチのファブリックボードに前記パケットを送信するステップは、
前記パケットに第1内部カプセルを付加し、前記第1内部カプセルは、第1仮想チップIDである第1宛先チップIDと第1の仮想ポートIDである第1宛先ポートIDとを含むことと、
前記I/Oボードが一つのファブリックボードに接続されている場合、前記I/Oボードがファブリックボードに接続される内部ポートを介して、前記第1内部カプセルが付加されたパケットを送信し、前記I/Oボードが複数のファブリックボードに接続されている場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して、前記第1内部カプセルが付加されたパケットを送信することと、を備え、
ファブリックボードが受信されたパケットのレイヤ3転送を実行することを判定するステップは、
前記受信したパケットの第1内部カプセルのヘッダから前記第1宛先チップIDおよび前記第1宛先ポートIDを判定することと、
前記第1宛先チップIDが第1仮想チップIDであり、かつ第1宛先ポートIDが第1仮想ポートIDである場合、前記第1内部カプセルが付加されたパケットから前記第1内部カプセルを除去することと、
前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスであると判定した場合、前記パケットのレイヤ3転送を実行することを判定することと、を備えることを特徴とする請求項1に記載のパケット転送方法。 - 前記レイヤ3エントリ内の出口ポートに関連付けられた、前記VXLANスイッチのI/Oボードに前記変更されたパケットを送信するステップは、
前記レイヤ3エントリ内の出口ポートに応じて、対象出口ポートを判定することと、
前記対象出口ポートが位置するI/Oボードを前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードとして判定することと、
前記変更されたパケットに第2内部カプセルを付加すること、および第2内部カプセルが付加されたパケットを前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードに送信することと、を備え、
前記第2内部カプセルは、第2宛先チップID、および第2宛先ポートIDを含み、前記第2宛先チップIDは、前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードでパケットを転送するためのチップのIDであり、第2宛先ポートIDは対象出口ポートのIDであり、
前記レイヤ3エントリ内の出口ポートを介して前記パケットを前記VLANに転送するステップは、
前記パケットの第2内部カプセルのヘッダの前記第2宛先チップIDおよび前記第2宛先ポートIDを判定することと、
前記第2宛先チップIDが、前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードでパケットを転送するためのチップのIDであり、かつ前記第2宛先ポートIDが前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードに接続した物理ポートのIDである場合、前記パケットから第2内部カプセルを除去することと、
第2宛先ポートIDに対応する物理ポートを介して前記パケットをVLANに送信することと、を備えることを特徴とする請求項1に記載のパケット転送方法。 - 前記レイヤ3エントリ内の出口ポートに対応する対象出口ポートを判定するステップは、
前記レイヤ3エントリ内の出口ポートが単一の物理ポートである場合、前記物理ポートが前記対象出口ポートとして判定することと、
前記レイヤ3エントリ内の出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、前記物理ポートグループ内の一つの物理ポートが前記対象出口ポートとして判定することと、を備えることを特徴とする請求項4に記載のパケット転送方法。 - VXLANスイッチであって、
前記VXLANスイッチのI/Oボード上に位置し、第1VXLANカプセルが付加されたパケットを受信し、前記第1VXLANカプセルが付加されたパケットから前記第1VXLANカプセルを除去し、前記パケットのレイヤ3転送を行うことを判定し、前記VXLANスイッチのファブリックボードに前記パケットを送信し、前記ファブリックボードによって送信されたパケットを受信し、前記ファブリックボードによって検索されたレイヤ3エントリ内の出口ポートを介して、前記パケットをVLANに転送するI/Oボード処理部と、
前記VXLANスイッチのファブリックボード上に位置し、前記I/Oボードによって送信されたパケットを受信し、前記受信したパケットのレイヤ3転送を実行することを判定し、ローカルのレイヤ3テーブルから前記パケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、前記パケットの送信元MACアドレスを前記VXLANスイッチのゲートウェイMACアドレスに変更し、前記パケットの宛先MACアドレスをレイヤ3エントリ内の宛先MACアドレスに変更し、前記レイヤ3エントリ内の出口ポートがVLANポートである場合、変更されたパケットを、レイヤ3エントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードに送信するファブリックボード処理部と、を備えることを特徴とするVXLANスイッチ。 - 前記I/Oボード処理部501は、前記第1VXLANカプセルが付加されたパケットから前記VXLANカプセルを除去する前に、前記パケットのVXLANカプセルのヘッダからVNIDをさらに識別し、
前記I/Oボード処理部は、前記パケットの宛先MACアドレスと前記VNIDに対応するMACエントリをローカルのMACテーブルから検索し、前記MACエントリが検索され、かつ前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスである場合に、前記パケットのレイヤ3転送を行うことを判定すること、により、前記パケットのレイヤ3転送を行う、ことを特徴する請求項6に記載のVXLANスイッチ。 - 前記I/Oボード処理部は、
第1VXLANカプセルを除去した後、前記パケットを第1内部カプセルを付加することと、
I/Oボードが一つのファブリックボードに接続されている場合、I/Oボードがファブリックボードに接続される内部ポートを介して、前記第1内部カプセルが付加されたパケットを送信し、I/Oボードが複数のファブリックボードに接続されている場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して前記第1内部カプセルが付加されたパケットを送信することとにより、前記VXLANスイッチのファブリックボードに前記パケットを送信し、
前記第1内部カプセルが第1仮想チップIDである第1宛先チップIDと第1の仮想ポートIDである第1宛先ポートIDとを含み、
前記ファブリックボード処理部は、
前記受信したパケットの第1内部カプセルのヘッダから前記第1宛先チップIDおよび前記第1宛先ポートIDを判定することと、
前記第1宛先チップIDが第1仮想チップIDであり、かつ第1宛先ポートIDが第1仮想ポートIDである場合、前記第1内部カプセルが付加されたパケットから前記第1内部カプセルを除去することと、
前記第1内部カプセルを除去した後、前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスであると判定した場合、前記パケットのレイヤ3転送を行うことを判定することとにより、受信したパケットのレイヤ3転送を実行することを判定する、ことを特徴とする請求項6に記載のVXLANスイッチ。 - 前記ファブリックボード処理部は、
前記レイヤ3エントリ内の出口ポートに応じて、対象出口ポートを判定することと、
前記対象出口ポートが位置するI/Oボードを、前記レイヤ3エントリ内の出口ポートに関連付けられた前記I/Oボードとして判定することと、
前記変更されたパケットを第2内部カプセルを付加すること、および第2内部カプセルが付加されたパケットを前記レイヤ3エントリ内の出口ポートに関連付けられた前記I/Oボードに送信することとにより、前記レイヤ3エントリ内の出口ポートに関連付けられた、前記VXLANスイッチのI/Oボードに前記変更されたパケットを送信し、
前記第2内部カプセルは、第2宛先チップID、および第2宛先ポートIDを含み、前記第2宛先チップIDは、前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードでパケットを転送するチップのIDであり、第2宛先ポートIDは対象出口ポートのIDであり、
前記I/Oボード処理部は、
前記パケットの第2内部カプセルのヘッダの前記第2宛先チップIDおよび前記第2宛先ポートIDを判定することと、
前記第2宛先チップIDが、前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードでパケットを転送するためのチップのIDであり、かつ前記第2宛先ポートIDが前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードに接続した物理ポートのIDである場合、前記パケットから第2内部カプセルを除去することと、
第2宛先ポートIDに対応する物理ポートを介して前記パケットをVLANに送信することとにより、前記レイヤ3エントリ内の出口ポートを介して前記パケットを前記VLANに転送することを特徴とする請求項6に記載のVXLANスイッチ。 - 前記レイヤ3エントリ内の出口ポートに対応する対象出口ポートを判定するステップは、
前記レイヤ3エントリ内の出口ポートが単一の物理ポートである場合、前記物理ポートが前記対象出口ポートとして判定し、前記レイヤ3エントリ内の出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、前記物理ポートグループ内の一つの物理ポートが前記対象出口ポートとして判定することと、を備えることを特徴とする請求項6に記載のVXLANスイッチ。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510220901.6A CN106209637B (zh) | 2015-05-04 | 2015-05-04 | 从虚拟可扩展局域网至虚拟局域网的报文转发方法和设备 |
CN201510220901.6 | 2015-05-04 | ||
PCT/CN2016/080932 WO2016177314A1 (en) | 2015-05-04 | 2016-05-04 | Packet forwarding |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018515050A JP2018515050A (ja) | 2018-06-07 |
JP6437692B2 true JP6437692B2 (ja) | 2018-12-12 |
Family
ID=57218487
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018509957A Active JP6437692B2 (ja) | 2015-05-04 | 2016-05-04 | パケット転送 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10313275B2 (ja) |
EP (1) | EP3292663B1 (ja) |
JP (1) | JP6437692B2 (ja) |
CN (1) | CN106209637B (ja) |
WO (1) | WO2016177314A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108768817B (zh) * | 2018-05-22 | 2020-07-28 | 腾讯科技(深圳)有限公司 | 一种虚拟化网络组网系统、数据包发送方法 |
CN108989172A (zh) * | 2018-06-21 | 2018-12-11 | 郑州云海信息技术有限公司 | 一种以太网与infiniband网络互连方法及系统 |
US20210092103A1 (en) * | 2018-10-02 | 2021-03-25 | Arista Networks, Inc. | In-line encryption of network data |
SE1950056A1 (en) | 2019-01-17 | 2020-07-18 | Telia Co Ab | Methods and apparatuses for switching frames in a network topology |
CN111628921B (zh) * | 2019-02-27 | 2021-07-20 | 华为技术有限公司 | 一种报文的处理方法、报文转发装置以及报文处理装置 |
CN113098954B (zh) * | 2021-03-30 | 2022-10-25 | 平安科技(深圳)有限公司 | 报文转发方法、装置、计算机设备和存储介质 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2387181A1 (en) * | 2010-05-11 | 2011-11-16 | Intune Networks Limited | Control layer for multistage optical burst switching system and method |
US8819267B2 (en) | 2011-11-16 | 2014-08-26 | Force10 Networks, Inc. | Network virtualization without gateway function |
US8923149B2 (en) | 2012-04-09 | 2014-12-30 | Futurewei Technologies, Inc. | L3 gateway for VXLAN |
US8934501B2 (en) * | 2012-06-11 | 2015-01-13 | Avaya Inc. | Bidirectional translation of network edge virtualization encapsulation to core network virtualization encapsulation |
US9210079B2 (en) * | 2012-08-14 | 2015-12-08 | Vmware, Inc. | Method and system for virtual and physical network integration |
CN103227843B (zh) | 2012-08-31 | 2016-05-04 | 杭州华三通信技术有限公司 | 一种物理链路地址管理方法及装置 |
US9036639B2 (en) | 2012-11-29 | 2015-05-19 | Futurewei Technologies, Inc. | System and method for VXLAN inter-domain communications |
JP6024474B2 (ja) * | 2013-01-23 | 2016-11-16 | 富士通株式会社 | マルチテナントシステム、管理装置、管理プログラム、およびマルチテナントシステムの制御方法 |
CN103095546B (zh) * | 2013-01-28 | 2015-10-07 | 华为技术有限公司 | 一种处理报文的方法、装置及数据中心网络 |
CN103200069B (zh) | 2013-03-29 | 2016-01-27 | 华为技术有限公司 | 一种报文处理的方法和设备 |
CN104283817B (zh) | 2013-07-03 | 2017-10-27 | 新华三技术有限公司 | 用于实现交换线卡与逻辑线卡互通的方法及报文转发设备 |
US9374323B2 (en) * | 2013-07-08 | 2016-06-21 | Futurewei Technologies, Inc. | Communication between endpoints in different VXLAN networks |
JP6156737B2 (ja) * | 2013-08-19 | 2017-07-05 | APRESIA Systems株式会社 | ネットワーク中継システムおよびスイッチ装置 |
US9565105B2 (en) * | 2013-09-04 | 2017-02-07 | Cisco Technology, Inc. | Implementation of virtual extensible local area network (VXLAN) in top-of-rack switches in a network environment |
WO2015180084A1 (zh) * | 2014-05-29 | 2015-12-03 | 华为技术有限公司 | 一种报文转发方法和VxLAN网关 |
CN104158718B (zh) * | 2014-08-25 | 2017-06-13 | 新华三技术有限公司 | 一种报文处理方法和装置 |
JP6446986B2 (ja) * | 2014-10-14 | 2019-01-09 | 富士通株式会社 | 情報処理システム、制御装置、制御装置の制御プログラム、およびスイッチ装置 |
CN104378300B (zh) | 2014-11-27 | 2018-04-03 | 盛科网络(苏州)有限公司 | 一种在芯片中实现Vxlan二层转发表的处理方法 |
-
2015
- 2015-05-04 CN CN201510220901.6A patent/CN106209637B/zh active Active
-
2016
- 2016-05-04 JP JP2018509957A patent/JP6437692B2/ja active Active
- 2016-05-04 WO PCT/CN2016/080932 patent/WO2016177314A1/en active Application Filing
- 2016-05-04 US US15/567,887 patent/US10313275B2/en active Active
- 2016-05-04 EP EP16789308.0A patent/EP3292663B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
WO2016177314A1 (en) | 2016-11-10 |
EP3292663A4 (en) | 2018-03-14 |
US10313275B2 (en) | 2019-06-04 |
EP3292663A1 (en) | 2018-03-14 |
CN106209637A (zh) | 2016-12-07 |
EP3292663B1 (en) | 2020-11-18 |
CN106209637B (zh) | 2019-07-05 |
JP2018515050A (ja) | 2018-06-07 |
US20180091446A1 (en) | 2018-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6574054B2 (ja) | パケット転送 | |
JP6437692B2 (ja) | パケット転送 | |
JP6581277B2 (ja) | データパケット転送 | |
KR101478475B1 (ko) | 컴퓨터 시스템 및 컴퓨터 시스템에 있어서의 통신 방법 | |
JP6437693B2 (ja) | マルチキャストデータパケット転送 | |
JP6529660B2 (ja) | マルチキャストデータパケット転送 | |
JP6488426B2 (ja) | マルチキャストデータパケット転送 | |
WO2016082739A1 (en) | Layer-3 forwarding in vxlan | |
JP6437694B2 (ja) | パケット転送 | |
US20180109401A1 (en) | Data transfer system, data transfer server, data transfer method, and program recording medium |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20181022 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181106 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181114 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6437692 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |