JP6437692B2 - パケット転送 - Google Patents

パケット転送 Download PDF

Info

Publication number
JP6437692B2
JP6437692B2 JP2018509957A JP2018509957A JP6437692B2 JP 6437692 B2 JP6437692 B2 JP 6437692B2 JP 2018509957 A JP2018509957 A JP 2018509957A JP 2018509957 A JP2018509957 A JP 2018509957A JP 6437692 B2 JP6437692 B2 JP 6437692B2
Authority
JP
Japan
Prior art keywords
packet
port
board
layer
entry
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018509957A
Other languages
English (en)
Other versions
JP2018515050A (ja
Inventor
ジャン,ヤン
クアン,リン
ワン,ミンフイ
ジャン,ホンユアン
フ,ハイ
ウェン,グアンリャン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Publication of JP2018515050A publication Critical patent/JP2018515050A/ja
Application granted granted Critical
Publication of JP6437692B2 publication Critical patent/JP6437692B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/70Virtual switches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4633Interconnection of networks using encapsulation techniques, e.g. tunneling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4641Virtual LANs, VLANs, e.g. virtual private networks [VPN]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/74Address processing for routing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • H04L61/5007Internet protocol [IP] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/66Arrangements for connecting between networks having differing types of switching systems, e.g. gateways
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/618Details of network addresses
    • H04L2101/622Layer-2 addresses, e.g. medium access control [MAC] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/66Layer 2 routing, e.g. in Ethernet based MAN's
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/325Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the network layer [OSI layer 3], e.g. X.25

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

VXLAN(Virtual eXtensible Local Area Network)は、IP(Internet Protocol)ネットワークに基づいて、「MAC in UDP」カプセルを採用するレイヤ2VPN(Virtual Private Network)技術である。VXLANは、サービスプロバイダまたは企業IPネットワークに基づいて、分散した物理的なサイトの間でレイヤ2相互接続を実行し、異なるテナントに対してサービス分離を提供することができる。VXLANは、データセンターネットワークに適用することができる。
本開示のいくつかの実施例に係るVXLANからVLANへのパケットの転送方法を示すフローチャートである。 本開示のいくつかの実施例に係るI/Oボードによってファブリックボードにパケットを送信する方法を示すフローチャートである。 本開示のいくつかの実施例に係るファブリックボードによって変更されたパケットを対応するI/Oボードに送信する方法を示すフローチャートである。 本開示のいくつかの実施例に係るVXLANからVLANへパケットを転送するためのネットワーキング構造を示す図である。 本開示のいくつかの実施例に係るVXLANからVLANへのパケットを転送する装置の構造を示す図である。 本開示のいくつかの実施例に係るVXLANからVLANへのパケットを転送する装置のハードウェア構造を示す図である。
簡単に例示する目的で、本実施形態は、その実施例を主に参照して記述される。以下の説明では、本実施形態を十分に理解するために具体的かつ詳細に記述されている。しかしながら、本実施形態は、これらの具体的かつ詳細に記載された内容に限定せずに実施可能であることは明らかである。他の実施例では、本実施形態が不必要に不明瞭とならないように、いくつかの方法および構造は詳細に記述していない。本実施形態を通じて、用語「a」および「an」は、特定のエレメントの少なくとも一つを示す。本明細書において、用語「含む」は、それを含むが、それに限定することではないことを意味し、用語「含み」は、それを含んでいるが、それに限定することではないことを意味し、用語「に基づく」は、少なくとも部分的にそれを基づくことを意味する。
スイッチは、フレーム型であり、メインボードと、入出力(I/O)ボードと、ファブリックボードとを備える。メインボードは、プロトコルスタックの計算、転送エントリの配布と制御、および装置の管理を実行するためのボードである。I/Oボードは、データパケットの内部転送や外部転送などのデータパケットの転送を実行するためのボードである。ファブリックボードは、装置内にボードの間およびチップの間でデータパケットおよび制御パケットを転送するためのボードである。ファブリックボード上のチップは、パケット転送機能を有し、異なるI/Oボードの間でパケットを転送することができる。
VXLANスイッチは、スイッチと同様な構造を持ち、メインボードと、I/Oボードと、ファブリックボードとを含む。一例として、二つ以上のI/Oボードが配置されている。
VXLANの適用において、VXLANスイッチは、ファブリックボードがスイッチのファブリックボードと同様に設置される。VXLANスイッチのファブリックボード上のチップは、パケット転送機能を有し、異なるI/Oボードの間でパケットを転送することができる。
本開示のいくつかの実施例では、VXLANスイッチがゲートウェイとして選択される。ゲートウェイとして選択されたVXLANスイッチ(以下、ゲートウェイVXLANスイッチという)は、改善することができる。
ゲートウェイVXLANスイッチは、以下のように改善することができる。
ゲートウェイVXLANスイッチのファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。エントリ機能は、メインボードによって配布されたエントリを受信して保存する機能や、エントリ検索機能などを含む。例えば、ファブリックボードによって用いられるチップは、ゲートウェイVXLANスイッチのI/Oボードに用いられたスイッチチップであってもよい。
ゲートウェイVXLANスイッチのファブリックボードが、転送機能およびエントリ機能を有するチップを使用する場合、ゲートウェイVXLANスイッチに入力したパケットのレイヤ3転送がゲートウェイVXLANスイッチのI/Oボードとファブリックボードとの連携を介して実行できる。以下では、いくつかの実施例および図1を参照してVXLANからVLAN(Virtual Local Area Network)へのパケットの転送方法を説明する。
図1は、本開示のいくつかの実施例に係るVXLANからVLANへのパケットの転送方法を示すフローチャートである。この方法は、ゲートウェイVXLANスイッチに適用できる。ゲートウェイVXLANスイッチのファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。たとえば、ファブリックボードに用いられるチップは、ゲートウェイVXLANスイッチのI/Oボードに用いられるチップと同一であってもよい。これにより、図1に示すように、この方法は、下記のステップ201〜203を含む。
ステップ201において、ゲートウェイVXLANスイッチのI/Oボードは、VXLANカプセルが付加されたパケットを受信し、VXLANカプセルが付加されたパケットからVXLANカプセルを除去し、パケットのレイヤ3転送を行うことを判定し、パケットをゲートウェイVXLANスイッチのファブリックボードに送信する。
ステップ201の例では、ゲートウェイVXLANスイッチのI/Oボードが、VXLANカプセルが付加されたパケットからVXLANカプセルを除去する前に、パケットのVXLANカプセルのヘッダから仮想ネットワークID(VNID)を識別するステップを含む。
ステップ201の例では、ゲートウェイVXLANスイッチのI/Oボードは、識別されたVNIDに応じてパケットのレイヤ3転送を実行することを判定してもよい。識別されたVNIDに応じて、ゲートウェイVXLANスイッチのI/Oボードがパケットのレイヤ3転送の実行を判定するための方法は、以下のように実施される。
ゲートウェイVXLANスイッチのI/Oボードは、VNIDとパケットの宛先MACアドレスに対応するMACエントリをローカルのMACテーブルから検索する。MACエントリが検索され、且つパケットの宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスである場合、ゲートウェイVXLANスイッチのI/Oボードは、パケットのレイヤ3転送を実行することを判定する。
MACエントリが検索されるが、パケットの宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスではない場合、パケットをレイヤ2パケット転送方法によって転送できる。
本開示の一つの実施例では、I/OボードのローカルのMACテーブルは、MACエントリ学習方法に従ってI/Oボードによって学習されるか、またはメインボードに設置されるか、あるいはMACエントリ学習方法に従ってメインボードによって学習され、I/Oボードに配布されてもよい。
ステップ201の例では、VXLANカプセルが除去された後に、I/Oボードからファブリックボードへのパケットの送信を確保するために、I/Oボードはパケットに内部カプセルを付加できる。仮に、この内部カプセルを、第1内部カプセルと呼ぶこととする。ステップ201の例では、図2を参照すると、I/Oボードによるパケットのファブリックボードへの送信方法は、下記のステップa1およびステップa2を含む。
ステップa1において、VXLANカプセルが除去された後、パケットに第1内部カプセルを付加する。
第1内部カプセルは、第1宛先チップID(identity)および第1宛先ポートID(identity)を含む。第1宛先チップIDは第1仮想チップIDであり、第1宛先ポートIDは第1仮想ポートIDである。
本開示の一つの実施例では、第1仮想チップIDは、エントリ検索およびパケット転送を行うことをファブリックボードに指示するための予め設置された仮想チップIDであってもよい。第1仮想ポートIDは、エントリ検索およびパケット転送を行うことをファブリックボードに指示するための予め設置された仮想ポートIDであってもよい。ゲートウェイVXLANスイッチが複数のファブリックボードを含む場合、すべてのファブリックボードには、第1仮想チップIDと第1仮想ポートIDが配置される。
ステップa2において、I/Oボードが一つのファブリックボードに接続されるとき、第1内部カプセルが付加されたパケットは、I/Oボードがファブリックボードに接続される内部ポートを介して送信される。I/Oボードが複数のファブリックボードに接続されるとき、第1内部カプセルが付加されたパケットは、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して送信される。
I/Oボードが複数のファブリックボードに接続される場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートは、内部ポートグループとしてバインディングすることができる。したがって、ステップa2の例では、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して、第1内部カプセルが付加されたパケットを送信するプロセスは、内部ポートグループから一つの内部ポートを選択するステップと、選択された内部ポートを介して、第1内部カプセルが付加されたパケットを送信するステップとを含む。内部ポートグループから一つの内部ポートを選択する方法としては、例えば、内部ポートをランダムに選択する方法や、ハッシュアルゴリズムなどのアルゴリズムで内部ポートを選択する方法などの様々な方法がある。
ステップa1およびステップa2によれば、ゲートウェイVXLANスイッチのI/Oボードは、VXLANカプセルが除去された後にゲートウェイVXLANスイッチのファブリックボードにパケットを送信することができる。
ステップ202において、ゲートウェイVXLANスイッチのファブリックボードは、I/Oボードによって送信されたパケットを受信し、受信したパケットのレイヤ3転送を実行することを判定し、そのパケットの宛先IPアドレスに対応するレイヤ3エントリをローカルのレイヤ3テーブルから検索し、そのパケットの送信元MACアドレスをゲートウェイVXLANスイッチのゲートウェイMACアドレスに変更し、そのパケットの宛先MACアドレスをレイヤ3エントリ内の宛先MACアドレスに変更し、レイヤ3エントリ内の出口ポートがVXLANトンネルポートであるときに、変更されたパケットを、レイヤ3エントリ内の出口ポートに関連付けられた、ゲートウェイVXLANスイッチのI/Oボードに送信する。
本開示の一つの実施例では、レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードは、対応するI/Oボードと呼ばれる。
ステップ201で説明した第1内部カプセルに基づいて、ファブリックボードによる受信したパケットのレイヤ3転送の実行を判定するプロセスは、以下のように実行される。
ファブリックボードは、受信したパケットの第1内部カプセルのヘッダから第1宛先チップIDおよび第1宛先ポートIDを判定する。第1宛先チップIDが第1仮想チップIDであり、第1宛先ポートIDが第1仮想ポートIDである場合、ファブリックボードはパケットから第1内部カプセルを除去する。第1内部カプセルが除去された後、パケットの宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスである場合、ファブリックボードは、受信したパケットのレイヤ3転送を実行することを判定する。
本開示の一つの実施例では、第1宛先チップIDが第1仮想チップIDではなく、かつ/または第1宛先ポートIDが第1仮想ポートIDではないと判定する場合、ファブリックボードは、パケットから第1内部カプセルを除去せず、第1内部カプセルの第1宛先ポートIDに従ってパケットを転送してもよい。
ステップ202の例では、ファブリックボードのローカルのレイヤ3テーブルは、メインボードに配置されてもよく、またはレイヤ3エントリ学習方法に従ってメインボードによって学習され、ファブリックボードに配布されてもよい。一つの実施例として、レイヤ3エントリは、ルーティングエントリであってもよく、宛先IPアドレス、VLAN(Virtual Local Area Network)識別子(ID)、宛先MACアドレス、送信元MACアドレス、出口ポートなどを含んでもよい。レイヤ3エントリに含まれる内容によれば、ステップ202におけるパケットの宛先IPアドレスに対応するレイヤ3エントリは、パケットの宛先IPアドレスを含むレイヤ3エントリである。
本開示の一つの実施例では、VLANポートは、単一の物理ポートであってもよく、複数の物理ポートがバインディングされた物理ポートグループであってもよい。単一の物理ポート、および複数の物理ポートがバインディングされた物理ポートグループは、VLANポートと呼ばれる。
本開示の一つの実施例では、ファブリックボードは、変更したパケットに第2内部カプセルが付加し、第2内部カプセルが付加されたパケットを対応するI/Oボードに送信する。これにより、対応するI/Oボードは、第2内部カプセルが付加されたパケットをVXLANに送信することができる。
ステップ202の例では、図3を参照すると、変更されたパケットを対応するI/Oボードに送信する方法には、下記のステップが含まれる。
ステップb1において、対象出口ポートをレイヤ3エントリ内の出口ポートに応じて判定する。
本開示の一実施例では、対象出口ポートは、レイヤ3エントリ内の出口ポートの種類に応じて判定されてもよい。例えば、レイヤ3エントリ内の出口ポートはVLANポートである。VLANポートが単一の物理ポートである場合、対象出口ポートは、物理ポートとして判定される。VLANポートが複数の物理ポートがバインディングされた物理ポートグループである場合、対象出口ポートは、物理ポートグループ内の一つの物理ポートとして判定される。物理ポートは物理ポートグループから選択されてもよい。物理ポートグループから一つの物理ポートを選択する方法としては、たとえば、一つの物理ポートをランダムに選択する方法や、ハッシュアルゴリズムなどの選択アルゴリズムに従って一つの物理ポートを選択する方法など複数の方法がある。
ステップb2において、対象出口ポートが位置するI/Oボードを対応するI/Oボードとして判定する。
本開示の一実施例では、ステップb1に記載された対象出口ポートに応じて対応するI/Oボードを判定することができる。
ステップb3において、変更されたパケットに第2内部カプセルを付加する。
第2内部カプセルは、第2宛先チップIDおよび第2宛先ポートIDを含む。第2宛先チップIDは、対応するI/Oボードでパケットを転送するためのチップのIDである。対応するI/Oボードで一つのチップが配置される場合、第2宛先チップIDは、このチップのIDである。対応するI/Oボードで複数のチップが配置される場合、複数のチップのうちの一つは、パケットを転送するために予め割り当てられる。第2宛先チップIDは、この割り当てられたチップのIDである。第2宛先ポートIDは、ステップb1で記載した対象出口ポートのIDである。
ステップb4において、第2内部カプセルが付加されたパケットを対応するI/Oボードに送信する。
ステップb1およびステップb4によれば、対応するI/Oボードによってファブリックボードから受信したパケットは、第2内部カプセルが付加されたパケットである。
ステップ203において、ゲートウェイVXLANスイッチの対応するI/Oボードは、ファブリックボードによって送信されたパケットを受信し、レイヤ3エントリ内の出口ポートを介して該パケットをVLANに転送する。
ステップ203の例では、レイヤ3エントリ内の出口ポートを介してVLANにパケットを転送するプロセスは、以下のように実行される。
対応するI/Oボードは、パケットの第2内部カプセルのヘッダから第2宛先チップIDおよび第2宛先ポートIDを判定する。第2宛先チップIDが、I/Oボードでパケットを転送するためのチップのIDであり、第2宛先ポートIDがI/Oボードに接続される物理ポートのIDである場合、パケットが物理ポートを介してI/Oボードによって転送されることを示し、対応するI/Oボードは、パケットから第2内部カプセルを除去し、第2宛先ポートIDに対応する物理ポートを介してパケットをVLANに送信する。
本開示の一つの実施例では、I/Oボードのローカルのカプセルエントリは、I/Oボード上に予め配置されてもよい。
本開示の一つの実施例では、ゲートウェイVXLANスイッチのファブリックボードは、たとえば、転送機能と様々なエントリ機能を有するチップを使用する。例えば、I/Oボードによって使用されるものと同一である。したがって、ゲートウェイVXLANスイッチがI/Oボードを介してVXLANカプセルが付加されたパケットを受信すると、VXLANカプセルが付加されたパケットからVXLANカプセルを除去する。VXLANカプセルを除去した後、パケットのレイヤ3転送を実行すると判定すると、そのパケットはゲートウェイVXLANスイッチのファブリックボードに送信される。その後、ファブリックボードのローカルのレイヤ3テーブルからパケットの宛先IPアドレスに対応するレイヤ3エントリが検索される。レイヤ3エントリ内の出口ポートがVXLANトンネルポートである場合、レイヤ3エントリ内の出口ポートに関連付けられる、ゲートウェイVXLANスイッチのI/Oボードは、変更されたパケットをVLANに送信する。したがって、ゲートウェイVXLANスイッチは、レイヤ3ゲートウェイ機能を有するVXLANが実現され、パケットをVXLANからVLANに転送のプロセス全体が実行される。これにより、任意の帯域幅資源が無駄にならず、パケットのワイヤスピード転送が実現することができる。
以下、一例を参照して図1に示すフローチャートを説明する。
図4は、本開示のいくつかの実施例に係るVXLANからVLANへパケットを転送するためのネットワーキング構造を示す図である。図4に示すように、物理マシン(PM)1〜PM5は、VLAN内のデバイスであり、仮想マシン(VM)1〜VM5はVXLAN内のデバイスである。ゲートウェイVXLANスイッチは、VLANとVXLANとの間に接続され、メインボード、I/Oボード、およびファブリックボードを含む。メインボードは図4に示されていない。ファブリックボードは、転送機能およびさまざまなエントリ機能を備えたチップを使用する。ファブリックボードによって使用されるチップは、I/Oボードによって使用されるチップと同一である。図4は、VXLANスイッチの3つのI/Oボードを示す。
VXLANからVLANへパケットを転送するプロセスを説明する。ここでは、VM1がPM1をアクセスすると想定する。
ゲートウェイVXLANスイッチのI/Oボード1は、ローカルのポート(例えば、図4のポート10)を介してVXLANのVM1からパケットを受信する。ここでは、I/Oボードで受信したパケットをパケット0と呼ぶ。パケット0には、VXLANに対応するVXLANカプセルを付加する。VXLANカプセルには、VXLANのVNID100と、VXLANに対応するVXLAN外層ヘッダが含まれる。図4に示すパケット0のVXLAN外層ヘッダは、外側ETHカプセルを含む。外側ETHカプセルは、外側送信元MACアドレス、外側宛先MACアドレス、外側送信元IPアドレスおよび外側宛先IPアドレスを含む。図4は、VXLANカプセルが付加されたパケットの構造を示す。
I/Oボード1は、VXLANカプセルからVNID100を取得し、パケット0からVXLANカプセルを除去する。ここでは、VXLANカプセルが除去されたパケット0をパケット1と呼ぶ。
I/Oボード1は、パケット1の宛先MACアドレスと取得されたVNID100に対応するMACエントリをローカルのMACテーブルから検索する。MACエントリが検索され、パケット1の宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスである場合、I/Oボード1は、パケット1のレイヤ3転送を実行すると判定する。
I/Oボード1は、パケット1に第1内部カプセルを付加する。第1内部カプセルにおける第1宛先チップIDは、第1仮想チップID(例えば、図4に示すチップ01)であり、第1内部カプセルにおける第1宛先ポートIDは、第1仮想ポートID(例えば、図4に示すポート1)である。ここで、第1内部カプセルが付加されたパケット1は、パケット2と呼ばれる。
I/Oボード1は、図4に示すように、内部ポート11、内部ポート12及び内部ポート13がバインディングされた内部ポートグループを介して各ファブリックボードに接続されている。I/Oボード1は、内部ポートグループから選択された一つの内部ポート(例えば、図4に示す内部ポート11)を介して、パケット2をファブリックボード1に送信する。I/Oボード1による内部ポートの選択方法は、予め設定されていてもよい。例えば、I/Oボード1は、パケット2の宛先IPアドレスに対してハッシュアルゴリズムに従ってハッシュ演算を行うことができ、ハッシュ演算結果に対応する番号を有する内部ポートを選択する。
ファブリックボード1は、パケット2を受信し、パケット2の第1内部カプセルのヘッダから第1宛先チップIDおよび第1宛先ポートIDがそれぞれチップ01およびポート1であって、且つ第1仮想チップIDおよび第1仮想ポートIDであると判定し、パケット2から第1内部カプセルを除去する。この場合、パケット1が復元される。
ファブリックボード1は、パケット1の宛先MACアドレスを識別し、パケット1の宛先MACアドレスがゲートウェイVXLANスイッチのゲートウェイMACアドレスであると発見し、パケット1のレイヤ3転送を実行すると判定する。
ファブリックボード1は、パケット1の宛先IPアドレスに対応するレイヤ3エントリをローカルのレイヤ3テーブルから検索し、検索されたレイヤ3エントリ内の出口ポートがVLANポートであることを発見する。ファブリックボード1は、パケット1の送信元MACアドレスをゲートウェイVXLANスイッチのゲートウェイMACアドレスに変更し、パケット1の宛先MACアドレスを検索されたレイヤ3エントリの宛先MACアドレスに変更する。図4において、検索されたレイヤ3エントリの宛先MACアドレスは、PM1のMACアドレスである。ここで、送信元MACアドレスと宛先MACアドレスとが変更されたパケット1はパケット3と呼ばれる。
ファブリックボード1は、検索されたレイヤ3エントリ内の出口ポートが複数の物理ポートをバインディングした物理ポートグループであると発見し、物理ポートグループ内の一つが位置するI/Oボードを対応するI/Oボードとして選択する。検索されたレイヤ3エントリ内の出口ポートが単一の物理ポートである場合、ファブリックボード1は、単一の物理ポートが位置するI/Oボードを対応するI/Oボードとして選択する。ここでは、単一の物理ポートが位置するI/OボードがI/Oボード2であると想定する。
ファブリックボード1は、パケット3に第2内部カプセルを付加する。ここで、第2内部カプセルが付加されたパケット3は、パケット4と呼ばれる。第2内部カプセルは、第2宛先チップIDと、第2宛先ポートIDとを含む。第2宛先チップIDは、I/Oボード2でパケットを転送するためのチップのIDである。図4において、このチップのIDはチップ02である。第2宛先ポートIDは、対象出口ポートである。図4では、対象出口ポートは、ポート20である。
ファブリックボード1は、ファブリックボード1がI/Oボード2に接続される内部ポートを介して、パケット4をI/Oボード2に送信する。
I/Oボード2は、ファブリックボード1によって送信されたパケット4を受信し、パケット4の第2内部カプセルのヘッダから第2宛先チップIDおよび第2宛先ポートIDを判定する。第2宛先チップIDが、I/Oボード2でパケットを転送するためのチップ(例えばチップ02)のIDであり、且つ第2宛先ポートIDがI/Oボード2に接続された物理ポート(たとえば、ポート20)のIDである場合、I/Oボード2は、パケット4から第2内部カプセルを除去する。この場合、パケット3が復元される。
I/Oボード2は、第2宛先ポートID(たとえば、ポート20)に対応する出口ポートを介してパケット3を送信する。
PM1は、VXLANのVM1によって送信されたパケットを受信することができる。したがって、パケットは、ゲートウェイVXLANスイッチを介してVXLANからVLANに転送することができる。
VXLANからVLANにパケットを転送する装置は、以下の実施例を参照して説明される。
図5は、本開示のいくつかの実施例に係るVXLANからVLANにパケットを転送する装置の構造を示す図である。この装置は、ゲートウェイとして使用されるVXLANスイッチである。VXLANスイッチには、I/Oボードとファブリックボードが含まれている。I/Oボードの数とファブリックボードの数はいずれも1以上である。ファブリックボードは、転送機能とさまざまなエントリ機能を備えたチップを使用する。図5に示すように、VXLANスイッチは、I/Oボード処理部501とファブリックボード処理部502とをさらに備える。
I/Oボード処理部501は、VXLANスイッチのI/Oボード上に位置し、第1VXLANカプセルが付加されたパケットを受信し、第1VXLANカプセルが付加されたパケットから第1VXLANカプセルを除去し、パケットのレイヤ3転送を実行することを判定し、パケットをVXLANスイッチのファブリックボードに送信することができる。I/Oボード処理部501は、ファブリックボードによって送信されたパケットを受信し、ファブリックボードで検索されたレイヤ3エントリ内の出口ポートを介してパケットをVLANに転送することができる。
ファブリックボード処理部502は、VXLANスイッチのファブリックボード上に位置し、I/Oボードによって送信されたパケットを受信し、受信したパケットのレイヤ3転送を実行することを判定し、ローカルのレイヤ3テーブルからパケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、パケットの送信元MACアドレスをVXLANスイッチのゲートウェイMACアドレスに変更し、パケットの宛先MACアドレスをレイヤ3エントリの宛先MACアドレスに変更し、レイヤ3エントリ内の出口ポートがVLANポートである場合、変更されたパケットを、レイヤ3エントリ内の出口ポートに関連付けられた、VXLANスイッチのI/Oボードに送信することができる。
実施例では、第1VXLANカプセルを行われたパケットから第1VXLANカプセルを除去する前に、I/Oボード処理部501は、パケットのVXLANカプセルのヘッダからVNIDを識別することができる。
I/Oボード処理部501は、以下のプロセスにより、パケットのレイヤ3転送を行うことを判定する。I/Oボード処理部501は、パケットの宛先MACアドレスとVNIDに対応するMACエントリをローカルのMACテーブルから検索する。MACエントリが検索され、且つパケットの宛先MACアドレスがVXLANスイッチのゲートウェイMACアドレスである場合、I/Oボード処理部501は、パケットのレイヤ3転送を行うことを判定する。
実施例では、I/Oボード処理部501は、以下のプロセスによりVXLANスイッチのファブリックボードにパケットを送信する。
I/Oボード処理部501は、第1VXLANカプセルが除去された後、パケットに第1内部カプセルを付加する。第1内部カプセルは、第1宛先チップIDと第1宛先ポートIDとを含む。第1宛先チップIDは第1仮想チップIDであり、第1宛先ポートIDは第1仮想ポートIDである。
実施例では、I/Oボードが一つのファブリックボードに接続されているとき、I/Oボード処理部501は、I/Oボードがファブリックボードに接続される内部ポートを介して、第1内部カプセルが付加されたパケットを送信する。I/Oボードが複数のファブリックボードに接続される場合、I/Oボード処理部501は、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して、第1内部カプセルが付加されたパケットを送信する。
実施例では、ファブリックボード処理部502は、以下のプロセスにより第1内部カプセルが付加された受信したパケットのレイヤ3転送を実行することを判定することができる。
ファブリックボード処理部502は、第1内部カプセルが付加され受信したパケットの第1内部カプセルのヘッダから第1宛先チップIDおよび第1宛先ポートIDを判定する。第1宛先チップIDが第1仮想チップIDであり、第1宛先ポートIDが第1仮想ポートIDである場合、ファブリックボード処理部502は、第1内部カプセルが付加されたパケットから第1内部カプセルを除去する。ファブリックボード処理部502は、第1内部カプセルが除去された後に、パケットの宛先MACアドレスがVXLANスイッチのゲートウェイMACアドレスであると判定した場合、パケットのレイヤ3転送を行うことを判定する。
実施例では、ファブリックボード処理部502は、以下のプロセスにより、ファブリックボードが変更したパケットを、レイヤ3エントリ内の出口ポートに関連付けられた、VXLANスイッチのI/Oボードに送信する。ファブリックボード処理部502は、レイヤ3エントリ内の出口ポートに応じて対象出口ポートを判定し、対象出口ポートが位置するI/Oボードをレイヤ3エントリ内の出口ポートに関連付けられたI/Oボードとして判定し、変更されたパケットに第2内部カプセルが付加し、第2内部カプセルが付加されたパケットを、レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードに送信する。第2内部カプセルは、第2宛先チップID、および第2宛先ポートIDを含む。第2宛先チップIDは、レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードでパケットを転送するためのチップのIDである。第2宛先ポートIDは、対象出口ポートのIDである。
実施例では、I/Oボード処理部501は、以下のプロセスにより、検索されたレイヤ3エントリ内の出口ポートを介してパケットをVLANに転送することができる。I/Oボード処理部501は、パケットの第2内部カプセルのヘッダから第2宛先チップIDおよび第2宛先ポートIDを判定する。第2宛先チップIDが、レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードでパケットを転送するためのチップのIDであり、かつ第2宛先ポートIDが、レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードに接続した物理ポートのIDである場合、I/Oボード処理部501は、パケットから第2内部カプセルを除去し、第2宛先ポートIDに対応する物理ポートを介してVLANにパケットを送信する。
ファブリックボード処理部502は、以下のプロセスにより、レイヤ3エントリ内の出口ポートに応じて、対象出口ポートを判定する。ファブリックボード処理部502は、レイヤ3エントリ内の出口ポートが単一の物理ポートである場合、該物理ポートを対象出口ポートとして判定する。ファブリックボード処理部502は、レイヤ3エントリ内の出口ポートが、複数の物理ポートがバインディングされた物理ポートグループである場合、物理ポートグループ内の一つの物理ポートを対象出口ポートとして判定する。
本開示のいくつかの実施例によれば、VXLANからVLANにパケットを転送するための装置のハードウェア構造も示されている。この装置はゲートウェイとして使用されるVXLANスイッチである。図6に示すように、VXLANスイッチのハードウェア構成では、I/Oボード60およびファブリックボード61が含まれる。
I/Oボード60は、第1プロセッサ601(例えば、CPU)と第1非一時的記憶装置602とを含む。
第1非一時的記憶装置602は、第1プロセッサ601によって実行可能なI/Oボード処理指令が含まれたコンピュータ読み取り可能な指令を格納することができる。
第1プロセッサ601は、第1非一時的記憶部602に記憶されたI/Oボード処理指令を読み出して実行することにより、図5に示すI/Oボード処理部の機能を実現することができる。
ファブリックボード61は、第2プロセッサ611(例えば、CPU)と、第2非一時的記憶装置612とを含む。
第2非一時的記憶装置612は、第2プロセッサ611によって実行可能なファブリックボード処理指令が含まれたコンピュータ読み取り可能な指令を格納することができる。
第2プロセッサ611は、第2非一時的記憶装置612に記憶されたファブリックボード処理指令を読み出して実行することにより、図5に示すファブリックボード処理部の機能を実現することができる。
本開示の全体で具体的に記載されているが、本開示の代表的な例は、広範囲で有用性を有し、上記の議論は限定的であると解釈されるべきではなく、本開示の態様の例示的な論議として提供される。
本明細書には、実施例とともに変更例を記載して説明する、本明細書で使用される用語、説明、および図面は、単なる例として説明されるが、これに限定することはない。さまざまな変更は、添付の特許請求の範囲およびそれらの同等物によって定義された本発明の精神および範囲を逸脱することなく行うことが可能である。添付の特許請求の範囲およびそれらの同等物では、全ての用語は、特に明記しない限り最も広く合理的な意味を持つ。

Claims (10)

  1. パケット転送方法であって、
    VXLANスイッチのI/Oボードによって、VXLANカプセルが付加されたパケットを受信し、前記VXLANカプセルが付加されたパケットから前記VXLANカプセルを除去し、前記パケットのレイヤ3転送を行うことを判定し、前記VXLANスイッチのファブリックボードに前記パケットを送信するステップと、
    前記VXLANスイッチのファブリックボードによって、前記I/Oボードから送信されたパケットを受信し、受信したパケットのレイヤ3転送を実行することを判定し、ローカルのレイヤ3テーブルから前記パケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、前記パケットの送信元MACアドレスを前記VXLANスイッチのゲートウェイMACアドレスに変更し、前記パケットの宛先MACアドレスをレイヤ3エントリ内の宛先MACアドレスに変更し、前記レイヤ3エントリ内の出口ポートがVLANポートである場合、変更されたパケットを、レイヤ3エントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードに送信するステップと、
    レイヤ3エントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードによって、前記ファブリックボードから送信されたパケットを受信し、レイヤ3エントリ内の出口ポートを介して、前記パケットをVLANに転送するステップと、を備えることを特徴とするパケット転送方法。
  2. 前記VXLANカプセルが付加されたパケットから前記VXLANカプセルを除去する前に、前記VXLANスイッチのI/Oボードが前記パケットのVXLANカプセルのヘッダからVNIDを識別するステップをさらに備え、
    VXLANカプセルを除去した後、前記VXLANスイッチのI/Oボードによって、パケットのレイヤ3転送を行うことを判定するステップは、前記VXLANカプセルを除去した後、前記パケットの宛先MACアドレスとVNIDに対応するMACエントリをローカルのMACテーブルから検索し、前記MACエントリが検索され、かつ前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスである場合に、前記VXLANカプセルを除去した後、前記パケットのレイヤ3転送を行うことを判定することを備えることを特徴とする請求項1に記載のパケット転送方法。
  3. 前記VXLANスイッチのファブリックボードに前記パケットを送信するステップは、
    前記パケットに第1内部カプセルを付加し、前記第1内部カプセルは、第1仮想チップIDである第1宛先チップIDと第1の仮想ポートIDである第1宛先ポートIDとを含むことと、
    前記I/Oボードが一つのファブリックボードに接続されている場合、前記I/Oボードがファブリックボードに接続される内部ポートを介して、前記第1内部カプセルが付加されたパケットを送信し、前記I/Oボードが複数のファブリックボードに接続されている場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して、前記第1内部カプセルが付加されたパケットを送信することと、を備え、
    ファブリックボードが受信されたパケットのレイヤ3転送を実行することを判定するステップは、
    前記受信したパケットの第1内部カプセルのヘッダから前記第1宛先チップIDおよび前記第1宛先ポートIDを判定することと、
    前記第1宛先チップIDが第1仮想チップIDであり、かつ第1宛先ポートIDが第1仮想ポートIDである場合、前記第1内部カプセルが付加されたパケットから前記第1内部カプセルを除去することと、
    前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスであると判定した場合、前記パケットのレイヤ3転送を実行することを判定することと、を備えることを特徴とする請求項1に記載のパケット転送方法。
  4. 前記レイヤ3エントリ内の出口ポートに関連付けられた、前記VXLANスイッチのI/Oボードに前記変更されたパケットを送信するステップは、
    前記レイヤ3エントリ内の出口ポートに応じて、対象出口ポートを判定することと、
    前記対象出口ポートが位置するI/Oボードを前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードとして判定することと、
    前記変更されたパケットに第2内部カプセルを付加すること、および第2内部カプセルが付加されたパケットを前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードに送信することと、を備え、
    前記第2内部カプセルは、第2宛先チップID、および第2宛先ポートIDを含み、前記第2宛先チップIDは、前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードでパケットを転送するためのチップのIDであり、第2宛先ポートIDは対象出口ポートのIDであり、
    前記レイヤ3エントリ内の出口ポートを介して前記パケットを前記VLANに転送するステップは、
    前記パケットの第2内部カプセルのヘッダの前記第2宛先チップIDおよび前記第2宛先ポートIDを判定することと、
    前記第2宛先チップIDが、前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードでパケットを転送するためのチップのIDであり、かつ前記第2宛先ポートIDが前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードに接続した物理ポートのIDである場合、前記パケットから第2内部カプセルを除去することと、
    第2宛先ポートIDに対応する物理ポートを介して前記パケットをVLANに送信することと、を備えることを特徴とする請求項1に記載のパケット転送方法。
  5. 前記レイヤ3エントリ内の出口ポートに対応する対象出口ポートを判定するステップは、
    前記レイヤ3エントリ内の出口ポートが単一の物理ポートである場合、前記物理ポートが前記対象出口ポートとして判定することと、
    前記レイヤ3エントリ内の出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、前記物理ポートグループ内の一つの物理ポートが前記対象出口ポートとして判定することと、を備えることを特徴とする請求項4に記載のパケット転送方法。
  6. VXLANスイッチであって、
    前記VXLANスイッチのI/Oボード上に位置し、第1VXLANカプセルが付加されたパケットを受信し、前記第1VXLANカプセルが付加されたパケットから前記第1VXLANカプセルを除去し、前記パケットのレイヤ3転送を行うことを判定し、前記VXLANスイッチのファブリックボードに前記パケットを送信し、前記ファブリックボードによって送信されたパケットを受信し、前記ファブリックボードによって検索されたレイヤ3エントリ内の出口ポートを介して、前記パケットをVLANに転送するI/Oボード処理部と、
    前記VXLANスイッチのファブリックボード上に位置し、前記I/Oボードによって送信されたパケットを受信し、前記受信したパケットのレイヤ3転送を実行することを判定し、ローカルのレイヤ3テーブルから前記パケットの宛先IPアドレスに対応するレイヤ3エントリを検索し、前記パケットの送信元MACアドレスを前記VXLANスイッチのゲートウェイMACアドレスに変更し、前記パケットの宛先MACアドレスをレイヤ3エントリ内の宛先MACアドレスに変更し、前記レイヤ3エントリ内の出口ポートがVLANポートである場合、変更されたパケットを、レイヤ3エントリ内の出口ポートに関連づけられた、前記VXLANスイッチのI/Oボードに送信するファブリックボード処理部と、を備えることを特徴とするVXLANスイッチ。
  7. 前記I/Oボード処理部501は、前記第1VXLANカプセルが付加されたパケットから前記VXLANカプセルを除去する前に、前記パケットのVXLANカプセルのヘッダからVNIDをさらに識別し、
    前記I/Oボード処理部は、前記パケットの宛先MACアドレスと前記VNIDに対応するMACエントリをローカルのMACテーブルから検索し、前記MACエントリが検索され、かつ前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスである場合に、前記パケットのレイヤ3転送を行うことを判定すること、により、前記パケットのレイヤ3転送を行う、ことを特徴する請求項6に記載のVXLANスイッチ。
  8. 前記I/Oボード処理部は、
    第1VXLANカプセルを除去した後、前記パケットを第1内部カプセルを付加することと、
    I/Oボードが一つのファブリックボードに接続されている場合、I/Oボードがファブリックボードに接続される内部ポートを介して、前記第1内部カプセルが付加されたパケットを送信し、I/Oボードが複数のファブリックボードに接続されている場合、I/Oボードが複数のファブリックボードにそれぞれ接続される内部ポートの一つを介して前記第1内部カプセルが付加されたパケットを送信することとにより、前記VXLANスイッチのファブリックボードに前記パケットを送信し、
    前記第1内部カプセルが第1仮想チップIDである第1宛先チップIDと第1の仮想ポートIDである第1宛先ポートIDとを含み、
    前記ファブリックボード処理部は、
    前記受信したパケットの第1内部カプセルのヘッダから前記第1宛先チップIDおよび前記第1宛先ポートIDを判定することと、
    前記第1宛先チップIDが第1仮想チップIDであり、かつ第1宛先ポートIDが第1仮想ポートIDである場合、前記第1内部カプセルが付加されたパケットから前記第1内部カプセルを除去することと、
    前記第1内部カプセルを除去した後、前記パケットの宛先MACアドレスが前記VXLANスイッチのゲートウェイMACアドレスであると判定した場合、前記パケットのレイヤ3転送を行うことを判定することとにより、受信したパケットのレイヤ3転送を実行することを判定する、ことを特徴とする請求項6に記載のVXLANスイッチ。
  9. 前記ファブリックボード処理部は、
    前記レイヤ3エントリ内の出口ポートに応じて、対象出口ポートを判定することと、
    前記対象出口ポートが位置するI/Oボードを、前記レイヤ3エントリ内の出口ポートに関連付けられた前記I/Oボードとして判定することと、
    前記変更されたパケットを第2内部カプセルを付加すること、および第2内部カプセルが付加されたパケットを前記レイヤ3エントリ内の出口ポートに関連付けられた前記I/Oボードに送信することとにより、前記レイヤ3エントリ内の出口ポートに関連付けられた、前記VXLANスイッチのI/Oボードに前記変更されたパケットを送信し、
    前記第2内部カプセルは、第2宛先チップID、および第2宛先ポートIDを含み、前記第2宛先チップIDは、前記レイヤ3エントリ内の出口ポートに関連付けられたI/Oボードでパケットを転送するチップのIDであり、第2宛先ポートIDは対象出口ポートのIDであり、
    前記I/Oボード処理部は、
    前記パケットの第2内部カプセルのヘッダの前記第2宛先チップIDおよび前記第2宛先ポートIDを判定することと、
    前記第2宛先チップIDが、前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードでパケットを転送するためのチップのIDであり、かつ前記第2宛先ポートIDが前記レイヤ3エントリ内の出口ポートに関連づけられたI/Oボードに接続した物理ポートのIDである場合、前記パケットから第2内部カプセルを除去することと、
    第2宛先ポートIDに対応する物理ポートを介して前記パケットをVLANに送信することとにより、前記レイヤ3エントリ内の出口ポートを介して前記パケットを前記VLANに転送することを特徴とする請求項6に記載のVXLANスイッチ。
  10. 前記レイヤ3エントリ内の出口ポートに対応する対象出口ポートを判定するステップは、
    前記レイヤ3エントリ内の出口ポートが単一の物理ポートである場合、前記物理ポートが前記対象出口ポートとして判定し、前記レイヤ3エントリ内の出口ポートが複数の物理ポートがバインディングされた物理ポートグループである場合、前記物理ポートグループ内の一つの物理ポートが前記対象出口ポートとして判定することと、を備えることを特徴とする請求項6に記載のVXLANスイッチ。
JP2018509957A 2015-05-04 2016-05-04 パケット転送 Active JP6437692B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510220901.6A CN106209637B (zh) 2015-05-04 2015-05-04 从虚拟可扩展局域网至虚拟局域网的报文转发方法和设备
CN201510220901.6 2015-05-04
PCT/CN2016/080932 WO2016177314A1 (en) 2015-05-04 2016-05-04 Packet forwarding

Publications (2)

Publication Number Publication Date
JP2018515050A JP2018515050A (ja) 2018-06-07
JP6437692B2 true JP6437692B2 (ja) 2018-12-12

Family

ID=57218487

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018509957A Active JP6437692B2 (ja) 2015-05-04 2016-05-04 パケット転送

Country Status (5)

Country Link
US (1) US10313275B2 (ja)
EP (1) EP3292663B1 (ja)
JP (1) JP6437692B2 (ja)
CN (1) CN106209637B (ja)
WO (1) WO2016177314A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108768817B (zh) * 2018-05-22 2020-07-28 腾讯科技(深圳)有限公司 一种虚拟化网络组网系统、数据包发送方法
CN108989172A (zh) * 2018-06-21 2018-12-11 郑州云海信息技术有限公司 一种以太网与infiniband网络互连方法及系统
US20210092103A1 (en) * 2018-10-02 2021-03-25 Arista Networks, Inc. In-line encryption of network data
SE1950056A1 (en) 2019-01-17 2020-07-18 Telia Co Ab Methods and apparatuses for switching frames in a network topology
CN111628921B (zh) * 2019-02-27 2021-07-20 华为技术有限公司 一种报文的处理方法、报文转发装置以及报文处理装置
CN113098954B (zh) * 2021-03-30 2022-10-25 平安科技(深圳)有限公司 报文转发方法、装置、计算机设备和存储介质

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2387181A1 (en) * 2010-05-11 2011-11-16 Intune Networks Limited Control layer for multistage optical burst switching system and method
US8819267B2 (en) 2011-11-16 2014-08-26 Force10 Networks, Inc. Network virtualization without gateway function
US8923149B2 (en) 2012-04-09 2014-12-30 Futurewei Technologies, Inc. L3 gateway for VXLAN
US8934501B2 (en) * 2012-06-11 2015-01-13 Avaya Inc. Bidirectional translation of network edge virtualization encapsulation to core network virtualization encapsulation
US9210079B2 (en) * 2012-08-14 2015-12-08 Vmware, Inc. Method and system for virtual and physical network integration
CN103227843B (zh) 2012-08-31 2016-05-04 杭州华三通信技术有限公司 一种物理链路地址管理方法及装置
US9036639B2 (en) 2012-11-29 2015-05-19 Futurewei Technologies, Inc. System and method for VXLAN inter-domain communications
JP6024474B2 (ja) * 2013-01-23 2016-11-16 富士通株式会社 マルチテナントシステム、管理装置、管理プログラム、およびマルチテナントシステムの制御方法
CN103095546B (zh) * 2013-01-28 2015-10-07 华为技术有限公司 一种处理报文的方法、装置及数据中心网络
CN103200069B (zh) 2013-03-29 2016-01-27 华为技术有限公司 一种报文处理的方法和设备
CN104283817B (zh) 2013-07-03 2017-10-27 新华三技术有限公司 用于实现交换线卡与逻辑线卡互通的方法及报文转发设备
US9374323B2 (en) * 2013-07-08 2016-06-21 Futurewei Technologies, Inc. Communication between endpoints in different VXLAN networks
JP6156737B2 (ja) * 2013-08-19 2017-07-05 APRESIA Systems株式会社 ネットワーク中継システムおよびスイッチ装置
US9565105B2 (en) * 2013-09-04 2017-02-07 Cisco Technology, Inc. Implementation of virtual extensible local area network (VXLAN) in top-of-rack switches in a network environment
WO2015180084A1 (zh) * 2014-05-29 2015-12-03 华为技术有限公司 一种报文转发方法和VxLAN网关
CN104158718B (zh) * 2014-08-25 2017-06-13 新华三技术有限公司 一种报文处理方法和装置
JP6446986B2 (ja) * 2014-10-14 2019-01-09 富士通株式会社 情報処理システム、制御装置、制御装置の制御プログラム、およびスイッチ装置
CN104378300B (zh) 2014-11-27 2018-04-03 盛科网络(苏州)有限公司 一种在芯片中实现Vxlan二层转发表的处理方法

Also Published As

Publication number Publication date
WO2016177314A1 (en) 2016-11-10
EP3292663A4 (en) 2018-03-14
US10313275B2 (en) 2019-06-04
EP3292663A1 (en) 2018-03-14
CN106209637A (zh) 2016-12-07
EP3292663B1 (en) 2020-11-18
CN106209637B (zh) 2019-07-05
JP2018515050A (ja) 2018-06-07
US20180091446A1 (en) 2018-03-29

Similar Documents

Publication Publication Date Title
JP6574054B2 (ja) パケット転送
JP6437692B2 (ja) パケット転送
JP6581277B2 (ja) データパケット転送
KR101478475B1 (ko) 컴퓨터 시스템 및 컴퓨터 시스템에 있어서의 통신 방법
JP6437693B2 (ja) マルチキャストデータパケット転送
JP6529660B2 (ja) マルチキャストデータパケット転送
JP6488426B2 (ja) マルチキャストデータパケット転送
WO2016082739A1 (en) Layer-3 forwarding in vxlan
JP6437694B2 (ja) パケット転送
US20180109401A1 (en) Data transfer system, data transfer server, data transfer method, and program recording medium

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20181022

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181106

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181114

R150 Certificate of patent or registration of utility model

Ref document number: 6437692

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250