JP6417951B2 - ストレージ制御装置およびストレージ制御プログラム - Google Patents
ストレージ制御装置およびストレージ制御プログラム Download PDFInfo
- Publication number
- JP6417951B2 JP6417951B2 JP2015006232A JP2015006232A JP6417951B2 JP 6417951 B2 JP6417951 B2 JP 6417951B2 JP 2015006232 A JP2015006232 A JP 2015006232A JP 2015006232 A JP2015006232 A JP 2015006232A JP 6417951 B2 JP6417951 B2 JP 6417951B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- power saving
- storage
- cache
- management information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0625—Power saving in storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/0815—Cache consistency protocols
- G06F12/0831—Cache consistency protocols using a bus scheme, e.g. with bus monitoring or watching means
- G06F12/0833—Cache consistency protocols using a bus scheme, e.g. with bus monitoring or watching means in combination with broadcast means (e.g. for invalidation or updating)
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0689—Disk arrays, e.g. RAID, JBOD
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/62—Details of cache specific to multiprocessor cache arrangements
- G06F2212/621—Coherency control relating to peripheral accessing, e.g. from DMA or I/O device
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Computer Security & Cryptography (AREA)
- Power Sources (AREA)
Description
[第1の実施の形態]
図1は、第1の実施の形態のストレージ装置を示す図である。ストレージ装置は、ストレージ制御装置1と複数の記憶装置とを有する。図1では例として、ストレージ装置は、3台の記憶装置2a〜2cを有するものとする。
図2は、ストレージ装置のハードウェア例を示す図である。ストレージ装置100とホスト装置200との間は、SAS(Serial Attached SCSI)やファイバチャネル(FC:Fibre Channel)などのケーブルを用いて接続されている。また、ストレージ装置100とホスト装置200とをファイバチャネルやiSCSI(Internet Small Computer System Interface)などを用いたSAN(Storage Area Network)を介して接続してもよい。
CM101は、プロセッサ103、RAM104、SSD(Solid State Drive)105、CA(Channel Adapter)106、DI(Drive Interface)107および読み取り装置108を有する。
RAM104は、CM101の主記憶装置である。RAM104は、プロセッサ103に実行させるOS(Operating System)のプログラムやアプリケーションプログラムの少なくとも一部を一時的に記憶する。また、RAM104は、プロセッサ103による処理に用いる各種データを記憶する。
読み取り装置108は、可搬型の記録媒体108aに記録されたプログラムやデータを読み取る装置である。記録媒体108aとして、例えば、フレキシブルディスク(FD:Flexible Disk)やHDDなどの磁気ディスク、CD(Compact Disc)やDVD(Digital Versatile Disc)などの光ディスク、光磁気ディスク(MO:Magneto-Optical disk)を使用できる。また、記録媒体として、例えば、フラッシュメモリカードなどの不揮発性の半導体メモリを使用することもできる。読み取り装置108は、例えば、プロセッサ103からの命令に従って、記録媒体108aから読み取ったプログラムやデータをプロセッサ103に送信する。
アクセス制御部130および省電力制御部140の処理は、例えば、プロセッサ103が所定のプログラムを実行することで実現される。
図4は、RAIDグループテーブルの例を示す図である。RAIDグループテーブル121は、管理情報記憶部120に格納される。RAIDグループテーブル121には、RAIDグループごとにレコードが作成される。各レコードは、RAIDグループID、RAIDレベル、ディスク番号、LUN、LBAおよび物理アドレスの項目を含む。
図13は、省電力制御処理の例(その2)を示すフローチャートである。以下、図13に示す処理をステップ番号に沿って説明する。
(S32)RAIDグループに属していないHDDは、ホスト装置200からのアクセス対象にはならない。このため、省電力制御部140は、ステップS31で特定したHDDを省電力モードに設定する。例えば、省電力制御部140は、ステップS31で特定したHDDに対して電源OFFのコマンドを送信する。そして、処理を終了する。
(S41)アクセス制御部130の先読み制御部131は、ステップS23で通知されたRAIDグループについてのデータの情報がステージングテーブル126に存在する場合、その情報を削除する。
(S52)先読み制御部131は、ステップS51で選択したレコードに対応するデータを2次キャッシュ112へステージングする。ここで、図14のステップS41の処理により、ステージングテーブル126からは、省電力モードに設定されたHDDに格納されたデータに対応するレコードが削除されている。このため、ステップS52では、省電力モードに設定されているHDDに対するアクセスは発生しない。
なお、上記の第2の実施の形態では、省電力制御部140は、省電力管理テーブル122にスケジュールが登録されたRAIDグループのうち、省電力モードに設定される期間内であるRAIDグループに属するHDD内のデータのレコードを、ステージングテーブル126から削除した。しかし、他の例として、省電力制御部140は、省電力管理テーブル122にスケジュールが登録されたすべてのRAIDグループに属するHDD内のデータのレコードを、ステージングテーブル126から削除してもよい。ただし、前者の処理では、対応するRAIDグループが省電力モードに設定されていない期間にステージングテーブル126に登録されたデータが2次キャッシュ112に先読みされる可能性が残る。このため、HDDでの消費電力を増加させることなく、アクセス応答性能を向上させることができる。また、上記の加点処理を実行可能にもなる。
2a,2b,2c 記憶装置
11 1次キャッシュ
12 2次キャッシュ
13 記憶部
13a 装置管理情報
13b データ管理情報
13c 回数管理情報
14 制御部
Claims (7)
- キャッシュを備え、ホスト装置からの前記キャッシュを介した複数の記憶装置に対するアクセスを制御するストレージ制御装置において、
前記複数の記憶装置のうち省電力モードで動作させる記憶装置の識別情報と当該記憶装置を前記省電力モードで動作させる期間を示す省電力期間とが登録された装置管理情報を記憶する記憶部と、
前記装置管理情報に登録された記憶装置のうち、現在時刻が前記省電力期間に含まれる記憶装置の動作モードを省電力モードに設定し、前記ホスト装置からのアクセスとは非同期のタイミングで前記複数の記憶装置のいずれかから前記キャッシュにコピーするための候補とするデータの識別情報が登録されたデータ管理情報から、前記装置管理情報に前記省電力期間が登録された記憶装置に格納されたデータの識別情報を削除する制御部と、
を有するストレージ制御装置。 - 前記制御部は、前記装置管理情報に前記省電力期間が登録された記憶装置のうち、現在時刻が前記省電力期間に含まれる記憶装置に格納されたデータの識別情報を前記データ管理情報から削除する、
請求項1記載のストレージ制御装置。 - 前記キャッシュは、ホスト装置との間でデータを入出力する1次キャッシュと、前記1次キャッシュとの間でデータを入出力する2次キャッシュとを含み、
前記ストレージ制御装置は、前記ホスト装置からの前記1次キャッシュおよび前記2次キャッシュを介した前記複数の記憶装置に対するアクセスを制御し、
前記制御部は、前記複数の記憶装置に記憶されたデータのうち、前記1次キャッシュまたは前記2次キャッシュから追い出された回数を示す追い出し回数が所定の閾値を超えたデータの識別情報を前記データ管理情報に登録し、
前記データ管理情報に登録されたデータは、当該データに対する前記ホスト装置からのアクセスとは非同期のタイミングで前記複数の記憶装置のいずれかから前記2次キャッシュにコピーされる、
請求項1または2記載のストレージ制御装置。 - 前記制御部は、前記装置管理情報に前記省電力期間が登録された記憶装置のうち、現在時刻が前記省電力期間に含まれない記憶装置に格納されたデータについて、前記データ管理情報へ登録するかを判定する際に参照する前記追い出し回数を所定値だけ加算する、
請求項3記載のストレージ制御装置。 - 前記制御部は、前記装置管理情報に前記省電力期間が登録された記憶装置に格納されたデータの識別情報を前記データ管理情報から削除した後、当該データが前記キャッシュに格納されている場合には前記キャッシュにおける当該データを無効化する、
請求項1乃至4のいずれか1項に記載のストレージ制御装置。 - 前記複数の記憶装置のそれぞれは、ハードディスクドライブであり、前記省電力モードに設定されたとき、少なくとも、自装置に搭載された磁気ディスクの回転を停止させる、
請求項1乃至5のいずれか1項に記載のストレージ制御装置。 - キャッシュを備え、ホスト装置からの前記キャッシュを介した複数の記憶装置に対するアクセスを制御するとともに、前記複数の記憶装置のうち省電力モードで動作させる記憶装置の識別情報と当該記憶装置を前記省電力モードで動作させる期間を示す省電力期間とが登録された装置管理情報を記憶する記憶部から前記装置管理情報を読み取り可能なコンピュータに、
前記装置管理情報に登録された記憶装置のうち、現在時刻が前記省電力期間に含まれる記憶装置の動作モードを省電力モードに設定し、
前記ホスト装置からのアクセスとは非同期のタイミングで前記複数の記憶装置のいずれかから前記キャッシュにコピーするための候補とするデータの識別情報が登録されたデータ管理情報から、前記装置管理情報に前記省電力期間が登録された記憶装置に格納されたデータの識別情報を削除する、
処理を実行させるストレージ制御プログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015006232A JP6417951B2 (ja) | 2015-01-15 | 2015-01-15 | ストレージ制御装置およびストレージ制御プログラム |
US14/946,615 US9696929B2 (en) | 2015-01-15 | 2015-11-19 | Storage control apparatus and computer-readable recording medium storing program for removing prefetches to storage devices currently in power-saving mode |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015006232A JP6417951B2 (ja) | 2015-01-15 | 2015-01-15 | ストレージ制御装置およびストレージ制御プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016133847A JP2016133847A (ja) | 2016-07-25 |
JP6417951B2 true JP6417951B2 (ja) | 2018-11-07 |
Family
ID=56407939
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015006232A Active JP6417951B2 (ja) | 2015-01-15 | 2015-01-15 | ストレージ制御装置およびストレージ制御プログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US9696929B2 (ja) |
JP (1) | JP6417951B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180173636A1 (en) * | 2016-12-20 | 2018-06-21 | Intel Corporation | Increasing lifetime reliability for a cache memory |
US10445004B2 (en) * | 2017-03-30 | 2019-10-15 | Pavilion Data Systems, Inc. | Low latency metadata log |
JP2019164857A (ja) | 2018-03-19 | 2019-09-26 | 株式会社東芝 | ディスク装置 |
JP6898393B2 (ja) | 2019-03-22 | 2021-07-07 | 株式会社日立製作所 | ストレージシステム及びデータ転送方法 |
US10620868B1 (en) | 2019-03-22 | 2020-04-14 | Hitachi, Ltd. | Storage system and data transfer method |
US11487665B2 (en) * | 2019-06-05 | 2022-11-01 | Pure Storage, Inc. | Tiered caching of data in a storage system |
KR20210156061A (ko) * | 2020-06-17 | 2021-12-24 | 에스케이하이닉스 주식회사 | 저장 장치 및 그 동작 방법 |
US11829642B2 (en) | 2021-11-30 | 2023-11-28 | Red Hat, Inc. | Managing write requests for drives in cloud storage systems |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10154101A (ja) | 1996-11-26 | 1998-06-09 | Toshiba Corp | データ記憶システム及び同システムに適用するキャッシュ制御方法 |
JP2000250716A (ja) | 1999-03-04 | 2000-09-14 | Toshiba Corp | 情報処理装置及びそのデータ格納方法 |
US7437438B2 (en) * | 2001-12-27 | 2008-10-14 | Hewlett-Packard Development Company, L.P. | System and method for energy efficient data prefetching |
US7707359B2 (en) * | 2005-12-09 | 2010-04-27 | Oracle America, Inc. | Method and apparatus for selectively prefetching based on resource availability |
JP5090098B2 (ja) * | 2007-07-27 | 2012-12-05 | 株式会社日立製作所 | Nasの消費電力を削減する方法及びその方法を用いた計算機システム |
US8301928B2 (en) * | 2008-01-18 | 2012-10-30 | Texas Instruments Incorporated | Automatic wakeup handling on access in shared memory controller |
US9053038B2 (en) * | 2013-03-05 | 2015-06-09 | Dot Hill Systems Corporation | Method and apparatus for efficient read cache operation |
GB2513042B (en) * | 2013-01-15 | 2015-09-30 | Imagination Tech Ltd | Improved control of pre-fetch traffic |
US9582282B2 (en) * | 2014-07-17 | 2017-02-28 | Arm Limited | Prefetching using a prefetch lookup table identifying previously accessed cache lines |
-
2015
- 2015-01-15 JP JP2015006232A patent/JP6417951B2/ja active Active
- 2015-11-19 US US14/946,615 patent/US9696929B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2016133847A (ja) | 2016-07-25 |
US9696929B2 (en) | 2017-07-04 |
US20160210073A1 (en) | 2016-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6417951B2 (ja) | ストレージ制御装置およびストレージ制御プログラム | |
US7979631B2 (en) | Method of prefetching data in hard disk drive, recording medium including program to execute the method, and apparatus to perform the method | |
US20190251023A1 (en) | Host controlled hybrid storage device | |
Bostoen et al. | Power-reduction techniques for data-center storage systems | |
US9086979B2 (en) | Management of partial data segments in dual cache systems | |
JP5951582B2 (ja) | 外部キャッシュデバイスでのハイパーバイザのi/oステージング | |
JP5349897B2 (ja) | ストレージシステム | |
Matthews et al. | Intel® turbo memory: Nonvolatile disk caches in the storage hierarchy of mainstream computer systems | |
US9323687B2 (en) | Use of differing granularity heat maps for caching and migration | |
US9417808B2 (en) | Promotion of partial data segments in flash cache | |
US20150113212A1 (en) | Information device equipped with cache memories, apparatus and program using the same device | |
Bisson et al. | A hybrid disk-aware spin-down algorithm with I/O subsystem support | |
US8862819B2 (en) | Log structure array | |
JP2017117179A (ja) | 情報処理装置、キャッシュ制御プログラムおよびキャッシュ制御方法 | |
US9471252B2 (en) | Use of flash cache to improve tiered migration performance | |
US20170220476A1 (en) | Systems and Methods for Data Caching in Storage Array Systems | |
Li et al. | On the trade-offs among performance, energy, and endurance in a versatile hybrid drive | |
Ou et al. | Performance and power evaluation of flash-aware buffer algorithms | |
Lo et al. | Optimizing swap space for improving process response after system resume |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171215 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180810 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180911 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180924 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6417951 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |