JP6415557B2 - 積符号のための誤りおよび消失組合せ復号のためのシステム、方法、およびコンピュータ・プログラム - Google Patents
積符号のための誤りおよび消失組合せ復号のためのシステム、方法、およびコンピュータ・プログラム Download PDFInfo
- Publication number
- JP6415557B2 JP6415557B2 JP2016532221A JP2016532221A JP6415557B2 JP 6415557 B2 JP6415557 B2 JP 6415557B2 JP 2016532221 A JP2016532221 A JP 2016532221A JP 2016532221 A JP2016532221 A JP 2016532221A JP 6415557 B2 JP6415557 B2 JP 6415557B2
- Authority
- JP
- Japan
- Prior art keywords
- decoding
- erasure
- error
- captured data
- equal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
- H03M13/2909—Product codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
- H03M13/15—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
- H03M13/151—Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
- H03M13/1515—Reed-Solomon codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
- H03M13/2927—Decoding strategies
- H03M13/293—Decoding strategies with erasure setting
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2957—Turbo codes and decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/373—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35 with erasure correction and erasure determination, e.g. for packet loss recovery or setting of erasures for the decoding of Reed-Solomon codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/61—Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
- H03M13/618—Shortening and extension of codes
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Algebra (AREA)
- General Physics & Mathematics (AREA)
- Pure & Applied Mathematics (AREA)
- Error Detection And Correction (AREA)
Description
Claims (15)
- 積符号のための誤りおよび消失組合せ復号のためのシステムであって、プロセッサと、前記プロセッサと統合された、または前記プロセッサによって実行可能な、あるいはその両方の論理とを備え、前記論理が、
取り込まれたデータを受け取り、
前記取り込まれたデータに対して消失フラグを生成し、前記消失フラグをC2復号器に提供し、
復号プロセスを所定の回数反復後に停止する前記回数を規定する停止パラメータであって、前記取り込まれたデータを符号化するために使用される符号語インターリーブにおいてC1符号語の長さに等しくなるように前記停止パラメータを設定し、
復号が成功するまたは不成功に終わるまで、反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、選択的に行う
ように構成された、システム。 - 各消失フラグが、観察されたまたは計算された状況により、消失復号中に消去されるとして扱われることになる、前記取り込まれたデータの部分に対応する、請求項1に記載のシステム。
- 前記観察されたまたは計算された状況が、符号語インターリーブのヘッダが検出されないこと、位相ロック・ループ(PLL)サイクル・スリップの検出、変調復号器の出力における符号語インターリーブまたはC1符号語内の検出される連続した不正な変調符号語の数が所定の閾値量を超えること、前方同期パターンと再同期パターンとの間のビット数がヘッダおよび4つの符号語インターリーブのサイズに等しくないこと、および再同期パターンと後方同期パターンとの間のビット数がヘッダおよび4つの符号語インターリーブのサイズに等しくないことのうちの少なくとも1つを含む、請求項2に記載のシステム。
- 復号が成功するまたは不成功に終わるまで、前記反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、選択的に行うように構成された前記論理が、
第1の反復において、および前記停止パラメータがC1誤り訂正能力の2倍マイナスC1復号マージン以下であるとき、前記取り込まれたデータにC1消失復号を行い、以下ではないとき、前記取り込まれたデータにC1誤り復号を行い、
C1復号を行った後、C1失敗の数がゼロに等しく、前記停止パラメータがゼロに等しいとき、復号は成功であると決定し、
C1失敗の前記数が、C2誤り訂正能力の2倍マイナスC2復号マージンよりも大きいとき、C1復号を行った後、前記取り込まれたデータにC2誤り復号を行い、
前記停止パラメータがゼロに等しくない、またはC1失敗の前記数が前記C2誤り訂正能力の2倍マイナス前記C2復号マージン以下であって、ゼロよりも大きいとき、C1復号を行った後、前記取り込まれたデータにC2消失復号を行い、
C2失敗の数とC1失敗の数の両方がゼロに等しいとき、C2復号を行った後、復号が成功であると決定し、
C2失敗の数が前記停止パラメータ以上であるとき、C2復号を行った後、復号は不成功であると決定し、以上ではないとき、前記停止パラメータをC2失敗の前記数に等しく設定する
ように構成された論理を含む、請求項1に記載のシステム。 - 前記C1誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC1誤りの数を表し、前記C2誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC2誤りの数を表す、請求項4に記載のシステム。
- 復号が成功するまたは不成功に終わるまで、前記反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、選択的に行うように構成された前記論理が、
第1の反復において、および前記停止パラメータがC1誤り訂正能力の2倍マイナスC1復号マージン以下であるとき、前記取り込まれたデータにC1消失復号を行い、以下ではないとき、前記取り込まれたデータにC1誤り復号を行い、
C1失敗の数がゼロに等しいとき、復号を停止し、符号語チェックを行い、
C1失敗の前記数が、C2誤り訂正能力の2倍マイナスC2復号マージンよりも大きいとき、C1復号を行った後、前記取り込まれたデータにC2誤り復号を行い、大きくないとき、C1復号を行った後、前記取り込まれたデータにC2消失復号を行い、
C2失敗の数がゼロに等しいとき、C2復号を行った後、復号を停止し、
C2失敗の数が前記停止パラメータ以上であるとき、C2復号を行った後、復号は不成功であると決定し、以上ではないとき、前記停止パラメータをC2失敗の前記数に等しく設定する
ように構成された論理を含み、
前記符号語チェックが、すべてのC1符号語が正規であり、すべてのC2符号語が正規であると決定するように構成された論理を含み、すべてのC1符号語が正規であり、すべてのC2符号語が正規であるとき、復号は成功であり、そうではない場合、復号は不成功である、請求項1に記載のシステム。 - 前記C1誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC1誤りの数を表し、前記C2誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC2誤りの数を表す、請求項6に記載のシステム。
- 積符号のための誤りおよび消失組合せ復号のための方法であって、
取り込まれたデータを受け取るステップと、
前記取り込まれたデータに対して消失フラグを生成し、前記消失フラグをC2復号器に提供するステップと、
復号プロセスを所定の回数反復後に停止する前記回数を規定する停止パラメータであって、前記取り込まれたデータを符号化するために使用される符号語インターリーブにおいてC1符号語の長さに等しくなるように前記停止パラメータを設定するステップと、
復号が成功するまたは不成功に終わるまで、反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、選択的に行うステップと
を含む、方法。 - 各消失フラグが、観察されたまたは計算された状況により、消失復号中に消去されるとして扱われることになる、前記取り込まれたデータの部分に対応する、請求項8に記載の方法。
- 前記観察されたまたは計算された状況が、符号語インターリーブのヘッダが検出されないこと、位相ロック・ループ(PLL)サイクル・スリップの検出、変調復号器の出力における符号語インターリーブまたはC1符号語内の検出される連続した不正な変調符号語の数が所定の閾値量を超えること、前方同期パターンと再同期パターンとの間のビット数がヘッダおよび4つの符号語インターリーブのサイズに等しくないこと、および再同期パターンと後方同期パターンとの間のビット数がヘッダおよび4つの符号語インターリーブのサイズに等しくないことのうちの少なくとも1つを含む、請求項9に記載の方法。
- 復号が成功するまたは不成功に終わるまで、前記反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、前記選択的に行うステップが、
第1の反復において、および前記停止パラメータがC1誤り訂正能力の2倍マイナスC1復号マージン以下であるとき、前記取り込まれたデータにC1消失復号を行い、以下ではないとき、前記取り込まれたデータにC1誤り復号を行うステップと、
C1復号を行った後、C1失敗の数がゼロに等しく、前記停止パラメータがゼロに等しいとき、復号は成功であると決定するステップと、
C1失敗の前記数が、C2誤り訂正能力の2倍マイナスC2復号マージンよりも大きいとき、C1復号を行った後、前記取り込まれたデータにC2誤り復号を行うステップと、
前記停止パラメータがゼロに等しくない、またはC1失敗の前記数が前記C2誤り訂正能力の2倍マイナス前記C2復号マージン以下であって、ゼロよりも大きいとき、C1復号を行った後、前記取り込まれたデータにC2消失復号を行うステップと、
C2失敗の数とC1失敗の数の両方がゼロに等しいとき、C2復号を行った後、復号が成功であると決定するステップと、
C2失敗の数が前記停止パラメータ以上であるとき、C2復号を行った後、復号は不成功であると決定し、以上ではないとき、前記停止パラメータをC2失敗の前記数に等しく設定するステップと
を含む、請求項8に記載の方法。 - 前記C1誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC1誤りの数を表し、前記C2誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC2誤りの数を表す、請求項11に記載の方法。
- 復号が成功するまたは不成功に終わるまで、前記反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、前記選択的に行うステップが、
第1の反復において、および前記停止パラメータがC1誤り訂正能力の2倍マイナスC1復号マージン以下であるとき、前記取り込まれたデータにC1消失復号を行い、以下ではないとき、前記取り込まれたデータにC1誤り復号を行うステップと、
C1失敗の数がゼロに等しいとき、復号を停止し、符号語チェックを行うステップと、
C1失敗の前記数が、C2誤り訂正能力の2倍マイナスC2復号マージンよりも大きいとき、C1復号を行った後、前記取り込まれたデータにC2誤り復号を行い、大きくないとき、C1復号を行った後、前記取り込まれたデータにC2消失復号を行うステップと、
C2失敗の数がゼロに等しいとき、C2復号を行った後、復号を停止するステップと、
C2失敗の数が前記停止パラメータ以上であるとき、C2復号を行った後、復号は不成功であると決定し、以上ではないとき、前記停止パラメータをC2失敗の前記数に等しく設定するステップと
を含み、
前記符号語チェックが、すべてのC1符号語が正規であり、すべてのC2符号語が正規であると決定するステップを含み、すべてのC1符号語が正規であり、すべてのC2符号語が正規であるとき、復号は成功であり、そうではない場合、復号は不成功である、請求項8に記載の方法。 - 前記C1誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC1誤りの数を表し、前記C2誤り訂正能力が、前記取り込まれたデータで積符号を使用して訂正可能であるC2誤りの数を表す、請求項13に記載の方法。
- 積符号のための誤りおよび消失組合せ復号のためのコンピュータ・プログラムであって、
取り込まれたデータを受け取り、
前記取り込まれたデータに対して消失フラグを生成し、前記消失フラグをC2復号器に提供し、
復号プロセスを所定の回数反復後に停止する前記回数を規定する停止パラメータであって、前記取り込まれたデータを符号化するために使用される符号語インターリーブにおいてC1符号語の長さに等しくなるように前記停止パラメータを設定し、
復号が成功するまたは不成功に終わるまで、反復プロセスで、誤りまたは消失C1復号、続いて誤りまたは消失C2復号を、選択的に行うことを
プロセッサに実行させる、コンピュータ・プログラム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/961,839 | 2013-08-07 | ||
US13/961,839 US9166627B2 (en) | 2013-08-07 | 2013-08-07 | Combination error and erasure decoding for product codes |
PCT/CN2014/083149 WO2015018285A1 (en) | 2013-08-07 | 2014-07-28 | Combination error and erasure decoding for product codes |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016527832A JP2016527832A (ja) | 2016-09-08 |
JP6415557B2 true JP6415557B2 (ja) | 2018-10-31 |
Family
ID=52449691
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016532221A Active JP6415557B2 (ja) | 2013-08-07 | 2014-07-28 | 積符号のための誤りおよび消失組合せ復号のためのシステム、方法、およびコンピュータ・プログラム |
Country Status (6)
Country | Link |
---|---|
US (2) | US9166627B2 (ja) |
JP (1) | JP6415557B2 (ja) |
CN (1) | CN105453439B (ja) |
DE (1) | DE112014002870B4 (ja) |
GB (1) | GB2533501B (ja) |
WO (1) | WO2015018285A1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9166627B2 (en) * | 2013-08-07 | 2015-10-20 | International Business Machines Corporation | Combination error and erasure decoding for product codes |
WO2016118060A1 (en) * | 2015-01-20 | 2016-07-28 | Telefonaktiebolaget Lm Ericsson (Publ) | Transmitting device, receiving device, and methods performed therein |
US20160323060A1 (en) * | 2015-04-28 | 2016-11-03 | Intel IP Corporation | Apparatus, computer readable medium, and method for higher qam in a high efficiency wireless local-area network |
CN108141308B (zh) * | 2015-10-23 | 2021-03-16 | 瑞典爱立信有限公司 | 基于解码裕度估计确定传输特性 |
US9837117B2 (en) | 2015-11-19 | 2017-12-05 | International Business Machines Corporation | Track-dependent decoding |
US9412410B1 (en) * | 2015-11-19 | 2016-08-09 | International Business Machines Corporation | Track-dependent decoding |
US9984771B2 (en) | 2016-01-11 | 2018-05-29 | Sandisk Technologies Llc | Multi-level raid-type encoding with random correction capability |
US10536172B2 (en) | 2016-03-04 | 2020-01-14 | Western Digital Technologies, Inc. | ECC and raid-type decoding |
US9959168B2 (en) | 2016-03-04 | 2018-05-01 | Sandisk Technologies Llc | ECC and RAID-type decoding |
US9940194B2 (en) | 2016-03-04 | 2018-04-10 | Sandisk Technologies Llc | ECC decoding using raid-type parity |
US10348334B2 (en) | 2016-10-25 | 2019-07-09 | International Business Machines Corporation | Reducing a decoding error floor by post-processing codewords encoded by binary symmetry-invariant product codes |
US10846175B2 (en) * | 2018-04-10 | 2020-11-24 | Micron Technology, Inc. | High throughput bit correction of data inside a word buffer for a product code decoder |
US11216196B2 (en) * | 2018-05-24 | 2022-01-04 | Quantum Corporation | Erasure coding magnetic tapes for minimum latency and adaptive parity protection feedback |
JP2020195007A (ja) | 2019-05-24 | 2020-12-03 | キオクシア株式会社 | メモリシステム |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4675863A (en) * | 1985-03-20 | 1987-06-23 | International Mobile Machines Corp. | Subscriber RF telephone system for providing multiple speech and/or data signals simultaneously over either a single or a plurality of RF channels |
KR100229015B1 (ko) * | 1996-08-06 | 1999-11-01 | 윤종용 | 디지탈 처리시스템의 에러정정장치 및 방법 |
US6048090A (en) * | 1997-04-23 | 2000-04-11 | Cirrus Logic, Inc. | Error correction and concurrent verification of a product code |
JPH11175362A (ja) * | 1997-12-16 | 1999-07-02 | Toshiba Ave Co Ltd | 誤り訂正装置及びデータ再生装置 |
US6047395A (en) * | 1998-01-30 | 2000-04-04 | Cirrus Logic, Inc. | Error correction processor for correcting a multi-dimensional code by generating an erasure polynomial over one dimension for correcting multiple codewords in another dimension |
US6272659B1 (en) * | 1998-05-18 | 2001-08-07 | Cirrus Logic, Inc. | Error correction code processor employing adjustable correction power for miscorrection minimization |
US7003065B2 (en) | 2001-03-09 | 2006-02-21 | Ericsson Inc. | PLL cycle slip detection |
JP3876662B2 (ja) | 2001-08-03 | 2007-02-07 | 三菱電機株式会社 | 積符号の復号方法および積符号の復号装置 |
US6616060B2 (en) * | 2001-10-11 | 2003-09-09 | Delphi Technologies, Inc. | Flexible film cartridge with balanced effort |
JP2004087018A (ja) * | 2002-08-28 | 2004-03-18 | Toshiba Corp | エラー訂正方法およびエラー訂正装置 |
TWI247288B (en) * | 2003-04-03 | 2006-01-11 | Lite On It Corp | Manufacturing unit and method of multimedia audio/video data stream |
US7441175B2 (en) | 2004-03-12 | 2008-10-21 | Seagate Technology Llc | Turbo product code implementation and decoding termination method and apparatus |
WO2006132331A1 (ja) * | 2005-06-10 | 2006-12-14 | International Business Machines Corporation | 誤りを訂正するための装置、方法、及びプログラム |
US7577893B2 (en) | 2006-06-07 | 2009-08-18 | Agere Systems Inc. | Forward error correction decoding method and apparatus for satellite digital audio radio broadcasting |
US8046660B2 (en) | 2006-08-07 | 2011-10-25 | Marvell World Trade Ltd. | System and method for correcting errors in non-volatile memory using product codes |
US7840872B2 (en) | 2006-10-10 | 2010-11-23 | O-Mass As | N-dimensional iterative ECC method and apparatus with combined erasure—error information and re-read |
CN100542048C (zh) * | 2007-08-27 | 2009-09-16 | 北京航空航天大学 | 一种基于帧间相关的前向纠错编解码方法 |
JP2009246640A (ja) * | 2008-03-31 | 2009-10-22 | Fujitsu Microelectronics Ltd | 誤り訂正装置、データ読み出し装置及び誤り訂正方法 |
US8214718B2 (en) * | 2008-06-19 | 2012-07-03 | International Business Machines Corporation | Erasure flagging system and method for errors-and-erasures decoding in storage devices |
US8276045B2 (en) * | 2009-01-09 | 2012-09-25 | International Business Machines Corporation | ECC interleaving for multi-track recording on magnetic tape |
US8751729B2 (en) * | 2010-12-23 | 2014-06-10 | Samsung Electronics Co., Ltd. | Flash memory device and memory system including the same |
US9166627B2 (en) | 2013-08-07 | 2015-10-20 | International Business Machines Corporation | Combination error and erasure decoding for product codes |
-
2013
- 2013-08-07 US US13/961,839 patent/US9166627B2/en active Active
-
2014
- 2014-07-28 CN CN201480044152.XA patent/CN105453439B/zh active Active
- 2014-07-28 DE DE112014002870.3T patent/DE112014002870B4/de active Active
- 2014-07-28 JP JP2016532221A patent/JP6415557B2/ja active Active
- 2014-07-28 WO PCT/CN2014/083149 patent/WO2015018285A1/en active Application Filing
- 2014-07-28 GB GB1603366.4A patent/GB2533501B/en active Active
-
2015
- 2015-09-10 US US14/850,883 patent/US9455749B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2016527832A (ja) | 2016-09-08 |
WO2015018285A1 (en) | 2015-02-12 |
US20160006460A1 (en) | 2016-01-07 |
DE112014002870B4 (de) | 2021-06-24 |
US9455749B2 (en) | 2016-09-27 |
GB201603366D0 (en) | 2016-04-13 |
GB2533501A (en) | 2016-06-22 |
US9166627B2 (en) | 2015-10-20 |
DE112014002870T5 (de) | 2016-03-10 |
CN105453439A (zh) | 2016-03-30 |
US20150046767A1 (en) | 2015-02-12 |
CN105453439B (zh) | 2019-05-17 |
GB2533501B (en) | 2018-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6415557B2 (ja) | 積符号のための誤りおよび消失組合せ復号のためのシステム、方法、およびコンピュータ・プログラム | |
US9564171B2 (en) | Reconstructive error recovery procedure (ERP) using reserved buffer | |
US10110257B2 (en) | Reconstructive error recovery procedure (ERP) for multiple data sets using reserved buffer | |
JP6388599B2 (ja) | 不均一誤り保護を備えたヘッダ付サブ・データ・セットを復号するためのシステム、方法、及びプログラム | |
US9590660B2 (en) | Reconstructive error recovery procedure (ERP) using reserved buffer | |
JP4833173B2 (ja) | 復号化器、符号化・復号化装置及び記録再生装置 | |
US9985658B2 (en) | Decoding of product codes | |
US8910012B2 (en) | Block-interleaved and error correction code (ECC)-encoded sub data set (SDS) format | |
US10298272B2 (en) | Post-decoding error check with diagnostics for product codes | |
US9252815B2 (en) | Extension of product codes with applications to tape and parallel channels | |
US9594642B1 (en) | Iterative decode and post-decode microcode cut and paste optimization | |
US9712188B2 (en) | Decoding data stored with three orthogonal codewords |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170609 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180423 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180508 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180720 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180911 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181002 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6415557 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |