JP6152848B2 - Semiconductor light emitting device - Google Patents

Semiconductor light emitting device Download PDF

Info

Publication number
JP6152848B2
JP6152848B2 JP2014523564A JP2014523564A JP6152848B2 JP 6152848 B2 JP6152848 B2 JP 6152848B2 JP 2014523564 A JP2014523564 A JP 2014523564A JP 2014523564 A JP2014523564 A JP 2014523564A JP 6152848 B2 JP6152848 B2 JP 6152848B2
Authority
JP
Japan
Prior art keywords
semiconductor
layer
emitting device
group iii
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014523564A
Other languages
Japanese (ja)
Other versions
JPWO2014006813A1 (en
Inventor
真生 川口
真生 川口
秀紀 春日井
秀紀 春日井
信一郎 能崎
信一郎 能崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Intellectual Property Management Co Ltd
Original Assignee
Panasonic Intellectual Property Management Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Intellectual Property Management Co Ltd filed Critical Panasonic Intellectual Property Management Co Ltd
Publication of JPWO2014006813A1 publication Critical patent/JPWO2014006813A1/en
Application granted granted Critical
Publication of JP6152848B2 publication Critical patent/JP6152848B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/3425Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers comprising couples wells or superlattices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/022Mountings; Housings
    • H01S5/0239Combinations of electrical or optical elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • H01S5/18361Structure of the reflectors, e.g. hybrid mirrors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/20Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers
    • H01S5/2004Confining in the direction perpendicular to the layer structure
    • H01S5/2018Optical confinement, e.g. absorbing-, reflecting- or waveguide-layers
    • H01S5/2031Optical confinement, e.g. absorbing-, reflecting- or waveguide-layers characterized by special waveguide layers, e.g. asymmetric waveguide layers or defined bandgap discontinuities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/32Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures
    • H01S5/3211Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures characterised by special cladding layers, e.g. details on band-discontinuities
    • H01S5/3216Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures characterised by special cladding layers, e.g. details on band-discontinuities quantum well or superlattice cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • H01S5/34333Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser with a well layer based on Ga(In)N or Ga(In)P, e.g. blue laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of group III and group V of the periodic system
    • H01L33/32Materials of the light emitting region containing only elements of group III and group V of the periodic system containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • H01S5/18305Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] with emission through the substrate, i.e. bottom emission

Description

本発明は、窒化ガリウム(GaN)に代表されるIII族窒化物で構成される半導体発光素子に関する。   The present invention relates to a semiconductor light emitting device composed of a group III nitride represented by gallium nitride (GaN).

小型、安価、高出力などの優れた特徴をもつことから、半導体レーザが、通信、光ディスクなどのIT技術のほか、医療、一部照明など、幅広い技術分野で用いられている。近年では、特に、レーザディスプレイや液晶バックライトなどの表示装置の光源用途に、GAN系半導体レーザを用いた波長450nm〜540nmの半導体光源(半導体発光素子)の開発が進められている。   Semiconductor lasers are used in a wide range of technical fields, such as medical technology and partial lighting, in addition to IT technologies such as communication and optical disks, because they have excellent features such as small size, low cost, and high output. In recent years, semiconductor light sources (semiconductor light emitting elements) having a wavelength of 450 nm to 540 nm using GAN based semiconductor lasers have been developed particularly for light source applications of display devices such as laser displays and liquid crystal backlights.

これらの表示装置に用いられる半導体発光素子では、明瞭な画像を得るために、半導体発光素子の高光出力化が重要となる。また、表示装置の放熱機構を簡素化し低コスト化するためや、半導体発光素子自身の信頼性を向上するために、低消費電力化が求められている。   In a semiconductor light emitting element used in these display devices, it is important to increase the light output of the semiconductor light emitting element in order to obtain a clear image. Further, in order to simplify the heat dissipation mechanism of the display device and reduce the cost, and to improve the reliability of the semiconductor light emitting element itself, low power consumption is required.

半導体レーザなどの半導体発光素子においては、しきい値を低減すると、同一の注入電流値において得られる光出力を増すことができ、高出力化及び低電流化が可能となる。これにより、半導体発光素子において、低消費電力化が可能となる。   In a semiconductor light emitting device such as a semiconductor laser, when the threshold value is reduced, the light output obtained at the same injection current value can be increased, and high output and low current can be achieved. Thereby, low power consumption can be achieved in the semiconductor light emitting device.

半導体レーザのしきい値を低減するためには、垂直光閉じ込め係数(Γv)と呼ばれるパラメータを大きくすれば良いことが知られている。また、一般的に製造されているn型GaN基板を用いたIII族窒化物半導体レーザにおいては、光ガイド層にInGaNまたはGaN、クラッド層にはそれらよりも屈折率が低いAlGaNが用いられることが多い。   In order to reduce the threshold value of a semiconductor laser, it is known that a parameter called a vertical light confinement factor (Γv) may be increased. In a group III nitride semiconductor laser using a generally manufactured n-type GaN substrate, InGaN or GaN is used for the light guide layer, and AlGaN having a lower refractive index is used for the cladding layer. Many.

垂直光閉じ込め係数Γvを高める目的でクラッド層を低屈折率化するために、例えば、屈折率が非常に小さいAlInNをn型クラッド層に利用することが開示されている(非特許文献1)。また、AlInN層中に周期的にn−GaN層を設け、積層方向に電気伝導させる試みもなされている(非特許文献2)。   In order to reduce the refractive index of the cladding layer for the purpose of increasing the vertical light confinement coefficient Γv, for example, the use of AlInN having a very low refractive index for the n-type cladding layer is disclosed (Non-patent Document 1). In addition, an attempt has been made to periodically provide an n-GaN layer in an AlInN layer to conduct electricity in the stacking direction (Non-Patent Document 2).

E. Feltin, A. Castiglia, G. Cosendey, J.-F.Carlin, R. Butte, and N. Grandjean Proc. of CLEO/IQEC978-1-55752-869-8/09 CTuY5, 2009.E. Feltin, A. Castiglia, G. Cosendey, J.-F.Carlin, R. Butte, and N. Grandjean Proc. Of CLEO / IQEC978-1-55752-869-8 / 09 CTuY5, 2009. R. Charash, H. Kim-Chauveau, J-M. Lamy, M. Akther, P. P. Maaskant, E. Frayssinet,P. de Mierry, A. D. Drager,J-Y. Duboz, A. Hangleiter,and B. Corbett, APPLIED PHYSICS LETTERS 98, 201112, 2011.R. Charash, H. Kim-Chauveau, JM. Lamy, M. Akther, PP Maaskant, E. Frayssinet, P. de Mierry, AD Drager, JY. Duboz, A. Hangleiter, and B. Corbett, APPLIED PHYSICS LETTERS 98 , 201112, 2011.

非特許文献1に開示されている半導体発光素子では、n型クラッド層の低屈折率化のためにAlInNを用いていた。ところが、AlInNでは、積層方向にAlInNを通過して電子注入を行うことが困難という課題がある。   In the semiconductor light emitting device disclosed in Non-Patent Document 1, AlInN is used to reduce the refractive index of the n-type cladding layer. However, AlInN has a problem that it is difficult to inject electrons through AlInN in the stacking direction.

この課題を解決するために、非特許文献1では、光ガイド層とAlInNクラッド層の中間に薄いn型AlGaN層を挿入し、電子注入を行う構造としている。しかし、電子が横方向にAlGaN層を通過するために抵抗が高く低電圧素子を実現することは困難であった。   In order to solve this problem, Non-Patent Document 1 has a structure in which a thin n-type AlGaN layer is inserted between the light guide layer and the AlInN cladding layer to inject electrons. However, since the electrons pass through the AlGaN layer in the lateral direction, it is difficult to realize a low voltage device having high resistance.

一方、非特許文献2のようなAlInN層中に周期的にn−GaN層を設け、積層方向に電気伝導させる試みにおいても、未だ実用水準の電気特性は得られていない。   On the other hand, even in an attempt to provide an n-GaN layer periodically in an AlInN layer as in Non-Patent Document 2 to conduct electricity in the stacking direction, practical electric characteristics have not yet been obtained.

また、III族窒化物面発光レーザにおいては、GaNとAlGaNを用いたDBRが検討されている。しかしながら、GaNとAlGaNには大きな格子定数差が存在するために、Al組成を大きくして屈折率差を高め、DBRの反射率を大きくすることが困難であるという課題がある。そこで、AlInNをDBRの低屈折率層に用いることも検討されている。しかし、積層方向にAlInN層を通過して電子注入を行うことが困難であるという課題から、AlInNをDBR層に用いた面発光レーザの報告は未だなされていない。   For group III nitride surface emitting lasers, DBR using GaN and AlGaN has been studied. However, since there is a large lattice constant difference between GaN and AlGaN, there is a problem that it is difficult to increase the reflectivity difference by increasing the Al composition and increase the reflectivity of DBR. Therefore, the use of AlInN for the low refractive index layer of DBR has also been studied. However, a surface emitting laser using AlInN as a DBR layer has not yet been reported because it is difficult to inject electrons through the AlInN layer in the stacking direction.

上記課題に鑑み、本開示は、半導体発光素子の垂直光閉じ込め係数Γvを効果的に増加させ、発振しきい値電流を低下させることで半導体発光素子の発光効率を向上させることができる半導体発光素子を提供する。   In view of the above problems, the present disclosure provides a semiconductor light emitting device capable of effectively increasing the vertical light confinement coefficient Γv of the semiconductor light emitting device and reducing the oscillation threshold current to improve the light emission efficiency of the semiconductor light emitting device. I will provide a.

前記の課題を解決するために、本開示における半導体発光素子は、III族窒化物半導体で構成されるn型層と、活性層と、p型層とを備え、n型層は、III族窒化物半導体AとIII族窒化物半導体Bとを繰り返し積層した半導体超格子を含み、III族窒化物半導体AおよびIII族窒化物半導体Bの禁制帯幅をそれぞれEg(A)およびEg(B)とすると、Eg(A)>Eg(B)であって、III族窒化物半導体Aは膜中に酸素(O)を1×1018cm−3以上含むAlInNで構成され、半導体超格子の積層方向に電流が注入されることを特徴とする。In order to solve the above problems, a semiconductor light emitting device according to the present disclosure includes an n-type layer composed of a group III nitride semiconductor, an active layer, and a p-type layer, and the n-type layer includes a group III nitride. Including a semiconductor superlattice in which a compound semiconductor A and a group III nitride semiconductor B are repeatedly stacked, and the forbidden band widths of the group III nitride semiconductor A and the group III nitride semiconductor B are Eg (A) and Eg (B), respectively. Then, Eg (A)> Eg (B), and the group III nitride semiconductor A is composed of AlInN containing 1 × 10 18 cm −3 or more of oxygen (O) in the film, and the stacking direction of the semiconductor superlattice A current is injected into the capacitor.

本開示によれば、半導体発光素子の垂直光閉じ込め係数Γvを効果的に増加させ、発振しきい値電流を低下させることで半導体発光素子の発光効率を向上させることができる。   According to the present disclosure, the light emission efficiency of the semiconductor light emitting device can be improved by effectively increasing the vertical light confinement coefficient Γv of the semiconductor light emitting device and reducing the oscillation threshold current.

図1Aは、実施の形態1にかかる半導体発光素子の上面図である。FIG. 1A is a top view of the semiconductor light emitting element according to the first exemplary embodiment. 図1Bは、図1AのA−B線に沿って紙面に垂直な方向に切って見た断面図である。1B is a cross-sectional view taken along the line AB of FIG. 1A in a direction perpendicular to the paper surface. 図2は、比較例1にかかる半導体発光素子の構成を示す図である。FIG. 2 is a diagram illustrating a configuration of a semiconductor light emitting element according to Comparative Example 1. 図3は、比較例2にかかる半導体発光素子の構成を示す図である。FIG. 3 is a diagram illustrating a configuration of a semiconductor light emitting element according to Comparative Example 2. 図4は、比較例3にかかる半導体発光素子の構成を示す図である。FIG. 4 is a diagram illustrating a configuration of a semiconductor light emitting element according to Comparative Example 3. 図5は、比較例1における第1クラッド層近傍の伝導帯側バンド構造の計算結果を説明する図である。FIG. 5 is a diagram for explaining the calculation result of the conduction band side band structure in the vicinity of the first cladding layer in Comparative Example 1. 図6Aは、比較例2における第1クラッド層近傍の伝導帯側バンド構造の計算結果を説明する図である。6A is a diagram for explaining a calculation result of a conduction band side band structure in the vicinity of the first cladding layer in Comparative Example 2. FIG. 図6Bは、比較例2における第1クラッド層近傍の伝導帯側バンド構造の計算結果を説明する図である。6B is a diagram for explaining the calculation result of the conduction band side band structure in the vicinity of the first cladding layer in Comparative Example 2. FIG. 図7Aは、比較例3における第1クラッド層近傍の伝導帯側バンド構造の計算結果を説明する図である。FIG. 7A is a diagram illustrating a calculation result of a conduction band side band structure in the vicinity of the first cladding layer in Comparative Example 3. 図7Bは、比較例3における第1クラッド層近傍の伝導帯側バンド構造の計算結果を説明する図である。FIG. 7B is a diagram for explaining the calculation result of the conduction band side band structure in the vicinity of the first cladding layer in Comparative Example 3. 図8は、実施の形態1におけるAlInN(O)/n−GaN超格子の一部における伝導帯側バンド構造の計算結果を説明する図である。FIG. 8 is a diagram for explaining a calculation result of the conduction band side band structure in a part of the AlInN (O) / n-GaN superlattice in the first embodiment. 図9Aは、実施の形態1にかかる超格子構造の効果を検証するための試料1を説明する図である。FIG. 9A is a diagram for explaining the sample 1 for verifying the effect of the superlattice structure according to the first embodiment. 図9Bは、実施の形態1にかかる超格子構造の効果を検証するための試料2を説明する図である。FIG. 9B is a diagram for explaining the sample 2 for verifying the effect of the superlattice structure according to the first embodiment. 図9Cは、実施の形態1にかかる超格子構造の効果を検証するための試料3を説明する図である。FIG. 9C is a diagram for explaining the sample 3 for verifying the effect of the superlattice structure according to the first embodiment. 図10は、図9A〜図9Cの構造の電極A−B間の電流電圧特性を説明する図である。FIG. 10 is a diagram for explaining the current-voltage characteristics between the electrodes A and B having the structures of FIGS. 9A to 9C. 図11は、実施の形態1の半導体レーザと比較例2の半導体レーザの電流光出力特性を説明する図である。FIG. 11 is a diagram for explaining current-light output characteristics of the semiconductor laser according to the first embodiment and the semiconductor laser according to comparative example 2. 図12は、実施の形態1にかかる超格子構造において、AlInN(O)層の膜厚を変えたときの超格子構造の抵抗率を説明する図である。FIG. 12 is a diagram for explaining the resistivity of the superlattice structure when the thickness of the AlInN (O) layer is changed in the superlattice structure according to the first embodiment. 図13は、実施の形態1にかかる超格子構造において、AlInN(O)層中の酸素濃度を変えたときの超格子構造の抵抗率を説明する図である。FIG. 13 is a diagram for explaining the resistivity of the superlattice structure when the oxygen concentration in the AlInN (O) layer is changed in the superlattice structure according to the first embodiment. 図14は、実施の形態2の半導体発光素子の構成を説明する図である。FIG. 14 is a diagram for explaining the configuration of the semiconductor light emitting device of the second embodiment. 図15は、実施の形態3の半導体発光素子の構成を説明する図である。FIG. 15 is a diagram for explaining the configuration of the semiconductor light emitting device of the third embodiment.

(本発明の基礎となった知見)
はじめに、本発明の基礎となった知見について、図面を参照しながら説明する。
(Knowledge that became the basis of the present invention)
First, the knowledge that forms the basis of the present invention will be described with reference to the drawings.

半導体レーザなどの半導体発光素子においては、電流注入によって光出力が緩やかにしか増大しない領域(電流値が小さい領域)と、電流注入によって光出力が大きく増大する領域(電流値が大きい領域)が存在し、両者の境界の電流値をしきい値と呼ぶ。しきい値を低減すると、電流を注入しても光出力が緩やかにしか増大しない領域を減らすことが可能となり、結果的に、同一の注入電流値において得られる光出力を増すことができる。すなわち、しきい値を低減することにより高出力化が可能となる。また、しきい値を低減すれば、ある光出力を得るために必要な電流値を低減することが可能となり、低消費電力化でき、結果として、低コスト化や長寿命化させることも可能となる。   In a semiconductor light emitting device such as a semiconductor laser, there is a region where the light output increases only slowly by current injection (region where the current value is small) and a region where the light output increases greatly by current injection (region where the current value is large). The current value at the boundary between the two is called a threshold value. By reducing the threshold value, it is possible to reduce the region where the light output increases only slowly even when current is injected, and as a result, the light output obtained at the same injection current value can be increased. That is, high output can be achieved by reducing the threshold value. In addition, if the threshold value is reduced, the current value necessary to obtain a certain light output can be reduced, and the power consumption can be reduced. As a result, the cost can be reduced and the life can be extended. Become.

一方、半導体レーザのしきい値を低減するためには、垂直光閉じ込め係数(Γv)と呼ばれるパラメータを大きくすれば良いことが知られている。これは、モード利得と呼ばれる半導体レーザが光を増幅する性能が、発光層(活性層と呼ばれる)中をレーザ光が進行する際の増幅度合いを示す材料利得(g)と垂直光閉じ込め係数(Γv)との積、すなわちΓv・gで表されるためである。   On the other hand, it is known that a parameter called vertical light confinement factor (Γv) may be increased in order to reduce the threshold value of a semiconductor laser. This is because the semiconductor laser called mode gain amplifies the light, the material gain (g) indicating the degree of amplification when the laser light travels in the light emitting layer (called active layer) and the vertical light confinement factor (Γv ), That is, Γv · g.

半導体レーザは、モード利得とレーザ共振器の損失(α)が等しくなったとき発振する。垂直光閉じ込め係数Γvが大きいとしきい値の低減が可能となるのは、電流注入に伴ってgが単調に増大するものの、他のパラメータは一定値のため、垂直光閉じ込め係数Γvが大きいほどΓv・g(i)=αとなる電流値iが小さいためである。   The semiconductor laser oscillates when the mode gain is equal to the loss (α) of the laser resonator. The threshold can be reduced when the vertical light confinement factor Γv is large. Although g increases monotonously with current injection, the other parameters are constant values. Therefore, as the vertical light confinement factor Γv increases, Γv increases. This is because the current value i where g (i) = α is small.

ここで、垂直光閉じ込め係数Γvとは、半導体レーザの積層構造において、積層面に垂直な方向への伝播光の光分布のうち、半導体レーザの発光層(活性層と呼ばれる)が占める割合のことを言い、通常数%程度の値となることが多い。一般的な半導体レーザを構成する積層構造は、活性層の上下にp型/n型光ガイド層が挟持され、さらに光ガイド層の上下をp型/n型クラッド層が挟持している。このとき、光ガイド層および活性層がレーザ光を伝播させる領域となり、その屈折率をクラッド層よりも高くする必要がある。   Here, the vertical light confinement coefficient Γv is a ratio of the light distribution of the propagating light in the direction perpendicular to the stacked surface to the light emitting layer of the semiconductor laser (called an active layer) in the stacked structure of the semiconductor laser. In many cases, the value is usually about several percent. In a laminated structure constituting a general semiconductor laser, a p-type / n-type light guide layer is sandwiched above and below an active layer, and a p-type / n-type clad layer is sandwiched above and below the light guide layer. At this time, the light guide layer and the active layer become regions in which laser light propagates, and the refractive index thereof needs to be higher than that of the cladding layer.

これは、光が高屈折率材料へ集中していくため、高屈折率層を低屈折率層で取り囲むことで高屈折率層に光を閉じ込めるためである。このような積層構造において、垂直光閉じ込め係数Γvを大きくするためには、通常光ガイド層の中央付近に配される活性層における光強度を強める必要がある。このためには、クラッド層の屈折率を低くすることで、光ガイド層とクラッド層の屈折率差を大きくすることが特に有効である。   This is because light concentrates on the high refractive index material, and the light is confined in the high refractive index layer by surrounding the high refractive index layer with the low refractive index layer. In such a laminated structure, in order to increase the vertical light confinement coefficient Γv, it is necessary to increase the light intensity in the active layer usually disposed near the center of the light guide layer. For this purpose, it is particularly effective to increase the difference in refractive index between the light guide layer and the cladding layer by lowering the refractive index of the cladding layer.

また、低しきい値動作可能で出射ビーム形状制御が容易という特徴を有する可視光波長域で動作するIII族窒化物垂直共振器型面発光半導体レーザ(以下、面発光レーザ)が注目されている。   Further, Group III nitride vertical cavity surface emitting semiconductor lasers (hereinafter referred to as surface emitting lasers) operating in the visible light wavelength region, which can operate at a low threshold and are easy to control the shape of the emitted beam, are attracting attention. .

面発光レーザでは、積層面方向に99%に近い高い反射率を有する2枚の反射鏡を配し、その間に発光層(活性層)を挟持している。反射鏡としては、屈折率が異なる2種類の材料を交互に積層する分布型ブラッグ反射鏡(Distributed Bragg Reflector:DBR)が用いられる。   In a surface emitting laser, two reflecting mirrors having a high reflectance close to 99% are arranged in the direction of the laminated surface, and a light emitting layer (active layer) is sandwiched therebetween. As the reflecting mirror, a distributed Bragg reflector (DBR) in which two types of materials having different refractive indexes are alternately stacked is used.

ここで、DBRの材料としては、縦方向(積層面に垂直方向)への電流注入が可能となることから、電気伝導性を有する材料を用いることが好ましい。既に実用化されている、GaAsを基板に用いる赤外波長の面発光レーザでは、DBRの材料としてn型またはp型に不純物ドープしたGaAsとAlAsまたはAlGaAsとの組み合わせを用いることが多い。これは、AlAsとGaAsとがほぼ同一の格子定数を持ちながら大きな屈折率差を有すると同時に、不純物ドーピングを行うことで電気伝導させることができるという優れた特徴を有するためである。   Here, as the DBR material, it is possible to inject current in the vertical direction (perpendicular to the laminated surface), and therefore it is preferable to use a material having electrical conductivity. In an infrared wavelength surface emitting laser using GaAs as a substrate that has already been put to practical use, a combination of n-type or p-type impurity-doped GaAs and AlAs or AlGaAs is often used as a DBR material. This is because AlAs and GaAs have a large difference in refractive index while having substantially the same lattice constant, and at the same time, have excellent characteristics that they can be electrically conducted by impurity doping.

現在、一般的に製造されているn型GaN基板を用いたIII族窒化物半導体レーザにおいては、光ガイド層にInGaNまたはGaN、クラッド層にはそれらよりも屈折率が低いAlGaNが用いられることが多い。なお、p型クラッド層については、電気抵抗が比較的高いp−AlGaNの抵抗を低減する目的で、p−AlGaN/p−GaN超格子の超格子周期構造を利用することが一般的に行われている。   Currently, in a group III nitride semiconductor laser using an n-type GaN substrate that is generally manufactured, InGaN or GaN is used for the light guide layer, and AlGaN having a lower refractive index is used for the cladding layer. Many. For the p-type cladding layer, it is generally performed to use a superlattice periodic structure of a p-AlGaN / p-GaN superlattice for the purpose of reducing the resistance of p-AlGaN having a relatively high electrical resistance. ing.

上記の構造において、垂直光閉じ込め係数Γvを高める目的でクラッド層を低屈折率化するためには、クラッド層を構成するAlGaNのAl組成を増加させることが比較的容易に実現できる。しかしながら、Al組成比を増加させるとn型GaN基板との格子定数差が増加し、積層構造にクラックと呼ばれる割れが入りやすくなるという欠点があり、実質的なAl組成としておよそ10%を超えるAlGaNでクラッド層を実現することは困難である。   In the above structure, in order to reduce the refractive index of the cladding layer for the purpose of increasing the vertical light confinement coefficient Γv, it is relatively easy to increase the Al composition of AlGaN constituting the cladding layer. However, when the Al composition ratio is increased, the lattice constant difference from the n-type GaN substrate increases, and there is a drawback that cracks called cracks are likely to occur in the laminated structure, and AlGaN exceeds about 10% as a substantial Al composition. It is difficult to realize a cladding layer.

上記は、AlGaNを用いたp型、n型クラッド層に共通する課題であるが、近年高品質なn型GaNバルク基板が商用に供されるようになったために、n型クラッド層においてより顕著となっている。これは、n型GaN基板上にIII族窒化物半導体レーザを形成する場合、n型クラッド層、光ガイド層(活性層を含む)、p型クラッド層をこの順番で形成することになるが、n型基板の屈折率がn型クラッド層よりも高いために、n型クラッド層の膜厚が不十分な場合、レーザ光が光ガイド層からn型クラッド層を超えてn型GaN基板に放射して光損失を生じる恐れがあるために、n型クラッド層の膜厚をp型クラッド層と比して厚くする必要があるためである。   The above is a problem common to p-type and n-type clad layers using AlGaN. However, since high-quality n-type GaN bulk substrates have come to be commercially used in recent years, they are more prominent in n-type clad layers. It has become. This is because when a group III nitride semiconductor laser is formed on an n-type GaN substrate, an n-type cladding layer, a light guide layer (including an active layer), and a p-type cladding layer are formed in this order. When the thickness of the n-type cladding layer is insufficient because the refractive index of the n-type substrate is higher than that of the n-type cladding layer, laser light is emitted from the light guide layer to the n-type GaN substrate beyond the n-type cladding layer. This is because there is a possibility of causing optical loss, so that the film thickness of the n-type cladding layer needs to be thicker than that of the p-type cladding layer.

そこで、GaNと格子定数が同じであるにも関わらず、屈折率が非常に小さいAlInNをn型クラッド層に利用することが提唱されている(非特許文献1)。また、AlInN層中に周期的にn−GaN層を設け、積層方向に電気伝導させる試みもなされている(非特許文献2)。   Therefore, it has been proposed to use AlInN having a very low refractive index for the n-type cladding layer even though the lattice constant is the same as that of GaN (Non-patent Document 1). In addition, an attempt has been made to periodically provide an n-GaN layer in an AlInN layer to conduct electricity in the stacking direction (Non-Patent Document 2).

上述したように、非特許文献1では、n型クラッド層の低屈折率化のためにAlInNを用いていた。ところが、AlInNはおよそ5eVという非常に大きなバンドギャップを有し、その電子構造(バンド)において、伝導帯側にGaNに対して1eV程度のバンドオフセットを持つために、積層方向にAlInNを通過して電子注入を行うことが困難という課題がある。この課題を解決するために、非特許文献1では、光ガイド層とAlInNクラッド層の中間に薄いn型AlGaN層を挿入し、同層を横方向(積層面方向)に横切って電子注入を行う構造としている。しかし、横方向にAlGaN層を通過するために、抵抗が高く商用に供することが可能な水準の低電圧素子を実現することは困難であった。一方、非特許文献2のようなAlInN層中に周期的にn−GaN層を設け、積層方向に電気伝導させる試みにおいても、未だ実用水準の電気特性は得られていない。   As described above, in Non-Patent Document 1, AlInN is used to reduce the refractive index of the n-type cladding layer. However, AlInN has a very large band gap of about 5 eV, and its electronic structure (band) has a band offset of about 1 eV with respect to GaN on the conduction band side, so that it passes through AlInN in the stacking direction. There is a problem that it is difficult to perform electron injection. In order to solve this problem, in Non-Patent Document 1, a thin n-type AlGaN layer is inserted between the light guide layer and the AlInN cladding layer, and electron injection is performed across the same layer in the lateral direction (stacked surface direction). It has a structure. However, since it passes through the AlGaN layer in the lateral direction, it has been difficult to realize a low-voltage element that has a high resistance and can be used for commercial purposes. On the other hand, even in an attempt to provide an n-GaN layer periodically in an AlInN layer as in Non-Patent Document 2 to conduct electricity in the stacking direction, practical electric characteristics have not yet been obtained.

また、III族窒化物面発光レーザにおいては、GaNとAlGaNを用いたDBRが検討されている。しかしながら、先に述べたGaAsとAlAsの組み合わせの場合と異なって、GaNとAlGaNには大きな格子定数差が存在するために、Al組成を大きくして屈折率差を高め、DBRの反射率を大きくすることが困難であるという課題がある。そこで、AlInNをDBRの低屈折率層に用いることも検討されているが、先に述べた、積層方向にAlInN層を通過して電子注入を行うことが困難であるという課題から、AlInNをDBR層に用いた面発光レーザの報告は未だなされていない。   For group III nitride surface emitting lasers, DBR using GaN and AlGaN has been studied. However, unlike the case of the combination of GaAs and AlAs described above, since there is a large lattice constant difference between GaN and AlGaN, the Al composition is increased to increase the refractive index difference, thereby increasing the DBR reflectivity. There is a problem that it is difficult to do. Then, although using AlInN for the low refractive index layer of DBR is also examined, AlInN is made to DBR from the subject that it is difficult to inject electrons through the AlInN layer in the stacking direction described above. No reports have been made of surface emitting lasers used for the layers.

以下、半導体発光素子の垂直光閉じ込め係数Γvを効果的に増加させ、発振しきい値電流を低下させることで半導体発光素子の発光効率を向上させることができる半導体発光素子について説明する。   Hereinafter, a semiconductor light emitting device capable of improving the light emission efficiency of the semiconductor light emitting device by effectively increasing the vertical light confinement coefficient Γv of the semiconductor light emitting device and lowering the oscillation threshold current will be described.

前記の課題を解決するために、本開示は、n型クラッド層を、不純物である酸素(O)をドーピングしたAlInN層と、他のn型III族窒化物半導体層とを数nm程度の短周期で繰り返し積層した超格子層とする。なお、本開示において、Oがドーピングされた半導体層をAlInN(O)のように表現する。   In order to solve the above-described problems, the present disclosure provides an n-type cladding layer made of an AlInN layer doped with impurity oxygen (O) and another n-type group III nitride semiconductor layer as short as several nanometers. A superlattice layer that is repeatedly laminated with a period is used. Note that in this disclosure, a semiconductor layer doped with O is expressed as AlInN (O).

本発明者らは、種々の検討を行った結果、非特許文献2において十分な低抵抗特性が得られない原因は、超格子周期の最適化が行われていないほか、超格子構造における量子化エネルギーのためにショットキーバリアが形成され、前記ショットキーバリアを乗り越えるための電気的なバイアスを印加しなければ電気伝導が行われず、このことによって抵抗値が増加していることを突き止めた。   As a result of various investigations, the present inventors cannot obtain a sufficiently low resistance characteristic in Non-Patent Document 2 because the superlattice period is not optimized and quantization in the superlattice structure is performed. It was found that a Schottky barrier was formed for energy, and electrical conduction would not take place unless an electrical bias for overcoming the Schottky barrier was applied, thereby increasing the resistance value.

そこで、本発明者らは、AlInN膜中に不純物としてOをドーピングすると、他のn型III族窒化物半導体(例えばn型GaN)のドナー準位とほぼ同一のエネルギーに不純物準位を形成し、同準位をホッピング的に伝導することでショットキーバリアを解消して従来のAlGaN系材料同等の低抵抗特性を実現可能であることを見出した。   Therefore, the present inventors, when doping O as an impurity in the AlInN film, forms an impurity level at almost the same energy as the donor level of another n-type group III nitride semiconductor (for example, n-type GaN). It has been found that by conducting the same level in a hopping manner, the Schottky barrier can be eliminated and a low resistance characteristic equivalent to that of a conventional AlGaN-based material can be realized.

さらに、上記のOドーピングしたAlInNをnクラッド層に有するIII族窒化物半導体レーザを試作し、電気抵抗が従来のAlGaN系に比べて同等でありながら、半導体発光素子の垂直光閉じ込め係数Γvを効果的に増加させ、発振しきい値電流が低下することを実験的に確認することで、半導体発光素子の発光効率を向上させることができることを確認した。   Further, a group III nitride semiconductor laser having the above-described O-doped AlInN in the n-cladding layer was prototyped, and the vertical optical confinement coefficient Γv of the semiconductor light emitting device was effective while the electric resistance was equivalent to that of the conventional AlGaN system. It was confirmed that the light emission efficiency of the semiconductor light emitting device can be improved by experimentally confirming that the oscillation threshold current is decreased.

以上のことより、本開示における半導体発光素子は、III族窒化物半導体で構成されるn型層と、活性層と、p型層とを備え、n型層は、III族窒化物半導体AとIII族窒化物半導体Bとを繰り返し積層した半導体超格子を含み、III族窒化物半導体AおよびIII族窒化物半導体Bの禁制帯幅をそれぞれEg(A)およびEg(B)とすると、Eg(A)>Eg(B)であって、III族窒化物半導体Aは膜中に酸素(O)を1×1018cm−3以上含むAlInNで構成され、半導体超格子の積層方向に電流が注入されることを特徴とする。As described above, the semiconductor light emitting device according to the present disclosure includes an n-type layer formed of a group III nitride semiconductor, an active layer, and a p-type layer, and the n-type layer includes the group III nitride semiconductor A. When a semiconductor superlattice in which a group III nitride semiconductor B is repeatedly stacked is included, and the forbidden band widths of the group III nitride semiconductor A and the group III nitride semiconductor B are Eg (A) and Eg (B), respectively, Eg ( A)> Eg (B), and the group III nitride semiconductor A is composed of AlInN containing 1 × 10 18 cm −3 or more of oxygen (O) in the film, and current is injected in the stacking direction of the semiconductor superlattice. It is characterized by being.

これにより、電気抵抗が従来のAlGaN系に比べて同等でありながら、半導体発光素子の垂直光閉じ込め係数Γvを効果的に増加させ、発振しきい値電流を低下させることで半導体発光素子の発光効率を向上させることができる。   Thereby, while the electric resistance is equivalent to that of the conventional AlGaN system, the vertical light confinement coefficient Γv of the semiconductor light emitting device is effectively increased, and the oscillation threshold current is decreased, thereby reducing the light emission efficiency of the semiconductor light emitting device. Can be improved.

また、III族窒化物半導体Bは、n型GaNまたはn型InGaNで構成されるとしてもよい。   The group III nitride semiconductor B may be composed of n-type GaN or n-type InGaN.

これにより、III族窒化物半導体Bのドナー準位とAlInNにドーピングされたOの準位が近接することにより、電気抵抗を効果的に低減することができる。   Thereby, the electrical resistance can be effectively reduced by the proximity of the donor level of the group III nitride semiconductor B and the level of O doped in AlInN.

また、III族窒化物半導体Bは、酸素(O)または珪素(Si)を含むこととしてもよい。   The group III nitride semiconductor B may contain oxygen (O) or silicon (Si).

これにより、III族窒化物半導体Bに効果的にドナー準位を形成することが可能となり、電気抵抗を低減することができる。   Thereby, it becomes possible to effectively form a donor level in the group III nitride semiconductor B, and the electrical resistance can be reduced.

また、基板上にn型層、活性層、およびp型層がこの順に積層されていてもよい。   Further, an n-type layer, an active layer, and a p-type layer may be stacked in this order on the substrate.

また、基板上にp型層、活性層、およびn型層がこの順に積層されていてもよい。   Further, a p-type layer, an active layer, and an n-type layer may be stacked in this order on the substrate.

また、基板はGaN基板またはGaNテンプレート基板であることとしてもよい。   The substrate may be a GaN substrate or a GaN template substrate.

上記の構成により、III族窒化物半導体AおよびBで構成される超格子を積層方向に縦断して電流注入を行うことが可能となる。   With the above configuration, it is possible to perform current injection by longitudinally cutting a superlattice formed of group III nitride semiconductors A and B in the stacking direction.

また、半導体超格子の周期が10nmよりも短いこととしてもよい。   The period of the semiconductor superlattice may be shorter than 10 nm.

これにより、半導体超格子の抵抗を低減することができる。   Thereby, the resistance of the semiconductor superlattice can be reduced.

また、半導体超格子の周期が5nmよりも短いこととしてもよい。   The period of the semiconductor superlattice may be shorter than 5 nm.

これにより、半導体超格子の抵抗をさらに低減することができる。   Thereby, the resistance of the semiconductor superlattice can be further reduced.

また、n型層に第一屈折率窒化物半導体膜と半導体超格子とが交互に積層されたn型分布ブラッグ反射鏡を含み、n型分布ブラッグ反射鏡は、第一屈折率窒化物半導体膜の屈折率をn1、第一屈折率窒化物半導体膜の膜厚をd1、半導体超格子の屈折率をn2、半導体超格子の前記III族窒化物半導体Aと前記III族窒化物半導体Bとが繰り返し積層された合計膜厚をd2、活性層の発光波長をλとすると、n1>n2且つn1×d1=n2×d2=1/4×λの関係を満たすこととしてもよい。   The n-type distributed Bragg reflector includes an n-type distributed Bragg reflector in which a first refractive index nitride semiconductor film and a semiconductor superlattice are alternately stacked on the n-type layer, and the n-type distributed Bragg reflector includes a first refractive index nitride semiconductor film. Of the first refractive index nitride semiconductor film is d1, the refractive index of the semiconductor superlattice is n2, and the group III nitride semiconductor A and the group III nitride semiconductor B of the semiconductor superlattice are If the total thickness of the repeatedly stacked layers is d2 and the emission wavelength of the active layer is λ, the relationship of n1> n2 and n1 × d1 = n2 × d2 = 1/4 × λ may be satisfied.

これにより、高い電気導電性と光学反射率を有するn型分布ブラッグ反射鏡を形成することが可能となる。   This makes it possible to form an n-type distributed Bragg reflector having high electrical conductivity and optical reflectance.

以下、具体的に実施の形態について、図面を参照しながら説明する。なお、各図面において同一部材には同じ符号を付し、重複する説明は省略する。以下の実施の形態は、本発明を具体化した一例を示すものであって、本発明は、例えば構成部材の配置等が下記のものに特定されるものではない。本発明は、請求の範囲において様々な変更を加えることができる。   Hereinafter, specific embodiments will be described with reference to the drawings. In addition, in each drawing, the same code | symbol is attached | subjected to the same member and the overlapping description is abbreviate | omitted. The following embodiment shows an example embodying the present invention, and the present invention is not limited to the following, for example, the arrangement of constituent members. The present invention can be modified in various ways within the scope of the claims.

(実施の形態1)
以下、実施の形態1にかかる半導体発光素子100について説明する。本実施の形態においては、半導体発光素子100の実施の形態として、六方晶III族窒化物系半導体を用いる緑色(波長520nm)半導体レーザを用いて説明する。以下、図を参照しながら説明する。
(Embodiment 1)
Hereinafter, the semiconductor light emitting device 100 according to the first embodiment will be described. In the present embodiment, a semiconductor light emitting device 100 will be described using a green (wavelength 520 nm) semiconductor laser using a hexagonal group III nitride semiconductor. Hereinafter, description will be given with reference to the drawings.

図1Aは、本実施の形態にかかる半導体発光素子100の図であり、上面方向から見た図である。図1Bは、光導波路20を含んで、図1AのA−Bに沿って紙面に垂直な方向に切って見た断面図である。   FIG. 1A is a diagram of the semiconductor light emitting device 100 according to the present embodiment, as viewed from the top surface direction. FIG. 1B is a cross-sectional view taken along the line AB of FIG. 1A and including the optical waveguide 20 in a direction perpendicular to the paper surface.

まず、半導体発光素子100の構成について説明する。   First, the configuration of the semiconductor light emitting device 100 will be described.

図1A及び図1Bに示す、本開示における半導体発光素子100は、III族窒化物半導体で構成されるn型層3と、活性層4と、p型層5とを備えている。n型層3は、III族窒化物半導体AとIII族窒化物半導体Bとを繰り返し積層した半導体超格子を含む。III族窒化物半導体AおよびIII族窒化物半導体Bの禁制帯幅をそれぞれEg(A)およびEg(B)とすると、Eg(A)>Eg(B)であって、III族窒化物半導体Aは膜中に酸素(O)を1×1018cm−3以上含むAlInNで構成されている。半導体超格子の積層方向に電流が注入される。A semiconductor light emitting device 100 according to the present disclosure shown in FIGS. 1A and 1B includes an n-type layer 3, an active layer 4, and a p-type layer 5 made of a group III nitride semiconductor. N-type layer 3 includes a semiconductor superlattice in which group III nitride semiconductor A and group III nitride semiconductor B are repeatedly stacked. When the forbidden band widths of group III nitride semiconductor A and group III nitride semiconductor B are Eg (A) and Eg (B), respectively, Eg (A)> Eg (B), and group III nitride semiconductor A Is made of AlInN containing 1 × 10 18 cm −3 or more of oxygen (O) in the film. Current is injected in the stacking direction of the semiconductor superlattice.

このような構成とすることにより、n型層3において、III族窒化物半導体Bの伝導帯に注入された電子は、AlInNによるポテンシャル障壁を、膜中に含まれる酸素原子に起因したドナー準位を介してホッピング的に伝導することにより通過することができる。このことにより、障壁に起因する抵抗を飛躍的に低減することができる。また、ここで、AlInNは、従来n型層として用いられてきたAlGaNに比べても低い屈折率を有するために、n型層3を、電子注入層としてだけでなく、強力な光閉じ込め層として機能させることができる。   With such a configuration, electrons injected into the conduction band of the group III nitride semiconductor B in the n-type layer 3 cause the potential barrier due to AlInN to become a donor level due to oxygen atoms contained in the film. Can be passed by conducting hopping through. As a result, the resistance caused by the barrier can be drastically reduced. Here, since AlInN has a lower refractive index than AlGaN conventionally used as an n-type layer, the n-type layer 3 is used not only as an electron injection layer but also as a powerful light confinement layer. Can function.

その結果として、半導体発光素子の垂直光閉じ込め係数Γvを効果的に増加させ、発振しきい値電流を低下させることで半導体発光素子の発光効率を向上させることができる。   As a result, the luminous efficiency of the semiconductor light emitting device can be improved by effectively increasing the vertical light confinement coefficient Γv of the semiconductor light emitting device and lowering the oscillation threshold current.

以下、必須ではない任意の構成も含めたより具体的な実施例を記載する。   Hereinafter, more specific examples including arbitrary configurations that are not essential will be described.

半導体発光素子100は、例えば主面が(0001)面のn型六方晶GaN基板である半導体基板1上に、III族窒化物半導体で構成されるn型層と、活性層と、p型層とをこの順番に有する半導体積層体が積層される。具体的には、n型層としては、例えばAlInN(O)/n−GaN超格子クラッド層である半導体超格子層2と、例えばn−GaNであるn型光ガイド層3とが積層される。活性層としては、例えばInGaN/GaNの多重量子井戸である活性層4が積層される。p型層としては、例えばp−GaNであるp型光ガイド層5と、例えばp−Al0.20GaNである電子障壁層6と、例えばp−Al0.15GaN/GaN超格子であるp型クラッド層7と、例えばp−GaNであるp型コンタクト層8とが積層される。The semiconductor light emitting device 100 includes, for example, an n-type layer made of a group III nitride semiconductor, an active layer, and a p-type layer on a semiconductor substrate 1 that is an n-type hexagonal GaN substrate having a (0001) plane as a main surface. Are stacked in this order. Specifically, as the n-type layer, for example, a semiconductor superlattice layer 2 that is an AlInN (O) / n-GaN superlattice cladding layer and an n-type light guide layer 3 that is, for example, n-GaN are stacked. . As the active layer, for example, an active layer 4 which is an InGaN / GaN multiple quantum well is stacked. The p-type layer is, for example, a p-type light guide layer 5 that is p-GaN, an electron barrier layer 6 that is, for example, p-Al 0.20 GaN, and a p-Al 0.15 GaN / GaN superlattice, for example. A p-type cladding layer 7 and a p-type contact layer 8 made of, for example, p-GaN are stacked.

半導体発光素子100の光導波路20は、例えばSiOである絶縁膜9により両側を絶縁される。半導体積層体の上下には、当該半導体積層体を挟むように2つの電極、すなわちp電極10およびn電極15が形成される。このような構造により、半導体積層体中の半導体超格子層2には、縦方向(積層方向)に電流(電子)が注入される。言い換えると、2つの電極p電極10とn電極15との間には、半導体超格子層2を縦方向(積層方向)に通る電流パスが形成される。The optical waveguide 20 of the semiconductor light emitting device 100 is insulated on both sides by an insulating film 9 made of, for example, SiO 2 . Two electrodes, that is, a p-electrode 10 and an n-electrode 15 are formed above and below the semiconductor stacked body so as to sandwich the semiconductor stacked body. With such a structure, current (electrons) is injected in the vertical direction (stacking direction) into the semiconductor superlattice layer 2 in the semiconductor stacked body. In other words, a current path passing through the semiconductor superlattice layer 2 in the vertical direction (stacking direction) is formed between the two electrodes p-electrode 10 and n-electrode 15.

光導波路の最上面には、例えばPd/Ptで構成されるp電極10と、例えばTi/Pt/Auで構成される配線電極11と、例えばTi/Auで構成されるパッド電極12とが、所定のパターンにより形成される。半導体基板1の反対側の面には、例えばCu/Auであるn電極15が形成される。   On the top surface of the optical waveguide, a p-electrode 10 made of, for example, Pd / Pt, a wiring electrode 11 made of, for example, Ti / Pt / Au, and a pad electrode 12 made of, for example, Ti / Au, It is formed by a predetermined pattern. An n electrode 15 made of, for example, Cu / Au is formed on the opposite surface of the semiconductor substrate 1.

半導体発光素子100の光導波路20の前後、すなわち、図1Aに示す半導体発光素子100の紙面に向かって上下の端面には、それぞれ、光導波路20内の光を反射するための、例えば誘電体多層膜で構成されたフロントコート膜13と、例えば誘電体多層膜で構成されたリアコート膜14とが形成される。   For example, a dielectric multilayer for reflecting light in the optical waveguide 20 on the front and rear sides of the optical waveguide 20 of the semiconductor light emitting device 100, that is, on the upper and lower end surfaces of the semiconductor light emitting device 100 shown in FIG. A front coat film 13 made of a film and a rear coat film 14 made of, for example, a dielectric multilayer film are formed.

なお、本実施の形態では、半導体基板上にn型層、活性層、p型層の順に積層したが、n型、p型を入れ換えても構わない。すなわち、半導体基板上にp型層、活性層、n型層の順に積層してもよい。   In this embodiment, the n-type layer, the active layer, and the p-type layer are stacked in this order on the semiconductor substrate. However, the n-type and p-type may be interchanged. That is, a p-type layer, an active layer, and an n-type layer may be stacked in this order on a semiconductor substrate.

続いて、半導体発光素子100の詳細な構成について製造方法と合わせて説明する。   Next, the detailed configuration of the semiconductor light emitting device 100 will be described together with the manufacturing method.

まず、主面が(0001)面のn型六方晶GaNである半導体基板1上に、例えば有機金属気相成長法(Metal Organic Chemical Vapor Deposition;MOCVD法)を用いて半導体超格子層2からp型コンタクト層8までを連続的に成膜する。   First, on the semiconductor substrate 1 whose main surface is n-type hexagonal GaN having a (0001) plane, the semiconductor superlattice layer 2 is deposited by using, for example, metal organic chemical vapor deposition (MOCVD). The mold contact layer 8 is continuously formed.

まず、半導体超格子層2は、膜厚がそれぞれ2.5nmのn型GaN、AlIn0.177Nの繰り返しで構成される超格子層を計70周期(合計膜厚は350nm)積層することで形成する。First, the semiconductor superlattice layer 2 is formed by stacking a total of 70 periods (total film thickness is 350 nm) of superlattice layers composed of n-type GaN and AlIn 0.177 N each having a thickness of 2.5 nm. Form.

ここで、成膜のためのガス原料としては、例えばIII族原料にトリメチルガリウム(TEG)、トリメチルインジウム(TMI)、トリメチルアルミニウム(TMA)、n型不純物にシラン、V族原料にアンモニアなどを用いればよい。n−GaN層のSi濃度は、1×1019cm−3程度にすると良い。AlInN層には、酸素を1×1018cm−3程度以上ドーピングすることが好ましい。また、n型GaN層が酸素を含んでいても良い。AlInN層に酸素をドーピングする方法としては、原料ガスに微量の酸素を加える方法がある。Here, as the gas source for film formation, for example, trimethylgallium (TEG), trimethylindium (TMI), trimethylaluminum (TMA) is used as a group III source, silane is used as an n-type impurity, and ammonia is used as a group V source. That's fine. The Si concentration of the n-GaN layer is preferably about 1 × 10 19 cm −3 . The AlInN layer is preferably doped with oxygen at about 1 × 10 18 cm −3 or more. The n-type GaN layer may contain oxygen. As a method of doping oxygen into the AlInN layer, there is a method of adding a small amount of oxygen to the source gas.

そのほか、簡単には、TMAのような有機Al原料を用いる場合には、AlInNを成膜する際の成長温度を、通常窒化物半導体の成長に広く用いられる温度域(概ね800〜1200℃)に比べて低い温度、例えば700〜850℃程度、より好ましくは700〜800℃程度にすれば、有機Al原料から不純物として酸素を混入させることもできる。   In addition, when an organic Al raw material such as TMA is used, the growth temperature when forming an AlInN film is set to a temperature range (generally 800 to 1200 ° C.) widely used for growth of nitride semiconductors. If the temperature is lower than that, for example, about 700 to 850 ° C., more preferably about 700 to 800 ° C., oxygen can be mixed as an impurity from the organic Al raw material.

次に、n型光ガイド層3を構成するn−GaN(Si濃度5×1017cm−3)を100nm成長する。さらに、活性層4を構成するIn0.02GaNバリア層とIn0.23GaN量子井戸層3周期で構成される量子井戸活性層を成長する。このとき、InGaNバリア層の膜厚は7.5nm、井戸層の膜厚は3nmとすればよい。次に、p型光ガイド層5を構成するp−GaNを100nm積層する。p−GaN層は、例えばシクロペンタジエニルマグネシウム(CpMg)を用いてMg濃度が5×1019cm−3となるようにすると良い。さらに、電子障壁層6を構成するp−Al0.20GaN(Mg濃度5×1019cm−3)を10nm積層する。次に、p型クラッド層7を構成する膜厚がそれぞれ1.5nmのp−Al0.15GaN(Mg濃度5×1019cm−3)とp−GaN(Mg濃度5×1019cm−3)層を150周期、計450nm積層する。最後に、p型コンタクト層8を構成するp−GaN(Mg濃度3×1020cm−3)を10nm積層する。Next, n-GaN (Si concentration 5 × 10 17 cm −3 ) constituting the n-type light guide layer 3 is grown to 100 nm. Further, a quantum well active layer composed of three cycles of the In 0.02 GaN barrier layer and the In 0.23 GaN quantum well layer constituting the active layer 4 is grown. At this time, the thickness of the InGaN barrier layer may be 7.5 nm, and the thickness of the well layer may be 3 nm. Next, 100 nm of p-GaN constituting the p-type light guide layer 5 is laminated. The p-GaN layer is preferably made of, for example, cyclopentadienyl magnesium (Cp 2 Mg) so that the Mg concentration becomes 5 × 10 19 cm −3 . Further, 10 nm of p-Al 0.20 GaN (Mg concentration 5 × 10 19 cm −3 ) constituting the electron barrier layer 6 is laminated. Next, p-Al 0.15 GaN (Mg concentration 5 × 10 19 cm −3 ) and p-GaN (Mg concentration 5 × 10 19 cm ) having a thickness of 1.5 nm, respectively, constituting the p-type cladding layer 7. 3 ) A layer is laminated | stacked on a total of 450 nm for 150 periods. Finally, 10 nm of p-GaN (Mg concentration 3 × 10 20 cm −3 ) constituting the p-type contact layer 8 is laminated.

なお、上記のような半導体積層構造体を形成する際の結晶成長法には、MOCVD法の他に、分子ビーム成長(Molecular Beam Epitaxy:MBE)法又は化学ビーム成長(Chemical Beam Epitaxy:CBE)法等の、GaN系青紫色半導体レーザ構造が成長可能な成長方法を用いてもよい。   In addition to the MOCVD method, a crystal beam growth method for forming the semiconductor stacked structure as described above includes a molecular beam epitaxy (MBE) method or a chemical beam epitaxy (CBE) method. Alternatively, a growth method capable of growing a GaN blue-violet semiconductor laser structure may be used.

続いて、成長したウェハをリッジストライプ型レーザに加工する。   Subsequently, the grown wafer is processed into a ridge stripe laser.

まず、例えば熱CVD法により、p型コンタクト層8の上に、膜厚が0.3μmのSiOで構成されるSiO絶縁膜(図示なし)を成膜する。さらに、フォトリソグラフィ法及びフッ化水素酸を用いるエッチング法により、SiO絶縁膜を幅8μmのストライプ状に残して他の領域をエッチングする。このとき、六方晶窒化物半導体の自然劈開面(m面)を利用してレーザの端面を形成することを考慮して、ストライプの向きは六方晶GaNのm軸方向に平行とする。First, for example, by a thermal CVD method on the p-type contact layer 8, the thickness is deposited SiO 2 insulating film (not shown) composed of SiO 2 of 0.3 [mu] m. Further, other regions are etched by photolithography and etching using hydrofluoric acid, leaving the SiO 2 insulating film in a stripe shape having a width of 8 μm. At this time, considering that the end face of the laser is formed using the natural cleavage plane (m-plane) of the hexagonal nitride semiconductor, the stripe direction is parallel to the m-axis direction of hexagonal GaN.

次に、誘導結合プラズマ(Inductive Coupled Plasma:ICP)エッチング法により、SiO絶縁膜を用いて積層構造体の上部を0.35μmの深さにエッチングして、p型コンタクト層8及びp型クラッド層7の上部から、光導波路20を構成するリッジストライプ部を形成する。その後、フッ化水素酸を用いて第2のマスク膜を除去し、再度、熱CVD法により、露出したp型クラッド層7上にリッジストライプ部を含む全面にわたって、膜厚が200nmのSiOで構成される絶縁膜9を再度形成する。Next, the upper part of the laminated structure is etched to a depth of 0.35 μm using an SiO 2 insulating film by an inductively coupled plasma (ICP) etching method, and the p-type contact layer 8 and the p-type cladding are formed. A ridge stripe part constituting the optical waveguide 20 is formed from above the layer 7. Thereafter, the second mask film is removed using hydrofluoric acid, and again by thermal CVD, over the entire surface including the ridge stripe portion on the exposed p-type cladding layer 7, SiO 2 having a film thickness of 200 nm. The insulating film 9 to be configured is formed again.

次に、リソグラフィ法により、絶縁膜9におけるリッジストライプ部(光導波路20)の上面に、該リッジストライプ部に沿って幅が7.5μmの開口部を有するレジストパターン(図示せず)を形成する。続いて、例えば三フッ化メタン(CHF)ガスを用いた反応性イオンエッチング(Reactive Ion Etching:RIE)により、レジストパターンをマスクとしてSiO絶縁膜をエッチングすることにより、リッジストライプ部の上面からp型コンタクト層を露出する。Next, a resist pattern (not shown) having an opening having a width of 7.5 μm along the ridge stripe portion is formed on the upper surface of the ridge stripe portion (optical waveguide 20) in the insulating film 9 by lithography. . Subsequently, for example, by reactive ion etching (RIE) using trifluoromethane (CHF 3 ) gas, the SiO 2 insulating film is etched using the resist pattern as a mask, so that the top surface of the ridge stripe portion is removed. The p-type contact layer is exposed.

次に、例えば電子ビーム(Electron Beam:EB)蒸着法により、少なくともリッジストライプ部の上面から露出したp型コンタクト層8の上に、例えば厚さが40nmのパラジウム(Pd)と厚さが35nmの白金(Pt)とで構成されるp電極10を構成する金属積層膜を形成する。その後、レジストパターンを除去するリフトオフ法により、リッジストライプ上部以外の領域の金属積層膜を除去して、p電極10を形成する。   Next, for example, palladium (Pd) having a thickness of 40 nm and a thickness of 35 nm are formed on the p-type contact layer 8 exposed from at least the upper surface of the ridge stripe portion by, for example, an electron beam (EB) deposition method. A metal laminated film constituting the p-electrode 10 composed of platinum (Pt) is formed. Thereafter, the lift-off method for removing the resist pattern is used to remove the metal laminated film in the region other than the upper portion of the ridge stripe, thereby forming the p-electrode 10.

次に、図1Bに示すように、リソグラフィ法及びリフトオフ法により、絶縁膜12の上にリッジストライプ部の上部のp電極10を覆うように、例えばリッジストライプ部に平行な方向の平面寸法が750μmで、且つリッジストライプ部に垂直な方向の平面寸法が150μmの例えばTi/Pt/Auで構成される配線電極11を選択的に形成する。ここで、配線電極11は、それぞれ厚さが50nm、200nm及び100nmのチタン(Ti)/白金(Pt)/金(Au)の金属積層膜により形成する。   Next, as shown in FIG. 1B, the planar dimension in the direction parallel to the ridge stripe portion, for example, is 750 μm so as to cover the p-electrode 10 on the upper portion of the ridge stripe portion on the insulating film 12 by lithography and lift-off methods. Then, the wiring electrode 11 made of, for example, Ti / Pt / Au having a plane dimension in the direction perpendicular to the ridge stripe portion of 150 μm is selectively formed. Here, the wiring electrode 11 is formed of a metal laminated film of titanium (Ti) / platinum (Pt) / gold (Au) having a thickness of 50 nm, 200 nm, and 100 nm, respectively.

なお、一般に、複数のレーザ装置はウェハの主面上に行列状に形成される。従って、ウェハ状態にある基板から個々のレーザチップに分割する際に、配線電極11を切断すると、該配線電極11に密着したp電極10がp型コンタクト層8から剥がれるおそれがある。そこで、図1Aに示すように、配線電極11は互いに隣接するチップ同士で繋がっていないことが望ましい。   In general, the plurality of laser devices are formed in a matrix on the main surface of the wafer. Therefore, when the wiring electrode 11 is cut when the substrate in the wafer state is divided into individual laser chips, the p-electrode 10 in close contact with the wiring electrode 11 may be peeled off from the p-type contact layer 8. Therefore, as shown in FIG. 1A, it is desirable that the wiring electrodes 11 are not connected by chips adjacent to each other.

続いて、電解めっき法により、配線電極11の上部に、例えば厚み10μmのAu層を形成し、パッド電極12を形成する。このようにすると、ワイヤボンディングによるレーザチップの実装が可能となると共に、活性層4における発熱を効果的に放熱させることができるため、半導体発光素子100の信頼性を向上することができる。   Subsequently, an Au layer having a thickness of, for example, 10 μm is formed on the wiring electrode 11 by electrolytic plating, and the pad electrode 12 is formed. In this way, the laser chip can be mounted by wire bonding, and the heat generated in the active layer 4 can be effectively dissipated, so that the reliability of the semiconductor light emitting device 100 can be improved.

次に、Auパッド電極まで形成されたウェハ状態の半導体発光素子100の裏面を、ダイヤモンドスラリにより研磨して、半導体基板1の厚さが100μm程度になるまで薄膜化する。その後、例えばEB蒸着法により、半導体基板1の裏面(光導波路20が形成された面と反対の面)に、例えば厚さが5nmのTi、厚さが10nmの白金及び厚さが1000nmのAuで構成される金属積層膜を形成することでn電極15を形成する。   Next, the back surface of the semiconductor light emitting device 100 in the wafer state formed up to the Au pad electrode is polished with a diamond slurry to reduce the thickness of the semiconductor substrate 1 until the thickness of the semiconductor substrate 1 becomes about 100 μm. Thereafter, for example, by EB vapor deposition, on the back surface of the semiconductor substrate 1 (the surface opposite to the surface on which the optical waveguide 20 is formed), for example, 5 nm thick Ti, 10 nm thick platinum, and 1000 nm thick Au The n electrode 15 is formed by forming a metal laminated film composed of

次に、ウェハ状態の半導体発光素子100を、m軸方向の長さが例えば800μmとなるようにm面に沿って劈開(1次劈開)する。続いて、例えば電子サイクロトロン共鳴(ECR)スパッタ法を用いて、レーザ光が出射する劈開面に対してフロントコート膜13を、反対の劈開面に対してリアコート膜14を形成する。ここで、フロントコート膜13の材料としては、例えばSiO単層膜などの誘電体膜を用いる。また、リアコート膜14の材料としては、例えばZrO/SiO積層膜などの誘電体膜を用いる。なお、半導体発光素子100のフロント側(光出射側)の反射率を例えば15%、リア側(光出射側と反対側)を例えば90%とすることで、高効率な半導体発光素子100を構成することができる。Next, the semiconductor light emitting device 100 in the wafer state is cleaved (primary cleaved) along the m-plane so that the length in the m-axis direction becomes, for example, 800 μm. Subsequently, for example, using an electron cyclotron resonance (ECR) sputtering method, a front coat film 13 is formed on the cleavage surface from which the laser light is emitted, and a rear coat film 14 is formed on the opposite cleavage surface. Here, as the material of the front coat film 13, for example, a dielectric film such as a SiO 2 single layer film is used. Further, as the material of the rear coat film 14, for example, a dielectric film such as a ZrO 2 / SiO 2 laminated film is used. The highly efficient semiconductor light emitting device 100 is configured by setting the reflectance on the front side (light emitting side) of the semiconductor light emitting device 100 to 15%, for example, and 90% on the rear side (side opposite to the light emitting side), for example. can do.

次に、1次劈開された半導体発光素子100を、例えばa軸方向の長さが200μmピッチで形成されている光導波路20の間を、a面に沿って劈開(2次劈開)することでレーザチップが完成される。   Next, the semiconductor light-emitting element 100 that has been primarily cleaved is cleaved along the a-plane (secondary cleaving) between the optical waveguides 20 that have a length in the a-axis direction of 200 μm pitch, for example. A laser chip is completed.

続いて、本実施の形態の半導体発光素子100の効果を検証するため、図2〜図4に示す比較例1から3にかかる半導体発光素子101、102、103について説明する。   Subsequently, in order to verify the effects of the semiconductor light emitting device 100 of the present embodiment, the semiconductor light emitting devices 101, 102, and 103 according to Comparative Examples 1 to 3 shown in FIGS.

図2は、比較例1にかかる半導体発光素子101の構成を示す概略図である。図2に示すように、半導体発光素子101は、図1A及び図1Bに示した半導体発光素子100における半導体超格子層2をAlInN単層膜である第一クラッド層16に置き換えたものである。   FIG. 2 is a schematic diagram illustrating a configuration of the semiconductor light emitting device 101 according to the first comparative example. As shown in FIG. 2, a semiconductor light emitting device 101 is obtained by replacing the semiconductor superlattice layer 2 in the semiconductor light emitting device 100 shown in FIGS. 1A and 1B with a first cladding layer 16 that is an AlInN single layer film.

図3は、比較例2にかかる半導体発光素子に102の構成を示す概略図である。図3に示すように、半導体発光素子102は、図1A及び図1Bに示した半導体発光素子100における半導体超格子層2をn−AlGaN/n−GaN超格子である第一クラッド層17に置き換えたものである。   FIG. 3 is a schematic diagram showing the configuration of the semiconductor light emitting device according to the second comparative example. As shown in FIG. 3, in the semiconductor light emitting device 102, the semiconductor superlattice layer 2 in the semiconductor light emitting device 100 shown in FIGS. 1A and 1B is replaced with a first cladding layer 17 that is an n-AlGaN / n-GaN superlattice. It is a thing.

図4は、比較例3にかかる半導体発光素子103の構成を示す概略図である。図4に示すように、半導体発光素子103は、図1A及び図1Bに示した半導体発光素子100における半導体超格子層2をAlInN(Oがドーピングされない)/n−GaN超格子である第一クラッド層18に置き換えたものである。   FIG. 4 is a schematic diagram showing the configuration of the semiconductor light emitting device 103 according to Comparative Example 3. As shown in FIG. As shown in FIG. 4, the semiconductor light emitting device 103 includes a first cladding in which the semiconductor superlattice layer 2 in the semiconductor light emitting device 100 shown in FIGS. 1A and 1B is an AlInN (not doped with O) / n-GaN superlattice. The layer 18 is replaced.

ここでまず、本実施の形態にかかる半導体発光素子100の効果を説明するために、理論および実験結果の両面から検証を行った結果を説明する。まず、上記図1A〜図4のレーザ構造において、n型クラッド層近辺の半導体バンド構造を、電子伝導に関係する伝導帯側バンドエネルギー(Ec)に着目し、シュレディンガー方程式とポアソン方程式をセルフコンシステントに解くことによって計算した。   First, in order to explain the effect of the semiconductor light emitting device 100 according to the present embodiment, the results of verification from both theoretical and experimental results will be described. First, in the laser structures shown in FIGS. 1A to 4, the semiconductor band structure near the n-type cladding layer is focused on the conduction band side band energy (Ec) related to electron conduction, and the Schrodinger equation and the Poisson equation are self-consistent. It was calculated by solving.

ここで、計算に必要な物理パラメータ、すなわちAlGaNのGaNに対する格子歪みに起因する分極、AlGaNおよびAlInNの自発分極の大きさ、バンドオフセット、電子の有効質量などは、文献J. Kuzmik, IEEE Electron Device Lett. 22, 510 (2001)及びM. Gonschorek, J.-F. Carlin,E. Feltin, M. A. Py, and N. Grandjean, Appl. Phys.Lett. 89, 062106 (2006)に記載された値を用いた。計算結果を図5〜7に示す。   Here, physical parameters necessary for calculation, that is, polarization due to lattice distortion of AlGaN with respect to GaN, spontaneous polarization magnitude of AlGaN and AlInN, band offset, effective electron mass, etc. are described in the document J. Kuzmik, IEEE Electron Device Lett. 22, 510 (2001) and M. Gonschorek, J.-F. Carlin, E. Feltin, MA Py, and N. Grandjean, Appl. Phys. Lett. 89, 062106 (2006). Using. The calculation results are shown in FIGS.

図5に、図2に示す半導体発光素子101の第一クラッド層16(AlInN単層膜)付近の計算結果を示す。第一クラッド層16付近では、AlInNが大きな自発分極に起因する強い電界を有することから、Ecのポテンシャルエネルギーはn型GaNである半導体基板1側から積層構造上面側へと大きく曲がっていくことが分かる。   FIG. 5 shows a calculation result in the vicinity of the first cladding layer 16 (AlInN single layer film) of the semiconductor light emitting device 101 shown in FIG. In the vicinity of the first cladding layer 16, AlInN has a strong electric field due to a large spontaneous polarization, so that the potential energy of Ec is greatly bent from the semiconductor substrate 1 side which is n-type GaN to the upper surface side of the stacked structure. I understand.

例えば、350nm積層した場合、半導体基板1からのバンド曲がり量は最大で4eVを超える。このことは、半導体発光素子101において半導体基板1から、第一クラッド層16であるAlInNのポテンシャルを超えて活性層4に電流注入するためには、n型クラッド層だけで4V以上の電圧降下が生じることとなり、消費電力の著しい増大に繋がってしまう。   For example, when 350 nm is laminated, the maximum amount of band bending from the semiconductor substrate 1 exceeds 4 eV. This means that in order to inject current from the semiconductor substrate 1 into the active layer 4 beyond the potential of the AlInN that is the first cladding layer 16 in the semiconductor light emitting device 101, a voltage drop of 4 V or more is caused only by the n-type cladding layer. This will lead to a significant increase in power consumption.

ここで、発明者らは、このAlInNにSiをドーピングしてn型化することで抵抗を低減する手法についても検討したが、SiがAlInNのバンド中に形成するドナー準位が伝導帯(Ec)端から−1.5eV程度と深いため、電子伝導には殆ど寄与せず、効果がないことを見出した。   Here, the inventors have also studied a method of reducing resistance by doping Si into AlInN to make it n-type, but the donor level formed by Si in the AlInN band is the conduction band (Ec ) It has been found that since it is as deep as about -1.5 eV from the end, it hardly contributes to electron conduction and has no effect.

続いて、図6A及び図6Bに図3に示す半導体発光素子102の第一クラッド層17(AlGaN/n−GaN超格子)付近の計算結果を示す。AlGaN/n−GaN超格子では、AlGaNの有する分極とワイドバンドギャップという特徴から、n−GaNに対して0.45eV程度のバンド曲がりが存在する。しかしながら、非特許文献2に記載されているように、n−GaNに局在する電子がAlGaNバリアを透過して複数のn−GaNで結合するために、電子は殆どポテンシャルバリアの影響を受けない(電流電圧特性において、ショットキーバリアが存在せずオーミック抵抗だけが存在する)。   6A and 6B show calculation results near the first cladding layer 17 (AlGaN / n-GaN superlattice) of the semiconductor light emitting device 102 shown in FIG. In the AlGaN / n-GaN superlattice, there is a band bend of about 0.45 eV with respect to n-GaN due to the characteristics of polarization and wide band gap of AlGaN. However, as described in Non-Patent Document 2, since electrons localized in n-GaN pass through the AlGaN barrier and combine with a plurality of n-GaN, the electrons are hardly affected by the potential barrier. (In the current-voltage characteristics, there is no Schottky barrier and only ohmic resistance).

そこで、比較例1と2を組み合わせ、AlInNとn−GaNの超格子を形成し、比較例2と同様にn−GaN間の電子を量子結合させてAlInN層による電圧上昇を回避する手法を考えることもできる。このような構造を比較例3とする。   Therefore, a method of combining the comparative examples 1 and 2 to form a superlattice of AlInN and n-GaN and quantum-coupling electrons between the n-GaN similarly to the comparative example 2 to avoid a voltage increase due to the AlInN layer is considered. You can also. Such a structure is referred to as Comparative Example 3.

図7Aは、上述のAlInNとn−GaN超格子を組み合わせた場合の計算結果である(構造は図4の半導体発光素子103に示す)。n−GaNによってAlInNのバンド曲がりは超格子中では1eVにまで低下するほか、n−GaNが量子井戸となり、隣接したAlInNを透過して隣のn−GaN層と量子結合するために、実際に電子が受けるポテンシャルバリアはさらに小さくなることが期待できる。   FIG. 7A shows a calculation result when the above-described AlInN and n-GaN superlattice are combined (the structure is shown in the semiconductor light emitting device 103 of FIG. 4). The band bending of AlInN is reduced to 1 eV in the superlattice due to n-GaN, and n-GaN becomes a quantum well and penetrates adjacent AlInN and is quantum coupled with the adjacent n-GaN layer. The potential barrier that electrons receive can be expected to be even smaller.

ところが、この場合にも大きな課題を見出した。図7Bは、図7Aの一部の拡大図である。図7Bには、n−GaN量子井戸における量子化エネルギーの計算結果を、基底準位をE1、2番目の準位をE2として示している。   However, even in this case, a major problem was found. FIG. 7B is an enlarged view of a part of FIG. 7A. In FIG. 7B, the calculation result of the quantization energy in the n-GaN quantum well is shown with E1 as the ground level and E2 as the second level.

E1=0.45eVであるために、電子は実際にはn−GaNのバンド端ではなく、E1のエネルギーを持って局在することとなる。すなわち、AlInN/n−GaN超格子に電流(電子)注入するためには、少なくとも0.45Vの電圧の印加、すなわち超格子での電圧降下が起こってしまうこととなる。   Since E1 = 0.45 eV, the electrons are not actually the band edge of n-GaN but are localized with the energy of E1. That is, in order to inject current (electrons) into the AlInN / n-GaN superlattice, a voltage of at least 0.45 V, that is, a voltage drop in the superlattice occurs.

次に、図8に、図7A及び図7Bの構造において、AlInNに酸素(O)をドーピングした本実施の形態のバンド構造図を示す。材料の構成は図7A及び図7BのAlInN/n−GaN超格子と同様であるから、計算結果も基本的に同一である。そのため、図7Aに相当する図は省略する。   Next, FIG. 8 shows a band structure diagram of this embodiment in which oxygen (O) is doped into AlInN in the structure of FIGS. 7A and 7B. Since the material structure is the same as that of the AlInN / n-GaN superlattice of FIGS. 7A and 7B, the calculation results are basically the same. Therefore, the figure corresponding to FIG. 7A is omitted.

図8に示した結果から、本発明者らは、本実施の形態の構成によりAlInNにOをドーピングすると、OがAlInNの伝導帯側バンド端から約1eVのポテンシャルにドナー準位を形成することを見出した。このように深いポテンシャルに存在する準位はAlInN自体の電気伝導に殆ど影響しない(電子濃度は増加しない)が、本発明者らは、この準位がn−GaNの伝導帯ポテンシャルエネルギーとほぼ同一であるために、Oの準位を介してn−GaNに局在する電子がホッピング的に伝導可能(ホッピング効果)ではないかと考えた。この場合、ホッピング準位(図中Ehopと記載)は、n−GaNバンド端からわずか0.05eVであり、ほぼ同一のエネルギー準位であることから、実質的にオーム性抵抗となることが期待できる。   From the results shown in FIG. 8, when the inventors of the present embodiment dope O into AlInN, O forms a donor level at a potential of about 1 eV from the band edge of the conduction band of AlInN. I found. Although the level existing in such a deep potential hardly affects the electric conduction of AlInN itself (the electron concentration does not increase), the present inventors have found that this level is almost the same as the conduction band potential energy of n-GaN. Therefore, it was considered that electrons localized in n-GaN via the O level could be hopped and conducted (hopping effect). In this case, the hopping level (denoted as Ehop in the figure) is only 0.05 eV from the end of the n-GaN band and is almost the same energy level, so that it is expected to be substantially ohmic resistance. it can.

さらに、上述の効果を検証するために、発明者らは、図9A〜図9Cに示す3種類の試料1〜3をMOCVD法とフォトリソグラフィ、ICPエッチング、電極形成により準備して、図中電極A−B間の電圧電流特性を評価した。   Furthermore, in order to verify the above-described effect, the inventors prepared three types of samples 1 to 3 shown in FIGS. 9A to 9C by MOCVD, photolithography, ICP etching, and electrode formation. The voltage-current characteristics between A and B were evaluated.

試料1〜3では、共にTi/Pt/Auで構成される電極Aと電極Bとの間に、n−GaN基板、n−GaNコンタクト層、および上述した本実施の形態や比較例の半導体超格子に相当するn型クラッド層が形成されている。電極Aの大きさは750×200μmであり、電極Bはn−GaN基板の裏面全面に形成されている。n−GaNコンタクト層は、Si濃度が3×1018cm−3で、膜厚10nmとしている。In Samples 1 to 3, the n-GaN substrate, the n-GaN contact layer, and the semiconductor superstructure of the present embodiment and the comparative example described above are provided between the electrode A and the electrode B, both of which are made of Ti / Pt / Au. An n-type cladding layer corresponding to the lattice is formed. The size of the electrode A is 750 × 200 μm, and the electrode B is formed on the entire back surface of the n-GaN substrate. The n-GaN contact layer has a Si concentration of 3 × 10 18 cm −3 and a film thickness of 10 nm.

図1A及び図1Bのようなレーザ構造としなかったのは、pnジャンクションによる電圧降下など、n型クラッド層以外の層による影響を除外するためである。図9Aの試料1は、本実施の形態における半導体超格子層2に相当するAlInN(Oドープ)/n−GaN超格子(バンド構造は図8)、図9Bの試料2は、AlInN(Oドープなし)/n−GaN超格子(バンド構造は図7A)、図9Cの試料3は、AlInN単層膜(バンド構造は図5)がそれぞれ電極間に挿入されている。   The reason for not using the laser structure as shown in FIGS. 1A and 1B is to exclude the influence of layers other than the n-type cladding layer, such as a voltage drop due to a pn junction. Sample 1 in FIG. 9A is an AlInN (O-doped) / n-GaN superlattice (band structure is FIG. 8) corresponding to the semiconductor superlattice layer 2 in the present embodiment, and sample 2 in FIG. 9B is AlInN (O-doped). None) / n-GaN superlattice (band structure is FIG. 7A), sample 3 of FIG. 9C has an AlInN single layer film (band structure is FIG. 5) inserted between the electrodes.

図10に、試料1から試料3の各試料の電圧電流特性を示す。試料3に用いたAlInN単層膜では約5V程度、試料2に用いたAlInN(Oドープなし)/n−GaN超格子では約0.45Vのショットキーバリアが存在する。これに対し、試料1のAlInN(O)/n−GaN超格子では、ショットキーバリアが存在せずオーミックな特性になっていることがわかる。このことから、本実施の形態のような半導体超格子層を利用した半導体発光素子100では、動作電圧を悪化させないで、発振しきい値を低減して消費電力を低下することが可能となる。   FIG. 10 shows voltage-current characteristics of each of the samples 1 to 3. The AlInN single layer film used for sample 3 has a Schottky barrier of about 5 V, and the AlInN (no O-doped) / n-GaN superlattice used for sample 2 has a Schottky barrier of about 0.45 V. On the other hand, it can be seen that the AlInN (O) / n-GaN superlattice of Sample 1 has an ohmic characteristic without a Schottky barrier. Therefore, in the semiconductor light emitting device 100 using the semiconductor superlattice layer as in the present embodiment, it is possible to reduce the oscillation threshold and reduce the power consumption without deteriorating the operating voltage.

なお、上記のホッピング効果は、AlInN層のバンドギャップ(Eg)がGaN層のEgよりも大きいときにのみ生じるものである。すなわち、AlInN層とGaN層のEgにEg(AlInN)>Eg(GaN)の関係があるときにのみ上記したような効果が生じることになる。   Note that the above hopping effect occurs only when the band gap (Eg) of the AlInN layer is larger than the Eg of the GaN layer. In other words, the above-described effect occurs only when Eg of the AlInN layer and the GaN layer has a relationship of Eg (AlInN)> Eg (GaN).

なお、本実施の形態においては、半導体超格子層2をAlInN(O)/n−GaN超格子としたが、AlInN(O)/n−InGaN超格子としてもよい。この場合も、AlInN層とInGaN層のEgにEg(AlInN)>Eg(InGaN)の関係があることが必要である。すなわち、半導体超格子層2において、AlInN(O)と組み合わせる半導体材料には、AlInNよりもバンドギャップEgが小さいことが求められる。   In the present embodiment, the semiconductor superlattice layer 2 is an AlInN (O) / n-GaN superlattice, but may be an AlInN (O) / n-InGaN superlattice. Also in this case, the Eg of the AlInN layer and the InGaN layer needs to have a relationship of Eg (AlInN)> Eg (InGaN). That is, in the semiconductor superlattice layer 2, the semiconductor material combined with AlInN (O) is required to have a smaller band gap Eg than AlInN.

図11に、図1A及び図1Bの構造を有する実施の形態1の半導体発光素子(半導体レーザ)100と、図3の構造を有する比較例2の半導体発光素子(半導体レーザ)102の電流光出力特性(実験値)とを示す。同時に測定した電流電圧特性は、両者ほぼ同一であるため省略する。   FIG. 11 shows the current light output of the semiconductor light emitting device (semiconductor laser) 100 of the first embodiment having the structure of FIGS. 1A and 1B and the semiconductor light emitting device (semiconductor laser) 102 of the comparative example 2 having the structure of FIG. Characteristics (experimental values) are shown. Since the current-voltage characteristics measured at the same time are almost the same, the description is omitted.

AlInN(O)/n−GaN超格子層をn型クラッド層(半導体超格子層2)に導入することにより垂直光閉じ込め係数Γvが向上し、しきい値電流が減少している。また、AlInNの導入による電圧上昇も観察されなかった。上記のことから、本実施の形態にかかる半導体発光素子100を用いることで、発光効率のよい半導体発光素子を実現することが出来る。   By introducing the AlInN (O) / n-GaN superlattice layer into the n-type cladding layer (semiconductor superlattice layer 2), the vertical light confinement coefficient Γv is improved and the threshold current is reduced. Further, no voltage increase due to the introduction of AlInN was observed. From the above, by using the semiconductor light emitting device 100 according to the present embodiment, a semiconductor light emitting device with high luminous efficiency can be realized.

ここで、上記のAlInN(O)/n−GaN超格子層の好ましい構成について図12および図13を用いて述べる。図12は、AlInN(O)/n−GaN超格子層のAlInN(O)の膜厚を変化させたときの超格子構造(試料1)の抵抗率の変化を測定した図である。図13は、AlInN(O)/n−GaN超格子層のAlInN(O)の酸素(O)濃度を変化させたときの超格子構造(試料1)の抵抗率の変化を測定した図である。   Here, a preferable configuration of the AlInN (O) / n-GaN superlattice layer will be described with reference to FIGS. FIG. 12 is a diagram showing changes in resistivity of the superlattice structure (sample 1) when the thickness of AlInN (O) in the AlInN (O) / n-GaN superlattice layer is changed. FIG. 13 is a diagram in which the change in resistivity of the superlattice structure (sample 1) is measured when the oxygen (O) concentration of AlInN (O) in the AlInN (O) / n-GaN superlattice layer is changed. .

図12の結果から、AlInN(O)の膜厚が5nmを超えると、抵抗率が急激に大きくなることがわかる。よって、AlInN(O)の膜厚は5nm以下であることが好ましい。   From the results of FIG. 12, it can be seen that when the thickness of AlInN (O) exceeds 5 nm, the resistivity rapidly increases. Therefore, the film thickness of AlInN (O) is preferably 5 nm or less.

また、図13の結果から、AlInN(O)の酸素濃度が1×1018cm−3を下回ると、抵抗率が急激に高くなることがわかる。よって、AlInN(O)の酸素濃度は1×1018cm−3以上であることが好ましい。From the results of FIG. 13, it can be seen that the resistivity increases rapidly when the oxygen concentration of AlInN (O) is less than 1 × 10 18 cm −3 . Therefore, the oxygen concentration of AlInN (O) is preferably 1 × 10 18 cm −3 or more.

なお、AlInN(O)/n−GaN超格子層の周期、すなわちAlInN(O)、n−GaNそれぞれ1層の膜厚を合計した値は、10nmよりも薄いことが好ましく、5nmよりも薄いことがより好ましい。   Note that the period of the AlInN (O) / n-GaN superlattice layer, that is, the total thickness of each layer of AlInN (O) and n-GaN is preferably thinner than 10 nm and thinner than 5 nm. Is more preferable.

なお、本実施の形態においては、n型クラッド層としてAlInN(O)/n−GaN超格子を用いたが、n型クラッド層として、AlInN(O)/n−GaN超格子と、n−AlGaN層とを組み合わせても構わない。   In this embodiment, an AlInN (O) / n-GaN superlattice is used as the n-type cladding layer, but an AlInN (O) / n-GaN superlattice and n-AlGaN are used as the n-type cladding layer. You may combine with a layer.

なお、本実施の形態においては、積層構造体の成長用基板、すなわち半導体基板1に、六方晶系に属するGaN系基板(GaN基板、AlGaN基板等)を用いたが、GaN系材料を成長可能な他の基板、例えば炭化シリコン(SiC)、シリコン(Si)、サファイア(単結晶Al)又は酸化亜鉛(ZnO)等を用いることができる。また、サファイア基板などのGaNとは異なる基板上にGaN結晶を成長させたテンプレート基板を用いることも出来る。In this embodiment, a GaN-based substrate (GaN substrate, AlGaN substrate, etc.) belonging to a hexagonal system is used for the growth substrate of the laminated structure, that is, the semiconductor substrate 1, but a GaN-based material can be grown. Other substrates such as silicon carbide (SiC), silicon (Si), sapphire (single crystal Al 2 O 3 ) or zinc oxide (ZnO) can be used. A template substrate in which a GaN crystal is grown on a substrate different from GaN such as a sapphire substrate can also be used.

なお、本実施の形態の半導体発光素子として、発光波長が緑色領域の半導体レーザを用いた説明を行ったが、フロント側の反射率を低減させることで発光スペクトル幅を広げ、スペックルノイズを低減させた発光波長が緑色領域のスーパールミネッセントダイオードとしてもよい。さらに、活性層のIn組成を16%程度に低下させることで、波長を445nmの青色波長とした青色半導体レーザまたはスーパールミネッセントダイオードとしてもよい。   Although the semiconductor light emitting device of this embodiment has been described using a semiconductor laser whose emission wavelength is in the green region, the emission spectrum width is widened by reducing the reflectance on the front side, and speckle noise is reduced. A superluminescent diode whose emission wavelength is in the green region may be used. Furthermore, a blue semiconductor laser or a superluminescent diode having a blue wavelength of 445 nm may be obtained by reducing the In composition of the active layer to about 16%.

(実施の形態2)
以下、実施の形態2にかかる半導体発光素子200について説明する。本実施の形態の半導体発光素子200について、六方晶III族窒化物系半導体を用いた発光波長が波長520nm付近の緑色面発光型半導体レーザ(VCSEL)を例に、図を参照しながら説明する。
(Embodiment 2)
Hereinafter, the semiconductor light emitting device 200 according to the second embodiment will be described. The semiconductor light emitting device 200 of the present embodiment will be described with reference to the drawings, taking as an example a green surface emitting semiconductor laser (VCSEL) having a light emission wavelength of about 520 nm using a hexagonal group III nitride semiconductor.

図14は、本実施の形態にかかる半導体発光素子200の断面図である。以下、図面を用いて半導体発光素子200の構造および製造方法を説明する。   FIG. 14 is a cross-sectional view of the semiconductor light emitting device 200 according to the present embodiment. Hereinafter, the structure and manufacturing method of the semiconductor light emitting device 200 will be described with reference to the drawings.

主面が(0001)面のn型六方晶GaNである半導体基板201上に、例えばMOCVD法により、第一の多層膜202を積層する。第一の多層膜202は、例えばn−GaN層である第一屈折率窒化物半導体膜202aと、AlInN(O)/n−GaNの超格子構造である第二屈折率窒化物半導体膜202bとが交互に積層された構成である。   On the semiconductor substrate 201 whose principal surface is n-type hexagonal GaN with a (0001) plane, the first multilayer film 202 is laminated by, for example, MOCVD. The first multilayer film 202 includes, for example, a first refractive index nitride semiconductor film 202a that is an n-GaN layer, and a second refractive index nitride semiconductor film 202b that is an AlInN (O) / n-GaN superlattice structure. Are stacked alternately.

ここで、第一屈折率窒化物半導体膜202a(n−GaN層)の膜厚は、発振波長λに1/4を乗じて上記半導体発光素子200の発振波長における屈折率で除した値とする。例えば、発振波長を520nm、n−GaN層520nmにおける屈折率が2.4である場合、第一屈折率窒化物半導体膜202a(n−GaN層)の膜厚は、520×(1/4)/2.4=54.2nmである。   Here, the film thickness of the first refractive index nitride semiconductor film 202a (n-GaN layer) is a value obtained by multiplying the oscillation wavelength λ by 1/4 and dividing it by the refractive index at the oscillation wavelength of the semiconductor light emitting device 200. . For example, when the oscillation wavelength is 520 nm and the refractive index in the n-GaN layer 520 nm is 2.4, the film thickness of the first refractive index nitride semiconductor film 202a (n-GaN layer) is 520 × (1/4). /2.4=54.2 nm.

第二屈折率窒化物半導体膜202bは、それぞれ膜厚2.5nmのAlIn0.177N(O濃度1×1018cm−3)およびn−GaNを1周期として、これを複数回繰り返し積層した超格子構造である。超格子構造の合計膜厚は、第一屈折率窒化物半導体膜202aの場合と同様に、発振波長に1/4を乗じて上記超格子構造の発振波長における屈折率で除した値とする。例えば、超格子構造の屈折率が2.3である場合、第二屈折率窒化物半導体膜202bの膜厚は、520×(1/4)/2.3=56.5nmである。The second refractive index nitride semiconductor film 202b is formed by repeatedly laminating a plurality of layers of AlIn 0.177 N (O concentration 1 × 10 18 cm −3 ) and n-GaN each having a film thickness of 2.5 nm. Superlattice structure. As in the case of the first refractive index nitride semiconductor film 202a, the total film thickness of the superlattice structure is a value obtained by multiplying the oscillation wavelength by ¼ and dividing by the refractive index at the oscillation wavelength of the superlattice structure. For example, when the refractive index of the superlattice structure is 2.3, the film thickness of the second refractive index nitride semiconductor film 202b is 520 × (1/4) /2.3=56.5 nm.

このように、厚みが54.2nmである第一屈折率窒化物半導体膜202aと厚みが56.5nmである第二屈折率窒化物半導体膜202bとを1周期として、例えば30周期形成することで第一の多層膜202を形成する。   In this way, the first refractive index nitride semiconductor film 202a having a thickness of 54.2 nm and the second refractive index nitride semiconductor film 202b having a thickness of 56.5 nm are formed as one period, for example, 30 periods. A first multilayer film 202 is formed.

第一の多層膜202は、n型分布ブラッグ反射鏡となり、第一屈折率窒化物半導体膜202aの屈折率をn1、膜厚をd1、第二屈折率窒化物半導体膜202bを構成する半導体超格子の屈折率をn2、第二屈折率窒化物半導体膜202bの合計膜厚をd2とすると、n1>n2且つn1×d1=n2×d2=1/4×λの関係を満たす。   The first multilayer film 202 becomes an n-type distributed Bragg reflector, and the first refractive index nitride semiconductor film 202a has a refractive index n1, a film thickness d1, and a semiconductor superstructure forming the second refractive index nitride semiconductor film 202b. When the refractive index of the grating is n2 and the total film thickness of the second refractive index nitride semiconductor film 202b is d2, the relationship of n1> n2 and n1 × d1 = n2 × d2 = 1/4 × λ is satisfied.

ここで、原料としては、例えばIII族原料にトリメチルガリウム(TEG)、トリメチルインジウム(TMI)、トリメチルアルミニウム(TMA)、n型不純物にシラン、V族原料にアンモニアなどを用いればよい。ここで、実施の形態1と同様に、AlInN層には酸素を1×1018cm−3程度ドーピングすることが好ましい。Here, as the raw material, for example, trimethylgallium (TEG), trimethylindium (TMI), trimethylaluminum (TMA) may be used as the group III material, silane may be used as the n-type impurity, and ammonia may be used as the group V material. Here, as in the first embodiment, it is preferable that the AlInN layer is doped with oxygen at about 1 × 10 18 cm −3 .

AlInN層に酸素をドーピングする方法としては、原料ガスに微量の酸素を加える方法がある。そのほか、簡単には、TMAのような有機Al原料を用いる場合には、AlInNを成膜する際の成長温度を、通常窒化物半導体の成長に広く用いられる温度域(概ね800〜1200℃)に比べて低い温度、例えば700〜850℃程度、より好ましくは700〜800℃程度にすれば、有機Al原料から不純物として酸素を混入させることもできる。   As a method of doping oxygen into the AlInN layer, there is a method of adding a small amount of oxygen to the source gas. In addition, when an organic Al raw material such as TMA is used, the growth temperature when forming an AlInN film is set to a temperature range (generally 800 to 1200 ° C.) widely used for growth of nitride semiconductors. If the temperature is lower than that, for example, about 700 to 850 ° C., more preferably about 700 to 800 ° C., oxygen can be mixed as impurities from the organic Al raw material.

次に、第一の窒化物半導体膜203であるGaNを53nm成長させる。さらに、In0.02GaNバリア層とIn0.23GaN量子井戸層3周期で構成される活性層204を成長させる。このとき、InGaNバリア層の膜厚は7.5nm、井戸層の膜厚は3nmとすればよい。Next, 53 nm of GaN as the first nitride semiconductor film 203 is grown. Furthermore, an active layer 204 composed of three cycles of an In 0.02 GaN barrier layer and an In 0.23 GaN quantum well layer is grown. At this time, the thickness of the InGaN barrier layer may be 7.5 nm, and the thickness of the well layer may be 3 nm.

次に、第二の窒化物半導体膜205であるGaNを40nm積層させる。さらに、電子障壁層206であるp−Al0.20GaN(Mg濃度5×1019cm−3)を10nm積層する。次に、p型コンタクト層208であるp−GaN(Mg濃度3×1020cm−3)を、例えば10nm積層する。Next, 40 nm of GaN as the second nitride semiconductor film 205 is stacked. Furthermore, 10 nm of p-Al 0.20 GaN (Mg concentration 5 × 10 19 cm −3 ) as the electron barrier layer 206 is stacked. Next, p-GaN (Mg concentration 3 × 10 20 cm −3 ), which is the p-type contact layer 208, is laminated to, for example, 10 nm.

上記積層構造体を形成する際の結晶成長法には、MOCVD法の他に、分子ビーム成長(Molecular Beam Epitaxy:MBE)法又は化学ビーム成長(Chemical Beam Epitaxy:CBE)法等の成長方法を用いてもよい。   As a crystal growth method for forming the stacked structure, a growth method such as a molecular beam epitaxy (MBE) method or a chemical beam epitaxy (CBE) method is used in addition to the MOCVD method. May be.

次に、成長した窒化物半導体層にパターニング等を行い、電流を注入できるようにする。   Next, patterning or the like is performed on the grown nitride semiconductor layer so that current can be injected.

まず、例えば熱CVD法により、p型コンタクト層の上に、レーザ出射部のみ開口した膜厚が例えば0.3μmのSiOで構成される絶縁膜209を成膜しパターニングする。First, for example, by a thermal CVD method on the p-type contact layer, the film thickness that is open only the laser emitting portion is patterned by forming a composed insulating film 209, for example, 0.3μm of SiO 2.

続いて、その表面に、例えばITO(Indium Thin Oxide)である透明電極210(膜厚144nm)を形成し、周辺部のみ取り除くパターニングを行う。   Subsequently, a transparent electrode 210 (thickness 144 nm) made of ITO (Indium Thin Oxide), for example, is formed on the surface, and patterning is performed to remove only the peripheral portion.

続いて、透明電極210のレーザ出射部上に例えばTiO、SiOの多層膜である第二の多層膜213を形成し、レーザ出射部以外の部分はパターニングにより取り除く。Subsequently, a second multilayer film 213 which is a multilayer film of, for example, TiO 2 and SiO 2 is formed on the laser emission portion of the transparent electrode 210, and portions other than the laser emission portion are removed by patterning.

続いて、透明電極210のレーザ出射部以外の周辺に例えばTi/Pt/Auであるp電極212をパターニングする。   Subsequently, a p-electrode 212 made of, for example, Ti / Pt / Au is patterned around the transparent electrode 210 other than the laser emitting portion.

続いて、ウェハ状の半導体発光素子200の半導体基板201を所定の厚み、例えば100μmまで研磨により薄膜化する。   Subsequently, the semiconductor substrate 201 of the wafer-like semiconductor light emitting element 200 is thinned to a predetermined thickness, for example, 100 μm by polishing.

次に、SiO絶縁膜を用いたパターニングと、アルカリ溶液(例えばKOH)を用いたウェットエッチングにより、ウェハ上面の第二の多層膜(誘電体絶縁膜)213の反対側に対応するウェハ裏面側の領域に円形の光出射穴を設ける。その後、研磨面に、光出射領域を避けて例えばTi/Pt/Auであるn電極215を形成する。Next, the wafer rear surface side corresponding to the opposite side of the second multilayer film (dielectric insulating film) 213 on the upper surface of the wafer by patterning using the SiO 2 insulating film and wet etching using an alkaline solution (for example, KOH). A circular light exit hole is provided in the region. Thereafter, an n electrode 215 made of, for example, Ti / Pt / Au is formed on the polished surface while avoiding the light emission region.

続いて、上記の半導体発光素子200の動作について説明する。上記の半導体発光素子200は、AlInN(O)/n−GaNの超格子構造を含むn型層と、活性層と、p型層とで構成される半導体積層体を、2つの電極(p電極212およびn電極215)で上下から挟んだ構成である。このような構成により、AlInN(O)/n−GaNの超格子構造に縦方向(積層方向)に電流(電子)が注入される。言い換えると、2つの電極の間には、AlInN(O)/n−GaNの超格子構造を縦方向(積層方向)に通る電流パスが形成される。   Next, the operation of the semiconductor light emitting device 200 will be described. The semiconductor light emitting device 200 includes a semiconductor stacked body composed of an n-type layer including a superlattice structure of AlInN (O) / n-GaN, an active layer, and a p-type layer. 212 and n electrode 215) from above and below. With such a configuration, current (electrons) is injected in the vertical direction (stacking direction) into the superlattice structure of AlInN (O) / n-GaN. In other words, a current path passing through the superlattice structure of AlInN (O) / n-GaN in the vertical direction (stacking direction) is formed between the two electrodes.

p電極212およびn電極215より注入された電流は、透明電極210を伝達し絶縁膜209によりレーザ出射部付近に集中され、活性層204に注入される。活性層204に注入された電子および正孔は、中心波長520nmの光に変換される。変換された光は、反射膜として機能する、第一の多層膜202と第二の多層膜213により誘導放出光として増幅され、第一の多層膜202側からレーザ光として出射される。   The current injected from the p-electrode 212 and the n-electrode 215 is transmitted through the transparent electrode 210, concentrated by the insulating film 209 in the vicinity of the laser emitting portion, and injected into the active layer 204. Electrons and holes injected into the active layer 204 are converted into light having a central wavelength of 520 nm. The converted light is amplified as stimulated emission light by the first multilayer film 202 and the second multilayer film 213 that function as a reflection film, and is emitted as laser light from the first multilayer film 202 side.

以上の構成により、本実施の形態に示す半導体超格子層を用いることで、発光波長が波長520nm付近の緑色面発光型半導体レーザを容易に構成および製造することができる。   With the above configuration, a green surface emitting semiconductor laser having an emission wavelength near 520 nm can be easily configured and manufactured by using the semiconductor superlattice layer described in this embodiment.

本実施の形態においても、実施の形態1と同様に、AlInN(O)の膜厚は5nm以下であることが好ましい。また、AlInN(O)の酸素濃度は1×1018cm−3以上であることが好ましい。なお、AlInN(O)/n−GaN超格子層の周期、すなわちAlInN(O)、n−GaNそれぞれ1層の膜厚を合計した値は、10nmよりも薄いことが好ましく、5nmよりも薄いことがより好ましい。Also in this embodiment, as in Embodiment 1, the film thickness of AlInN (O) is preferably 5 nm or less. Further, the oxygen concentration of AlInN (O) is preferably 1 × 10 18 cm −3 or more. Note that the period of the AlInN (O) / n-GaN superlattice layer, that is, the total thickness of each layer of AlInN (O) and n-GaN is preferably thinner than 10 nm and thinner than 5 nm. Is more preferable.

また、本実施の形態においても、半導体基板201に、六方晶系に属するGaN系基板(GaN基板、AlGaN基板等)を用いたが、GaN系材料を成長可能な他の基板、例えば炭化シリコン(SiC)、シリコン(Si)、サファイア(単結晶Al)又は酸化亜鉛(ZnO)等を用いることができる。また、サファイア基板などのGaNとは異なる基板上にGaN結晶を成長させたテンプレート基板を用いることも出来る。Also in this embodiment, a GaN-based substrate (GaN substrate, AlGaN substrate, etc.) belonging to a hexagonal system is used as the semiconductor substrate 201, but other substrates capable of growing GaN-based materials, such as silicon carbide ( SiC), silicon (Si), sapphire (single crystal Al 2 O 3 ), zinc oxide (ZnO), or the like can be used. A template substrate in which a GaN crystal is grown on a substrate different from GaN such as a sapphire substrate can also be used.

(実施の形態3)
以下、実施の形態3にかかる半導体発光素子300について説明する。本実施の形態においては、半導体発光素子300の例として、六方晶III族窒化物系半導体を用いる緑色(波長520nm)半導体レーザを用いて説明する。
(Embodiment 3)
The semiconductor light emitting device 300 according to the third embodiment will be described below. In the present embodiment, a green (wavelength 520 nm) semiconductor laser using a hexagonal group III nitride semiconductor will be described as an example of the semiconductor light emitting device 300.

図15は、本実施の形態にかかる半導体発光素子300の断面図である。実施の形態1と共通する構成要素については実施の形態1と同一の符号を付することにより説明を省略し、実施の形態1との変化点についてのみ説明する。   FIG. 15 is a cross-sectional view of a semiconductor light emitting device 300 according to the present embodiment. Constituent elements common to the first embodiment are denoted by the same reference numerals as those of the first embodiment, and the description thereof is omitted. Only differences from the first embodiment will be described.

実施の形態1にかかる半導体発光素子100では、半導体基板1の裏面にn電極15が形成されていた。本実施の形態に係る半導体発光素子300では、基板と半導体超格子層2との間に、半導体積層体のn型層の一部として、例えばn型GaNで構成されるn型クラッド層301が設けられている。また、n型クラッド層301における半導体超格子層2が形成されている面と同じ側の面上に、n電極15が形成されている。   In the semiconductor light emitting device 100 according to the first embodiment, the n-electrode 15 is formed on the back surface of the semiconductor substrate 1. In the semiconductor light emitting device 300 according to the present embodiment, an n-type cladding layer 301 made of, for example, n-type GaN is provided as a part of the n-type layer of the semiconductor stacked body between the substrate and the semiconductor superlattice layer 2. Is provided. An n electrode 15 is formed on the same side of the n-type cladding layer 301 as the surface on which the semiconductor superlattice layer 2 is formed.

このような構造でも、2つの電極(p電極10およびn電極15)から半導体超格子層2に、縦方向(積層方向)に電流(電子)が注入される。言い換えると、2つの電極の間には、半導体超格子層2を縦方向(積層方向)に通る電流パスが形成される。このような構造は、特に基板に半導体ではなく絶縁基板を用いた場合、半導体超格子層2に縦方向(積層方向)に電流(電子)が注入される構造を容易に実現することができるため有効である。   Even in such a structure, current (electrons) is injected into the semiconductor superlattice layer 2 from the two electrodes (p electrode 10 and n electrode 15) in the vertical direction (stacking direction). In other words, a current path that passes through the semiconductor superlattice layer 2 in the vertical direction (stacking direction) is formed between the two electrodes. Such a structure can easily realize a structure in which current (electrons) is injected into the semiconductor superlattice layer 2 in the vertical direction (stacking direction), particularly when an insulating substrate is used as the substrate. It is valid.

以上の構成により、絶縁基板を用いた場合、半導体超格子層2に縦方向(積層方向)に電流(電子)が注入される構造を容易に実現することができる。   With the above configuration, when an insulating substrate is used, a structure in which current (electrons) is injected into the semiconductor superlattice layer 2 in the vertical direction (stacking direction) can be easily realized.

なお、本実施の形態においても、実施の形態1と同様に、AlInN(O)の膜厚は5nm以下であることが好ましい。また、AlInN(O)の酸素濃度は1×1018cm−3以上であることが好ましい。なお、AlInN(O)/n−GaN超格子層の周期、すなわちAlInN(O)、n−GaNそれぞれ1層の膜厚を合計した値は、10nmよりも薄いことが好ましく、5nmよりも薄いことがより好ましい。In the present embodiment also, as in the first embodiment, the film thickness of AlInN (O) is preferably 5 nm or less. Further, the oxygen concentration of AlInN (O) is preferably 1 × 10 18 cm −3 or more. Note that the period of the AlInN (O) / n-GaN superlattice layer, that is, the total thickness of each layer of AlInN (O) and n-GaN is preferably thinner than 10 nm and thinner than 5 nm. Is more preferable.

また、本実施の形態においても、半導体基板1に、六方晶系に属するGaN系基板(GaN基板、AlGaN基板等)を用いたが、GaN系材料を成長可能な他の基板、例えば炭化シリコン(SiC)、シリコン(Si)、サファイア(単結晶Al)又は酸化亜鉛(ZnO)等を用いることができる。また、サファイア基板などのGaNとは異なる基板上にGaN結晶を成長させたテンプレート基板を用いることも出来る。Also in this embodiment, a GaN-based substrate belonging to a hexagonal system (GaN substrate, AlGaN substrate, etc.) is used as the semiconductor substrate 1, but another substrate capable of growing a GaN-based material, such as silicon carbide ( SiC), silicon (Si), sapphire (single crystal Al 2 O 3 ), zinc oxide (ZnO), or the like can be used. A template substrate in which a GaN crystal is grown on a substrate different from GaN such as a sapphire substrate can also be used.

なお、本実施の形態の半導体発光素子として発光波長が緑色領域である半導体レーザを用いた説明を行ったが、フロント側の反射率を低減させることで発光スペクトル幅を広げ、スペックルノイズを低減させた発光波長が緑色領域のスーパールミネッセントダイオードとしてもよい。さらに、活性層のIn組成を16%程度に低下させることで、波長を445nmの青色波長とした青色半導体レーザまたはスーパールミネッセントダイオードとしてもよい。   In addition, although the explanation using the semiconductor laser whose emission wavelength is in the green region as the semiconductor light emitting device of this embodiment has been given, the emission spectrum width is widened by reducing the reflectance on the front side, and speckle noise is reduced. A superluminescent diode whose emission wavelength is in the green region may be used. Furthermore, a blue semiconductor laser or a superluminescent diode having a blue wavelength of 445 nm may be obtained by reducing the In composition of the active layer to about 16%.

本開示に係る半導体発光素子は、レーザディスプレイ又は液晶バックライト、さらには手術用のレーザメスや溶接用途等に用いることができ、GaN系化合物半導体を用いた半導体発光素子等に有用である。   The semiconductor light emitting device according to the present disclosure can be used for a laser display or a liquid crystal backlight, a laser knife for surgery, a welding application, and the like, and is useful for a semiconductor light emitting device using a GaN-based compound semiconductor.

1 基板
2 半導体超格子層
3 n型光ガイド層
4 活性層
5 p型光ガイド層
6 電子障壁層
7 p型クラッド層
8 p型コンタクト層
9 絶縁膜
10 p電極
11 配線電極
12 パッド電極
13 フロントコート膜
14 リアコート膜
15 n電極
100 半導体発光素子
1 substrate 2 semiconductor superlattice layer 3 n-type light guide layer 4 active layer 5 p-type light guide layer 6 electron barrier layer 7 p-type cladding layer 8 p-type contact layer 9 insulating film 10 p electrode 11 wiring electrode 12 pad electrode 13 front Coat film 14 Rear coat film 15 N electrode 100 Semiconductor light emitting device

Claims (9)

III族窒化物半導体で構成されるn型層と、活性層と、p型層とを備え、
前記n型層は、III族窒化物半導体AとIII族窒化物半導体Bとを繰り返し積層した半導体超格子を含み、
前記III族窒化物半導体AおよびIII族窒化物半導体Bの禁制帯幅をそれぞれEg(A)およびEg(B)とすると、Eg(A)>Eg(B)であって、
前記III族窒化物半導体Aは、膜中に酸素(O)を1×1018cm−3以上含むAlInNで構成され、
前記半導体超格子の積層方向に電流が注入される半導体発光素子であって、
前記半導体超格子において、前記III族窒化物半導体Aと前記III族窒化物半導体Bとの繰り返しの周期は、10nmよりも短い
半導体発光素子。
An n-type layer composed of a group III nitride semiconductor, an active layer, and a p-type layer;
The n-type layer includes a semiconductor superlattice in which a group III nitride semiconductor A and a group III nitride semiconductor B are repeatedly stacked,
When the forbidden band widths of the group III nitride semiconductor A and the group III nitride semiconductor B are Eg (A) and Eg (B), respectively, Eg (A)> Eg (B),
The group III nitride semiconductor A is composed of AlInN containing 1 × 10 18 cm −3 or more of oxygen (O) in the film,
A semiconductor light emitting device in which current is injected in the stacking direction of the semiconductor superlattice ,
In the semiconductor superlattice, a repetition period of the group III nitride semiconductor A and the group III nitride semiconductor B is shorter than 10 nm . Semiconductor light emitting device.
請求項1に記載の半導体発光素子であって、
前記III族窒化物半導体Bは、n型GaNまたはn型InGaNで構成される
半導体発光素子。
The semiconductor light emitting device according to claim 1,
The group III nitride semiconductor B is a semiconductor light emitting device composed of n-type GaN or n-type InGaN.
請求項1または2に記載の半導体発光素子であって、
前記III族窒化物半導体Bは、酸素(O)または珪素(Si)を含む
半導体発光素子。
The semiconductor light-emitting device according to claim 1 or 2,
The group III nitride semiconductor B is a semiconductor light emitting device containing oxygen (O) or silicon (Si).
請求項1から3の何れか1項に記載の半導体発光素子であって、
基板上に前記n型層、活性層およびp型層が、この順に積層されている
半導体発光素子。
The semiconductor light-emitting device according to claim 1,
A semiconductor light emitting device in which the n-type layer, the active layer, and the p-type layer are laminated in this order on a substrate.
請求項1から3の何れか1項に記載の半導体発光素子であって、
基板上に前記p型層、活性層およびn型層が、この順に積層されている
半導体発光素子。
The semiconductor light-emitting device according to claim 1,
A semiconductor light emitting device in which the p-type layer, the active layer, and the n-type layer are laminated in this order on a substrate.
請求項4または5に記載の半導体発光素子であって、
前記基板は、GaN基板またはGaNテンプレート基板である
半導体発光素子。
The semiconductor light-emitting device according to claim 4 or 5,
The semiconductor light emitting device, wherein the substrate is a GaN substrate or a GaN template substrate.
請求項1から6の何れか1項に記載の半導体発光素子であって、
前記半導体超格子において、前記III族窒化物半導体Aと前記III族窒化物半導体Bとの繰り返しの周期は、5nmよりも短い
半導体発光素子。
The semiconductor light-emitting device according to claim 1 ,
In the semiconductor superlattice, a semiconductor light emitting element in which a repetition period of the group III nitride semiconductor A and the group III nitride semiconductor B is shorter than 5 nm.
請求項1からの何れか1項に記載の半導体発光素子であって、
前記n型層に第一屈折率窒化物半導体膜と前記半導体超格子とが交互に積層されたn型分布ブラッグ反射鏡を含み、
前記n型分布ブラッグ反射鏡は、
前記第一屈折率窒化物半導体膜の屈折率をn1、前記第一屈折率窒化物半導体膜の膜厚をd1、前記半導体超格子の屈折率をn2、前記半導体超格子の前記III族窒化物半導体Aと前記III族窒化物半導体Bとが繰り返し積層された合計膜厚をd2、前記活性層の発光波長をλとすると、
n1>n2
n1×d1=n2×d2=1/4×λ
の関係を満たす
半導体発光素子。
A semiconductor light emitting device according to any one of claims 1 to 7,
An n-type distributed Bragg reflector in which a first refractive index nitride semiconductor film and the semiconductor superlattice are alternately stacked on the n-type layer;
The n-type distributed Bragg reflector is
The refractive index of the first refractive index nitride semiconductor film is n1, the thickness of the first refractive index nitride semiconductor film is d1, the refractive index of the semiconductor superlattice is n2, and the group III nitride of the semiconductor superlattice When the total film thickness in which the semiconductor A and the group III nitride semiconductor B are repeatedly laminated is d2, and the emission wavelength of the active layer is λ,
n1> n2
n1 × d1 = n2 × d2 = 1/4 × λ
A semiconductor light emitting device that satisfies the above relationship.
III族窒化物半導体で構成されるn型層と、活性層と、p型層とを備え、An n-type layer composed of a group III nitride semiconductor, an active layer, and a p-type layer;
前記n型層は、III族窒化物半導体AとIII族窒化物半導体Bとを繰り返し積層した半導体超格子を含み、The n-type layer includes a semiconductor superlattice in which a group III nitride semiconductor A and a group III nitride semiconductor B are repeatedly stacked,
前記III族窒化物半導体AおよびIII族窒化物半導体Bの禁制帯幅をそれぞれEg(A)およびEg(B)とすると、Eg(A)>Eg(B)であって、When the forbidden band widths of the group III nitride semiconductor A and the group III nitride semiconductor B are Eg (A) and Eg (B), respectively, Eg (A)> Eg (B),
前記III族窒化物半導体Aは、膜中に酸素(O)を1×10The group III nitride semiconductor A contains 1 × 10 oxygen (O) in the film. 1818 cmcm −3-3 以上含むAlInNで構成され、It is composed of AlInN including the above,
前記半導体超格子の積層方向に電流が注入される半導体発光素子であって、A semiconductor light emitting device in which current is injected in the stacking direction of the semiconductor superlattice,
前記n型層に第一屈折率窒化物半導体膜と前記半導体超格子とが交互に積層されたn型分布ブラッグ反射鏡を含み、An n-type distributed Bragg reflector in which a first refractive index nitride semiconductor film and the semiconductor superlattice are alternately stacked on the n-type layer;
前記n型分布ブラッグ反射鏡は、The n-type distributed Bragg reflector is
前記第一屈折率窒化物半導体膜の屈折率をn1、前記第一屈折率窒化物半導体膜の膜厚をd1、前記半導体超格子の屈折率をn2、前記半導体超格子の前記III族窒化物半導体Aと前記III族窒化物半導体Bとが繰り返し積層された合計膜厚をd2、前記活性層の発光波長をλとすると、The refractive index of the first refractive index nitride semiconductor film is n1, the thickness of the first refractive index nitride semiconductor film is d1, the refractive index of the semiconductor superlattice is n2, and the group III nitride of the semiconductor superlattice When the total film thickness in which the semiconductor A and the group III nitride semiconductor B are repeatedly laminated is d2, and the emission wavelength of the active layer is λ,
n1>n2n1> n2
n1×d1=n2×d2=1/4×λn1 × d1 = n2 × d2 = 1/4 × λ
の関係を満たすSatisfy the relationship
半導体発光素子。Semiconductor light emitting device.
JP2014523564A 2012-07-06 2013-05-27 Semiconductor light emitting device Active JP6152848B2 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2012152454 2012-07-06
JP2012152454 2012-07-06
PCT/JP2013/003336 WO2014006813A1 (en) 2012-07-06 2013-05-27 Semiconductor light-emitting device

Publications (2)

Publication Number Publication Date
JPWO2014006813A1 JPWO2014006813A1 (en) 2016-06-02
JP6152848B2 true JP6152848B2 (en) 2017-06-28

Family

ID=49881590

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014523564A Active JP6152848B2 (en) 2012-07-06 2013-05-27 Semiconductor light emitting device

Country Status (4)

Country Link
US (1) US9214788B2 (en)
JP (1) JP6152848B2 (en)
CN (1) CN104380546B (en)
WO (1) WO2014006813A1 (en)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9269876B2 (en) * 2012-03-06 2016-02-23 Soraa, Inc. Light emitting diodes with low refractive index material layers to reduce light guiding effects
CN106165124B (en) * 2014-03-27 2018-10-02 佳能株式会社 The light-source system of luminaire including luminaire and the Optical coherence tomography analyzer including light-source system
US9331239B1 (en) * 2015-07-07 2016-05-03 Epistar Corporation Light-emitting device
JPWO2017017928A1 (en) * 2015-07-30 2018-05-17 パナソニック株式会社 Nitride semiconductor laser device
EP3352313B1 (en) * 2015-09-15 2023-11-15 Sony Group Corporation Surface light-emitting laser
US9847454B2 (en) * 2015-10-02 2017-12-19 Epistar Corporation Light-emitting device
WO2017195502A1 (en) * 2016-05-13 2017-11-16 パナソニックIpマネジメント株式会社 Nitride-based light emitting element
KR102301052B1 (en) * 2017-02-28 2021-09-09 오사카 유니버시티 AlInN film and two-dimensional photonic crystal resonator, manufacturing method thereof, and semiconductor light emitting device
JP7125867B2 (en) * 2018-06-20 2022-08-25 浜松ホトニクス株式会社 light emitting element
JP2020077649A (en) * 2018-11-05 2020-05-21 学校法人 名城大学 Nitride semiconductor light-emitting element
CN111819702B (en) * 2019-11-26 2024-04-09 天津三安光电有限公司 Infrared light-emitting diode

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3299739B2 (en) 2000-07-13 2002-07-08 士郎 酒井 Light emitting element
JP3785970B2 (en) * 2001-09-03 2006-06-14 日本電気株式会社 Method for manufacturing group III nitride semiconductor device
KR100647279B1 (en) * 2003-11-14 2006-11-17 삼성전자주식회사 light emitting device and method of manufacturing thereof
JP4110181B2 (en) * 2006-09-01 2008-07-02 キヤノン株式会社 Semiconductor laser device
GB2454655A (en) * 2007-11-09 2009-05-20 Sharp Kk Nitride structures with AlInN current confinement layers
JP4952534B2 (en) * 2007-11-20 2012-06-13 三菱電機株式会社 Manufacturing method of nitride semiconductor light emitting device
JP5041159B2 (en) * 2008-01-09 2012-10-03 日立電線株式会社 Compound semiconductor manufacturing method, semiconductor laser diode, and AlGaN-based superlattice structure
JP5649157B2 (en) * 2009-08-01 2015-01-07 住友電気工業株式会社 Semiconductor device and manufacturing method thereof
JP2012104764A (en) * 2010-11-12 2012-05-31 Panasonic Corp Semiconductor light emitting device

Also Published As

Publication number Publication date
WO2014006813A1 (en) 2014-01-09
CN104380546A (en) 2015-02-25
US9214788B2 (en) 2015-12-15
US20150146756A1 (en) 2015-05-28
CN104380546B (en) 2017-02-22
JPWO2014006813A1 (en) 2016-06-02

Similar Documents

Publication Publication Date Title
JP6152848B2 (en) Semiconductor light emitting device
JP5958916B2 (en) Super luminescent diode
US8942269B2 (en) Nitride semiconductor light-emitting device
US20120213242A1 (en) Semiconductor laser device
JP4446315B2 (en) Nitride semiconductor laser device manufacturing method
JP2011119521A (en) Semiconductor laser chip, semiconductor laser device, and method of manufacturing semiconductor laser chip
WO2012101686A1 (en) Semiconductor light emitting element and light emitting device
US8358674B2 (en) Semiconductor laser element and method of manufacturing thereof
JPWO2009078482A1 (en) Semiconductor light emitting device
KR20100086037A (en) Semiconductor laser element
JP5098135B2 (en) Semiconductor laser element
JP5444609B2 (en) Semiconductor laser element
JP2011187580A (en) Self-oscillation type semiconductor laser element and driving method of the same
CN107851969B (en) Nitride semiconductor laser element
JP4493041B2 (en) Nitride semiconductor light emitting device
US20200251884A1 (en) Semiconductor laser element and method of manufacturing the same
JP5223531B2 (en) Semiconductor laser element
JP2011091251A (en) Nitride semiconductor light-emitting device
JP2012134327A (en) Nitride semiconductor light-emitting element
JPH1146038A (en) Nitride semiconductor laser element and manufacture of the same
JP3502527B2 (en) Nitride semiconductor laser device
JP2011258883A (en) Semiconductor laser
JP2002270967A (en) Semiconductor laser element
JP3278108B2 (en) Method for manufacturing nitride semiconductor laser element
JP6371980B2 (en) Semiconductor light emitting device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170124

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170314

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170425

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170515

R151 Written notification of patent or utility model registration

Ref document number: 6152848

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151