JP5797916B2 - Heat treatment method and heat treatment apparatus - Google Patents
Heat treatment method and heat treatment apparatus Download PDFInfo
- Publication number
- JP5797916B2 JP5797916B2 JP2011063736A JP2011063736A JP5797916B2 JP 5797916 B2 JP5797916 B2 JP 5797916B2 JP 2011063736 A JP2011063736 A JP 2011063736A JP 2011063736 A JP2011063736 A JP 2011063736A JP 5797916 B2 JP5797916 B2 JP 5797916B2
- Authority
- JP
- Japan
- Prior art keywords
- light emission
- light
- flash lamp
- heat treatment
- semiconductor wafer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000010438 heat treatment Methods 0.000 title claims description 122
- 238000000034 method Methods 0.000 title claims description 46
- 239000000758 substrate Substances 0.000 claims description 45
- 239000003990 capacitor Substances 0.000 claims description 18
- 230000001678 irradiating effect Effects 0.000 claims description 14
- 230000003247 decreasing effect Effects 0.000 claims description 7
- 239000004065 semiconductor Substances 0.000 description 134
- 229910052736 halogen Inorganic materials 0.000 description 74
- 150000002367 halogens Chemical class 0.000 description 74
- 238000012546 transfer Methods 0.000 description 55
- 230000007246 mechanism Effects 0.000 description 44
- 239000007789 gas Substances 0.000 description 33
- 239000012535 impurity Substances 0.000 description 29
- 230000008569 process Effects 0.000 description 20
- 239000010453 quartz Substances 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 16
- 238000000137 annealing Methods 0.000 description 13
- 230000002093 peripheral effect Effects 0.000 description 13
- 230000005855 radiation Effects 0.000 description 13
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 13
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 12
- 239000011521 glass Substances 0.000 description 12
- 238000012545 processing Methods 0.000 description 12
- 229910052724 xenon Inorganic materials 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 9
- 230000007423 decrease Effects 0.000 description 9
- 229910001873 dinitrogen Inorganic materials 0.000 description 9
- 229910052710 silicon Inorganic materials 0.000 description 9
- 239000010703 silicon Substances 0.000 description 9
- 238000001994 activation Methods 0.000 description 7
- 230000007547 defect Effects 0.000 description 7
- 238000005468 ion implantation Methods 0.000 description 7
- 230000004913 activation Effects 0.000 description 6
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 5
- 238000002513 implantation Methods 0.000 description 5
- 238000012423 maintenance Methods 0.000 description 5
- 229910021334 nickel silicide Inorganic materials 0.000 description 5
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 5
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- 238000009529 body temperature measurement Methods 0.000 description 3
- 239000013078 crystal Substances 0.000 description 3
- 238000009826 distribution Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000003466 welding Methods 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 229910052786 argon Inorganic materials 0.000 description 2
- 230000004397 blinking Effects 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 230000003028 elevating effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000005284 excitation Effects 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 239000010955 niobium Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- WKBOTKDWSSQWDR-UHFFFAOYSA-N Bromine atom Chemical compound [Br] WKBOTKDWSSQWDR-UHFFFAOYSA-N 0.000 description 1
- -1 MoSiN Inorganic materials 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910004491 TaAlN Inorganic materials 0.000 description 1
- 229910004200 TaSiN Inorganic materials 0.000 description 1
- 229910008482 TiSiN Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 229910008807 WSiN Inorganic materials 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000005275 alloying Methods 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000005422 blasting Methods 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- GDTBXPJZTBHREO-UHFFFAOYSA-N bromine Substances BrBr GDTBXPJZTBHREO-UHFFFAOYSA-N 0.000 description 1
- 229910052794 bromium Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000010893 electron trap Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- PNDPGZBMCMUPRI-UHFFFAOYSA-N iodine Chemical compound II PNDPGZBMCMUPRI-UHFFFAOYSA-N 0.000 description 1
- QRXWMOHMRWLFEY-UHFFFAOYSA-N isoniazide Chemical compound NNC(=O)C1=CC=NC=C1 QRXWMOHMRWLFEY-UHFFFAOYSA-N 0.000 description 1
- 229910052743 krypton Inorganic materials 0.000 description 1
- DNNSSWSSYDEUBZ-UHFFFAOYSA-N krypton atom Chemical compound [Kr] DNNSSWSSYDEUBZ-UHFFFAOYSA-N 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 229910052758 niobium Inorganic materials 0.000 description 1
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 239000003870 refractory metal Substances 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- VSZWPYCFIRKVQL-UHFFFAOYSA-N selanylidenegallium;selenium Chemical compound [Se].[Se]=[Ga].[Se]=[Ga] VSZWPYCFIRKVQL-UHFFFAOYSA-N 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 238000011282 treatment Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- LEONUFNNVUYDNQ-UHFFFAOYSA-N vanadium atom Chemical compound [V] LEONUFNNVUYDNQ-UHFFFAOYSA-N 0.000 description 1
Images
Landscapes
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Recrystallisation Techniques (AREA)
Description
本発明は、半導体ウェハーや液晶表示装置用ガラス基板等の薄板状の精密電子基板(以下、単に「基板」と称する)に光を照射することによって該基板を加熱する熱処理方法および熱処理装置に関する。 The present invention relates to a heat treatment method and a heat treatment apparatus for heating a substrate by irradiating light onto a thin precision electronic substrate (hereinafter simply referred to as “substrate”) such as a semiconductor wafer or a glass substrate for a liquid crystal display device.
半導体デバイスの製造プロセスにおいて、不純物導入は半導体ウェハー内にpn接合を形成するための必須の工程である。現在、不純物導入は、イオン打ち込み法とその後のアニール法によってなされるのが一般的である。イオン打ち込み法は、ボロン(B)、ヒ素(As)、リン(P)といった不純物の元素をイオン化させて高加速電圧で半導体ウェハーに衝突させて物理的に不純物注入を行う技術である。注入された不純物はアニール処理によって活性化される。この際に、アニール時間が数秒程度以上であると、打ち込まれた不純物が熱によって深く拡散し、その結果接合深さが要求よりも深くなり過ぎて良好なデバイス形成に支障が生じるおそれがある。 In the semiconductor device manufacturing process, impurity introduction is an indispensable step for forming a pn junction in a semiconductor wafer. Currently, impurities are generally introduced by ion implantation and subsequent annealing. The ion implantation method is a technique in which impurity elements such as boron (B), arsenic (As), and phosphorus (P) are ionized and collided with a semiconductor wafer at a high acceleration voltage to physically perform impurity implantation. The implanted impurities are activated by annealing. At this time, if the annealing time is about several seconds or more, the implanted impurities are deeply diffused by heat, and as a result, the junction depth becomes deeper than required, and there is a possibility that good device formation may be hindered.
そこで、極めて短時間で半導体ウェハーを加熱するアニール技術として、近年フラッシュランプアニール(FLA)が注目されている。フラッシュランプアニールは、キセノンフラッシュランプ(以下、単に「フラッシュランプ」とするときにはキセノンフラッシュランプを意味する)を使用して半導体ウェハーの表面にフラッシュ光を照射することにより、不純物が注入された半導体ウェハーの表面のみを極めて短時間(数ミリ秒以下)に昇温させる熱処理技術である。 Therefore, in recent years, flash lamp annealing (FLA) has attracted attention as an annealing technique for heating a semiconductor wafer in an extremely short time. Flash lamp annealing is a semiconductor wafer in which impurities are implanted by irradiating the surface of the semiconductor wafer with flash light using a xenon flash lamp (hereinafter, simply referred to as “flash lamp” means xenon flash lamp). Is a heat treatment technique for raising the temperature of only the surface of the material in a very short time (several milliseconds or less).
キセノンフラッシュランプの放射分光分布は紫外域から近赤外域であり、従来のハロゲンランプよりも波長が短く、シリコンの半導体ウェハーの基礎吸収帯とほぼ一致している。よって、キセノンフラッシュランプから半導体ウェハーにフラッシュ光を照射したときには、透過光が少なく半導体ウェハーを急速に昇温することが可能である。また、数ミリ秒以下の極めて短時間のフラッシュ光照射であれば、半導体ウェハーの表面近傍のみを選択的に昇温できることも判明している。このため、キセノンフラッシュランプによる極短時間の昇温であれば、不純物を深く拡散させることなく、不純物活性化のみを実行することができるのである。 The radiation spectral distribution of a xenon flash lamp ranges from the ultraviolet region to the near infrared region, has a shorter wavelength than the conventional halogen lamp, and almost coincides with the fundamental absorption band of a silicon semiconductor wafer. Therefore, when the semiconductor wafer is irradiated with flash light from the xenon flash lamp, the semiconductor wafer can be rapidly heated with little transmitted light. Further, it has been found that if the flash light irradiation is performed for a very short time of several milliseconds or less, only the vicinity of the surface of the semiconductor wafer can be selectively heated. For this reason, if the temperature is raised for a very short time by the xenon flash lamp, only the impurity activation can be performed without deeply diffusing the impurities.
このようなキセノンフラッシュランプを使用した熱処理装置として、特許文献1,2には、半導体ウェハーの表面側にフラッシュランプ等のパルス発光ランプを配置し、裏面側にハロゲンランプ等の連続点灯ランプを配置し、それらの組み合わせによって所望の熱処理を行うものが開示されている。特許文献1,2に開示の熱処理装置においては、ハロゲンランプ等によって半導体ウェハーをある程度の温度まで予備加熱し、その後フラッシュランプからのパルス加熱によって所望の処理温度にまで昇温している。
As a heat treatment apparatus using such a xenon flash lamp, in
しかしながら、キセノンフラッシュランプを使用した熱処理装置においては、極めて高いエネルギーを有する光を瞬間的に半導体ウェハーに照射するため、一瞬で半導体ウェハーの表面温度が急速に上昇する。その結果、急激な昇温に起因したプロセスダメージが生じ、半導体デバイスの特性に悪影響を与えて所望の信頼性寿命が得られないことが見出された。 However, in a heat treatment apparatus using a xenon flash lamp, the surface temperature of the semiconductor wafer rises rapidly in an instant because light having extremely high energy is instantaneously irradiated onto the semiconductor wafer. As a result, it has been found that process damage due to rapid temperature rise occurs, adversely affects the characteristics of the semiconductor device, and a desired reliability life cannot be obtained.
また、イオン打ち込み法によって高エネルギーのイオンを打ち込んだ結果、半導体ウェハーのシリコン結晶には多数の欠陥が導入される。このような欠陥は、イオン注入層よりもやや深い位置に導入される傾向がある。イオン注入後のアニール処理を行う際には、不純物の活性化とともに導入された欠陥の回復をも併せて行うことが望ましい。このような欠陥回復のためには、アニール処理の時間を長くすれば良いのであるが、そうすると上述の如き打ち込まれた不純物が要求よりも深く拡散するという問題が発生する。 Moreover, as a result of implanting high-energy ions by the ion implantation method, a large number of defects are introduced into the silicon crystal of the semiconductor wafer. Such a defect tends to be introduced at a position slightly deeper than the ion implantation layer. When performing the annealing process after ion implantation, it is desirable to perform the recovery of the introduced defects together with the activation of the impurities. In order to recover such defects, it is sufficient to increase the annealing time, but this causes a problem that the implanted impurities as described above diffuse deeper than required.
本発明は、上記課題に鑑みてなされたものであり、注入された不純物の拡散を抑制しつつもプロセスダメージの発生を防止することができる熱処理方法および熱処理装置を提供することを目的とする。 The present invention has been made in view of the above problems, and an object of the present invention is to provide a heat treatment method and a heat treatment apparatus capable of preventing the occurrence of process damage while suppressing the diffusion of implanted impurities.
上記課題を解決するため、請求項1の発明は、基板に対して光を照射することによって該基板を加熱する熱処理方法において、フラッシュランプからの発光出力を1ミリ秒以上20ミリ秒以下かけてゼロから第1の発光出力にまで増加させて基板に光照射を行う第1照射工程と、前記基板の表面温度が第1照射工程にて到達した温度から±25℃以内の範囲内を維持するように、前記フラッシュランプからの発光出力が第1の発光出力に到達してから直ちに当該発光出力を3ミリ秒以上50ミリ秒以下かけて第1の発光出力から漸次低下させつつ基板に光照射を行う第2照射工程と、を備え、コンデンサから前記フラッシュランプへの電荷の供給をスイッチング素子のゲートに複数のパルスを印加することによって断続することにより前記フラッシュランプに流れる電流を制御して発光出力を調整し、第1照射工程では第1のパルス幅および第1のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加するとともに、第2照射工程では第1のパルス幅よりも短い第2のパルス幅および第1のパルス間隔よりも長い第2のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加することを特徴とする。
In order to solve the above-mentioned problem, the invention of
また、請求項2の発明は、請求項1の発明に係る熱処理方法において、前記スイッチング素子は絶縁ゲートバイポーラトランジスタであることを特徴とする。 According to a second aspect of the present invention, in the heat treatment method according to the first aspect of the present invention, the switching element is an insulated gate bipolar transistor.
また、請求項3の発明は、基板に対して光を照射することによって該基板を加熱する熱処理装置において、基板を収容するチャンバーと、前記チャンバー内にて基板を保持する保持手段と、前記保持手段に保持された基板に光を照射するフラッシュランプと、前記フラッシュランプの発光出力を制御する発光制御手段と、を備え、前記発光制御手段は、発光出力を1ミリ秒以上20ミリ秒以下かけてゼロから第1の発光出力にまで増加させて基板に第1の光照射を行った後、前記基板の表面温度が第1の光照射にて到達した温度から±25℃以内の範囲内を維持するように、発光出力が第1の発光出力に到達してから直ちに発光出力を3ミリ秒以上50ミリ秒以下かけて第1の発光出力から漸次低下させつつ基板に第2の光照射を行うように前記フラッシュランプの発光出力を制御し、
前記発光制御手段は、コンデンサから前記フラッシュランプへの電荷の供給を断続することにより前記フラッシュランプに流れる電流を制御して発光出力を調整するスイッチング素子、および、前記スイッチング素子のゲートに複数のパルスを印加することによって前記コンデンサから前記フラッシュランプへの電荷の供給を断続するパルス印加手段を含み、前記パルス印加手段は、第1の光照射を行うときには第1のパルス幅および第1のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加するとともに、第2の光照射を行うときには第1のパルス幅よりも短い第2のパルス幅および第1のパルス間隔よりも長い第2のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加することを特徴とする。
According to a third aspect of the present invention, there is provided a heat treatment apparatus for heating a substrate by irradiating the substrate with light, a chamber for accommodating the substrate, a holding means for holding the substrate in the chamber, and the holding A flash lamp for irradiating light onto the substrate held by the means, and a light emission control means for controlling the light emission output of the flash lamp, wherein the light emission control means takes the light emission output from 1 millisecond to 20 milliseconds. Then, the substrate is irradiated with the first light from zero to the first light emission output, and then the surface temperature of the substrate is within ± 25 ° C. from the temperature reached by the first light irradiation. In order to maintain, the substrate is irradiated with the second light while the light emission output is gradually decreased from the first light emission output over 3 milliseconds to 50 milliseconds immediately after the light emission output reaches the first light emission output. To do To control the light output of the serial flash lamp,
The light emission control means controls the current flowing through the flash lamp by intermittently supplying the charge from the capacitor to the flash lamp, and adjusts the light emission output, and a plurality of pulses at the gate of the switching element Pulse applying means for intermittently supplying the electric charge from the capacitor to the flash lamp by applying a first pulse width and a first pulse interval when the first light irradiation is performed. And a second pulse interval shorter than the first pulse width and a second pulse interval longer than the first pulse interval when the second light irradiation is performed. Are applied to the gate of the switching element .
また、請求項4の発明は、請求項3の発明に係る熱処理装置において、前記スイッチング素子は絶縁ゲートバイポーラトランジスタであることを特徴とする。 According to a fourth aspect of the present invention, in the heat treatment apparatus according to the third aspect of the present invention, the switching element is an insulated gate bipolar transistor.
請求項1および請求項2の発明によれば、フラッシュランプからの発光出力を1ミリ秒以上20ミリ秒以下かけてゼロから第1の発光出力にまで増加させて基板に光照射を行う第1照射工程と、基板の表面温度が第1照射工程にて到達した温度から±25℃以内の範囲内を維持するように、フラッシュランプからの発光出力を3ミリ秒以上50ミリ秒以下かけて第1の発光出力から漸次低下させつつ基板に光照射を行う第2照射工程と、を備えるため、基板の表面温度が第1照射工程にて到達した温度近傍に一定時間維持されることとなり、注入された不純物の拡散を抑制しつつもプロセスダメージの発生を防止することができる。また、コンデンサからフラッシュランプへの電荷の供給をスイッチング素子によって断続することによりフラッシュランプに流れる電流を制御して発光出力を調整するため、フラッシュランプFLの発光出力を適切に調整することができる。 According to the first and second aspects of the present invention, the light emission output from the flash lamp is increased from zero to the first light emission output over 1 to 20 milliseconds, and the substrate is irradiated with light. In order to maintain the irradiation process and the surface temperature of the substrate within the range of ± 25 ° C. from the temperature reached in the first irradiation process, the light emission output from the flash lamp should be 3 ms to 50 ms. A second irradiation step of irradiating the substrate with light while gradually decreasing from the light emission output of 1, the surface temperature of the substrate is maintained in the vicinity of the temperature reached in the first irradiation step for a certain period of time. The generation of process damage can be prevented while suppressing the diffusion of the formed impurities. In addition, since the supply of electric charge from the capacitor to the flash lamp is interrupted by the switching element, the current flowing through the flash lamp is controlled to adjust the light emission output, so that the light emission output of the flash lamp FL can be adjusted appropriately.
また、請求項3および請求項4の発明によれば、発光出力を1ミリ秒以上20ミリ秒以下かけてゼロから第1の発光出力にまで増加させて基板に光照射を行った後、基板の表面温度が当該光照射にて到達した温度から±25℃以内の範囲内を維持するように、発光出力を3ミリ秒以上50ミリ秒以下かけて第1の発光出力から漸次低下させつつ基板に光照射を行うようにフラッシュランプの発光出力を制御するため、基板の表面温度が到達温度近傍に一定時間維持されることとなり、注入された不純物の拡散を抑制しつつもプロセスダメージの発生を防止することができる。また、コンデンサからフラッシュランプへの電荷の供給をスイッチング素子によって断続することによりフラッシュランプに流れる電流を制御して発光出力を調整するため、フラッシュランプFLの発光出力を適切に調整することができる。
According to the invention of
以下、図面を参照しつつ本発明の実施の形態について詳細に説明する。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
図1は、本発明に係る熱処理装置1の構成を示す縦断面図である。本実施形態の熱処理装置1は、基板としてφ300mmの円板形状の半導体ウェハーWに対してフラッシュ光照射を行うことによってその半導体ウェハーWを加熱するフラッシュランプアニール装置である。熱処理装置1に搬入される前の半導体ウェハーWには不純物が注入されており、熱処理装置1による加熱処理によって注入された不純物の活性化処理が実行される。
FIG. 1 is a longitudinal sectional view showing a configuration of a
熱処理装置1は、半導体ウェハーWを収容するチャンバー6と、複数のフラッシュランプFLを内蔵するフラッシュ加熱部5と、複数のハロゲンランプHLを内蔵するハロゲン加熱部4と、シャッター機構2と、を備える。チャンバー6の上側にフラッシュ加熱部5が設けられるとともに、下側にハロゲン加熱部4が設けられている。また、熱処理装置1は、チャンバー6の内部に、半導体ウェハーWを水平姿勢に保持する保持部7と、保持部7と装置外部との間で半導体ウェハーWの受け渡しを行う移載機構10と、を備える。さらに、熱処理装置1は、シャッター機構2、ハロゲン加熱部4、フラッシュ加熱部5およびチャンバー6に設けられた各動作機構を制御して半導体ウェハーWの熱処理を実行させる制御部3を備える。
The
チャンバー6は、筒状のチャンバー側部61の上下に石英製のチャンバー窓を装着して構成されている。チャンバー側部61は上下が開口された概略筒形状を有しており、上側開口には上側チャンバー窓63が装着されて閉塞され、下側開口には下側チャンバー窓64が装着されて閉塞されている。チャンバー6の天井部を構成する上側チャンバー窓63は、石英により形成された円板形状部材であり、フラッシュ加熱部5から出射されたフラッシュ光をチャンバー6内に透過する石英窓として機能する。また、チャンバー6の床部を構成する下側チャンバー窓64も、石英により形成された円板形状部材であり、ハロゲン加熱部4からの光をチャンバー6内に透過する石英窓として機能する。
The
また、チャンバー側部61の内側の壁面の上部には反射リング68が装着され、下部には反射リング69が装着されている。反射リング68,69は、ともに円環状に形成されている。上側の反射リング68は、チャンバー側部61の上側から嵌め込むことによって装着される。一方、下側の反射リング69は、チャンバー側部61の下側から嵌め込んで図示省略のビスで留めることによって装着される。すなわち、反射リング68,69は、ともに着脱自在にチャンバー側部61に装着されるものである。チャンバー6の内側空間、すなわち上側チャンバー窓63、下側チャンバー窓64、チャンバー側部61および反射リング68,69によって囲まれる空間が熱処理空間65として規定される。
A
チャンバー側部61に反射リング68,69が装着されることによって、チャンバー6の内壁面に凹部62が形成される。すなわち、チャンバー側部61の内壁面のうち反射リング68,69が装着されていない中央部分と、反射リング68の下端面と、反射リング69の上端面とで囲まれた凹部62が形成される。凹部62は、チャンバー6の内壁面に水平方向に沿って円環状に形成され、半導体ウェハーWを保持する保持部7を囲繞する。
By attaching the reflection rings 68 and 69 to the
チャンバー側部61および反射リング68,69は、強度と耐熱性に優れた金属材料(例えば、ステンレススチール)にて形成されている。また、反射リング68,69の内周面は電解ニッケルメッキによって鏡面とされている。
The
また、チャンバー側部61には、チャンバー6に対して半導体ウェハーWの搬入および搬出を行うための搬送開口部(炉口)66が形設されている。搬送開口部66は、ゲートバルブ185によって開閉可能とされている。搬送開口部66は凹部62の外周面に連通接続されている。このため、ゲートバルブ185が搬送開口部66を開放しているときには、搬送開口部66から凹部62を通過して熱処理空間65への半導体ウェハーWの搬入および熱処理空間65からの半導体ウェハーWの搬出を行うことができる。また、ゲートバルブ185が搬送開口部66を閉鎖するとチャンバー6内の熱処理空間65が密閉空間とされる。
The
また、チャンバー6の内壁上部には熱処理空間65に処理ガス(本実施形態では窒素ガス(N2))を供給するガス供給孔81が形設されている。ガス供給孔81は、凹部62よりも上側位置に形設されており、反射リング68に設けられていても良い。ガス供給孔81はチャンバー6の側壁内部に円環状に形成された緩衝空間82を介してガス供給管83に連通接続されている。ガス供給管83は窒素ガス供給源85に接続されている。また、ガス供給管83の経路途中にはバルブ84が介挿されている。バルブ84が開放されると、窒素ガス供給源85から緩衝空間82に窒素ガスが送給される。緩衝空間82に流入した窒素ガスは、ガス供給孔81よりも流体抵抗の小さい緩衝空間82内を拡がるように流れてガス供給孔81から熱処理空間65内へと供給される。
Further, a
一方、チャンバー6の内壁下部には熱処理空間65内の気体を排気するガス排気孔86が形設されている。ガス排気孔86は、凹部62よりも下側位置に形設されており、反射リング69に設けられていても良い。ガス排気孔86はチャンバー6の側壁内部に円環状に形成された緩衝空間87を介してガス排気管88に連通接続されている。ガス排気管88は排気部190に接続されている。また、ガス排気管88の経路途中にはバルブ89が介挿されている。バルブ89が開放されると、熱処理空間65の気体がガス排気孔86から緩衝空間87を経てガス排気管88へと排出される。なお、ガス供給孔81およびガス排気孔86は、チャンバー6の周方向に沿って複数設けられていても良いし、スリット状のものであっても良い。また、窒素ガス供給源85および排気部190は、熱処理装置1に設けられた機構であっても良いし、熱処理装置1が設置される工場のユーティリティであっても良い。
On the other hand, a
また、搬送開口部66の先端にも熱処理空間65内の気体を排出するガス排気管191が接続されている。ガス排気管191はバルブ192を介して排気部190に接続されている。バルブ192を開放することによって、搬送開口部66を介してチャンバー6内の気体が排気される。
A
図2は、保持部7の全体外観を示す斜視図である。また、図3は保持部7を上面から見た平面図であり、図4は保持部7を側方から見た側面図である。保持部7は、基台リング71、連結部72およびサセプター74を備えて構成される。基台リング71、連結部72およびサセプター74はいずれも石英にて形成されている。すなわち、保持部7の全体が石英にて形成されている。
FIG. 2 is a perspective view showing the overall appearance of the holding
基台リング71は円環形状の石英部材である。基台リング71は凹部62の底面に載置されることによって、チャンバー6の壁面に支持されることとなる(図1参照)。円環形状を有する基台リング71の上面に、その周方向に沿って複数の連結部72(本実施形態では4個)が立設される。連結部72も石英の部材であり、溶接によって基台リング71に固着される。なお、基台リング71の形状は、円環形状から一部が欠落した円弧状であっても良い。
The
平板状のサセプター74は基台リング71に設けられた4個の連結部72によって支持される。サセプター74は石英にて形成された略円形の平板状部材である。サセプター74の直径は半導体ウェハーWの直径よりも大きい。すなわち、サセプター74は、半導体ウェハーWよりも大きな平面サイズを有する。サセプター74の上面には複数個(本実施形態では5個)のガイドピン76が立設されている。5個のガイドピン76はサセプター74の外周円と同心円の周上に沿って設けられている。5個のガイドピン76を配置した円の径は半導体ウェハーWの径よりも若干大きい。各ガイドピン76も石英にて形成されている。なお、ガイドピン76は、サセプター74と一体に石英のインゴットから加工するようにしても良いし、別途に加工したものをサセプター74に溶接等によって取り付けるようにしても良い。
The
基台リング71に立設された4個の連結部72とサセプター74の周縁部の下面とが溶接によって固着される。すなわち、サセプター74と基台リング71とは連結部72によって固定的に連結されており、保持部7は石英の一体成形部材となる。このような保持部7の基台リング71がチャンバー6の壁面に支持されることによって、保持部7がチャンバー6に装着される。保持部7がチャンバー6に装着された状態においては、略円板形状のサセプター74は水平姿勢(法線が鉛直方向と一致する姿勢)となる。チャンバー6に搬入された半導体ウェハーWは、チャンバー6に装着された保持部7のサセプター74の上に水平姿勢にて載置されて保持される。半導体ウェハーWは、5個のガイドピン76によって形成される円の内側に載置されることにより、水平方向の位置ずれが防止される。なお、ガイドピン76の個数は5個に限定されるものではなく、半導体ウェハーWの位置ずれを防止できる数であれば良い。
The four connecting
また、図2および図3に示すように、サセプター74には、上下に貫通して開口部78および切り欠き部77が形成されている。切り欠き部77は、熱電対を使用した接触式温度計130のプローブ先端部を通すために設けられている。一方、開口部78は、放射温度計120がサセプター74に保持された半導体ウェハーWの下面から放射される放射光(赤外光)を受光するために設けられている。さらに、サセプター74には、後述する移載機構10のリフトピン12が半導体ウェハーWの受け渡しのために貫通する4個の貫通孔79が穿設されている。
As shown in FIGS. 2 and 3, the
図5は、移載機構10の平面図である。また、図6は、移載機構10の側面図である。移載機構10は、2本の移載アーム11を備える。移載アーム11は、概ね円環状の凹部62に沿うような円弧形状とされている。それぞれの移載アーム11には2本のリフトピン12が立設されている。各移載アーム11は水平移動機構13によって回動可能とされている。水平移動機構13は、一対の移載アーム11を保持部7に対して半導体ウェハーWの移載を行う移載動作位置(図5の実線位置)と保持部7に保持された半導体ウェハーWと平面視で重ならない退避位置(図5の二点鎖線位置)との間で水平移動させる。水平移動機構13としては、個別のモータによって各移載アーム11をそれぞれ回動させるものであっても良いし、リンク機構を用いて1個のモータによって一対の移載アーム11を連動させて回動させるものであっても良い。
FIG. 5 is a plan view of the
また、一対の移載アーム11は、昇降機構14によって水平移動機構13とともに昇降移動される。昇降機構14が一対の移載アーム11を移載動作位置にて上昇させると、計4本のリフトピン12がサセプター74に穿設された貫通孔79(図2,3参照)を通過し、リフトピン12の上端がサセプター74の上面から突き出る。一方、昇降機構14が一対の移載アーム11を移載動作位置にて下降させてリフトピン12を貫通孔79から抜き取り、水平移動機構13が一対の移載アーム11を開くように移動させると各移載アーム11が退避位置に移動する。一対の移載アーム11の退避位置は、保持部7の基台リング71の直上である。基台リング71は凹部62の底面に載置されているため、移載アーム11の退避位置は凹部62の内側となる。なお、移載機構10の駆動部(水平移動機構13および昇降機構14)が設けられている部位の近傍にも図示省略の排気機構が設けられており、移載機構10の駆動部周辺の雰囲気がチャンバー6の外部に排出されるように構成されている。
The pair of
図1に戻り、チャンバー6の上方に設けられたフラッシュ加熱部5は、筐体51の内側に、複数本(本実施形態では30本)のキセノンフラッシュランプFLからなる光源と、その光源の上方を覆うように設けられたリフレクタ52と、を備えて構成される。また、フラッシュ加熱部5の筐体51の底部にはランプ光放射窓53が装着されている。フラッシュ加熱部5の床部を構成するランプ光放射窓53は、石英により形成された板状の石英窓である。フラッシュ加熱部5がチャンバー6の上方に設置されることにより、ランプ光放射窓53が上側チャンバー窓63と相対向することとなる。フラッシュランプFLはチャンバー6の上方からランプ光放射窓53および上側チャンバー窓63を介して熱処理空間65にフラッシュ光を照射する。
Returning to FIG. 1, the
複数のフラッシュランプFLは、それぞれが長尺の円筒形状を有する棒状ランプであり、それぞれの長手方向が保持部7に保持される半導体ウェハーWの主面に沿って(つまり水平方向に沿って)互いに平行となるように平面状に配列されている。よって、フラッシュランプFLの配列によって形成される平面も水平面である。 Each of the plurality of flash lamps FL is a rod-shaped lamp having a long cylindrical shape, and the longitudinal direction of each of the flash lamps FL is along the main surface of the semiconductor wafer W held by the holding unit 7 (that is, along the horizontal direction). They are arranged in a plane so as to be parallel to each other. Therefore, the plane formed by the arrangement of the flash lamps FL is also a horizontal plane.
図8は、フラッシュランプFLの駆動回路を示す図である。同図に示すように、コンデンサ93と、コイル94と、フラッシュランプFLと、IGBT(絶縁ゲートバイポーラトランジスタ)96とが直列に接続されている。また、図8に示すように、制御部3は、パルス発生器31および波形設定部32を備えるとともに、入力部33に接続されている。入力部33としては、キーボード、マウス、タッチパネル等の種々の公知の入力機器を採用することができる。入力部33からの入力内容に基づいて波形設定部32がパルス信号の波形を設定し、その波形に従ってパルス発生器31がパルス信号を発生する。
FIG. 8 is a diagram showing a driving circuit for the flash lamp FL. As shown in the figure, a
フラッシュランプFLは、その内部にキセノンガスが封入されその両端部に陽極および陰極が配設された棒状のガラス管(放電管)92と、該ガラス管92の外周面上に付設されたトリガー電極91とを備える。コンデンサ93には、電源ユニット95によって所定の電圧が印加され、その印加電圧(充電電圧)に応じた電荷が充電される。また、トリガー電極91にはトリガー回路97から高電圧を印加することができる。トリガー回路97がトリガー電極91に電圧を印加するタイミングは制御部3によって制御される。
The flash lamp FL includes a rod-shaped glass tube (discharge tube) 92 in which xenon gas is sealed and an anode and a cathode are disposed at both ends thereof, and a trigger electrode provided on the outer peripheral surface of the
IGBT96は、ゲート部にMOSFET(Metal Oxide Semiconductor Field effect transistor)を組み込んだバイポーラトランジスタであり、大電力を取り扱うのに適したスイッチング素子である。IGBT96のゲートには制御部3のパルス発生器31からパルス信号が印加される。IGBT96のゲートに所定値以上の電圧(Hiの電圧)が印加されるとIGBT96がオン状態となり、所定値未満の電圧(Lowの電圧)が印加されるとIGBT96がオフ状態となる。このようにして、フラッシュランプFLを含む駆動回路はIGBT96によってオンオフされる。IGBT96がオンオフすることによってフラッシュランプFLと対応するコンデンサ93との接続が断続される。
The
コンデンサ93が充電された状態でIGBT96がオン状態となってガラス管92の両端電極に高電圧が印加されたとしても、キセノンガスは電気的には絶縁体であることから、通常の状態ではガラス管92内に電気は流れない。しかしながら、トリガー回路97がトリガー電極91に高電圧を印加して絶縁を破壊した場合には両端電極間の放電によってガラス管92内に電流が瞬時に流れ、そのときのキセノンの原子あるいは分子の励起によって光が放出される。
Even if the
また、図1のリフレクタ52は、複数のフラッシュランプFLの上方にそれら全体を覆うように設けられている。リフレクタ52の基本的な機能は、複数のフラッシュランプFLから出射された光を保持部7の側に反射するというものである。リフレクタ52はアルミニウム合金板にて形成されており、その表面(フラッシュランプFLに臨む側の面)はブラスト処理により粗面化加工が施されて梨地模様を呈する。
Further, the
チャンバー6の下方に設けられたハロゲン加熱部4の内部には複数本(本実施形態では40本)のハロゲンランプHLが内蔵されている。複数のハロゲンランプHLはチャンバー6の下方から下側チャンバー窓64を介して熱処理空間65への光照射を行う。図7は、複数のハロゲンランプHLの配置を示す平面図である。本実施形態では、上下2段に各20本ずつのハロゲンランプHLが配設されている。各ハロゲンランプHLは、長尺の円筒形状を有する棒状ランプである。上段、下段ともに20本のハロゲンランプHLは、それぞれの長手方向が保持部7に保持される半導体ウェハーWの主面に沿って(つまり水平方向に沿って)互いに平行となるように配列されている。よって、上段、下段ともにハロゲンランプHLの配列によって形成される平面は水平面である。
A plurality of halogen lamps HL (40 in this embodiment) are built in the halogen heating unit 4 provided below the
また、図7に示すように、上段、下段ともに保持部7に保持される半導体ウェハーWの中央部に対向する領域よりも周縁部に対向する領域におけるハロゲンランプHLの配設密度が高くなっている。すなわち、上下段ともに、ランプ配列の中央部よりも周縁部の方がハロゲンランプHLの配設ピッチが短い。このため、ハロゲン加熱部4からの光照射による加熱時に温度低下が生じやすい半導体ウェハーWの周縁部により多い光量の照射を行うことができる。
Further, as shown in FIG. 7, the arrangement density of the halogen lamps HL in the region facing the peripheral portion is higher than the region facing the central portion of the semiconductor wafer W held by the holding
また、上段のハロゲンランプHLからなるランプ群と下段のハロゲンランプHLからなるランプ群とが格子状に交差するように配列されている。すなわち、上段の各ハロゲンランプHLの長手方向と下段の各ハロゲンランプHLの長手方向とが直交するように計40本のハロゲンランプHLが配設されている。 Further, the lamp group composed of the upper halogen lamp HL and the lamp group composed of the lower halogen lamp HL are arranged so as to intersect in a lattice pattern. That is, a total of 40 halogen lamps HL are arranged so that the longitudinal direction of the upper halogen lamps HL and the longitudinal direction of the lower halogen lamps HL are orthogonal to each other.
ハロゲンランプHLは、ガラス管内部に配設されたフィラメントに通電することでフィラメントを白熱化させて発光させるフィラメント方式の光源である。ガラス管の内部には、窒素やアルゴン等の不活性ガスにハロゲン元素(ヨウ素、臭素等)を微量導入した気体が封入されている。ハロゲン元素を導入することによって、フィラメントの折損を抑制しつつフィラメントの温度を高温に設定することが可能となる。したがって、ハロゲンランプHLは、通常の白熱電球に比べて寿命が長くかつ強い光を連続的に照射できるという特性を有する。また、ハロゲンランプHLは棒状ランプであるため長寿命であり、ハロゲンランプHLを水平方向に沿わせて配置することにより上方の半導体ウェハーWへの放射効率が優れたものとなる。 The halogen lamp HL is a filament-type light source that emits light by making the filament incandescent by energizing the filament disposed inside the glass tube. Inside the glass tube, a gas obtained by introducing a trace amount of a halogen element (iodine, bromine, etc.) into an inert gas such as nitrogen or argon is enclosed. By introducing a halogen element, it is possible to set the filament temperature to a high temperature while suppressing breakage of the filament. Therefore, the halogen lamp HL has a characteristic that it has a longer life than a normal incandescent bulb and can continuously radiate strong light. Further, since the halogen lamp HL is a rod-shaped lamp, it has a long life, and by arranging the halogen lamp HL along the horizontal direction, the radiation efficiency to the upper semiconductor wafer W becomes excellent.
また、図1に示すように、熱処理装置1は、ハロゲン加熱部4およびチャンバー6の側方にシャッター機構2を備える。シャッター機構2は、シャッター板21およびスライド駆動機構22を備える。シャッター板21は、ハロゲン光に対して不透明な板であり、例えばチタン(Ti)にて形成されている。スライド駆動機構22は、シャッター板21を水平方向に沿ってスライド移動させ、ハロゲン加熱部4と保持部7との間の遮光位置にシャッター板21を挿脱する。スライド駆動機構22がシャッター板21を前進させると、チャンバー6とハロゲン加熱部4との間の遮光位置(図1の二点鎖線位置)にシャッター板21が挿入され、下側チャンバー窓64と複数のハロゲンランプHLとが遮断される。これによって、複数のハロゲンランプHLから熱処理空間65の保持部7へと向かう光は遮光される。逆に、スライド駆動機構22がシャッター板21を後退させると、チャンバー6とハロゲン加熱部4との間の遮光位置からシャッター板21が退出して下側チャンバー窓64の下方が開放される。
As shown in FIG. 1, the
また、制御部3は、熱処理装置1に設けられた上記の種々の動作機構を制御する。制御部3のハードウェアとしての構成は一般的なコンピュータと同様である。すなわち、制御部3は、各種演算処理を行うCPU、基本プログラムを記憶する読み出し専用のメモリであるROM、各種情報を記憶する読み書き自在のメモリであるRAMおよび制御用ソフトウェアやデータなどを記憶しておく磁気ディスクを備えて構成される。制御部3のCPUが所定の処理プログラムを実行することによって熱処理装置1における処理が進行する。また、図8に示したように、制御部3は、パルス発生器31および波形設定部32を備える。上述のように、入力部33からの入力内容に基づいて、波形設定部32がパルス信号の波形を設定し、それに従ってパルス発生器31がIGBT96のゲートにパルス信号を出力する。この制御部3およびIGBT96によってフラッシュランプFLの発光出力を制御する発光制御手段が構成される。
Further, the
上記の構成以外にも熱処理装置1は、半導体ウェハーWの熱処理時にハロゲンランプHLおよびフラッシュランプFLから発生する熱エネルギーによるハロゲン加熱部4、フラッシュ加熱部5およびチャンバー6の過剰な温度上昇を防止するため、様々な冷却用の構造を備えている。例えば、チャンバー6の壁体には水冷管(図示省略)が設けられている。また、ハロゲン加熱部4およびフラッシュ加熱部5は、内部に気体流を形成して排熱する空冷構造とされている。また、上側チャンバー窓63とランプ光放射窓53との間隙にも空気が供給され、フラッシュ加熱部5および上側チャンバー窓63を冷却する。
In addition to the above configuration, the
次に、熱処理装置1における半導体ウェハーWの処理手順について説明する。ここで処理対象となる半導体ウェハーWはイオン注入法により不純物(イオン)が添加された半導体基板である。図9は、熱処理装置1での処理対象となる半導体ウェハーWに形成された素子の構造を示す図である。シリコン基板111にはソース・ドレイン領域112とエクステンション領域113とが形成されるとともに、その上面にはゲート電極115が設けられる。エクステンション領域113はソース・ドレイン領域112とチャネルとの電気的接続部である。金属のゲート電極115はゲート絶縁膜114を介してシリコン基板111上に設けられており、その測方にはSiNのサイドウォール116が形成される。ソース・ドレイン領域112およびエクステンション領域113にはイオン注入法によって不純物が導入されており、その不純物の活性化が熱処理装置1による光照射加熱処理(アニール)により実行される。以下に説明する熱処理装置1の処理手順は、制御部3が熱処理装置1の各動作機構を制御することにより進行する。
Next, a processing procedure for the semiconductor wafer W in the
図10は、熱処理装置1における半導体ウェハーWの処理手順を示すフローチャートである。まず、給気のためのバルブ84が開放されるとともに、排気用のバルブ89,192が開放されてチャンバー6内に対する給排気が開始される(ステップS1)。バルブ84が開放されると、ガス供給孔81から熱処理空間65に窒素ガスが供給される。また、バルブ89が開放されると、ガス排気孔86からチャンバー6内の気体が排気される。これにより、チャンバー6内の熱処理空間65の上部から供給された窒素ガスが下方へと流れ、熱処理空間65の下部から排気される。
FIG. 10 is a flowchart showing a processing procedure for the semiconductor wafer W in the
また、バルブ192が開放されることによって、搬送開口部66からもチャンバー6内の気体が排気される。さらに、図示省略の排気機構によって移載機構10の駆動部周辺の雰囲気も排気される。なお、熱処理装置1における半導体ウェハーWの熱処理時には窒素ガスが熱処理空間65に継続的に供給されており、その供給量は図10の処理ステップに応じて適宜変更される。
Further, when the
続いて、ゲートバルブ185が開いて搬送開口部66が開放され、装置外部の搬送ロボットにより搬送開口部66を介して不純物注入後の半導体ウェハーWがチャンバー6内の熱処理空間65に搬入される(ステップS2)。搬送ロボットによって搬入された半導体ウェハーWは保持部7の直上位置まで進出して停止する。そして、移載機構10の一対の移載アーム11が退避位置から移載動作位置に水平移動して上昇することにより、リフトピン12が貫通孔79を通ってサセプター74の上面から突き出て半導体ウェハーWを受け取る。
Subsequently, the
半導体ウェハーWがリフトピン12に載置された後、搬送ロボットが熱処理空間65から退出し、ゲートバルブ185によって搬送開口部66が閉鎖される。そして、一対の移載アーム11が下降することにより、半導体ウェハーWは移載機構10から保持部7のサセプター74に受け渡されて水平姿勢に保持される。半導体ウェハーWは、不純物注入がなされた表面を上面としてサセプター74に保持される。また、半導体ウェハーWは、サセプター74の上面にて5個のガイドピン76の内側に保持される。サセプター74の下方にまで下降した一対の移載アーム11は水平移動機構13によって退避位置、すなわち凹部62の内側に退避する。
After the semiconductor wafer W is placed on the lift pins 12, the transfer robot leaves the
半導体ウェハーWが保持部7のサセプター74に載置されて保持された後、ハロゲン加熱部4の40本のハロゲンランプHLが一斉に点灯して予備加熱(アシスト加熱)が開始される(ステップS3)。ハロゲンランプHLから出射されたハロゲン光は、石英にて形成された下側チャンバー窓64およびサセプター74を透過して半導体ウェハーWの裏面から照射される。ハロゲンランプHLからの光照射を受けることによって半導体ウェハーWの温度が上昇する。なお、移載機構10の移載アーム11は凹部62の内側に退避しているため、ハロゲンランプHLによる加熱の障害となることは無い。
After the semiconductor wafer W is placed and held on the
図11は、半導体ウェハーWの表面温度の変化を示す図である。半導体ウェハーWが搬入されてサセプター74に載置された後、制御部3が時刻t0に40本のハロゲンランプHLを点灯させてハロゲン光照射によって半導体ウェハーWを予備加熱温度T1にまで昇温している。予備加熱温度T1は300℃以上800℃以下であり、本実施形態では700℃としている。
FIG. 11 is a diagram showing changes in the surface temperature of the semiconductor wafer W. FIG. After the semiconductor wafer W is loaded and placed on the
ハロゲンランプHLによる予備加熱を行うときには、半導体ウェハーWの温度が接触式温度計130によって測定されている。すなわち、熱電対を内蔵する接触式温度計130がサセプター74に保持された半導体ウェハーWの下面に切り欠き部77を介して接触して昇温中のウェハー温度を測定する。測定された半導体ウェハーWの温度は制御部3に伝達される。制御部3は、ハロゲンランプHLからの光照射によって昇温する半導体ウェハーWの温度が所定の予備加熱温度T1に到達したか否かを監視しつつ、ハロゲンランプHLの出力を制御する。すなわち、制御部3は、接触式温度計130による測定値に基づいて、半導体ウェハーWの温度が予備加熱温度T1となるようにハロゲンランプHLの出力をフィードバック制御している。なお、ハロゲンランプHLからの光照射によって半導体ウェハーWを昇温するときには、放射温度計120による温度測定は行わない。これは、ハロゲンランプHLから照射されるハロゲン光が放射温度計120に外乱光として入射し、正確な温度測定ができないためである。
When preheating with the halogen lamp HL is performed, the temperature of the semiconductor wafer W is measured by the
半導体ウェハーWの温度が予備加熱温度T1に到達した後、制御部3は半導体ウェハーWをその予備加熱温度T1に暫時維持する。具体的には、接触式温度計130によって測定される半導体ウェハーWの温度が予備加熱温度T1に到達した時刻t1にて制御部3がハロゲンランプHLの出力を制御して半導体ウェハーWの温度をほぼ予備加熱温度T1に維持している。
After the temperature of the semiconductor wafer W reaches the preheating temperature T1, the
このようなハロゲンランプHLによる予備加熱を行うことによって、半導体ウェハーWの全体を予備加熱温度T1に均一に昇温している。ハロゲンランプHLによる予備加熱の段階においては、より放熱が生じやすい半導体ウェハーWの周縁部の温度が中央部よりも低下する傾向にあるが、ハロゲン加熱部4におけるハロゲンランプHLの配設密度は、半導体ウェハーWの中央部に対向する領域よりも周縁部に対向する領域の方が高くなっている。このため、放熱が生じやすい半導体ウェハーWの周縁部に照射される光量が多くなり、予備加熱段階における半導体ウェハーWの面内温度分布を均一なものとすることができる。さらに、チャンバー側部61に装着された反射リング69の内周面は鏡面とされているため、この反射リング69の内周面によって半導体ウェハーWの周縁部に向けて反射する光量が多くなり、予備加熱段階における半導体ウェハーWの面内温度分布をより均一なものとすることができる。
By performing such preheating by the halogen lamp HL, the entire semiconductor wafer W is uniformly heated to the preheating temperature T1. In the preliminary heating stage with the halogen lamp HL, the temperature of the peripheral edge of the semiconductor wafer W where heat dissipation is more likely to occur tends to be lower than that in the central area, but the arrangement density of the halogen lamps HL in the halogen heating section 4 is The region facing the peripheral portion is higher than the region facing the central portion of the semiconductor wafer W. For this reason, the light quantity irradiated to the peripheral part of the semiconductor wafer W which tends to generate heat increases, and the in-plane temperature distribution of the semiconductor wafer W in the preheating stage can be made uniform. Furthermore, since the inner peripheral surface of the
次に、半導体ウェハーWの温度が予備加熱温度T1に到達して所定時間が経過した時刻t2にフラッシュランプFLからフラッシュ光を照射することによる加熱処理を実行する。なお、半導体ウェハーWの温度が室温から予備加熱温度T1に到達するまでの時間(時刻t0から時刻t1までの時間)および予備加熱温度T1に到達してからフラッシュランプFLが発光するまでの時間(時刻t1から時刻t2までの時間)はいずれも数秒程度である。フラッシュランプFLがフラッシュ光照射を行うに際しては、予め電源ユニット95によってコンデンサ93に電荷を蓄積しておく。そして、コンデンサ93に電荷が蓄積された状態にて、制御部3のパルス発生器31からIGBT96にパルス信号を出力してIGBT96をオンオフ駆動する。
Next, a heat treatment is performed by irradiating flash light from the flash lamp FL at time t2 when a predetermined time has elapsed since the temperature of the semiconductor wafer W reached the preheating temperature T1. Note that the time until the temperature of the semiconductor wafer W reaches the preheating temperature T1 from room temperature (the time from the time t0 to the time t1) and the time until the flash lamp FL emits light after reaching the preheating temperature T1 ( The time from time t1 to time t2) is about several seconds. When the flash lamp FL irradiates flash light, the electric power is accumulated in the
図12は、パルス信号の波形とフラッシュランプFLに流れる電流との相関の一例を示す図である。ここでは、図12(a)に示すような波形のパルス信号がパルス発生器31から出力される。パルス信号の波形は、パルス幅の時間(オン時間)とパルス間隔の時間(オフ時間)とをパラメータとして順次設定したレシピを入力部33から入力することによって規定することができる。このようなレシピをオペレータが入力部33から制御部3に入力すると、それに従って制御部3の波形設定部32は図12(a)に示すようなオンオフを繰り返すパルス波形を設定する。図12(a)に示すパルス波形においては、前段に比較的パルス幅が長くて間隔が短い複数のパルスPAが設定され、後段に比較的パルス幅が短くて間隔が長い複数のパルスPBが設定されている。そして、波形設定部32によって設定されたパルス波形に従ってパルス発生器31がパルス信号を出力する。その結果、IGBT96のゲートには図12(a)のような波形のパルス信号が印加され、IGBT96のオンオフ駆動が制御されることとなる。具体的には、IGBT96のゲートに入力されるパルス信号がオンのときにはIGBT96がオン状態となり、パルス信号がオフのときにはIGBT96がオフ状態となる。
FIG. 12 is a diagram showing an example of the correlation between the waveform of the pulse signal and the current flowing through the flash lamp FL. Here, a pulse signal having a waveform as shown in FIG. The waveform of the pulse signal can be defined by inputting from the input unit 33 a recipe in which the pulse width time (on time) and the pulse interval time (off time) are sequentially set as parameters. When the operator inputs such a recipe from the
また、パルス発生器31から出力するパルス信号がオンになるタイミングと同期して制御部3がトリガー回路97を制御してトリガー電極91に高電圧(トリガー電圧)を印加する。コンデンサ93に電荷が蓄積された状態にてIGBT96のゲートにパルス信号が入力され、かつ、そのパルス信号がオンになるタイミングと同期してトリガー電極91に高電圧が印加されることにより、パルス信号がオンのときにはガラス管92内の両端電極間で必ず電流が流れ、そのときのキセノンの原子あるいは分子の励起によって光が放出される。
Further, in synchronization with the timing when the pulse signal output from the
制御部3からIGBT96のゲートに図12(a)の波形のパルス信号を出力するとともに、該パルス信号がオンになるタイミングと同期してトリガー電極91に高電圧を印加することにより、フラッシュランプFLを含む回路中に図12(b)に示すような波形の電流が流れる。すなわち、IGBT96のゲートに入力されるパルス信号がオンのときにはフラッシュランプFLのガラス管92内に流れる電流値が増加し、オフのときには電流値が減少する。なお、各パルスに対応する個々の電流波形はコイル94の定数によって規定される。
The
図12(b)に示すような波形の電流が流れてフラッシュランプFLが発光する。フラッシュランプFLの発光出力は、フラッシュランプFLに流れる電流にほぼ比例する。従って、フラッシュランプFLの発光出力の出力波形(プロファイル)は図13に示すようなパターンとなる。図13に示す如きフラッシュランプFLからの出力波形にて、保持部7に保持された半導体ウェハーWに光照射が行われる。
A current having a waveform as shown in FIG. 12B flows, and the flash lamp FL emits light. The light emission output of the flash lamp FL is substantially proportional to the current flowing through the flash lamp FL. Therefore, the output waveform (profile) of the light emission output of the flash lamp FL has a pattern as shown in FIG. With the output waveform from the flash lamp FL as shown in FIG. 13, the semiconductor wafer W held by the holding
IGBT96を使用することなくフラッシュランプFLを発光させた場合には、コンデンサ93に蓄積されていた電荷が1回の発光で消費され、フラッシュランプFLからの出力波形は幅が0.1ミリセカンドないし10ミリセカンド程度のシングルパルスとなる。これに対して、本実施の形態では、回路中にスイッチング素子たるIGBT96を接続してそのゲートに図12(a)のような複数のパルスを印加することにより、コンデンサ93からフラッシュランプFLへの電荷の供給をIGBT96によって断続してフラッシュランプFLに流れる電流を制御し、フラッシュランプFLの発光出力を調整している。その結果、いわばフラッシュランプFLの発光がチョッパ制御されることとなり、コンデンサ93に蓄積された電荷が分割して消費され、極めて短い時間の間にフラッシュランプFLが点滅を繰り返す。なお、図12に示すように、電流値が完全に”0”になる前に次のパルスがIGBT96のゲートに印加されて電流値が再度増加するため、フラッシュランプFLが点滅を繰り返している間も発光出力が完全に”0”になるものではない。
When the flash lamp FL is caused to emit light without using the
図13に示す光の出力波形は、2段階の光照射を行っているものとみなすことができる。すなわち、フラッシュランプFLが発光を開始した時刻t21から発光出力が最大となる時刻t22までの第1照射と、時刻22から時刻t23にかけて発光出力が徐々に低下する第2照射と、によって構成される2段照射を行っている。
The output waveform of light shown in FIG. 13 can be regarded as performing two-stage light irradiation. That is, the first irradiation from the time t21 when the flash lamp FL starts light emission to the time t22 at which the light emission output becomes maximum, and the second irradiation in which the light emission output gradually decreases from the
より詳細に述べれば、まずパルス発生器31がIGBT96のゲートに比較的パルス幅が長くて間隔が短い複数のパルスPAを断続的に印加することによって、IGBT96がオンオフを繰り返してフラッシュランプFLを含む回路に電流が流れる。この段階では、パルス幅が長くて間隔が短い複数のパルスPAがIGBT96のゲートに印加されるため、IGBT96のオン時間がオフ時間よりも長くなり、フラッシュランプFLに流れる電流は全体概観としてはゼロから所定値にまで増大するようなのこぎり波形となる(図12(b)の前段)。このような波形の電流が流れてフラッシュランプFLは、時刻t21から時刻t22に向けてゼロから最大値Imax(第1の発光出力)にまで発光出力が増加する第1照射を行う。この第1照射工程を実行する時刻t21から時刻t22までの時間は1ミリ秒以上20ミリ秒以下である。
More specifically, first, the
次に、パルス発生器31がIGBT96のゲートにパルス幅が短くて間隔が長い複数のパルスPBを断続的に印加する。この段階では、パルス幅が短くて間隔が長い複数のパルスPBがIGBT96のゲートに印加されるため、上記とは逆にIGBT96のオン時間がオフ時間よりも短くなり、フラッシュランプFLに流れる電流は全体概観としては上記所定値から徐々に減少するようなのこぎり波形となる(図12(b)の後段)。このような波形の電流が流れてフラッシュランプFLは、時刻t22から時刻t23に向けて発光出力が最大値Imaxから漸次低下するような第2照射を行う。この第2照射工程を実行する時刻t22から時刻t23までの時間は3ミリ秒以上50ミリ秒以下である。
Next, the
図13に示すような2段階の光照射を半導体ウェハーWに対して行うことによって、半導体ウェハーWの表面温度は予備加熱温度T1から目標温度T2にまで昇温し、その温度プロファイルは図14に示すようなパターンとなる。より詳細には、時刻t21から時刻t22までの1ミリ秒以上20ミリ秒以下をかけて行う第1照射によって半導体ウェハーWの表面温度が予備加熱温度T1から目標温度T2にまで昇温する(ステップS4)。目標温度T2は注入された不純物の活性化が達成される1000℃以上1400℃以下であり、本実施形態では1200℃としている。 By performing two-stage light irradiation as shown in FIG. 13 on the semiconductor wafer W, the surface temperature of the semiconductor wafer W is raised from the preheating temperature T1 to the target temperature T2, and the temperature profile is shown in FIG. The pattern is as shown. More specifically, the surface temperature of the semiconductor wafer W is raised from the preheating temperature T1 to the target temperature T2 by the first irradiation performed from 1 to 20 milliseconds from time t21 to time t22 (step S21). S4). The target temperature T2 is not less than 1000 ° C. and not more than 1400 ° C. at which activation of the implanted impurities is achieved, and is set to 1200 ° C. in this embodiment.
また、時刻t22から時刻t23までの3ミリ秒以上50ミリ秒以下をかけて行う第2照射によって半導体ウェハーWの表面温度が目標温度T2から±25℃以内の範囲内に維持される(ステップS5)。なお、図11の時刻スケールは秒であるのに対して、図14の時刻スケールはミリ秒であるため、図14のt21からt23はいずれも図11ではt2に重ねて表示されるものである。
Further, the surface temperature of the semiconductor wafer W is maintained within a range within ± 25 ° C. from the target temperature T2 by the second irradiation performed from 3 milliseconds to 50 milliseconds from time t22 to time t23 (step S5). ). Incidentally, while the time scale of Figure 11 is in seconds, the time scale of Figure 14 is for a millisecond, t21 from t23 of FIG. 14 is intended to be displayed over the t2, both 11 .
フラッシュランプFLによる第2照射が終了すると、IGBT96がオフ状態となってフラッシュランプFLの発光が停止し(ステップS6)、半導体ウェハーWの表面温度は目標温度T2から急速に降温する。図11に戻り、第2照射が終了した後、所定時間が経過した時刻t3にハロゲンランプHLが消灯する(ステップS7)。これにより、半導体ウェハーWが予備加熱温度T1からの降温を開始する。また、ハロゲンランプHLが消灯するのと同時に、シャッター機構2がシャッター板21をハロゲン加熱部4とチャンバー6との間の遮光位置に挿入する(ステップS8)。ハロゲンランプHLが消灯しても、すぐにフィラメントや管壁の温度が低下するものではなく、暫時高温のフィラメントおよび管壁から輻射熱が放射され続け、これが半導体ウェハーWの降温を妨げる。シャッター板21が挿入されることによって、消灯直後のハロゲンランプHLから熱処理空間65に放射される輻射熱が遮断されることとなり、半導体ウェハーWの降温速度を高めることができる。
When the second irradiation by the flash lamp FL is completed, the
また、シャッター板21が遮光位置に挿入された時点で放射温度計120による温度測定を開始する。すなわち、保持部7に保持された半導体ウェハーWの下面からサセプター74の開口部78を介して放射された赤外光の強度を放射温度計120が測定して降温中の半導体ウェハーWの温度を測定する。測定された半導体ウェハーWの温度は制御部3に伝達される。
Further, temperature measurement by the
消灯直後の高温のハロゲンランプHLからは多少の放射光が放射され続けるのであるが、放射温度計120はシャッター板21が遮光位置に挿入されているときに半導体ウェハーWの温度測定を行うため、ハロゲンランプHLからチャンバー6内の熱処理空間65へと向かう放射光は遮光される。従って、放射温度計120は外乱光の影響を受けることなく、サセプター74に保持された半導体ウェハーWの温度を正確に測定することができる。
Although some radiation is continuously emitted from the high-temperature halogen lamp HL immediately after turning off, the
制御部3は、放射温度計120によって測定される半導体ウェハーWの温度が所定温度まで降温したか否かを監視する。そして、半導体ウェハーWの温度が所定以下にまで降温した後、移載機構10の一対の移載アーム11が再び退避位置から移載動作位置に水平移動して上昇することにより、リフトピン12がサセプター74の上面から突き出て熱処理後の半導体ウェハーWをサセプター74から受け取る。続いて、ゲートバルブ185により閉鎖されていた搬送開口部66が開放され、リフトピン12上に載置された半導体ウェハーWが装置外部の搬送ロボットにより搬出され(ステップS9)、熱処理装置1における半導体ウェハーWの加熱処理が完了する。
The
本実施形態においては、IGBT96のゲートにパルス幅が長くて間隔が短い複数のパルスPAを断続的に印加することにより、フラッシュランプFLからの発光出力を1ミリ秒以上20ミリ秒以下の時間をかけてゼロから最大値Imax(第1の発光出力)にまで増加させて半導体ウェハーWに光照射を行う第1照射を実行している。そして、このような第1照射によって半導体ウェハーWの表面温度を予備加熱温度T1から目標温度T2にまで1ミリ秒以上20ミリ秒以下にて昇温している(本実施形態では500℃昇温している)。
In the present embodiment, by intermittently applying a plurality of pulses PA having a long pulse width and a short interval to the gate of the
注入された不純物の活性化に要する時間は極めて短く、半導体ウェハーWの表面温度が目標温度T2まで昇温されることによって不純物の活性化は達成される。また、1ミリ秒以上の時間をかけて半導体ウェハーWの表面温度を予備加熱温度T1から目標温度T2まで昇温するため、半導体ウェハーWの表面に形成されているデバイス等にプロセスダメージが生じるのを防止することができる。フラッシュランプFLの発光出力がゼロから最大値Imaxにまで増加する第1照射の時間が1ミリ秒未満であると、予備加熱温度T1から目標温度T2までの昇温時間も1ミリ秒未満となり、プロセスダメージが発生するおそれがある。また、この第1照射の時間が20ミリ秒より長いと、予備加熱温度T1から目標温度T2までの昇温時間も長くなり、注入された不純物が目標温度T2までの昇温の段階で深く拡散するおそれがある。このような理由により、フラッシュランプFLの発光出力がゼロから最大値Imaxにまで増加する第1照射の時間は1ミリ秒以上20ミリ秒以下としている。なお、プロセスダメージを確実に防止する観点からは、第1照射の時間を3ミリ秒以上とするのが好ましい。 The time required for activating the implanted impurities is very short, and the activation of the impurities is achieved by raising the surface temperature of the semiconductor wafer W to the target temperature T2. In addition, since the surface temperature of the semiconductor wafer W is raised from the preheating temperature T1 to the target temperature T2 over a time of 1 millisecond or more, process damage occurs on the devices and the like formed on the surface of the semiconductor wafer W. Can be prevented. If the first irradiation time during which the light emission output of the flash lamp FL increases from zero to the maximum value I max is less than 1 millisecond, the temperature rise time from the preheating temperature T1 to the target temperature T2 is also less than 1 millisecond. Process damage may occur. In addition, if the time of the first irradiation is longer than 20 milliseconds, the temperature raising time from the preheating temperature T1 to the target temperature T2 also becomes longer, and the implanted impurities are diffused deeply at the stage of temperature raising to the target temperature T2. There is a risk. For this reason, the first irradiation time during which the light emission output of the flash lamp FL increases from zero to the maximum value I max is set to 1 to 20 milliseconds. From the viewpoint of reliably preventing process damage, the first irradiation time is preferably set to 3 milliseconds or more.
続いて、半導体ウェハーWの表面が予備加熱温度T1から目標温度T2にまで昇温した後、IGBT96のゲートにパルス幅が短くて間隔が長い複数のパルスPBを断続的に印加することにより、フラッシュランプFLからの発光出力を3ミリ秒以上50ミリ秒以下の時間をかけて最大値Imaxから漸次低下させつつ半導体ウェハーWに光照射を行う第2照射を実行している。そして、このような第2照射によって半導体ウェハーWの表面温度を目標温度T2から±25℃以内の範囲内に3ミリ秒以上50ミリ秒以下維持している。すなわち、第2照射では、半導体ウェハーWの表面温度が第1照射にて到達した目標温度T2から±25℃以内の範囲内を維持するように、フラッシュランプFLからの発光出力を3ミリ秒以上50ミリ秒以下の時間をかけて最大値Imaxから漸次低下させつつ半導体ウェハーWに光照射を行っているのである。
Subsequently, after the surface of the semiconductor wafer W is heated from the preheating temperature T1 to the target temperature T2, a plurality of pulses PB having a short pulse width and a long interval are intermittently applied to the gate of the
半導体ウェハーWの表面温度を目標温度T2の近傍に3ミリ秒以上維持することによって、不純物注入時に半導体ウェハーWに導入された点欠陥が回復される。また、半導体ウェハーWの表面温度を目標温度T2の近傍に3ミリ秒以上維持しているため、予備加熱温度T1から目標温度T2への昇温時に仮に多少のプロセスダメージが生じたとしても、そのダメージの回復を図ることができる。さらには、温度維持工程でのプロセスダメージの発生を防止しつつ半導体ウェハーWの表面に形成されているデバイスの特性を高めることができる。フラッシュランプFLの発光出力を最大値Imaxから漸次低下させる第2照射の時間が3ミリ秒未満であると、半導体ウェハーWの表面温度を目標温度T2から±25℃以内の範囲内に維持する時間も3ミリ秒未満となり、プロセスダメージが発生するおそれがある。また、この第2照射の時間が50ミリ秒を超えると、目標温度T2近傍での維持時間が長くなり、注入された不純物が深く拡散するおそれがある。このような理由により、フラッシュランプFLの発光出力を最大値Imaxから漸次低下させる第2照射の時間は3ミリ秒以上50ミリ秒以下としている。 By maintaining the surface temperature of the semiconductor wafer W in the vicinity of the target temperature T2 for 3 milliseconds or more, the point defects introduced into the semiconductor wafer W at the time of impurity implantation are recovered. Further, since the surface temperature of the semiconductor wafer W is maintained in the vicinity of the target temperature T2 for 3 milliseconds or more, even if some process damage occurs when the temperature is raised from the preheating temperature T1 to the target temperature T2, Damage can be recovered. Furthermore, the characteristics of the device formed on the surface of the semiconductor wafer W can be improved while preventing the occurrence of process damage in the temperature maintaining step. When the second irradiation time for gradually decreasing the light emission output of the flash lamp FL from the maximum value I max is less than 3 milliseconds, the surface temperature of the semiconductor wafer W is maintained within the range of ± 25 ° C. from the target temperature T2. The time is also less than 3 milliseconds, and process damage may occur. If the second irradiation time exceeds 50 milliseconds, the maintenance time in the vicinity of the target temperature T2 becomes long, and the implanted impurities may be deeply diffused. For this reason, the second irradiation time for gradually reducing the light emission output of the flash lamp FL from the maximum value I max is set to 3 milliseconds to 50 milliseconds.
また、半導体ウェハーWの表面温度を目標温度T2から±25℃以内の範囲内に3ミリ秒以上50ミリ秒以下維持する温度維持工程を設けることにより、目標温度T2に到達して不純物活性化がなされた後に直ちに表面温度が降温する場合に比較して、半導体ウェハーWにおける熱伝導等のシミュレーションが容易となる。その結果、加熱処理によって生じる諸現象をより正確に解析することができる。 Further, by providing a temperature maintaining step for maintaining the surface temperature of the semiconductor wafer W within a range of ± 25 ° C. within the range of the target temperature T2 from 3 milliseconds to 50 milliseconds, the target temperature T2 is reached and impurity activation is achieved. Compared with the case where the surface temperature is lowered immediately after being done, simulation of heat conduction or the like in the semiconductor wafer W becomes easier. As a result, various phenomena caused by the heat treatment can be analyzed more accurately.
以上、本発明の実施の形態について説明したが、この発明はその趣旨を逸脱しない限りにおいて上述したもの以外に種々の変更を行うことが可能である。例えば、上記実施形態においては、第1照射によって半導体ウェハーWの表面温度を予備加熱温度T1から目標温度T2にまで昇温し、続く第2照射によって表面温度を目標温度T2の近傍に維持するようにしていたが、この第2照射による維持温度は目標温度T2に限定されるものではない。例えば、半導体ウェハーWの表面温度が目標温度T2に到達した後、若干の間隔を空けて表面温度が目標温度T2から50℃〜200℃低下した時点で第2照射を開始し、その低下した温度(第2の目標温度)から±25℃以内の範囲内に半導体ウェハーWの表面温度を維持するようにしても良い。 While the embodiments of the present invention have been described above, the present invention can be modified in various ways other than those described above without departing from the spirit of the present invention. For example, in the above embodiment, the surface temperature of the semiconductor wafer W is raised from the preheating temperature T1 to the target temperature T2 by the first irradiation, and the surface temperature is maintained in the vicinity of the target temperature T2 by the subsequent second irradiation. However, the maintenance temperature by the second irradiation is not limited to the target temperature T2. For example, after the surface temperature of the semiconductor wafer W reaches the target temperature T2, the second irradiation is started when the surface temperature decreases by 50 ° C. to 200 ° C. from the target temperature T2 with a slight interval, and the decreased temperature. The surface temperature of the semiconductor wafer W may be maintained within a range of ± 25 ° C. from the (second target temperature).
また、パルス信号の波形の設定は、入力部33から逐一パルス幅等のパラメータを入力することに限定されるものではなく、例えば、オペレータが入力部33から波形を直接グラフィカルに入力するようにしても良いし、以前に設定されて磁気ディスク等の記憶部に記憶されていた波形を読み出すようにしても良いし、或いは熱処理装置1の外部からダウンロードするようにしても良い。
The setting of the waveform of the pulse signal is not limited to inputting parameters such as the pulse width one by one from the
また、上記実施形態においては、パルス信号がオンになるタイミングと同期してトリガー電極91に電圧を印加するようにしていたが、トリガー電圧を印加するタイミングはこれに限定されるものではなく、パルス信号の波形とは無関係に一定間隔で印加するようにしても良い。また、パルス信号の間隔が短く、あるパルスによってフラッシュランプFLを流れた電流の電流値が所定値以上残っている状態で次のパルスによって通電を開始されるような場合であれば、そのままフラッシュランプFLに電流が流れ続けるため、パルス毎にトリガー電圧を印加する必要はない。上記実施形態の図12(a)のように、パルス信号の全てのパルス間隔が所定値より短い場合には、最初のパルスが印加されたときのみにトリガー電圧を印加するようにしても良く、その後はトリガー電圧を印加せずともIGBT96のゲートに図12(a)のパルス信号を出力するだけで図12(b)のような電流波形を形成することができる。つまり、パルス信号がオンになるときに、フラッシュランプFLに電流が流れるタイミングであれば、トリガー電圧の印加タイミングは任意である。
In the above embodiment, the voltage is applied to the
また、上記実施形態においては、スイッチング素子としてIGBT96を用いていたが、これに代えてゲートに入力された信号レベルに応じて回路をオンオフできる他のトランジスタを用いるようにしても良い。もっとも、フラッシュランプFLの発光には相当に大きな電力が消費されるため、大電力の取り扱いに適したIGBTやGTO(Gate Turn Off)サイリスタをスイッチング素子として採用するのが好ましい。
In the above embodiment, the
また、フラッシュランプFLからの多段階の光照射を行うことができれば、図8とは異なる回路構成であっても良い。例えば、コイル定数の異なる複数の電力供給回路を1つのフラッシュランプFLに接続するようにしても良い。さらに、多段階の光照射を行うことができれば、光源としてはフラッシュランプFLに限定されるものではなく、照射時間が1秒以下の光照射が可能なものであれば良く、例えばレーザであっても良い。 Further, a circuit configuration different from that shown in FIG. 8 may be used as long as multistage light irradiation from the flash lamp FL can be performed. For example, a plurality of power supply circuits having different coil constants may be connected to one flash lamp FL. Furthermore, as long as multi-stage light irradiation can be performed, the light source is not limited to the flash lamp FL, and any light source capable of light irradiation with an irradiation time of 1 second or less may be used. Also good.
また、上記実施形態においては、フラッシュ加熱部5に30本のフラッシュランプFLを備えるようにしていたが、これに限定されるものではなく、フラッシュランプFLの本数は任意の数とすることができる。また、フラッシュランプFLはキセノンフラッシュランプに限定されるものではなく、クリプトンフラッシュランプであっても良い。また、ハロゲン加熱部4に備えるハロゲンランプHLの本数も40本に限定されるものではなく、任意の数とすることができる。
In the above embodiment, the
また、上記実施形態においては、ハロゲンランプHLからのハロゲン光照射によって半導体ウェハーWを予備加熱するようにしていたが、予備加熱の手法はこれに限定されるものではなく、ホットプレートに載置することによって半導体ウェハーWを予備加熱するようにしても良い。 In the above embodiment, the semiconductor wafer W is preheated by irradiation with halogen light from the halogen lamp HL. However, the preheating method is not limited to this and is placed on a hot plate. Thus, the semiconductor wafer W may be preheated.
また、上記実施形態においては、フラッシュランプFLからの光照射加熱処理によって不純物の活性化を行うようにしていたが、本発明に係る熱処理技術は他の処理にも適用可能である。例えば、MOSFETの特性を高めるために高融点金属とシリコンとの合金を形成するシリサイド技術が知られており、特にニッケル(Ni)を用いたニッケルシリサイド技術が注目されている。このニッケルシリサイド技術では、合金化プロセスでニッケルシリサイドが横方向(ゲート方向)に異常成長してソース・ドレインの接合を突き破り、リーク電流が急激に増大する問題が指摘されている。 Further, in the above embodiment, the impurities are activated by the light irradiation heat treatment from the flash lamp FL, but the heat treatment technique according to the present invention can be applied to other treatments. For example, a silicide technique for forming an alloy of a refractory metal and silicon in order to enhance the characteristics of a MOSFET is known, and in particular, a nickel silicide technique using nickel (Ni) is attracting attention. In this nickel silicide technology, it has been pointed out that nickel silicide grows abnormally in the lateral direction (gate direction) in the alloying process, breaks through the source / drain junction, and the leakage current increases rapidly.
このような問題を防止するために、窒素(N2)、アルゴン(Ar)、シリコン(Si)、ゲルマニウム(Ge)などをシリコン基板111に注入して非晶質化し、ニッケルシリサイドを縦方向のみに成長させる技術が用いられている。ところが、この注入工程の際に、アモルファス層とシリコンの結晶層との界面に欠陥が生じる。そこで、ニッケルシリサイドが形成された半導体ウェハーWに本発明に係る熱処理技術を適用すると、半導体ウェハーWの表面温度が目標温度の近傍に所定時間維持されることとなるため、ニッケルシリサイドの横方向への成長を防止しつつ、注入工程で導入された欠陥を軽減することができる。
In order to prevent such a problem, nitrogen (N 2 ), argon (Ar), silicon (Si), germanium (Ge), or the like is implanted into the
この熱処理を行う場合には、予備加熱温度T1は300℃以下であり、目標温度T2は600℃以上1100℃以下である。また、フラッシュランプFLの発光出力がゼロから最大値にまで増加する第1照射の時間は1ミリ秒以上20ミリ秒以下であり、フラッシュランプFLの発光出力を最大値から漸次低下させる第2照射の時間は1ミリ秒以上100ミリ秒以下である。 When this heat treatment is performed, the preheating temperature T1 is 300 ° C. or lower, and the target temperature T2 is 600 ° C. or higher and 1100 ° C. or lower. The first irradiation time during which the light emission output of the flash lamp FL increases from zero to the maximum value is 1 to 20 milliseconds, and the second irradiation that gradually decreases the light emission output of the flash lamp FL from the maximum value. The time is from 1 millisecond to 100 milliseconds.
また、ゲート電極としてチタン(Ti)、ジルコニウム(Zr)、ハフニウム(Hf)、バナジウム(V)、ニオブ(Nb)、タンタル(Ta)、モリブデン(Mo)、タングステン(W)からなる群から選択される1つ以上の金属を含み、例えばTiN、ZrN、HfN、VN、NbN、TaN、MoN、WN、TiSiN、HfSiN、VSiN、NbSiN、TaSiN、MoSiN、WSiN、HfAlN、VAlN、NbAlN、TaAlN、MoAlN、WAlNなどの膜(high-k膜)を形成した半導体ウェハーWの熱処理を行う際には、従来のスパイクアニールでは使用する材料の拡散係数が高いために所望の特性を得ることが難しかった。このため、スパイクアニールよりも極めて短時間で昇温が可能なフラッシュランプアニールが適しているのであるが、あまりに急激な昇温および降温を行うと結晶中に電子トラップが形成される。そこで、high-k膜が形成された半導体ウェハーWに本発明に係る熱処理技術を適用すると、半導体ウェハーWの表面温度が目標温度の近傍に所定時間維持されることとなるため、電子トラップの形成を防止しつつ所望の結晶性を得ることができる。 The gate electrode is selected from the group consisting of titanium (Ti), zirconium (Zr), hafnium (Hf), vanadium (V), niobium (Nb), tantalum (Ta), molybdenum (Mo), and tungsten (W). For example, TiN, ZrN, HfN, VN, NbN, TaN, MoN, WN, TiSiN, HfSiN, VSiN, NbSiN, TaSiN, MoSiN, WSiN, HfAlN, VAlN, NbAlN, TaAlN, MoAlN, When heat-treating a semiconductor wafer W on which a film (high-k film) such as WAlN is formed, it is difficult to obtain desired characteristics in conventional spike annealing because the diffusion coefficient of the material used is high. For this reason, flash lamp annealing, which can raise the temperature in a very short time, is more suitable than spike annealing, but if the temperature is raised and lowered too rapidly, an electron trap is formed in the crystal. Therefore, when the heat treatment technique according to the present invention is applied to the semiconductor wafer W on which the high-k film is formed, the surface temperature of the semiconductor wafer W is maintained in the vicinity of the target temperature for a predetermined time. The desired crystallinity can be obtained while preventing the above.
この熱処理を行う場合には、SiGeのような材料で構成されたソース・ドレインにストレスを印加する構造の場合を考慮して予備加熱温度T1は900℃以下であり、目標温度T2は1000℃以上1200℃以下である。また、フラッシュランプFLの発光出力がゼロから最大値にまで増加する第1照射の時間は3ミリ秒以上1秒以下であり、フラッシュランプFLの発光出力を最大値から漸次低下させる第2照射の時間は3ミリ秒以上1秒以下である。 In the case of performing this heat treatment, the preheating temperature T1 is 900 ° C. or lower and the target temperature T2 is 1000 ° C. or higher in consideration of the structure in which stress is applied to the source / drain made of a material such as SiGe. It is 1200 degrees C or less. In addition, the first irradiation time during which the light emission output of the flash lamp FL increases from zero to the maximum value is 3 milliseconds or more and 1 second or less, and the light emission output of the flash lamp FL gradually decreases from the maximum value. The time is 3 milliseconds or more and 1 second or less.
また、本発明に係る熱処理装置によって処理対象となる基板は半導体ウェハーに限定されるものではなく、液晶表示装置などのフラットパネルディスプレイに用いるガラス基板や太陽電池用の基板であっても良い。また、本発明に係る技術は、金属とシリコンとの接合、或いはポリシリコンの結晶化に適用するようにしても良い。 The substrate to be processed by the heat treatment apparatus according to the present invention is not limited to a semiconductor wafer, and may be a glass substrate or a solar cell substrate used for a flat panel display such as a liquid crystal display device. Further, the technique according to the present invention may be applied to bonding of metal and silicon or crystallization of polysilicon.
1 熱処理装置
2 シャッター機構
3 制御部
4 ハロゲン加熱部
5 フラッシュ加熱部
6 チャンバー
7 保持部
10 移載機構
21 シャッター板
22 スライド駆動機構
31 パルス発生器
32 波形設定部
33 入力部
61 チャンバー側部
62 凹部
63 上側チャンバー窓
64 下側チャンバー窓
65 熱処理空間
74 サセプター
91 トリガー電極
92 ガラス管
93 コンデンサ
94 コイル
96 IGBT
97 トリガー回路
FL フラッシュランプ
HL ハロゲンランプ
W 半導体ウェハー
DESCRIPTION OF
97 Trigger circuit FL Flash lamp HL Halogen lamp W Semiconductor wafer
Claims (4)
フラッシュランプからの発光出力を1ミリ秒以上20ミリ秒以下かけてゼロから第1の発光出力にまで増加させて基板に光照射を行う第1照射工程と、
前記基板の表面温度が第1照射工程にて到達した温度から±25℃以内の範囲内を維持するように、前記フラッシュランプからの発光出力が第1の発光出力に到達してから直ちに当該発光出力を3ミリ秒以上50ミリ秒以下かけて第1の発光出力から漸次低下させつつ基板に光照射を行う第2照射工程と、
を備え、
コンデンサから前記フラッシュランプへの電荷の供給をスイッチング素子のゲートに複数のパルスを印加することによって断続することにより前記フラッシュランプに流れる電流を制御して発光出力を調整し、
第1照射工程では第1のパルス幅および第1のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加するとともに、第2照射工程では第1のパルス幅よりも短い第2のパルス幅および第1のパルス間隔よりも長い第2のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加することを特徴とする熱処理方法。 A heat treatment method for heating a substrate by irradiating the substrate with light,
A first irradiation step of irradiating the substrate with light emission by increasing the light emission output from the flash lamp from zero to the first light emission output over 1 millisecond to 20 milliseconds;
The light emission immediately after the light emission output from the flash lamp reaches the first light emission output so that the surface temperature of the substrate is maintained within a range of ± 25 ° C. from the temperature reached in the first irradiation step. A second irradiation step of irradiating the substrate with light while gradually reducing the output from the first light emission output over 3 milliseconds to 50 milliseconds;
Equipped with a,
The supply of electric charge from the capacitor to the flash lamp is intermittently applied by applying a plurality of pulses to the gate of the switching element to control the current flowing through the flash lamp to adjust the light emission output,
In the first irradiation step, a plurality of pulses having a first pulse width and a first pulse interval are applied to the gate of the switching element, and in the second irradiation step, a second pulse width shorter than the first pulse width and A heat treatment method , comprising applying a plurality of pulses having a second pulse interval longer than the first pulse interval to the gate of the switching element .
前記スイッチング素子は絶縁ゲートバイポーラトランジスタであることを特徴とする熱処理方法。 The heat treatment method according to claim 1,
The heat treatment method, wherein the switching element is an insulated gate bipolar transistor .
基板を収容するチャンバーと、
前記チャンバー内にて基板を保持する保持手段と、
前記保持手段に保持された基板に光を照射するフラッシュランプと、
前記フラッシュランプの発光出力を制御する発光制御手段と、
を備え、
前記発光制御手段は、発光出力を1ミリ秒以上20ミリ秒以下かけてゼロから第1の発光出力にまで増加させて基板に第1の光照射を行った後、前記基板の表面温度が第1の光照射にて到達した温度から±25℃以内の範囲内を維持するように、発光出力が第1の発光出力に到達してから直ちに発光出力を3ミリ秒以上50ミリ秒以下かけて第1の発光出力から漸次低下させつつ基板に第2の光照射を行うように前記フラッシュランプの発光出力を制御し、
前記発光制御手段は、コンデンサから前記フラッシュランプへの電荷の供給を断続することにより前記フラッシュランプに流れる電流を制御して発光出力を調整するスイッチング素子、および、前記スイッチング素子のゲートに複数のパルスを印加することによって前記コンデンサから前記フラッシュランプへの電荷の供給を断続するパルス印加手段を含み、
前記パルス印加手段は、第1の光照射を行うときには第1のパルス幅および第1のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加するとともに、第2の光照射を行うときには第1のパルス幅よりも短い第2のパルス幅および第1のパルス間隔よりも長い第2のパルス間隔の複数のパルスを前記スイッチング素子のゲートに印加することを特徴とする熱処理装置。 A heat treatment apparatus for heating a substrate by irradiating the substrate with light,
A chamber for housing the substrate;
Holding means for holding the substrate in the chamber;
A flash lamp for irradiating light onto the substrate held by the holding means;
Light emission control means for controlling the light emission output of the flash lamp;
With
The light emission control means increases the light emission output from zero to the first light emission output over 1 millisecond or more and 20 milliseconds or less and irradiates the substrate with the first light, and then the surface temperature of the substrate is changed to the first temperature. As soon as the light emission output reaches the first light emission output, the light emission output takes 3 to 50 milliseconds in order to maintain the temperature within the range of ± 25 ° C. from the temperature reached by the light irradiation of 1. Controlling the light emission output of the flash lamp so as to irradiate the substrate with the second light while gradually decreasing from the first light emission output;
The light emission control means controls the current flowing through the flash lamp by intermittently supplying the charge from the capacitor to the flash lamp, and adjusts the light emission output, and a plurality of pulses at the gate of the switching element Pulse applying means for intermittently supplying electric charge from the capacitor to the flash lamp by applying
The pulse applying means applies a plurality of pulses having a first pulse width and a first pulse interval to the gate of the switching element when performing the first light irradiation, and first when performing the second light irradiation. A heat treatment apparatus, wherein a plurality of pulses having a second pulse width shorter than the first pulse width and a second pulse interval longer than the first pulse interval are applied to the gate of the switching element .
前記スイッチング素子は絶縁ゲートバイポーラトランジスタであることを特徴とする熱処理装置。 The heat treatment apparatus according to claim 3, wherein
The heat treatment apparatus, wherein the switching element is an insulated gate bipolar transistor .
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011063736A JP5797916B2 (en) | 2011-03-23 | 2011-03-23 | Heat treatment method and heat treatment apparatus |
TW101105891A TWI566300B (en) | 2011-03-23 | 2012-02-22 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
KR1020120019495A KR101324860B1 (en) | 2011-03-23 | 2012-02-27 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
US13/417,498 US9343313B2 (en) | 2011-03-23 | 2012-03-12 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
KR1020130044035A KR20130046415A (en) | 2011-03-23 | 2013-04-22 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
KR1020140030112A KR101788909B1 (en) | 2011-03-23 | 2014-03-14 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
US15/143,043 US9805932B2 (en) | 2011-03-23 | 2016-04-29 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
US15/142,830 US10276385B2 (en) | 2011-03-23 | 2016-04-29 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
KR1020170132192A KR101821528B1 (en) | 2011-03-23 | 2017-10-12 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
US16/298,260 US10879072B2 (en) | 2011-03-23 | 2019-03-11 | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011063736A JP5797916B2 (en) | 2011-03-23 | 2011-03-23 | Heat treatment method and heat treatment apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012199471A JP2012199471A (en) | 2012-10-18 |
JP5797916B2 true JP5797916B2 (en) | 2015-10-21 |
Family
ID=47181378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011063736A Active JP5797916B2 (en) | 2011-03-23 | 2011-03-23 | Heat treatment method and heat treatment apparatus |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5797916B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6587818B2 (en) * | 2015-03-26 | 2019-10-09 | 株式会社Screenホールディングス | Heat treatment method |
JP7307203B2 (en) * | 2019-06-13 | 2023-07-11 | マトソン テクノロジー インコーポレイテッド | Heat treatment system with transmissive switch plate |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7981212B2 (en) * | 2006-03-29 | 2011-07-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Flash lamp annealing device |
JP5214153B2 (en) * | 2007-02-09 | 2013-06-19 | 大日本スクリーン製造株式会社 | Heat treatment equipment |
CN101702950B (en) * | 2007-05-01 | 2012-05-30 | 加拿大马特森技术有限公司 | Irradiance pulse heat-treating methods and apparatus |
JP5465373B2 (en) * | 2007-09-12 | 2014-04-09 | 大日本スクリーン製造株式会社 | Heat treatment equipment |
JP5346484B2 (en) * | 2008-04-16 | 2013-11-20 | 大日本スクリーン製造株式会社 | Heat treatment method and heat treatment apparatus |
JP2009302373A (en) * | 2008-06-16 | 2009-12-24 | Nec Electronics Corp | Method of manufacturing semiconductor device |
JP5828998B2 (en) * | 2009-02-18 | 2015-12-09 | 株式会社Screenホールディングス | Manufacturing method of semiconductor device |
-
2011
- 2011-03-23 JP JP2011063736A patent/JP5797916B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012199471A (en) | 2012-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101821528B1 (en) | Heat treatment method and heat treatment apparatus for heating substrate by irradiating substrate with light | |
JP5951241B2 (en) | Heat treatment method and heat treatment apparatus | |
JP6539568B2 (en) | Heat treatment method and heat treatment apparatus | |
JP6026090B2 (en) | Heat treatment method | |
JP5507274B2 (en) | Heat treatment method and heat treatment apparatus | |
JP6560550B2 (en) | Heat treatment method and heat treatment apparatus | |
JP5955658B2 (en) | Heat treatment method and heat treatment apparatus | |
JP6598630B2 (en) | Heat treatment method | |
JP6184697B2 (en) | Heat treatment apparatus and heat treatment method | |
JP5955670B2 (en) | Heat treatment method | |
JP2016058668A (en) | Semiconductor manufacturing method and semiconductor manufacturing device | |
JP5507227B2 (en) | Heat treatment method and heat treatment apparatus | |
JP5944131B2 (en) | Heat treatment method | |
JP5797916B2 (en) | Heat treatment method and heat treatment apparatus | |
JP2012199470A (en) | Heat treatment method and heat treatment apparatus | |
JP5944152B2 (en) | Heat treatment method and heat treatment apparatus | |
JP5698040B2 (en) | Heat treatment method and heat treatment apparatus | |
JP5801574B2 (en) | Heat treatment method and heat treatment apparatus | |
JP5701651B2 (en) | Heat treatment method and heat treatment apparatus | |
JP5801575B2 (en) | Heat treatment method and heat treatment apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140303 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141111 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150804 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150820 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5797916 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |