JP5697971B2 - 半導体装置製造工程におけるチャージアップ検出方法 - Google Patents
半導体装置製造工程におけるチャージアップ検出方法 Download PDFInfo
- Publication number
- JP5697971B2 JP5697971B2 JP2010286591A JP2010286591A JP5697971B2 JP 5697971 B2 JP5697971 B2 JP 5697971B2 JP 2010286591 A JP2010286591 A JP 2010286591A JP 2010286591 A JP2010286591 A JP 2010286591A JP 5697971 B2 JP5697971 B2 JP 5697971B2
- Authority
- JP
- Japan
- Prior art keywords
- active layer
- insulating film
- charge
- conductor
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
絶縁体上の半導体層に、素子分離領域によって素子分離された絶縁ゲート型電界効果トランジスタ用の第1の活性層と検出素子用の第2の活性層とを形成する工程と、
第1の活性層と第2の活性層上に第1および第2の絶縁膜をそれぞれ形成する工程と、
少なくとも第1および第2の絶縁膜上に第1および第2の導体をそれぞれ形成する工程と、
第1および第2の導体に電荷が供給される処理を行う工程と、
その後、第2の活性層の形状を検出する工程と、
を備える半導体装置製造工程におけるチャージアップ検出方法が提供される。
絶縁体上の半導体層に、素子分離領域によって素子分離された活性層を形成する工程と、
活性層上に絶縁膜を形成する工程と、
絶縁膜上に導体を形成する工程と、
導体に電荷が供給される処理を行う工程と、
その後、活性層の形状を検出する工程と、
を備える半導体装置製造工程におけるチャージアップ検出方法が提供される。
図7を参照すれば、SOS、SOQ構造のウエハ70内に、複数のチップ72が設けられている。チップ72内には、MOSFETが形成される。チップ72内の一部には、検出素子60が設けられている。なお、検出素子60は、グリッドライン74、76に設けても良い。
上述した第1の実施の形態では、検出部27はレジスト等の絶縁膜26で覆われているのに対して、第2の実施の形態では、検出部27はレジスト等の絶縁膜26で覆われていない点が第1の実施の形態と異なるが、他の点は同じである(図10参照)。
上述した第1〜第3の実施の形態の構造の検出素子60を用いれば、電荷の照射の影響を処理前後の活性層16の形状を比較することで容易に検出できる。このことを利用して、高ドーズのイオン注入の処理条件を変えた実験において、処理前後の活性層16の形状変化を確認することで、照射される電荷の影響によってMOSFETに影響を与えていることの評価を行った。
12 半導体層
14 SOS、SOQ基板
16 活性層
18 フィールド酸化膜
20 酸化膜
22 ゲート絶縁膜
23 ゲート電極
24 導体
25 パッド
26 レジスト等の絶縁膜
27 検出部
28 パッド部
29 検出素子ユニット
32 ソース
34 ドレイン
36、38 開口
40 静電破壊
42 電荷
50 MOSFET
60 検出素子
70 ウエハ
72 チップ
74、76 グリッドライン
Claims (7)
- 絶縁体上の半導体層に、素子分離領域によって素子分離された絶縁ゲート型電界効果トランジスタ用の第1の活性層と検出素子用の第2の活性層とを形成する工程と、
前記第1の活性層と前記第2の活性層上に第1および第2の絶縁膜をそれぞれ形成する工程と、
少なくとも前記第1および第2の絶縁膜上に第1および第2の導体をそれぞれ形成する工程と、
前記第1および第2の導体に電荷が供給される処理を行う工程と、
その後、前記第2の活性層の形状を検出する工程と、
を備える半導体装置製造工程におけるチャージアップ検出方法。 - 前記第1および第2の導体に電荷が供給される処理を行う工程は、前記第1の導体の両側の前記第1の活性層に不純物を注入してソース領域とドレイン領域を形成する工程である請求項1記載の半導体装置製造工程におけるチャージアップ検出方法。
- 前記第1および第2の導体をそれぞれ形成する工程は、少なくとも前記第1の絶縁膜上に前記第1の導体を形成すると共に、前記第2の導体を前記第2の絶縁膜上から前記素子分離領域上に延在して形成する工程であり、
前記第1および第2の導体に電荷が供給される処理を行う工程では、前記第2の活性層、前記第2の絶縁膜および前記第2の絶縁膜上の前記第2の導体は絶縁膜で覆われており、前記素子分離領域上の前記第2の導体の一部は前記絶縁膜から露出されている請求項1または2記載の半導体装置製造工程におけるチャージアップ検出方法。 - 前記第1および第2の導体をそれぞれ形成する工程は、少なくとも前記第1の絶縁膜上に前記第1の導体を形成すると共に、前記第2の導体を、前記第2の絶縁膜上から前記素子分離領域上に延在し、前記素子分離領域上にて前記第2の絶縁膜上の前記第2の導体よりも幅広のパッドを備える形状に形成する工程であり、
前記第1および第2の導体に電荷が供給される処理を行う工程では、前記第2の活性層、前記第2の絶縁膜および前記第2の絶縁膜上の前記第2の導体は絶縁膜で覆われており、少なくとも前記パッドが前記絶縁膜から露出されている請求項1または2記載の半導体装置製造工程におけるチャージアップ検出方法。 - 前記第1の活性層と前記第2の活性層とを形成する工程は、前記絶縁ゲート型電界効果トランジスタ用の前記第1の活性層を形成すると共に、前記検出素子用の複数の前記第2の活性層を形成する工程であり、
前記第1および第2の絶縁膜をそれぞれ形成する工程は、前記第1の活性層上に前記第1の絶縁膜を形成すると共に、複数の前記第2の活性層上に複数の前記第2の絶縁膜をそれぞれ形成する工程であり、
前記第1および第2の導体をそれぞれ形成する工程は、少なくとも前記第1の絶縁膜上に前記第1の導体を形成し、前記第2の導体を、複数の前記第2の絶縁膜上および複数の前記第2の活性層間の前記素子分離領域上を延在して形成する工程である請求項1または2記載の半導体装置製造工程におけるチャージアップ検出方法。 - 絶縁体上の半導体層に、素子分離領域によって素子分離された活性層を形成する工程と、
前記活性層上に絶縁膜を形成する工程と、
前記絶縁膜上に導体を形成する工程と、
前記導体に電荷が供給される処理を行う工程と、
その後、前記活性層の形状を検出する工程と、
を備える半導体装置製造工程におけるチャージアップ検出方法。 - 前記絶縁体は、サファイアまたは石英である請求項1〜6のいずれか一項に記載の半導体装置製造工程におけるチャージアップ検出方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010286591A JP5697971B2 (ja) | 2010-12-22 | 2010-12-22 | 半導体装置製造工程におけるチャージアップ検出方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010286591A JP5697971B2 (ja) | 2010-12-22 | 2010-12-22 | 半導体装置製造工程におけるチャージアップ検出方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012134394A JP2012134394A (ja) | 2012-07-12 |
JP5697971B2 true JP5697971B2 (ja) | 2015-04-08 |
Family
ID=46649632
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010286591A Active JP5697971B2 (ja) | 2010-12-22 | 2010-12-22 | 半導体装置製造工程におけるチャージアップ検出方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5697971B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61102765A (ja) * | 1984-10-26 | 1986-05-21 | Matsushita Electronics Corp | 半導体集積回路装置 |
JPH077751B2 (ja) * | 1990-01-17 | 1995-01-30 | ローム株式会社 | Mos製造プロセスにおけるチャージアップ検出方法 |
JP3702696B2 (ja) * | 1999-03-11 | 2005-10-05 | セイコーエプソン株式会社 | アクティブマトリクス基板、電気光学装置、およびアクティブマトリクス基板の製造方法 |
JP2001291753A (ja) * | 2000-04-05 | 2001-10-19 | Matsushita Electric Ind Co Ltd | チャージアップ・ダメージ半導体評価方法と半導体装置 |
JP2002313866A (ja) * | 2001-04-16 | 2002-10-25 | Matsushita Electric Works Ltd | プラズマダメージ評価用素子群及びプラズマダメージの評価方法 |
-
2010
- 2010-12-22 JP JP2010286591A patent/JP5697971B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012134394A (ja) | 2012-07-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8039837B2 (en) | In-line voltage contrast detection of PFET silicide encroachment | |
US7439538B2 (en) | Multi-purpose poly edge test structure | |
JP2002217258A (ja) | 半導体装置およびその測定方法、ならびに半導体装置の製造方法 | |
US5596207A (en) | Apparatus and method for detecting defects in insulative layers of MOS active devices | |
CN107346752B (zh) | 半导体测试结构及其形成方法以及测试方法 | |
US10852337B2 (en) | Test structures for measuring silicon thickness in fully depleted silicon-on-insulator technologies | |
TWI323922B (en) | A test structure and method for detecting charge effects during semiconductor processing using a delayed inversion point technique | |
KR100934791B1 (ko) | 전류특성 측정용 반도체 소자 및 반도체 소자의 전류특성측정 방법 | |
JP5697971B2 (ja) | 半導体装置製造工程におけるチャージアップ検出方法 | |
US6429452B1 (en) | Test structure and methodology for characterizing ion implantation in an integrated circuit fabrication process | |
JP4361292B2 (ja) | 半導体装置の評価用teg | |
US7132354B2 (en) | Inspection methods for a semiconductor device | |
CN205670543U (zh) | FinFET检测结构 | |
KR100664797B1 (ko) | 반도체 소자의 게이트 산화막 결함 검사 방법 | |
JP2022064376A (ja) | 半導体装置の製造方法 | |
US9070607B2 (en) | Method of manufacturing semiconductor device | |
US10090291B2 (en) | Electrostatic discharge protection semiconductor device and layout structure of ESD protection semiconductor device | |
US9589854B2 (en) | Alignment monitoring structure and alignment monitoring method for semiconductor devices | |
JP2010135346A (ja) | 半導体装置及びその製造方法 | |
CN102042997A (zh) | 判断等离子体损伤来源的电路结构及方法 | |
US9768084B1 (en) | Inline monitoring of transistor-to-transistor critical dimension | |
US7795046B2 (en) | Method and apparatus for monitoring endcap pullback | |
JP2006013291A (ja) | トランジスタの製造プロセス評価方法及び、トランジスタの製造プロセス評価素子 | |
US10014234B2 (en) | Semiconductor device comprising a die seal including long via lines | |
JP2011151242A (ja) | Soiウェーハの検査方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131114 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140520 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140527 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140725 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150127 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150212 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5697971 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |